CN108038064A - 一种PairBlock擦除出错的处理方法及装置 - Google Patents

一种PairBlock擦除出错的处理方法及装置 Download PDF

Info

Publication number
CN108038064A
CN108038064A CN201711386001.4A CN201711386001A CN108038064A CN 108038064 A CN108038064 A CN 108038064A CN 201711386001 A CN201711386001 A CN 201711386001A CN 108038064 A CN108038064 A CN 108038064A
Authority
CN
China
Prior art keywords
block
data
pairblock2
pairblock1
pairblock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201711386001.4A
Other languages
English (en)
Other versions
CN108038064B (zh
Inventor
庄开锋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhaoyi Innovation Technology Group Co ltd
Original Assignee
GigaDevice Semiconductor Beijing Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by GigaDevice Semiconductor Beijing Inc filed Critical GigaDevice Semiconductor Beijing Inc
Priority to CN201711386001.4A priority Critical patent/CN108038064B/zh
Publication of CN108038064A publication Critical patent/CN108038064A/zh
Application granted granted Critical
Publication of CN108038064B publication Critical patent/CN108038064B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • G06F12/0246Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • G06F11/10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
    • G06F11/1004Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's to protect a block of data words, e.g. CRC or checksum

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Quality & Reliability (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

本发明公开了一种PairBlock擦除出错的处理方法及装置。该方法包括:擦除第一区块对PairBlock1内的数据;若擦除PairBlock1内的数据出错,则获取第二区块对PairBlock2,其中,PairBlock2由两个空白的区块组成;在PairBlock2内写入数据。通过在PairBlock擦除出错时,获取新的PairBlock用于写入数据,避免了原有的PairBlock无法正常读写或者坏块的问题,提高了SPI Nand的稳定性。

Description

一种PairBlock擦除出错的处理方法及装置
技术领域
本发明实施例涉及存储技术领域,尤其涉及一种PairBlock擦除出错的处理方法及装置。
背景技术
串行外设接口(Serial Peripheral Interface,SPI)Nand是Flash存储器的一种,属于非易失性存储设备(Non-volatile Memory Device),具有容量大、改写速度快等优点,适用于大量数据的存储。
SPI Nand中存储有多种数据,这些数据通常存储在区块对(PairBlock)中,其中,每组PairBlock包括两个区块,每个区块包括若干个数据页(Page)。然而,由于每个区块包括的Page数有限,当PairBlock写满或者未写入完整的步长时,继续写入数据前可以首先先切换到另一组PairBlock,擦除该PairBlock中存储的数据,若擦除出错,则会导致该PairBlock无法正常读写或者坏块,从而无法继续在该PairBlock中写入数据,影响SPINand的性能。
发明内容
本发明提供一种PairBlock擦除出错的处理方法及装置,通过在PairBlock擦除出错时,获取新的PairBlock用于写入数据,避免了原有的PairBlock无法正常读写或者坏块的问题,提高了SPI Nand的稳定性。
第一方面,本发明实施例提供了一种PairBlock擦除出错的处理方法,包括;
擦除第一区块对PairBlock1内的数据;
若擦除PairBlock1内的数据出错,则获取第二区块对PairBlock2,其中,PairBlock2由两个空白的区块组成;
在PairBlock2内写入数据。
进一步地,PairBlock1由第一区块和第二区块组成;
获取第二区块对PairBlock2,具体包括:
若擦除第一区块内的数据出错,则查找第三区块,并生成PairBlock2,其中,PairBlock2由第二区块和第三区块组成;或者,
若擦除第一区块和第二区块内的数据均出错,则查找第三区块和第四区块,并生成PairBlock2,其中,PairBlock2由第三区块和第四区块组成。
进一步地,还包括:
若擦除第一区块内的数据出错,则将第一区块标记为坏块;或者,
若擦除第一区块和第二区块内的数据均出错,则将第一区块和第二区块均标记为坏块。
进一步地,在擦除第一区块对PairBlock1内的数据前,还包括:
在第三区块对PairBlock3内写入数据;
当PairBlock3被写满或者未写入完整的步长时,从PairBlock3切换至PairBlock1。
第二方面,本发明实施例还提供了一种PairBlock擦除出错的处理装置,包括擦除模块,获取模块和读写模块;
擦除模块,用于擦除第一区块对PairBlock1内的数据;
获取模块,用于若擦除PairBlock1内的数据出错,则获取第二区块对PairBlock2,其中,PairBlock2由两个空白的区块组成;
读写模块,用于在获取模块获取PairBlock2后,在PairBlock2内写入数据。
进一步地,PairBlock1由第一区块和第二区块组成;
获取模块,具体用于若擦除第一区块内的数据出错,则查找第三区块,并生成PairBlock2,其中,PairBlock2由第二区块和第三区块组成;若擦除第一区块和第二区块内的数据均出错,则查找第三区块和第四区块,并生成PairBlock2,其中,PairBlock2由第三区块和第四区块组成。
进一步地,还包括标记模块;
标记模块,用于若擦除第一区块内的数据出错,则将第一区块标记为坏块;若擦除第一区块和第二区块内的数据均出错,则将第一区块和第二区块均标记为坏块。
进一步地,还包括切换模块;
读写模块,还用于在擦除模块擦除PairBlock1内的数据前,在第三区块对PairBlock3内写入数据;
切换模块,用于当PairBlock3被写满或者未写入完整的步长时,从PairBlock3切换至PairBlock1。
第三方面,本发明实施例还提供了一种设备,设备包括:
一个或多个处理器;
存储装置,用于存储一个或多个程序,
当一个或多个程序被一个或多个处理器执行,使得一个或多个处理器实现如第一方面中任一的PairBlock擦除出错的处理方法。
第四方面,本发明实施例还提供了一种计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时实现如第一方面中任一的PairBlock擦除出错的处理方法。
本发明中当擦除PairBlock1内的数据出错时,获取PairBlock2,由于PairBlock2是两个空白的区块组成的,两个空白的区块能够保证PairBlock2可以正常读写数据,因此可以避免PairBlock1由于擦除出错而导致的无法正常读写或者坏块的问题,从而提高了SPI Nand的稳定性。
附图说明
图1是本发明实施例中的一种PairBlock擦除出错的处理方法的流程示意图;
图2是本发明实施例中的另一种PairBlock擦除出错的处理方法的流程示意图;
图3是本发明实施例中的另一种PairBlock擦除出错的处理方法的流程示意图;
图4是本发明实施例中的与图3中的步骤对应的PairBlock存储数据的示意图;
图5是本发明实施例中的另一种PairBlock擦除出错的处理方法的流程示意图;
图6是本发明实施例中的与图5中的步骤对应的PairBlock存储数据的示意图;
图7是本发明实施例中的一种PairBlock擦除出错的处理装置的结构示意图;
图8是本发明实施例中的另一种PairBlock擦除出错的处理装置的结构示意图;
图9是本发明实施例中的另一种PairBlock擦除出错的处理装置的结构示意图;
图10是本发明实施例中的一种设备的结构示意图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
需要说明的是,本发明的说明书和权利要求书及附图中的术语“第一”和“第二”等是用于区别不同对象,而不是用于限定特定顺序。本发明实施例中提到的“和/或”是指包括一个或更多个相关所列项目的任何和所有组合。
为了解决现有的在擦除PairBlock中存储的数据时发生错误,而导致的PairBlock无法正常读写或者坏块的问题,本发明实施例提供了一种PairBlock擦除出错的处理方法及装置。通过在PairBlock擦除出错时,获取新的PairBlock用于写入数据,避免了原有的PairBlock无法正常读写或者坏块的问题,提高了SPI Nand的稳定性。
图1为本发明实施例提供的一种PairBlock擦除出错的处理方法的流程示意图,本实施例可适用于PairBlock读写数据的场景,该方法具体包括如下步骤:
S101、擦除PairBlock1内的数据。
通常,若SPI Nand要在PairBlock1内写入数据,首先需要擦除PairBlock1内原有的数据。
PairBlock1由第一区块和第二区块组成。可以理解的是,一个PairBlock通常由两个区块组成。一个区块中包括64个数据页,即Page0-Page63。PairBlock中相对处于同一位置的数据页可以称为数据页对PairPage,示例性的,第一区块中的Page0和第二区块中的Page0可以称为一组数据页对;第一区块中的Page1和第二区块中的Page1也可以称为一组数据页对。每个数据页(Page)中均可以存储数据,如SPI Nand的配置信息、和/或SPI Nand的逻辑地址与物理地址的映射关系、和/或SPI Nand的固件。具体的,在一个PairBlock内写入数据,就是将数据同时写入该PairBlock的一组PairPage中,且一组PairPage中的两个数据页所写入的数据相同。
S102、若擦除PairBlock1内的数据出错,则获取PairBlock2,其中,PairBlock2由两个空白的区块组成。
可以理解的是,空白的区块可以为正常擦除数据后的空白的区块,也可以为未存储过数据的区块,本发明对此不作具体限制。
S103、在PairBlock2内写入数据。
通过上述方法,当擦除PairBlock1内的数据出错时,获取PairBlock2,由于PairBlock2是两个空白的区块组成的,两个空白的区块能够保证PairBlock2可以正常读写数据,因此可以避免PairBlock1由于擦除出错而导致的无法正常读写或者坏块的问题,从而提高了SPI Nand的稳定性。
进一步地,结合图1,如图2所示,在执行步骤S101之前,本发明还可以包括步骤S104和S105:
S104、在PairBlock3内写入数据。
S105、当PairBlock3被写满或者未写入完整的步长时,从PairBlock3切换至PairBlock1。
具体的,PairBlock3未写入完整的步长可以是SPI Nand发生断电等情况。
在SPI Nand中设置两个PairBlock,即PairBlock1和PairBlock3,PairBlock1和PairBlock3可以在其中一个PairBlock被写满或者未写入完整的步长时,切换到另一个PairBlock,并在另一个PairBlock内继续写入数据,实现PairBlock1和PairBlock3交替使用。这种设置可以延长PairBlock的使用寿命。
在一种可能的实现方式中,图3为本发明实施例提供的另一种PairBlock擦除出错的处理方法的流程示意图,图4为与图3中的步骤对应的PairBlock存储数据的示意图,其中,图4是以PairBlock3被写满为例进行绘制的,该方法具体包括如下步骤:
S201、在PairBlock3内写入数据。
S202、当PairBlock3被写满或者未写入完整的步长时,从PairBlock3切换至PairBlock1。
S203、擦除PairBlock1内的数据。
S204、若擦除第一区块内的数据出错,将第一区块标记为坏块。
S205、查找第三区块,并生成PairBlock2,其中,PairBlock2由第二区块和第三区块组成。
其中,第三区块可以为SPI Nand中的任意一个空白的区块。
S206、在PairBlock2内写入数据。
需要说明的是,通常步骤S204中“将第一区块标记为坏块”的执行顺序在步骤S205中“查找第三区块,并生成PairBlock2”之前,在实际的应用中,步骤S204也可以在步骤S205之后执行,或者与步骤S205并行执行,本发明实施例对此不作具体限制。
在另一种可能的实现方式中,图5为本发明实施例提供的另一种PairBlock擦除出错的处理方法的流程示意图,图6为与图5中的步骤对应的PairBlock存储数据的示意图,其中,图6是以PairBlock3被写满为例进行绘制的,该方法具体包括如下步骤:
S301、在PairBlock3内写入数据。
S302、当PairBlock3被写满或者未写入完整的步长时,从PairBlock3切换至PairBlock1。
S303、擦除PairBlock1内的数据。
S304、若擦除第一区块和第二区块内的数据均出错,则将第一区块和第二区块均标记为坏块。
S305、查找第三区块和第四区块,并生成PairBlock2,其中,PairBlock2由第三区块和第四区块组成。
其中,第三区块和第四区块可以为SPI Nand中的任意两个空白的区块。
S306、在PairBlock2内写入数据。
需要说明的是,通常步骤S304中“将第一区块和第二区块均标记为坏块”的执行顺序在步骤S305中“查找第三区块和第四区块,并生成PairBlock2”之前,在实际的应用中,步骤S304也可以在步骤S305之后执行,或者与步骤S305并行执行,本发明实施例对此不作具体限制。
本发明实施例提供一种PairBlock擦除出错的处理方法,包括:擦除第一区块对PairBlock1内的数据;若擦除PairBlock1内的数据出错,则获取第二区块对PairBlock2,其中,PairBlock2由两个空白的区块组成;在PairBlock2内写入数据。通过在PairBlock擦除出错时,获取新的PairBlock用于写入数据,避免了原有的PairBlock无法正常读写或者坏块的问题,提高了SPI Nand的稳定性。
本发明实施例提供一种PairBlock擦除出错的处理装置,如图7所示,该装置包括擦除模块10,获取模块11和读写模块12。
擦除模块10,用于擦除第一区块对PairBlock1内的数据;
获取模块11,用于若擦除PairBlock1内的数据出错,则获取第二区块对PairBlock2,其中,PairBlock2由两个空白的区块组成;
读写模块12,用于在获取模块获取PairBlock2后,在PairBlock2内写入数据。
进一步地,PairBlock1由第一区块和第二区块组成;
获取模块11,具体用于若擦除第一区块内的数据出错,则查找第三区块,并生成PairBlock2,其中,PairBlock2由第二区块和第三区块组成;若擦除第一区块和第二区块内的数据均出错,则查找第三区块和第四区块,并生成PairBlock2,其中,PairBlock2由第三区块和第四区块组成。
进一步地,结合图7,如图8所示,该装置还包括标记模块13;
标记模块13,用于若擦除第一区块内的数据出错,则将第一区块标记为坏块;若擦除第一区块和第二区块内的数据均出错,则将第一区块和第二区块均标记为坏块。
进一步地,结合图8,如图9所示,该装置还包括切换模块14。
读写模块12,还用于在擦除模块10擦除PairBlock1内的数据前,在第三区块对PairBlock3内写入数据;
切换模块14,用于当PairBlock3被写满或者未写入完整的步长时,从PairBlock3切换至PairBlock1。
本发明实施例所提供的装置可执行本发明任意实施例所提供的PairBlock擦除出错的处理方法,具备执行方法相应的功能模块和有益效果。
本发明实施例提供一种设备,如图10所示,图10显示的设备仅仅是一个示例,不应对本发明实施例的功能和使用范围带来任何限制。
如图10所示,设备以通用计算设备的形式表现。设备的组件可以包括但不限于:一个或者多个处理器或者处理器20,存储装置21,连接不同系统组件(包括存储装置21和处理器20)的总线22。
总线22表示几类总线结构中的一种或多种,包括存储器总线或者存储器控制器,外围总线,图形加速端口,处理器或者使用多种总线结构中的任意总线结构的局域总线。举例来说,这些体系结构包括但不限于工业标准体系结构(ISA)总线,微通道体系结构(MAC)总线,增强型ISA总线、视频电子标准协会(VESA)局域总线以及外围组件互连(PCI)总线。
设备典型地包括多种计算机系统可读介质。这些介质可以是任何能够被设备访问的可用介质,包括易失性和非易失性介质,可移动的和不可移动的介质。
存储装置21可以包括易失性存储器形式的计算机系统可读介质,例如随机存取存储器(RAM)210和/或高速缓存存储器211。设备可以进一步包括其它可移动/不可移动的、易失性/非易失性计算机系统存储介质。仅作为举例,存储装置21可以用于读写不可移动的、非易失性磁介质(图10未显示,通常称为“硬盘驱动器”)。尽管图10中未示出,可以提供用于对可移动非易失性磁盘(例如“软盘”)读写的磁盘驱动器,以及对可移动非易失性光盘(例如CD-ROM,DVD-ROM或者其它光介质)读写的光盘驱动器。在这些情况下,每个驱动器可以通过一个或者多个数据介质接口与总线22相连。存储装置21可以包括至少一个程序产品,该程序产品具有一组(例如至少一个)程序模块,这些程序模块被配置以执行本发明各实施例的功能。
当一个或多个程序被一个或多个处理器20执行,使得一个或多个处理器20实现如上述实施例的PairBlock擦除出错的处理方法。
本发明实施例还提供一种计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时实现如上述实施例的PairBlock擦除出错的处理方法。
本发明实施例的计算机存储介质,可以采用一个或多个计算机可读的介质的任意组合。计算机可读介质可以是计算机可读信号介质或者计算机可读存储介质。计算机可读存储介质例如可以是——但不限于——电、磁、光、电磁、红外线、或半导体的系统、装置或器件,或者任意以上的组合。计算机可读存储介质的更具体的例子(非穷举的列表)包括:具有一个或多个导线的电连接、便携式计算机磁盘、硬盘、随机存取存储器(RAM)、只读存储器(ROM)、可擦式可编程只读存储器(EPROM或闪存)、光纤、便携式紧凑磁盘只读存储器(CD-ROM)、光存储器件、磁存储器件、或者上述的任意合适的组合。在本文件中,计算机可读存储介质可以是任何包含或存储程序的有形介质,该程序可以被指令执行系统、装置或者器件使用或者与其结合使用。
计算机可读的信号介质可以包括在基带中或者作为载波一部分传播的数据信号,其中承载了计算机可读的程序代码。这种传播的数据信号可以采用多种形式,包括但不限于电磁信号、光信号或上述的任意合适的组合。计算机可读的信号介质还可以是计算机可读存储介质以外的任何计算机可读介质,该计算机可读介质可以发送、传播或者传输用于由指令执行系统、装置或者器件使用或者与其结合使用的程序。
计算机可读介质上包含的程序代码可以用任何适当的介质传输,包括——但不限于无线、电线、光缆、RF等等,或者上述的任意合适的组合。
可以以一种或多种程序设计语言或其组合来编写用于执行本发明操作的计算机程序代码,程序设计语言包括面向对象的程序设计语言—诸如Java、Smalltalk、C++,还包括常规的过程式程序设计语言—诸如”C”语言或类似的程序设计语言。程序代码可以完全地在用户计算机上执行、部分地在用户计算机上执行、作为一个独立的软件包执行、部分在用户计算机上部分在远程计算机上执行、或者完全在远程计算机或服务器上执行。在涉及远程计算机的情形中,远程计算机可以通过任意种类的网络——包括局域网(LAN)或广域网(WAN)—连接到用户计算机,或者,可以连接到外部计算机(例如利用因特网服务提供商来通过因特网连接)。
通过以上关于实施方式的描述,所属领域的技术人员可以清楚地了解到,本发明可借助软件及必需的通用硬件来实现,当然也可以通过硬件实现,但很多情况下前者是更佳的实施方式。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品可以存储在计算机可读存储介质中,如计算机的软盘、只读存储器(Read-Only Memory,ROM)、随机存取存储器(RandomAccess Memory,RAM)、闪存(FLASH)、硬盘或光盘等,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本发明各个实施例所述的方法。
值得注意的是,上述搜索装置的实施例中,所包括的各个单元和模块只是按照功能逻辑进行划分的,但并不局限于上述的划分,只要能够实现相应的功能即可;另外,各功能单元的具体名称也只是为了便于相互区分,并不用于限制本发明的保护范围。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

Claims (10)

1.一种PairBlock擦除出错的处理方法,其特征在于,包括;
擦除第一区块对PairBlock1内的数据;
若擦除所述PairBlock1内的数据出错,则获取第二区块对PairBlock2,其中,所述PairBlock2由两个空白的区块组成;
在所述PairBlock2内写入数据。
2.根据权利要求1所述的方法,其特征在于,所述PairBlock1由第一区块和第二区块组成;
所述获取第二区块对PairBlock2,具体包括:
若擦除所述第一区块内的数据出错,则查找第三区块,并生成所述PairBlock2,其中,所述PairBlock2由所述第二区块和所述第三区块组成;或者,
若擦除所述第一区块和所述第二区块内的数据均出错,则查找第三区块和第四区块,并生成所述PairBlock2,其中,所述PairBlock2由所述第三区块和所述第四区块组成。
3.根据权利要求2所述的方法,其特征在于,还包括:
若擦除所述第一区块内的数据出错,则将所述第一区块标记为坏块;或者,
若擦除所述第一区块和所述第二区块内的数据均出错,则将所述第一区块和所述第二区块均标记为坏块。
4.根据权利要求1-3中任意一项所述的方法,其特征在于,在擦除第一区块对PairBlock1内的数据前,还包括:
在第三区块对PairBlock3内写入数据;
当所述PairBlock3被写满或者未写入完整的步长时,从所述PairBlock3切换至所述PairBlock1。
5.一种PairBlock擦除出错的处理装置,其特征在于,包括擦除模块,获取模块和读写模块;
所述擦除模块,用于擦除第一区块对PairBlock1内的数据;
所述获取模块,用于若擦除所述PairBlock1内的数据出错,则获取第二区块对PairBlock2,其中,所述PairBlock2由两个空白的区块组成;
所述读写模块,用于在所述获取模块获取所述PairBlock2后,在所述PairBlock2内写入数据。
6.根据权利要求5所述的装置,其特征在于,所述PairBlock1由第一区块和第二区块组成;
所述获取模块,具体用于若擦除所述第一区块内的数据出错,则查找第三区块,并生成所述PairBlock2,其中,所述PairBlock2由所述第二区块和所述第三区块组成;若擦除所述第一区块和所述第二区块内的数据均出错,则查找第三区块和第四区块,并生成所述PairBlock2,其中,所述PairBlock2由所述第三区块和所述第四区块组成。
7.根据权利要求6所述的装置,其特征在于,还包括标记模块;
所述标记模块,用于若擦除所述第一区块内的数据出错,则将所述第一区块标记为坏块;若擦除所述第一区块和所述第二区块内的数据均出错,则将所述第一区块和所述第二区块均标记为坏块。
8.根据权利要求5-7中任意一项所述的装置,其特征在于,还包括切换模块;
所述读写模块,还用于在所述擦除模块擦除所述PairBlock1内的数据前,在第三区块对PairBlock3内写入数据;
所述切换模块,用于当所述PairBlock3被写满或者未写入完整的步长时,从所述PairBlock3切换至所述PairBlock1。
9.一种设备,其特征在于,所述设备包括:
一个或多个处理器;
存储装置,用于存储一个或多个程序,
当所述一个或多个程序被所述一个或多个处理器执行,使得所述一个或多个处理器实现如权利要求1-4中任一所述的PairBlock擦除出错的处理方法。
10.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,该程序被处理器执行时实现如权利要求1-4中任一所述的PairBlock擦除出错的处理方法。
CN201711386001.4A 2017-12-20 2017-12-20 一种PairBlock擦除出错的处理方法及装置 Active CN108038064B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201711386001.4A CN108038064B (zh) 2017-12-20 2017-12-20 一种PairBlock擦除出错的处理方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201711386001.4A CN108038064B (zh) 2017-12-20 2017-12-20 一种PairBlock擦除出错的处理方法及装置

Publications (2)

Publication Number Publication Date
CN108038064A true CN108038064A (zh) 2018-05-15
CN108038064B CN108038064B (zh) 2021-01-15

Family

ID=62100180

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201711386001.4A Active CN108038064B (zh) 2017-12-20 2017-12-20 一种PairBlock擦除出错的处理方法及装置

Country Status (1)

Country Link
CN (1) CN108038064B (zh)

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040015671A1 (en) * 2002-07-10 2004-01-22 Nec Electronics Corporation Single-chip microcomputer and boot region switching method thereof
CN101673226A (zh) * 2008-06-30 2010-03-17 英特尔公司 Nand错误管理
US20100131676A1 (en) * 2008-11-25 2010-05-27 Spansion Llc Spi addressing beyond 24-bits
CN101828172A (zh) * 2007-10-17 2010-09-08 美光科技公司 串行接口nand
CN102298555A (zh) * 2011-08-22 2011-12-28 宜兴市华星特种陶瓷科技有限公司 基于nand技术的模块化闪存管理系统
US8537614B2 (en) * 2003-06-24 2013-09-17 Micron Technology, Inc. Erase block data splitting
CN104615550A (zh) * 2015-01-27 2015-05-13 华为技术有限公司 一种存储设备坏块的处理方法、装置及存储设备
US20160093384A1 (en) * 2014-09-28 2016-03-31 Peter Wung Lee Self-timed slc nand pipeline and concurrent program without verification
CN105808371A (zh) * 2014-12-31 2016-07-27 深圳市硅格半导体有限公司 数据备份与恢复方法、控制芯片及存储装置
CN106227625A (zh) * 2016-09-05 2016-12-14 深圳震有科技股份有限公司 一种因掉电而损坏的闪存数据的恢复方法及系统

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040015671A1 (en) * 2002-07-10 2004-01-22 Nec Electronics Corporation Single-chip microcomputer and boot region switching method thereof
US8537614B2 (en) * 2003-06-24 2013-09-17 Micron Technology, Inc. Erase block data splitting
CN101828172A (zh) * 2007-10-17 2010-09-08 美光科技公司 串行接口nand
CN101673226A (zh) * 2008-06-30 2010-03-17 英特尔公司 Nand错误管理
US20100131676A1 (en) * 2008-11-25 2010-05-27 Spansion Llc Spi addressing beyond 24-bits
CN102298555A (zh) * 2011-08-22 2011-12-28 宜兴市华星特种陶瓷科技有限公司 基于nand技术的模块化闪存管理系统
US20160093384A1 (en) * 2014-09-28 2016-03-31 Peter Wung Lee Self-timed slc nand pipeline and concurrent program without verification
CN105808371A (zh) * 2014-12-31 2016-07-27 深圳市硅格半导体有限公司 数据备份与恢复方法、控制芯片及存储装置
CN104615550A (zh) * 2015-01-27 2015-05-13 华为技术有限公司 一种存储设备坏块的处理方法、装置及存储设备
CN106227625A (zh) * 2016-09-05 2016-12-14 深圳震有科技股份有限公司 一种因掉电而损坏的闪存数据的恢复方法及系统

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
佚名: "SPI NAND Flash和SPI NOR Flash的对比", 《HTTP://BLOG.SINA.COM.CN/S/BLOG_C046C0140102VIX3.HTML》 *

Also Published As

Publication number Publication date
CN108038064B (zh) 2021-01-15

Similar Documents

Publication Publication Date Title
CN107229417B (zh) 数据存储设备及其操作方法
US9767035B2 (en) Pass-through tape access in a disk storage environment
CN111433746B (zh) 使用故障存储设备的重建助手
US8443167B1 (en) Data storage device employing a run-length mapping table and a single address mapping table
US6711663B2 (en) Algorithm of flash memory capable of quickly building table and preventing improper operation and control system thereof
US9195541B2 (en) Controlling nonvolatile memory device and nonvolatile memory system
CN105786411B (zh) 非易失性存储器装置的操作方法
US20080195801A1 (en) Method for operating buffer cache of storage device including flash memory
WO2016086819A1 (zh) 将数据写入叠瓦状磁记录smr硬盘的方法及装置
CN103534688B (zh) 数据恢复方法、存储设备和存储系统
KR101650424B1 (ko) 기점 가상 머신으로부터 목적지 가상 머신으로의 동작 전송
US20130311712A1 (en) Control apparatus, storage device, and storage control method
CN108132890B (zh) 存储芯片的垃圾回收方法、装置、设备及存储介质
CN104461391A (zh) 一种存储设备元数据管理处理方法及系统
CN108733309B (zh) 存储管理方法、设备和计算机可读介质
KR20120044324A (ko) 불휘발성 메모리에 대한 메타데이터 리던던시 스킴
US10387280B2 (en) Reporting defects in a flash memory back-up system
US20170220462A1 (en) Data storage method and system thereof
CN112084070B (zh) L2p映射数据恢复方法、装置、存储介质及电子设备
TWI475387B (zh) 記憶體控制方法及記憶體控制電路
US11347586B2 (en) Realizing high-speed and low-latency RAID across multiple solid-state storage device with host-side FTL
US20130219119A1 (en) Writing new data of a first block size to a second block size using a write-write mode
CN112463055B (zh) 一种优化并使用固态硬盘l2p表的方法、系统、设备及介质
US10409518B1 (en) Reordered local data deduplication in storage devices
CN108038064A (zh) 一种PairBlock擦除出错的处理方法及装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP03 Change of name, title or address
CP03 Change of name, title or address

Address after: Room 101, Floor 1-5, Building 8, Yard 9, Fenghao East Road, Haidian District, Beijing 100094

Patentee after: Zhaoyi Innovation Technology Group Co.,Ltd.

Address before: 100083 12 Floors, Block A, Tiangong Building, Science and Technology University, 30 College Road, Haidian District, Beijing

Patentee before: GIGADEVICE SEMICONDUCTOR(BEIJING) Inc.