CN108037982A - 一种程序调用的方法及装置 - Google Patents
一种程序调用的方法及装置 Download PDFInfo
- Publication number
- CN108037982A CN108037982A CN201711159704.3A CN201711159704A CN108037982A CN 108037982 A CN108037982 A CN 108037982A CN 201711159704 A CN201711159704 A CN 201711159704A CN 108037982 A CN108037982 A CN 108037982A
- Authority
- CN
- China
- Prior art keywords
- storage medium
- program
- frequency
- working frequency
- called
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/46—Multiprogramming arrangements
- G06F9/48—Program initiating; Program switching, e.g. by interrupt
- G06F9/4806—Task transfer initiation or dispatching
Landscapes
- Engineering & Computer Science (AREA)
- Software Systems (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Executing Machine-Instructions (AREA)
Abstract
一种程序调用及的方法,包括:当第一存储介质中的程序调用第二存储介质中的程序时,进行设置处理,将频率寄存器切换为所述第二存储介质支持的工作频率,所述第一存储介质可运行的频率与所述第二存储介质可运行的频率不相等;以所述第二存储介质的工作频率执行被调用的所述第二存储介质中的程序。一种程序调用的装置。本方案可以实现不同工作频率的存储介质间的程序相互调用及其频率切换。
Description
技术领域
本公开实施例涉及但不限于芯片处理技术领域,尤指一种程序调用的方法及装置。
背景技术
由于工艺原因EEPROM(Electrically Erasable Programmable Read-OnlyMemory,电可擦可编程只读存储器)存储器访问速度受到限制,在EEPROM中的程序运行频率一般在10MHz左右,而ROM(Read-Only Memory,只读存储器)存储器中的程序一般可以运行在30MHz或更高的频率。ROM程序和EEPROM程序相互调用时,如果没有一种频率切换的方法,只能选择满足EEPROM程序运行要求的频率运行,这样会牺牲掉ROM程序可以高频运行带来的性能提升。
智能卡又称集成电路卡,即IC卡。IC卡芯片具有写入数据和存储数据的能力,IC卡存储器中的内容根据需要可以有条件地供外部读取,或供内部信息处理和判定之用。对有中央处理器的IC卡又叫中央处理器(CPU)卡,包括CPU、EEPROM、随机存储器(RAM)、ROM以及固化在ROM中的操作系统(COS)组成。一般程序在ROM中存储和运行,这样可以保证程序运行的速度最快效率最高,但ROM存储介质的特点是存储的数据只读不能更改,在芯片的流片制造中光刻掩膜。对于ROM程序的补丁程序,或者后下载新需求的功能程序则在EEPROM中存储运行。为了有效利用ROM程序运行频率高速度快和EEPROM程序可灵活下载更改的优点,在ROM程序设计开发时,一些功能程序会支持后下载EEPROM程序以及ROM程序与EEPROM程序相互调用时的频率切换。
传统处理方式有两种,一种是ROM程序与EEPROM程序相互调用时,都采用相同的并满足EEPROM访问速度限制要求的运行频率,即两者程序相互调用时没有频率切换,此方案程序运行的频率比较低,牺牲了ROM程序可以高频运行提高性能优势的。另一种是芯片设计时考虑了程序在两种存储介质中运行的需求,当程序在EEPROM中运行时,硬件自动增加等待时钟周期降低在EEPROM中程序的运行频率,此方案增加了电路设计的复杂性及成本。
传统处理方式要么不切换采用统一的运行频率,牺牲ROM程序可高频运行的优势;要么采用硬件自动增加等待时钟周期增加了电路设计的复杂性及成本。
发明内容
本公开实施例提供一种程序调用的方法及装置,以实现不同工作频率的存储介质间的程序互调用,可以保障高频运行,又节约成本。
一种程序调用的方法,包括:
当第一存储介质中的程序调用第二存储介质中的程序时,进行设置处理,将频率寄存器切换为所述第二存储介质支持的工作频率,所述第一存储介质可运行的频率与所述第二存储介质可运行的频率不相等;
以所述第二存储介质的工作频率执行被调用的所述第二存储介质中的程序。
可选地,所述第一存储介质可运行的频率大于所述第二存储介质可运行的频率,所述进行设置处理包括:
将被调用的所述第二存储介质中的程序的标号设置到一个标号全局变量中;
通过所述第一存储介质中一入口程序将所述第一存储介质当前的工作频率保存在一全局变量中。
可选地,所述将频率寄存器切换为所述第二存储介质支持的工作频率后,还包括:
跳转到所述第二存储介质指定入口地址,检查所述标号全局变量的值,跳转到对应的被调用的所述第二存储介质中的程序处执行。
可选地,所述以所述第二存储介质的工作频率执行被调用的所述第二存储介质中的程序后,还包括:
跳转回所述第一存储介质中恢复所述第一存储介质工作频率的程序;
所述恢复所述第一存储介质工作频率的程序执行完最后一条返回指令后,返回所述第一存储介质的调用程序。
可选地,所述第一存储介质可运行的频率小于所述第二存储介质可运行的频率,所述进行设置处理包括:
所述第一存储介质中的程序设置标号全局变量为一指定值;
将所述第二存储介质中返回所述第一存储介质的入口地址压栈,再将被调用的所述第二存储介质中的程序的地址压栈;
跳转到所述第二存储介质中恢复所述第二存储介质的工作频率的程序。
可选地,所述以所述第二存储介质的工作频率执行被调用的所述第二存储介质中的程序,包括:
当执行所述恢复所述第二存储介质的工作频率的程序最后一条返回指令时,将后压栈的所述被调用的所述第二存储介质中的程序的地址弹出执行;
当执行所述被调用的所述第二存储介质中的程序的最后一条返回指令时,将先压栈的所述第二存储介质中返回所述第一存储介质的入口地址弹出执行。
可选地,所述将先压栈的所述第二存储介质中返回所述第一存储介质的入口地址弹出执行后,还包括:
进行设置处理,将所述频率寄存器切换为所述第一存储介质支持的工作频率,跳转到所述第一存储器指定入口地址;
所述第一存储器指定入口地址对应的程序若检查到所述标号全局变量的值为所述指定值,则返回所述第一存储介质的调用程序。
一种程序调用的装置,包括至少两种存储介质、处理器及存储在所述存储介质上并可在处理器上运行的计算机程序,所述存储介质可运行的频率不相等,其中,所述处理器执行所述程序时实现以下步骤:
当第一存储介质中的程序调用第二存储介质中的程序时,进行设置处理,将频率寄存器切换为所述第二存储介质支持的工作频率;
以所述第二存储介质的工作频率执行被调用的所述第二存储介质中的程序。
可选地,所述第一存储介质可运行的频率大于所述第二存储介质可运行的频率,所述处理器进行设置处理包括:
将被调用的所述第二存储介质中的程序的标号设置到一个标号全局变量中;
通过所述第一存储介质中一入口程序将所述第一存储介质当前的工作频率保存在一全局变量中。
可选地,所述处理器,将频率寄存器切换为所述第二存储介质支持的工作频率后,还包括:跳转到所述第二存储介质指定入口地址,检查所述标号全局变量的值,跳转到对应的被调用的所述第二存储介质中的程序处执行。
可选地,所述处理器,以所述第二存储介质的工作频率执行被调用的所述第二存储介质中的程序后,还包括:跳转回所述第一存储介质中恢复所述第一存储介质工作频率的程序;所述恢复所述第一存储介质工作频率的程序执行完最后一条返回指令后,返回所述第一存储介质的调用程序。
可选地,所述第一存储介质可运行的频率小于所述第二存储介质可运行的频率,所述处理器进行设置处理包括:
所述第一存储介质中的程序设置标号全局变量为一指定值;
将所述第二存储介质中返回所述第一存储介质的入口地址压栈,再将被调用的所述第二存储介质中的程序的地址压栈;
跳转到所述第二存储介质中恢复所述第二存储介质的工作频率的程序。
可选地,所述处理器,以所述第二存储介质支持的工作频率执行被调用的所述第二存储介质中的程序,包括:当执行所述恢复所述第二存储介质的工作频率的程序最后一条返回指令时,将后压栈的所述被调用的所述第二存储介质中的程序的地址弹出执行;当执行所述被调用的所述第二存储介质中的程序的最后一条返回指令时,将先压栈的所述第二存储介质中返回所述第一存储介质的入口地址弹出执行。
可选地,所述处理器,将先压栈的所述第二存储介质中返回所述第一存储介质的入口地址弹出执行后,还包括:进行设置处理,将所述频率寄存器切换为所述第一存储介质的工作频率,跳转到所述第一存储器指定入口地址,所述第一存储器指定入口地址对应的程序若检查到所述标号全局变量的值为所述指定值,则返回所述第一存储介质的调用程序。
可选地,所述第一存储介质为只读存储器,所述第二存储介质为电可擦可编程只读存储器,或者
所述第一存储介质为电可擦可编程只读存储器,所述第二存储介质为只读存储器。
本公开实施例提供一种程序调用及的方法及装置,实现不同工作频率的存储介质间的程序相互调用及其频率切换,从而保障ROM程序可以高频运行,而EEPROM程序在EEPROM存储器支持的频率下运行,既保障ROM程序可高频运行的优点也不需要硬件电路做额外的设计增加硬件成本。
附图说明
图1为本公开实施例的一种程序调用的方法的流程图。
图2为本公开实施例的EEPROM程序和ROM程序相互调用的流程图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚明白,下文中将结合附图对本发明的实施例进行详细说明。需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互任意组合。
图1为本公开实施例的一种程序调用的方法的流程图,如图1所示,本实施例的方法包括:
步骤11、当第一存储介质中的程序调用第二存储介质中的程序时,进行设置处理,将频率寄存器切换为所述第二存储介质支持的工作频率,所述第一存储介质可运行的频率与所述第二存储介质可运行的频率不相等;
步骤12、以所述第二存储介质的工作频率执行被调用的所述第二存储介质中的程序。
本公开实施例提供一种程序调用及的方法,实现不同工作频率的存储介质间的程序相互调用及其频率切换,可以保障高频运行,又节约成本。
智能卡芯片中CPU结构主要有51单片机核和ARM(Advanced RISC Machines,RISC(Reduced Instruction Set Computer,精简指令集计算机)处理器)核两种结构,本公开实施例的程序相互调用及其频率切换方法对两种结构都适用,只是具体的实现指令不同,这里为了更简单清晰介绍本公开的方法,以下以51指令集为例来介绍具体实现过程。
如图2所示,EEPROM程序和ROM程序相互调用涉及频率切换的情景有两种,一种是ROM程序调用EEPROM程序的情景,另一种是EEPROM程序调用ROM程序的情景。以下对这两种情景的程序调用的方法分别进行详细的说明。
实施例1
本实施例的ROM程序调用EEPROM程序的方法,包括以下步骤:
步骤101、先设置被调用的EEPROM程序的标号到一个标号全局变量中;
步骤102、通过ROM中一个入口程序将ROM当前工作频率保存在一个全局变量中并且切换频率寄存器为EEPROM存储器可支持的工作频率;
步骤103、跳转到EEPROM统一入口地址,检查标号全局变量值跳转到对应的被调用的EEPROM程序处执行,
步骤104、执行完被调用的EEPROM程序后,跳转回ROM中恢复ROM工作频率的程序;
步骤105、恢复频率程序执行完最后一条Return指令返回ROM调用程序,本次调用过程结束。
本实施例中的调用EEPROM程序的具体执行过程如图2中的1->2->3->4箭头标示的流程。
假设调用EEPROM中第N个程序,在ROM中实现调用程序如callEEFunc_N,这个程序中设置标号全局变量(funcNO)值为N,跳转到ROM中进入EEPROM的统一入口(jmpToEEentry),在这个入口中先保存ROM当前的工作频率到全局变量(u8OSC),再设置芯片频率寄存器的值为EEPROM存储介质可支持的工作频率(X),这里实现了程序在ROM中工作是一个ROM的工作频率,进入到EEPROM前切换成了EEPROM可支持的工作频率然后跳转到EEPROM的一个固定地址(EEentryAddr),在EEPROM程序统一入口程序EEentryAddr中,先检查标号全局变量(funcNO)的值,判断本次调用是否是EEPROM程序调用ROM程序的返回(特殊值FF),或者是ROM程序调用的某EEPROM程序(标号N),然后跳转到标号为N的EEPROM程序(EEFunc_N)完成相应程序的执行,最后跳转回ROM的频率恢复程序(resROM_OSC),恢复程序将先前保存在全局变量(u8OSC)中的ROM工作频率恢复到芯片频率寄存器,即恢复ROM的工作频率,然后返回到调用程序,至此程序流程又回到了ROM中,并且工作频率也恢复了之前的ROM工作频率。
实施例2
本实施例的EEPROM程序调用ROM程序的方法,包括以下步骤:
步骤201、EEPROM程序先设置标号全局变量为一特殊值(如FF);
步骤202、将ROM中返回EEPROM的入口地址压栈,再将被调用的ROM程序地址压栈;
步骤203、跳转到ROM中恢复ROM工作频率的程序;
步骤204、恢复程序执行到最后一条Return指令,自动将后压栈的被调用的ROM程序地址弹出执行;
步骤204、当被调用程序执行到最后一条Return指令时又自动将先前压栈的ROM返回EEPROM的地址弹出执行,即,将当前ROM的工作频率保存到全局变量中并且切换时钟频率为EEPROM可支持的频率,然后跳转到EEPROM的统一入口程序;
步骤205、EEPROM统一入口程序检查到标号全局变量为特殊值时则直接Return返回到EEPROM调用程序,本次调用过程结束。
本实施例中的具体执行过程如图2中A->B->C->D->E箭头标示的流程。假设要调用ROM中的某程序,在EEPROM中实现调用程序(CallfuncROM_X),程序中先设置标号全局变量(funcNO)为EEPROM调用ROM程序的特殊值(如FF),再利用返回地址在栈中保存,程序Return时自动弹出,以及栈的先进后出的特点,先将ROM中返回EEPROM的程序地址压栈(jmpToEEentry),再将被调用的ROM程序地址压栈(funcROM_X),然后跳转到ROM中的频率恢复程序处恢复ROM的工作频率,这个频率恢复程序里实现了EEPROM程序进入ROM时频率切换到ROM的工作频率,在频率恢复程序Return时栈中先弹出被调用的ROM程序(funcROM_X)地址,程序流程接下来去执行funcROM_X程序,在该程序Return时又从栈中弹出jmpToEEentry程序地址,该程序中实现进入EEPROM前的频率切换,再跳转到EEPROM统一入口程序中返回,至此程序流程又回到了EEPROM中,并且工作频率又回到了EEPROM的工作频率。
本实施例介绍了ROM程序和EEPROM程序相互调用时的一种频率切换方法,程序在ROM中时可以在高频率下执行,在EEPROM中时又可以在满足EEPROM存储器支持的工作频率下执行,保障了程序的整体执行效率和性能。
以上实施例以ROM和EEPROM为例进行说明,当然本公开中的存储介质不局限于ROM和EEPROM,本公开的方法适用于任何可运行的频率不相等的存储介质间的程序互调用。
本公开实施例还提供一种程序调用的装置,包括至少两种存储介质、处理器及存储在所述存储介质上并可在处理器上运行的计算机程序,所述存储介质可运行的频率不相等,其中,所述处理器执行所述程序时实现以下步骤:
当第一存储介质中的程序调用第二存储介质中的程序时,进行设置处理,将频率寄存器切换为所述第二存储介质支持的工作频率;
以所述第二存储介质的工作频率执行被调用的所述第二存储介质中的程序。
在一实施例中,所述第一存储介质可运行的频率大于所述第二存储介质可运行的频率,所述处理器进行设置处理包括:
将被调用的所述第二存储介质中的程序的标号设置到一个标号全局变量中;
通过所述第一存储介质中一入口程序将所述第一存储介质当前的工作频率保存在一全局变量中。
在一实施例中,所述处理器,将频率寄存器切换为所述第二存储介质支持的工作频率后,还包括:跳转到所述第二存储介质指定入口地址,检查所述标号全局变量的值,跳转到对应的被调用的所述第二存储介质中的程序处执行。
在一实施例中,所述处理器,以所述第二存储介质的工作频率执行被调用的所述第二存储介质中的程序后,还包括:跳转回所述第一存储介质中恢复所述第一存储介质工作频率的程序;所述恢复所述第一存储介质工作频率的程序执行完最后一条返回指令后,返回所述第一存储介质的调用程序。
在一实施例中,所述第一存储介质可运行的频率小于所述第二存储介质可运行的频率,所述处理器进行设置处理包括:
所述第一存储介质中的程序设置标号全局变量为一指定值;
将所述第二存储介质中返回所述第一存储介质的入口地址压栈,再将被调用的所述第二存储介质中的程序的地址压栈;
跳转到所述第二存储介质中恢复所述第二存储介质的工作频率的程序。
在一实施例中,所述处理器,以所述第二存储介质的工作频率执行被调用的所述第二存储介质中的程序,包括:当执行所述恢复所述第二存储介质的工作频率的程序最后一条返回指令时,将后压栈的所述被调用的所述第二存储介质中的程序的地址弹出执行;当执行所述被调用的所述第二存储介质中的程序的最后一条返回指令时,将先压栈的所述第二存储介质中返回所述第一存储介质的入口地址弹出执行。
在一实施例中,所述处理器,将先压栈的所述第二存储介质中返回所述第一存储介质的入口地址弹出执行后,还包括:进行设置处理,将所述频率寄存器切换为所述第一存储介质支持的工作频率,跳转到所述第一存储器指定入口地址;所述第一存储器指定入口地址对应的程序若检查到所述标号全局变量的值为所述指定值,则返回所述第一存储介质的调用程序。
在一实施例中,所述第一存储介质为只读存储器,所述第二存储介质为电可擦可编程只读存储器,或者
所述第一存储介质为电可擦可编程只读存储器,所述第二存储介质为只读存储器。
本领域普通技术人员可以理解上述方法中的全部或部分步骤可通过程序来指令相关硬件完成,所述程序可以存储于计算机可读存储介质中,如只读存储器、磁盘或光盘等。可选地,上述实施例的全部或部分步骤也可以使用一个或多个集成电路来实现。相应地,上述实施例中的各模块/单元可以采用硬件的形式实现,也可以采用软件功能模块的形式实现。本发明不限制于任何特定形式的硬件和软件的结合。
以上仅为本发明的优选实施例,当然,本发明还可有其他多种实施例,在不背离本发明精神及其实质的情况下,熟悉本领域的技术人员当可根据本发明作出各种相应的改变和变形,但这些相应的改变和变形都应属于本发明所附的权利要求的保护范围。
Claims (15)
1.一种程序调用的方法,包括:
当第一存储介质中的程序调用第二存储介质中的程序时,进行设置处理,将频率寄存器切换为所述第二存储介质支持的工作频率,所述第一存储介质可运行的频率与所述第二存储介质可运行的频率不相等;
以所述第二存储介质的工作频率执行被调用的所述第二存储介质中的程序。
2.如权利要求1所述的方法,其特征在于:所述第一存储介质可运行的频率大于所述第二存储介质可运行的频率,所述进行设置处理包括:
将被调用的所述第二存储介质中的程序的标号设置到一个标号全局变量中;
通过所述第一存储介质中一入口程序将所述第一存储介质当前的工作频率保存在一全局变量中。
3.如权利要求2所述的方法,其特征在于:所述将频率寄存器切换为所述第二存储介质支持的工作频率后,还包括:
跳转到所述第二存储介质指定入口地址,检查所述标号全局变量的值,跳转到对应的被调用的所述第二存储介质中的程序处执行。
4.如权利要求3所述的方法,其特征在于:所述以所述第二存储介质的工作频率执行被调用的所述第二存储介质中的程序后,还包括:
跳转回所述第一存储介质中恢复所述第一存储介质工作频率的程序;
所述恢复所述第一存储介质工作频率的程序执行完最后一条返回指令后,返回所述第一存储介质的调用程序。
5.如权利要求1所述的方法,其特征在于:所述第一存储介质可运行的频率小于所述第二存储介质可运行的频率,所述进行设置处理包括:
所述第一存储介质中的程序设置标号全局变量为一指定值;
将所述第二存储介质中返回所述第一存储介质的入口地址压栈,再将被调用的所述第二存储介质中的程序的地址压栈;
跳转到所述第二存储介质中恢复所述第二存储介质的工作频率的程序。
6.如权利要求5所述的方法,其特征在于:所述以所述第二存储介质的工作频率执行被调用的所述第二存储介质中的程序,包括:
当执行所述恢复所述第二存储介质的工作频率的程序最后一条返回指令时,将后压栈的所述被调用的所述第二存储介质中的程序的地址弹出执行;
当执行所述被调用的所述第二存储介质中的程序的最后一条返回指令时,将先压栈的所述第二存储介质中返回所述第一存储介质的入口地址弹出执行。
7.如权利要求6所述的方法,其特征在于:所述将先压栈的所述第二存储介质中返回所述第一存储介质的入口地址弹出执行后,还包括:
进行设置处理,将所述频率寄存器切换为所述第一存储介质支持的工作频率,跳转到所述第一存储器指定入口地址;
所述第一存储器指定入口地址对应的程序若检查到所述标号全局变量的值为所述指定值,则返回所述第一存储介质的调用程序。
8.一种程序调用的装置,包括至少两种存储介质、处理器及存储在所述存储介质上并可在处理器上运行的计算机程序,所述存储介质可运行的频率不相等,其特征在于,所述处理器执行所述程序时实现以下步骤:
当第一存储介质中的程序调用第二存储介质中的程序时,进行设置处理,将频率寄存器切换为所述第二存储介质支持的工作频率;
以所述第二存储介质的工作频率执行被调用的所述第二存储介质中的程序。
9.如权利要求8所述的装置,其特征在于:所述第一存储介质可运行的频率大于所述第二存储介质可运行的频率,所述处理器进行设置处理包括:
将被调用的所述第二存储介质中的程序的标号设置到一个标号全局变量中;
通过所述第一存储介质中一入口程序将所述第一存储介质当前的工作频率保存在一全局变量中。
10.如权利要求9所述的装置,其特征在于:
所述处理器,将频率寄存器切换为所述第二存储介质支持的工作频率后,还包括:跳转到所述第二存储介质指定入口地址,检查所述标号全局变量的值,跳转到对应的被调用的所述第二存储介质中的程序处执行。
11.如权利要求10所述的装置,其特征在于:
所述处理器,以所述第二存储介质的工作频率执行被调用的所述第二存储介质中的程序后,还包括:跳转回所述第一存储介质中恢复所述第一存储介质工作频率的程序;所述恢复所述第一存储介质工作频率的程序执行完最后一条返回指令后,返回所述第一存储介质的调用程序。
12.如权利要求8所述的装置,其特征在于:所述第一存储介质可运行的频率小于所述第二存储介质可运行的频率,所述处理器进行设置处理包括:
所述第一存储介质中的程序设置标号全局变量为一指定值;
将所述第二存储介质中返回所述第一存储介质的入口地址压栈,再将被调用的所述第二存储介质中的程序的地址压栈;
跳转到所述第二存储介质中恢复所述第二存储介质的工作频率的程序。
13.如权利要求12所述的装置,其特征在于:
所述处理器,以所述第二存储介质支持的工作频率执行被调用的所述第二存储介质中的程序,包括:当执行所述恢复所述第二存储介质的工作频率的程序最后一条返回指令时,将后压栈的所述被调用的所述第二存储介质中的程序的地址弹出执行;当执行所述被调用的所述第二存储介质中的程序的最后一条返回指令时,将先压栈的所述第二存储介质中返回所述第一存储介质的入口地址弹出执行。
14.如权利要求13所述的装置,其特征在于:
所述处理器,将先压栈的所述第二存储介质中返回所述第一存储介质的入口地址弹出执行后,还包括:进行设置处理,将所述频率寄存器切换为所述第一存储介质的工作频率,跳转到所述第一存储器指定入口地址,所述第一存储器指定入口地址对应的程序若检查到所述标号全局变量的值为所述指定值,则返回所述第一存储介质的调用程序。
15.如权利要求8所述的装置,其特征在于:
所述第一存储介质为只读存储器,所述第二存储介质为电可擦可编程只读存储器,或者
所述第一存储介质为电可擦可编程只读存储器,所述第二存储介质为只读存储器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201711159704.3A CN108037982A (zh) | 2017-11-20 | 2017-11-20 | 一种程序调用的方法及装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201711159704.3A CN108037982A (zh) | 2017-11-20 | 2017-11-20 | 一种程序调用的方法及装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN108037982A true CN108037982A (zh) | 2018-05-15 |
Family
ID=62093937
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201711159704.3A Pending CN108037982A (zh) | 2017-11-20 | 2017-11-20 | 一种程序调用的方法及装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN108037982A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112084013A (zh) * | 2019-06-13 | 2020-12-15 | 合肥杰发科技有限公司 | 一种程序调用方法、芯片及计算机存储介质 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1445657A (zh) * | 2002-03-13 | 2003-10-01 | 佳能株式会社 | 控制系统、记录装置和电子设备 |
US20030188083A1 (en) * | 2002-03-27 | 2003-10-02 | Kumar Mohan J. | Method and apparatus for setting timing parameters |
US6643792B1 (en) * | 2000-07-12 | 2003-11-04 | Kabushiki Kaisha Toshiba | Integrated circuit device having clock frequency changing function, computer system using the integrated circuit device and clock frequency changing method |
CN1648821A (zh) * | 2004-01-22 | 2005-08-03 | 国际商业机器公司 | 改变系统核心逻辑工作频率以最大化系统存储带宽的方法和设备 |
CN101393523A (zh) * | 2007-09-19 | 2009-03-25 | 华硕电脑股份有限公司 | 存储器的实际工作频率的设定方法与其设定模块 |
CN105573664A (zh) * | 2014-11-03 | 2016-05-11 | 联发科技股份有限公司 | 多通道存储器系统及相关功率管理方法 |
-
2017
- 2017-11-20 CN CN201711159704.3A patent/CN108037982A/zh active Pending
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6643792B1 (en) * | 2000-07-12 | 2003-11-04 | Kabushiki Kaisha Toshiba | Integrated circuit device having clock frequency changing function, computer system using the integrated circuit device and clock frequency changing method |
CN1445657A (zh) * | 2002-03-13 | 2003-10-01 | 佳能株式会社 | 控制系统、记录装置和电子设备 |
US20030188083A1 (en) * | 2002-03-27 | 2003-10-02 | Kumar Mohan J. | Method and apparatus for setting timing parameters |
CN1648821A (zh) * | 2004-01-22 | 2005-08-03 | 国际商业机器公司 | 改变系统核心逻辑工作频率以最大化系统存储带宽的方法和设备 |
CN101393523A (zh) * | 2007-09-19 | 2009-03-25 | 华硕电脑股份有限公司 | 存储器的实际工作频率的设定方法与其设定模块 |
CN105573664A (zh) * | 2014-11-03 | 2016-05-11 | 联发科技股份有限公司 | 多通道存储器系统及相关功率管理方法 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112084013A (zh) * | 2019-06-13 | 2020-12-15 | 合肥杰发科技有限公司 | 一种程序调用方法、芯片及计算机存储介质 |
CN112084013B (zh) * | 2019-06-13 | 2024-04-05 | 武汉杰开科技有限公司 | 一种程序调用方法、芯片及计算机存储介质 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109034814B (zh) | 基于以太坊虚拟机的智能合约处理方法和装置 | |
CN104102506B (zh) | 一种基于ARM平台的Android启动加速方法 | |
CN103729210B (zh) | 一种实现一个刷机包支持多种制式智能终端的方法及装置 | |
CN104750528B (zh) | 一种Android程序中的组件管理方法和装置 | |
CN105159727B (zh) | 固件升级处理方法、装置和系统 | |
CN109445690B (zh) | 一种raid卡性能优化方法、装置、终端及存储介质 | |
CN104598286A (zh) | 移动终端的软件更新方法及装置 | |
CN106681792A (zh) | 浏览器内核的切换方法及其装置、电子设备 | |
CN101894028A (zh) | Linux内核镜像数据支持多种CPU的实现方法及装置 | |
CN103631353A (zh) | 启动电流控制系统及方法 | |
CN108037982A (zh) | 一种程序调用的方法及装置 | |
CN101901157B (zh) | 一种管理软件自启动安装的方法及系统 | |
CN109298873A (zh) | 一种系统升级方法及装置 | |
US9223697B2 (en) | Computer reprogramming method, data storage medium and motor vehicle computer | |
CN107291637A (zh) | 在安卓系统中兼容多型号移动通信模块的方法和装置 | |
CN116107578A (zh) | 一种执行智能合约的方法、装置、电子设备和存储介质 | |
CN103645917A (zh) | Java卡的Java代码补丁方法 | |
CN108804221B (zh) | 基于xip方式的嵌入式系统及其资源优化方法 | |
CN114756229A (zh) | 基于微前端的开发页面生成方法及其相关装置 | |
CN106569912A (zh) | 一种移动终端恢复出厂设置的方法及系统 | |
CN113467610A (zh) | 脑机接口bci设备的架构方法、装置、终端及介质 | |
CN112071352A (zh) | 非易失型闪存降低读电流的方法、电路、存储介质和终端 | |
CN107038038B (zh) | 一种运行大容量usim小应用程序的方法 | |
CN105446774B (zh) | 一种插件处理方法及用户终端 | |
CN109062702A (zh) | 一种计算资源分配方法、相关装置及可读存储介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20180515 |