CN107894903B - Spi-nand的配置文件的io方法和装置 - Google Patents
Spi-nand的配置文件的io方法和装置 Download PDFInfo
- Publication number
- CN107894903B CN107894903B CN201711284996.3A CN201711284996A CN107894903B CN 107894903 B CN107894903 B CN 107894903B CN 201711284996 A CN201711284996 A CN 201711284996A CN 107894903 B CN107894903 B CN 107894903B
- Authority
- CN
- China
- Prior art keywords
- nand
- spi
- configuration file
- page
- pins
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
- G06F9/4401—Bootstrapping
- G06F9/4411—Configuring for operating with peripheral devices; Loading of device drivers
Abstract
本发明公开了一种SPI‑NAND的配置文件的IO方法和装置。本发明SPI‑NAND的配置文件的IO方法,包括:接收配置文件下载指令,所述下载指令包括所述SPI‑NAND的配置文件;根据所述下载指令从所述SPI‑NAND的IO引脚上获取所述配置文件的数据;以在每页中存入预设大小的配置文件的方式,将所述配置文件的数据存入所述SPI‑NAND中,所述预设大小是所述SPI‑NAND支持的最小页存储空间的二分之一。本发明实现了X8pin IO和X16pin IO、2KB和4KB的页存储空间的兼容,提高产品量产的可操作性和效率。
Description
技术领域
本发明实施例涉及SPI-NAND技术,尤其涉及一种SPI-NAND的配置文件的IO方法和装置。
背景技术
SPI-NAND的固件(Firmware)的配置文件(configure file)中存储着固件所支持的所有NAND的基本重要参数,在对SPI-NAND的固件记性初始烧录时,上电运行都离不开对参数的索引、校验和使用,配置文件中的信息精简、准确与否直接关系到固件的正常运行与否。
目前,以parameter.bin的形式存储固件所需的参数,根据固件所支持的NAND类型,将NAND的重要参数信息、固件运行的过程参数、工作模式的配置参数均存储在parameter.bin中。在对SPI-NAND的固件进行初始烧录时,将parameter.bin从计算机下载到NAND中。
但是,SPI-NAND的输入输出(Input Output,简称IO)有X8 pin IO和X16pin IO两种结构,而parameter.bin需要分别根据X8 pin IO和X16 pin IO设计两个大小的parameter.bin文件,无法同时支持这两种结构,降低了产品量产的可操作性和效率。
发明内容
本发明提供一种SPI-NAND的配置文件的IO方法和装置,以实现X8pin IO和X16pin IO、2KB和4KB的页存储空间的兼容,提高产品量产的可操作性和效率。
第一方面,本发明实施例提供了一种SPI-NAND的配置文件的IO方法,包括:
接收配置文件下载指令,所述下载指令包括所述SPI-NAND的配置文件;
根据所述下载指令从所述SPI-NAND的IO引脚上获取所述配置文件的数据;
以在每页中存入预设大小的配置文件的方式,将所述配置文件的数据存入所述SPI-NAND中,所述预设大小是所述SPI-NAND支持的最小页存储空间的二分之一。
可选的,在所述以在每页中存入预设大小的配置文件的方式,将所述配置文件的数据存入所述SPI-NAND中之后,还包括:
接收配置文件读取指令;
根据所述读取指令以半页读取模式从所述SPI-NAND中读取得到所述配置文件,所述半页读取模式是指在存储有所述配置文件的数据的所述SPI-NAND的页中,每页读取所述预设大小的存储空间的数据。
可选的,所述根据所述下载指令从所述SPI-NAND的IO引脚上获取所述配置文件的数据,包括:
从所述SPI-NAND的8个IO引脚上获取所述配置文件的数据,其中,若所述SPI-NAND的IO引脚是8个时,所述8个IO引脚是指所述SPI-NAND的全部IO引脚,若所述SPI-NAND的IO引脚是16个时,所述8个IO引脚是指所述SPI-NAND的表示低8位的IO引脚。
可选的,所述SPI-NAND支持的页存储空间的大小包括2KB和4KB,则所述预设大小是1KB。
第二方面,本发明实施例还提供了一种SPI-NAND的配置文件的IO装置,包括:
接收模块,用于接收配置文件下载指令,所述下载指令包括所述SPI-NAND的配置文件;
获取模块,用于根据所述下载指令从所述SPI-NAND的IO引脚上获取所述配置文件的数据;
存储模块,用于以在每页中存入预设大小的配置文件的方式,将所述配置文件的数据存入所述SPI-NAND中,所述预设大小是所述SPI-NAND支持的最小页存储空间的二分之一。
可选的,还包括:
读取模块,用于接收配置文件读取指令;根据所述读取指令以半页读取模式从所述SPI-NAND中读取得到所述配置文件,所述半页读取模式是指在存储有所述配置文件的数据的所述SPI-NAND的页中,每页读取所述预设大小的存储空间的数据。
可选的,所述获取模块,具体用于从所述SPI-NAND的8个IO引脚上获取所述配置文件的数据,其中,若所述SPI-NAND的IO引脚是8个时,所述8个IO引脚是指所述SPI-NAND的全部IO引脚,若所述SPI-NAND的IO引脚是16个时,所述8个IO引脚是指所述SPI-NAND的表示低8位的IO引脚。
可选的,所述SPI-NAND支持的页存储空间的大小包括2KB和4KB,则所述预设大小是1KB。
第三方面,本发明实施例还提供一种控制芯片,包括存储器、处理器及存储在存储器上并可在处理器上运行的程序,所述处理器执行所述程序时实现如上述第一方面任一所述的SPI-NAND的配置文件的IO方法。
第四方面,本发明实施例还提供了一种包含控制芯片可执行指令的存储介质,所述控制芯片可执行指令在由控制芯片处理器执行时用于执行一种SPI-NAND的配置文件的IO方法,该方法包括:
接收配置文件下载指令,所述下载指令包括所述SPI-NAND的配置文件;
根据所述下载指令从所述SPI-NAND的IO引脚上获取所述配置文件的数据;
以在每页中存入预设大小的配置文件的方式,将所述配置文件的数据存入所述SPI-NAND中,所述预设大小是所述SPI-NAND支持的最小页存储空间的二分之一。
本发明通过设定X16 pin IO结构中输入数据的引脚,并且限制存入SPI-NAND的每页中的配置文件的数据的大小,实现了X8 pin IO和X16 pin IO、2KB和4KB的页存储空间的兼容,提高产品量产的可操作性和效率。
附图说明
图1为本发明实施例提供的SPI-NAND的配置文件的IO方法的流程图;
图2为本发明实施例提供的SPI-NAND的配置文件的IO装置的结构示意图;
图3为本发明实施例提供的SPI-NAND的配置文件的IO装置的结构示意图;
图4为本发明实施例提供的一种控制芯片的结构示意图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
图1为本发明实施例提供的SPI-NAND的配置文件的IO方法的流程图,该方法可以由SPI-NAND的控制芯片(controller)来执行,具体包括如下步骤:
步骤101、接收配置文件下载指令,该下载指令包括SPI-NAND的配置文件;
在对SPI-NAND的固件进行初始烧录时,controller根据配置文件中的参数逐步烧录SPI-NAND的固件,最后把配置文件下载到SPI-NAND存储起来。controller基于计算机的处理器发送的配置文件下载指令开始下载。
步骤102、根据下载指令从SPI-NAND的IO引脚上获取配置文件的数据;
SPI-NAND的IO引脚包括X8 pin IO和X16 pin IO两种结构,前者有8个IO引脚,后者有16个IO引脚,计算机把配置文件通过SPI-NAND的IO引脚传输至SPI-NAND,controller需要控制SPI-NAND进行数据获取并存储。由于在初始烧录之前,controller不知道SPI-NAND的IO引脚是前述那种结构,因此为了兼容两种结构,就控制从SPI-NAND的8个IO引脚上获取配置文件的数据,其中,若SPI-NAND的IO引脚是8个时,8个IO引脚是指SPI-NAND的全部IO引脚,若SPI-NAND的IO引脚是16个时,8个IO引脚是指SPI-NAND的表示低8位的IO引脚。即用X16 pin IO迁就X8 pin IO,X8 pin IO的8个IO引脚全部用于接收配置文件的数据,X16pin IO的表示低8位的IO引脚用于接收配置文件的数据,而表示高8位的IO引脚即使有数据也都是没用的数据,与配置文件的数据无关。
步骤103、以在每页中存入预设大小的配置文件的方式,将配置文件的数据存入SPI-NAND中,该预设大小是SPI-NAND支持的最小页存储空间的二分之一。
SPI-NAND支持的页存储空间的大小包括2KB和4KB两种规格,要兼容X8 pinIO和X16 pin IO两种结构,又要考虑到两种页存储空间的规格,controller就控制以在每页中存入1KB的配置文件的方式,将配置文件的数据存入SPI-NAND中。对于X16 pin IO,只在表示低8位的IO引脚上接收配置文件的数据,而表示高8位的IO引脚上也有接收到数据,这样16个IO引脚的数据全部存入SPI-NAND中后,所占用的每个页存储空间中只有一半的存储空间中的数据是配置文件的数据,那么2KB的页存储空间就存储了1KB的配置文件。对于X8pin IO为了与X16 pin IO的情况保持一致,也只在每页中存入1KB的配置文件的数据。即使SPI-NAND的页存储空间是4KB,为了与2KB的情况兼容,因此也是在每页中存入1KB的配置文件的数据。
本实施例的技术方案,通过设定X16 pin IO结构中输入数据的引脚,并且限制存入SPI-NAND的每页中的配置文件的数据的大小,实现了X8 pin IO和X16 pin IO、2KB和4KB的页存储空间的兼容,提高产品量产的可操作性和效率。
在上述技术方案的基础上,controller接收配置文件读取指令;根据读取指令以半页读取模式从SPI-NAND中读取得到配置文件,该半页读取模式是指在存储有配置文件的数据的SPI-NAND的页中,每页读取预设大小的存储空间的数据。
基于上述下载配置文件的原理,由于SPI-NAND的每页中只有一部分存储空间内存入了配置文件的数据,因此在得到配置文件时也只需要读取这一部分存储空间内的数据,这部分存储空间的大小就是前述的1KB,即2KB的页存储空间,每页读取1KB的存储空间内的数据,4KB的页存储空间,每页也是读取1KB的存储空间内的数据。
图2为本发明实施例提供的SPI-NAND的配置文件的IO装置的结构示意图,参照图2,该装置包括:接收模块11、获取模块12和存储模块13,其中,接收模块11,用于接收配置文件下载指令,所述下载指令包括所述SPI-NAND的配置文件;获取模块12,用于根据所述下载指令从所述SPI-NAND的IO引脚上获取所述配置文件的数据;存储模块13,用于以在每页中存入预设大小的配置文件的方式,将所述配置文件的数据存入所述SPI-NAND中,所述预设大小是所述SPI-NAND支持的最小页存储空间的二分之一。
在上述技术方案的基础上,图3为本发明实施例提供的SPI-NAND的配置文件的IO装置的结构示意图,参照图3,该装置还包括:读取模块14,用于接收配置文件读取指令;根据所述读取指令以半页读取模式从所述SPI-NAND中读取得到所述配置文件,所述半页读取模式是指在存储有所述配置文件的数据的所述SPI-NAND的页中,每页读取所述预设大小的存储空间的数据。
在上述技术方案的基础上,所述获取模块12,具体用于从所述SPI-NAND的8个IO引脚上获取所述配置文件的数据,其中,若所述SPI-NAND的IO引脚是8个时,所述8个IO引脚是指所述SPI-NAND的全部IO引脚,若所述SPI-NAND的IO引脚是16个时,所述8个IO引脚是指所述SPI-NAND的表示低8位的IO引脚。
在上述技术方案的基础上,所述SPI-NAND支持的页存储空间的大小包括2KB和4KB,则所述预设大小是1KB。
本发明实施例所提供的SPI-NAND的配置文件的IO装置可执行本发明任意实施例所提供的SPI-NAND的配置文件的IO方法,具备执行方法相应的功能模块和有益效果。
图4为本发明实施例提供的一种控制芯片的结构示意图,如图4所示,该控制芯片包括处理器20、存储器21、输入装置22和输出装置23;控制芯片中处理器20的数量可以是一个或多个,图4中以一个处理器20为例;控制芯片中的处理器20、存储器21、输入装置22和输出装置23可以通过总线或其他方式连接,图4中以通过总线连接为例。
存储器21作为一种计算机可读存储介质,可用于存储软件程序、计算机可执行程序以及模块,如本发明实施例中的SPI-NAND的配置文件的IO方法对应的程序指令/模块。处理器20通过运行存储在存储器21中的软件程序、指令以及模块,从而执行控制芯片的各种功能应用以及数据处理,即实现上述的SPI-NAND的配置文件的IO方法。
存储器21可主要包括存储程序区和存储数据区,其中,存储程序区可存储操作系统、至少一个功能所需的应用程序;存储数据区可存储根据终端的使用所创建的数据等。此外,存储器21可以包括高速随机存取存储器,还可以包括非易失性存储器,例如至少一个磁盘存储器件、闪存器件、或其他非易失性固态存储器件。在一些实例中,存储器21可进一步包括相对于处理器20远程设置的存储器,这些远程存储器可以通过网络连接至控制芯片。上述网络的实例包括但不限于互联网、企业内部网、局域网、移动通信网及其组合。
输入装置22可用于接收输入的数字或字符信息,以及产生与控制芯片的用户设置以及功能控制有关的键信号输入。输出装置23可包括显示屏等显示设备。
本发明实施例还提供一种包含控制芯片可执行指令的存储介质,所述控制芯片可执行指令在由控制芯片处理器执行时用于执行一种SPI-NAND的配置文件的IO方法,该方法包括:
接收配置文件下载指令,所述下载指令包括所述SPI-NAND的配置文件;
根据所述下载指令从所述SPI-NAND的IO引脚上获取所述配置文件的数据;
以在每页中存入预设大小的配置文件的方式,将所述配置文件的数据存入所述SPI-NAND中,所述预设大小是所述SPI-NAND支持的最小页存储空间的二分之一。
当然,本发明实施例所提供的一种包含计算机可执行指令的存储介质,其计算机可执行指令不限于如上所述的方法操作,还可以执行本发明任意实施例所提供的SPI-NAND的配置文件的IO方法中的相关操作.
通过以上关于实施方式的描述,所属领域的技术人员可以清楚地了解到,本发明可借助软件及必需的通用硬件来实现,当然也可以通过硬件实现,但很多情况下前者是更佳的实施方式。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品可以存储在计算机可读存储介质中,如计算机的软盘、只读存储器(Read-Only Memory,ROM)、随机存取存储器(RandomAccess Memory,RAM)、闪存(FLASH)、硬盘或光盘等,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本发明各个实施例所述的方法。
值得注意的是,上述搜索装置的实施例中,所包括的各个单元和模块只是按照功能逻辑进行划分的,但并不局限于上述的划分,只要能够实现相应的功能即可;另外,各功能单元的具体名称也只是为了便于相互区分,并不用于限制本发明的保护范围。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。
Claims (4)
1.一种SPI-NAND的配置文件的IO方法,其特征在于,包括:
接收配置文件下载指令,所述下载指令包括所述SPI-NAND的配置文件;
根据所述下载指令从所述SPI-NAND的IO引脚上获取所述配置文件的数据;
以在每页中存入预设大小的配置文件的方式,将所述配置文件的数据存入所述SPI-NAND中,所述预设大小是所述SPI-NAND支持的最小页存储空间的二分之一;
在所述以在每页中存入预设大小的配置文件的方式,将所述配置文件的数据存入所述SPI-NAND中之后,还包括:
接收配置文件读取指令;
根据所述读取指令以半页读取模式从所述SPI-NAND中读取得到所述配置文件,所述半页读取模式是指在存储有所述配置文件的数据的所述SPI-NAND的页中,每页读取所述预设大小的存储空间的数据;
所述根据所述下载指令从所述SPI-NAND的IO引脚上获取所述配置文件的数据,包括:
从所述SPI-NAND的8个IO引脚上获取所述配置文件的数据,其中,若所述SPI-NAND的IO引脚是8个时,所述8个IO引脚是指所述SPI-NAND的全部IO引脚,若所述SPI-NAND的IO引脚是16个时,所述8个IO引脚是指所述SPI-NAND的表示低8位的IO引脚;
所述SPI-NAND支持的页存储空间的大小包括2KB和4KB,则所述预设大小是1KB。
2.一种SPI-NAND的配置文件的IO装置,其特征在于,包括:
接收模块,用于接收配置文件下载指令,所述下载指令包括所述SPI-NAND的配置文件;
获取模块,用于根据所述下载指令从所述SPI-NAND的IO引脚上获取所述配置文件的数据;
存储模块,用于以在每页中存入预设大小的配置文件的方式,将所述配置文件的数据存入所述SPI-NAND中,所述预设大小是所述SPI-NAND支持的最小页存储空间的二分之一;
读取模块,用于接收配置文件读取指令;根据所述读取指令以半页读取模式从所述SPI-NAND中读取得到所述配置文件,所述半页读取模式是指在存储有所述配置文件的数据的所述SPI-NAND的页中,每页读取所述预设大小的存储空间的数据;
所述获取模块,具体用于从所述SPI-NAND的8个IO引脚上获取所述配置文件的数据,其中,若所述SPI-NAND的IO引脚是8个时,所述8个IO引脚是指所述SPI-NAND的全部IO引脚,若所述SPI-NAND的IO引脚是16个时,所述8个IO引脚是指所述SPI-NAND的表示低8位的IO引脚;
所述SPI-NAND支持的页存储空间的大小包括2KB和4KB,则所述预设大小是1KB。
3.一种控制芯片,包括存储器、处理器及存储在存储器上并可在处理器上运行的程序,其特征在于,所述处理器执行所述程序时实现如权利要求1所述的SPI-NAND的配置文件的IO方法。
4.一种包含控制芯片可执行指令的存储介质,所述控制芯片可执行指令在由控制芯片处理器执行时用于执行一种SPI-NAND的配置文件的IO方法,其特征在于,该方法包括:
接收配置文件下载指令,所述下载指令包括所述SPI-NAND的配置文件;
根据所述下载指令从所述SPI-NAND的IO引脚上获取所述配置文件的数据;
以在每页中存入预设大小的配置文件的方式,将所述配置文件的数据存入所述SPI-NAND中,所述预设大小是所述SPI-NAND支持的最小页存储空间的二分之一;
在所述以在每页中存入预设大小的配置文件的方式,将所述配置文件的数据存入所述SPI-NAND中之后,还包括:
接收配置文件读取指令;
根据所述读取指令以半页读取模式从所述SPI-NAND中读取得到所述配置文件,所述半页读取模式是指在存储有所述配置文件的数据的所述SPI-NAND的页中,每页读取所述预设大小的存储空间的数据;
所述根据所述下载指令从所述SPI-NAND的IO引脚上获取所述配置文件的数据,包括:
从所述SPI-NAND的8个IO引脚上获取所述配置文件的数据,其中,若所述SPI-NAND的IO引脚是8个时,所述8个IO引脚是指所述SPI-NAND的全部IO引脚,若所述SPI-NAND的IO引脚是16个时,所述8个IO引脚是指所述SPI-NAND的表示低8位的IO引脚;
所述SPI-NAND支持的页存储空间的大小包括2KB和4KB,则所述预设大小是1KB。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201711284996.3A CN107894903B (zh) | 2017-12-07 | 2017-12-07 | Spi-nand的配置文件的io方法和装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201711284996.3A CN107894903B (zh) | 2017-12-07 | 2017-12-07 | Spi-nand的配置文件的io方法和装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN107894903A CN107894903A (zh) | 2018-04-10 |
CN107894903B true CN107894903B (zh) | 2021-08-03 |
Family
ID=61807667
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201711284996.3A Active CN107894903B (zh) | 2017-12-07 | 2017-12-07 | Spi-nand的配置文件的io方法和装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN107894903B (zh) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1996248A (zh) * | 2006-12-26 | 2007-07-11 | 北京中星微电子有限公司 | 用户程序引导方法及用户程序引导系统 |
EP2458494A1 (en) * | 2010-11-26 | 2012-05-30 | HTC Corporation | Electronic devices with improved flash memory compatibility and methods corresponding thereto |
CN103838608A (zh) * | 2014-03-05 | 2014-06-04 | 深圳市中兴物联科技有限公司 | NAND Flash页面自适应的方法及装置 |
CN106293832A (zh) * | 2016-08-09 | 2017-01-04 | 上海盈方微电子有限公司 | 一种soc芯片引导启动方法及系统 |
CN107437433A (zh) * | 2017-06-12 | 2017-12-05 | 中国科学院微电子研究所 | Nand闪存存储器的读操作方法、电子设备和计算机可读存储介质 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8626989B2 (en) * | 2011-02-02 | 2014-01-07 | Micron Technology, Inc. | Control arrangements and methods for accessing block oriented nonvolatile memory |
-
2017
- 2017-12-07 CN CN201711284996.3A patent/CN107894903B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1996248A (zh) * | 2006-12-26 | 2007-07-11 | 北京中星微电子有限公司 | 用户程序引导方法及用户程序引导系统 |
EP2458494A1 (en) * | 2010-11-26 | 2012-05-30 | HTC Corporation | Electronic devices with improved flash memory compatibility and methods corresponding thereto |
CN103838608A (zh) * | 2014-03-05 | 2014-06-04 | 深圳市中兴物联科技有限公司 | NAND Flash页面自适应的方法及装置 |
CN106293832A (zh) * | 2016-08-09 | 2017-01-04 | 上海盈方微电子有限公司 | 一种soc芯片引导启动方法及系统 |
CN107437433A (zh) * | 2017-06-12 | 2017-12-05 | 中国科学院微电子研究所 | Nand闪存存储器的读操作方法、电子设备和计算机可读存储介质 |
Non-Patent Citations (1)
Title |
---|
NAND_FLASH_内存详解与读写寻址方式;摩斯电码;《https://www.cnblogs.com/pengdonglin137/p/3435595.html》;20131121;第1-41页 * |
Also Published As
Publication number | Publication date |
---|---|
CN107894903A (zh) | 2018-04-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5838527B2 (ja) | ファームウェアを更新するための方法、装置、および通信デバイス | |
EP2675110B1 (en) | Method, system and terminal for system update between mobile communication terminals | |
CN107632828B (zh) | 多dts文件支持方法、编译装置及嵌入式设备 | |
CN106909362B (zh) | Bmc固件生成的方法和装置、bmc系统启动的方法和装置 | |
US10552068B2 (en) | Access method and device for random access memories, control chip and storage medium | |
CN105824678A (zh) | 一种操作系统安装方法及装置 | |
CN105718281A (zh) | 一种触摸屏固件升级方法及装置 | |
CN114398318B (zh) | 用户空间文件系统的文件操作方法及用户空间文件系统 | |
WO2018040270A1 (zh) | 在Windows系统中加载Linux系统ELF文件的方法及装置 | |
WO2016188037A1 (zh) | 一种版本烧录方法、系统、终端及计算机存储介质 | |
CN108037932B (zh) | Spi-nand的配置文件获取方法和装置 | |
CN104036194A (zh) | 一种应用程序中泄露隐私数据的漏洞检测方法及装置 | |
CN103365672B (zh) | 一种处理应用程序的描述信息的方法和系统 | |
CN104036193A (zh) | 一种应用程序的本地跨域漏洞检测方法及装置 | |
CN107894903B (zh) | Spi-nand的配置文件的io方法和装置 | |
JP4728563B2 (ja) | コード生成装置、コード生成プログラム、機能実行装置、機能実行プログラム、モデル生成装置、およびモデル生成プログラム | |
WO2019100704A1 (zh) | 用于多模IoT设备的启动方法、多模IoT设备及存储介质 | |
CN102750167B (zh) | 应用程序启动方法、装置和计算机系统 | |
CN104516752A (zh) | 一种信息处理方法及电子设备 | |
CN113704177A (zh) | 一种服务器固件升级文件的存储方法、系统及相关组件 | |
JP6045707B2 (ja) | ライセンス管理装置、ライセンス管理方法、及びプログラム | |
CN112000354A (zh) | 版本信息更新方法、装置、设备及存储介质 | |
CN107273328B (zh) | 一种接口管理方法及系统 | |
CN112506574A (zh) | ARM服务器中基于CentOS带内修改BIOS配置选项的方法 | |
CN111736858A (zh) | 一种终端设备的升级方法、存储介质及终端设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CP03 | Change of name, title or address | ||
CP03 | Change of name, title or address |
Address after: Room 101, Floor 1-5, Building 8, Yard 9, Fenghao East Road, Haidian District, Beijing 100094 Patentee after: Zhaoyi Innovation Technology Group Co.,Ltd. Address before: 100083 12 Floors, Block A, Tiangong Building, Science and Technology University, 30 College Road, Haidian District, Beijing Patentee before: GIGADEVICE SEMICONDUCTOR(BEIJING) Inc. |