CN107807898A - 一种基于cpci架构的新型存储背板 - Google Patents

一种基于cpci架构的新型存储背板 Download PDF

Info

Publication number
CN107807898A
CN107807898A CN201711213867.5A CN201711213867A CN107807898A CN 107807898 A CN107807898 A CN 107807898A CN 201711213867 A CN201711213867 A CN 201711213867A CN 107807898 A CN107807898 A CN 107807898A
Authority
CN
China
Prior art keywords
back plate
main body
plate main
interface
usb interface
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201711213867.5A
Other languages
English (en)
Inventor
不公告发明人
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Individual
Original Assignee
Individual
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Individual filed Critical Individual
Priority to CN201711213867.5A priority Critical patent/CN107807898A/zh
Publication of CN107807898A publication Critical patent/CN107807898A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/16Error detection or correction of the data by redundancy in hardware
    • G06F11/20Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements
    • G06F11/2002Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements where interconnections or communication control functionality are redundant
    • G06F11/2005Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements where interconnections or communication control functionality are redundant using redundant communication controllers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling

Abstract

本发明公开了一种基于CPCI架构的新型存储背板,包括背板主体、网口接入端、信号接口、VGA接口、USB接口、调试串口和PICE接口,所述背板主体上集成网口接入端、信号接口和VGA接口,网口接入端、信号接口和VGA接口均与主板槽位电性连接;所述USB接口、调试串口和PICE接口均设置在背板主体上,三者均与主板槽位电连接。背板主体引出通用USB接口和PCIE接口,即可作为普通服务器背板使用,也可用作存储系统背板使用,提高了板卡的兼容性;采用82599控制芯片作为镜像通道集成在背板主体上,可实现两主板之间的数据通信,为双控存储的使用和产业化提供了一种很好的设计方案。

Description

一种基于CPCI架构的新型存储背板
技术领域
本发明涉及存储设计应用技术领域,具体是一种基于CPCI架构的新型存储背板。
背景技术
一个磁盘阵列存储系统可以分为5个部分:电源供给系统;散热系统;存储介质;背板系统;RAID控制器。背板是整个存储系统关键部件,连接存储系统的其他4大部分,其关键技术在于PCB设计和信号完整性设计,背板设计质量的高低在很大程度上决定了存储系统的速率和性能,因此设计一款兼容性强、质量高的背板显得尤为重要。
发明内容
本发明的目的在于提供一种基于CPCI架构的新型存储背板,以解决上述背景技术中提出的问题。
为实现上述目的,本发明提供如下技术方案:
一种基于CPCI架构的新型存储背板,包括背板主体、网口接入端、信号接口、VGA接口、USB接口、调试串口和PICE接口,所述背板主体上焊接两个ATX输入端,背板主体上设有主板槽位,ATX输入端和主板槽位电性连接;所述背板主体上设置扩展卡位槽,ATX输入端和扩展卡位槽电性连接,扩展卡位槽之间设置SAS接口,SAS接口与扩展卡位槽通过导线连接;所述背板主体上集成网口接入端、信号接口和VGA接口,网口接入端、信号接口和VGA接口均与主板槽位电性连接;所述USB接口、调试串口和PICE接口均设置在背板主体上,三者均与主板槽位电连接;所述主板槽位之间通过数据通道相连接,背板主体上集成两块控制芯片,控制芯片之间形成镜像通道。
作为本发明进一步的方案:所述背板主体上设有两路VGA接口、六路USB接口和两路调试串口,以及一个PICE接口,其中,USB接口为标准的.接口。
作为本发明进一步的方案:所述背板主体上提供两个主板槽位和两个扩展卡槽位。
作为本发明进一步的方案:所述背板主体通过扩展卡槽位扩展出个SAS接口。
作为本发明进一步的方案:所述ATX电源输入端输入.V、V和V直流电压。
与现有技术相比,本发明有益效果:
(1)本基于CPCI架构的多功能存储背板,背板主体上设有两路VGA接口,可对外输出VGA信号、六路USB接口,可同时连接多个设备和两路调试串口,用于系统的调试使用,简单快捷,易于操作,以及一个PICE接口,可扩展PICE设备其中,USB接口为标准的2.0接口,大大的提高了多功能存储背板的传输速率;背板主体上提供两个主板槽位和两个扩展卡槽位,两个扩展卡槽位,可提供两个3U SAS卡使用,用于扩展存储硬盘,提高了多功能存储板的容量,两个主板槽位,可提供两个6U 服务器主板使用;背板主体通过扩展卡槽位扩展出16个SAS接口,可兼容2.5寸或3.5寸、SAS或SATA、HHD或SSD的硬盘,可根据需求选择硬盘类型、硬盘尺寸和硬盘数量,极大的提高了硬盘使用的兼容性;ATX电源输入端可输入3.3V、5V和12V直流电压,为多功能存储背板提供稳定的直流电压;背板主体引出通用USB接口和PCIE接口,即可作为普通服务器背板使用,也可用作存储系统背板使用,提高了板卡的兼容性;采用82599控制芯片作为镜像通道集成在背板主体上,可实现两主板之间的数据通信,为双控存储的使用和产业化提供了一种很好的设计方案。
(2)本基于CPCI架构的多功能存储背板,当背板主体作为服务器背板使用时,可将服务器主板插在两主板槽位的任一槽位上,对外引出网口接入端、VGA接口、USB接口,同时预留一个PCIE接口,可根据需求配置显卡、网卡、RAID卡等PCIE卡,可满足服务器系统的基本需求;当背板主体作为存储背板使用时,既可以作为单控又可扩展其双控功能:可同时控制硬盘的读写,当某一控制器出现故障时,另一控制器可接替其工作,保障数据传输的可靠性和稳定性,实现双控功能。
附图说明
图1为本发明的多功能存储背板原理框图;
图2为本发明的万兆镜像通道实现方式框图。
图中:1-ATX电源输入端、2-背板主体、3-SAS接口、4-主板槽位、5-扩展卡槽位、6-网口接入端、7-信号接口、8-VGA接口、9-USB接口、10-调试串口、11-PICE接口、12-数据通道、13-82599控制芯片、14-镜像通道。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
请参阅图1-2,本发明实施例中,一种基于CPCI架构的新型存储背板,包括背板主体2、网口接入端6、信号接口7、VGA接口8、USB接口9、调试串口10和PICE接口11,背板主体2上焊接两个ATX输入端1,ATX电源输入端1可输入3.3V、5V和12V直流电压,为多功能存储背板提供稳定的直流电压;背板主体2上设有主板槽位4,ATX输入端1和主板槽位4电性连接;背板主体2上提供两个主板槽位4和两个扩展卡槽位5,两个扩展卡槽位5, 可提供两个3USAS卡使用,用于扩展存储硬盘,提高了多功能存储板的容量,两个主板槽位4,可提供两个6U 服务器主板使用;背板主体4通过扩展卡槽位5扩展出16个SAS接口3,可兼容2.5寸或3.5寸、SAS或SATA、HHD或SSD的硬盘,可根据需求选择硬盘类型、硬盘尺寸和硬盘数量,极大的提高了硬盘使用的兼容性;背板主体2上设置扩展卡位槽5,ATX输入端1和扩展卡位槽5电性连接,扩展卡位槽5之间设置SAS接口3,SAS接口3与扩展卡位槽5通过导线连接;背板主体2上集成网口接入端6、信号接口7和VGA接口8,网口接入端6、信号接口7和VGA接口8均与主板槽位4电性连接;背板主体2上设有两路VGA接口8,可对外输出VGA信号、六路USB接口9,可同时连接多个设备和两路调试串口10,用于系统的调试使用,简单快捷,易于操作,以及一个PICE接口11,可扩展PICE设备其中,USB接口9为标准的2.0接口,大大的提高了多功能存储背板的传输速率;USB接口9、调试串口10和PICE接口11均设置在背板主体2上,三者均与主板槽位4电连接;主板槽位4之间通过数据通道12相连接,背板主体2上集成两块82599控制芯片13,82599控制芯片13之间形成镜像通道14;采用82599控制芯片13作为镜像通道14集成在背板主体2上,可实现两主板之间的数据通信,为双控存储的使用和产业化提供了一种很好的设计方案;背板主体2引出通用USB接口9和PCIE接口11,即可作为普通服务器背板使用,也可用作存储系统背板使用,提高了板卡的兼容性。
本发明的工作原理为:
当背板主体2作为服务器背板使用时,可将服务器主板插在两主板槽位4的任一槽位上,对外引出网口接入端6、VGA接口8、USB接口9,同时预留一个PCIE接口11,可根据需求配置显卡、网卡、RAID卡等PCIE卡,可满足服务器系统的基本需求;当背板主体2作为存储背板使用时,既可以作为单控又可扩展其双控功能:当作为单控使用时,可将只插一个主控板和一个SAS扩展板,主控板通过PCIE×8与SAS板进行通信,SAS板对外提供16个SAS接口3,同时将一路网络作为管理网口与外界进行网络通信,另外4路作为数据网口与外界进行数据传输;当作为双控使用时,需要同时插两块主控板和两块SAS扩展板,两块主控板之间通过82599控制芯片13实现镜像通道14,万兆镜像通道实现方式框图如图2所示,两SAS扩展板均连接至SAS座,可同时控制硬盘的读写,当某一控制器出现故障时,另一控制器可接替其工作,保障数据传输的可靠性和稳定性,实现双控功能。
对于本领域技术人员而言,显然本发明不限于上述示范性实施例的细节,而且在不背离本发明的精神或基本特征的情况下,能够以其他的具体形式实现本发明。因此,无论从哪一点来看,均应将实施例看作是示范性的,而且是非限制性的,本发明的范围由所附权利要求而不是上述说明限定,因此旨在将落在权利要求的等同要件的含义和范围内的所有变化囊括在本发明内。不应将权利要求中的任何附图标记视为限制所涉及的权利要求。
此外,应当理解,虽然本说明书按照实施方式加以描述,但并非每个实施方式仅包含一个独立的技术方案,说明书的这种叙述方式仅仅是为清楚起见,本领域技术人员应当将说明书作为一个整体,各实施例中的技术方案也可以经适当组合,形成本领域技术人员可以理解的其他实施方式。

Claims (5)

1.一种基于CPCI架构的新型存储背板,包括背板主体(2)、网口接入端(6)、信号接口(7)、VGA接口(8)、USB接口(9)、调试串口(10)和PICE接口(11),其特征在于:所述背板主体(2)上焊接两个ATX输入端(1),背板主体(2)上设有主板槽位(4),ATX输入端(1)和主板槽位(4)电性连接;所述背板主体(2)上设置扩展卡位槽(5),ATX输入端(1)和扩展卡位槽(5)电性连接,扩展卡位槽(5)之间设置SAS接口(3),SAS接口(3)与扩展卡位槽(5)通过导线连接;所述背板主体(2)上集成网口接入端(6)、信号接口(7)和VGA接口(8),网口接入端(6)、信号接口(7)和VGA接口(8)均与主板槽位(4)电性连接;所述USB接口(9)、调试串口(10)和PICE接口(11)均设置在背板主体(2)上,三者均与主板槽位(4)电连接;所述主板槽位(4)之间通过数据通道(12)相连接,背板主体(2)上集成两块82599控制芯片(13),82599控制芯片(13)之间形成镜像通道(14)。
2.根据权利要求1所述的一种基于CPCI架构的新型存储背板,其特征在于:所述背板主体(2)上设有两路VGA接口(8)、六路USB接口(9)和两路调试串口(10),以及一个PICE接口(11),其中,USB接口(9)为标准的2.0接口。
3.根据权利要求1所述的一种基于CPCI架构的新型存储背板,其特征在于:所述背板主体(2)上提供两个主板槽位(4)和两个扩展卡槽位(5)。
4.根据权利要求1所述的一种基于CPCI架构的新型存储背板,其特征在于:所述背板主体(4)通过扩展卡槽位(5)扩展出16个SAS接口(3)。
5.根据权利要求1所述的一种基于CPCI架构的新型存储背板,其特征在于:所述ATX电源输入端(1)输入3.3V、5V和12V直流电压。
CN201711213867.5A 2017-11-28 2017-11-28 一种基于cpci架构的新型存储背板 Pending CN107807898A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201711213867.5A CN107807898A (zh) 2017-11-28 2017-11-28 一种基于cpci架构的新型存储背板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201711213867.5A CN107807898A (zh) 2017-11-28 2017-11-28 一种基于cpci架构的新型存储背板

Publications (1)

Publication Number Publication Date
CN107807898A true CN107807898A (zh) 2018-03-16

Family

ID=61590082

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201711213867.5A Pending CN107807898A (zh) 2017-11-28 2017-11-28 一种基于cpci架构的新型存储背板

Country Status (1)

Country Link
CN (1) CN107807898A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106407145A (zh) * 2015-08-03 2017-02-15 联想(北京)有限公司 接口访问方法、系统及存储卡
CN109542824A (zh) * 2018-11-20 2019-03-29 北京锐安科技有限公司 设备间信息转发中介装置以及信息交换系统

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106407145A (zh) * 2015-08-03 2017-02-15 联想(北京)有限公司 接口访问方法、系统及存储卡
CN109542824A (zh) * 2018-11-20 2019-03-29 北京锐安科技有限公司 设备间信息转发中介装置以及信息交换系统

Similar Documents

Publication Publication Date Title
JP6713791B2 (ja) モジュール型不揮発性フラッシュメモリブレード及びその動作方法
CN105955898A (zh) 一种兼容SAS硬盘与NVMe硬盘的硬盘背板
CN106339343A (zh) 快速外设组件互联卡
CN103019329A (zh) 固态硬盘扩展装置
TW202008105A (zh) 具有偏移插槽對準的週邊儲存卡
CN106155231A (zh) 一种存储服务器
CN202870800U (zh) 一种嵌入式大容量网络存储控制模块
US8559190B2 (en) Memory systems and method for coupling memory chips
CN106569969A (zh) 一种服务器
CN108090014A (zh) 一种兼容NVMe的存储IO箱系统及其设计方法
CN111752871A (zh) 一种同一pcie槽位兼容不同pcie带宽的pcie设备、装置及方法
CN103176883A (zh) 固态硬盘状态监控系统
TWM485441U (zh) 通用序列匯流排伺服器
TWI570570B (zh) 記憶卡擴充技術
CN204833236U (zh) 一种支持混合式存储的存储系统
TW201428497A (zh) 儲存裝置
CN102929362A (zh) 安装有固态硬盘的主板
CN103034283A (zh) 安装有固态硬盘的主板
US6757774B1 (en) High-availability, highly-redundant storage system enclosure
CN213365380U (zh) 一种服务器主板及服务器
CN108874711B (zh) 一种优化散热的硬盘背板系统
CN107807898A (zh) 一种基于cpci架构的新型存储背板
CN111913906A (zh) 用于3U PXIe测控机箱扩展的级联板卡及扩展测控机箱的方法
CN106169301A (zh) 一种磁盘模块及磁盘放置系统
CN105117164A (zh) 具有扩展槽的存储设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
WD01 Invention patent application deemed withdrawn after publication
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20180316