CN107801231A - 一种公共资源降频方法和装置 - Google Patents
一种公共资源降频方法和装置 Download PDFInfo
- Publication number
- CN107801231A CN107801231A CN201610794458.8A CN201610794458A CN107801231A CN 107801231 A CN107801231 A CN 107801231A CN 201610794458 A CN201610794458 A CN 201610794458A CN 107801231 A CN107801231 A CN 107801231A
- Authority
- CN
- China
- Prior art keywords
- frequency
- processor
- public resource
- expected
- greatest hope
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/36—Handling requests for interconnection or transfer for access to common bus or bus system
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W52/00—Power management, e.g. TPC [Transmission Power Control], power saving or power classes
- H04W52/02—Power saving arrangements
- H04W52/0209—Power saving arrangements in terminal devices
- H04W52/0261—Power saving arrangements in terminal devices managing power supply demand, e.g. depending on battery level
- H04W52/0287—Power saving arrangements in terminal devices managing power supply demand, e.g. depending on battery level changing the clock frequency of a controller in the equipment
- H04W52/029—Power saving arrangements in terminal devices managing power supply demand, e.g. depending on battery level changing the clock frequency of a controller in the equipment reducing the clock frequency of the controller
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D30/00—Reducing energy consumption in communication networks
- Y02D30/70—Reducing energy consumption in communication networks in wireless communication networks
Abstract
本发明公开了一种公共资源降频方法,包括:获取各个处理器的期望频率值,比较各处理器的期望频率值获得最大期望频率值;根据所述最大期望频率值对当前公共资源的频率进行动态调频。本发明还公开了一种公共资源降频装置。
Description
技术领域
本发明涉及多模多核终端降频技术,尤其涉及一种公共资源降频方法和装置。
背景技术
随着通信行业的发展,第4代移动通信(4G)网络已广泛应用,但还有大部分地区仍使用第2代和/或第3代通信模式,这使得移动通信终端需要支持各类制式。通过分层分核处理的技术,产生多模多核处理架构的移动通信终端。
伴随多模多核处理架构的使用,移动通信终端的功耗上升,其待机时间、工作时间也相对缩短,使得移动通信终端需要频繁充电,造成用户体验不佳。在多模多核处理架构的终端低功耗领域,降低多个处理器使用的公共资源的功耗开销,能显著降低整机能耗。
如何通过降低公共资源的功耗开销来降低多模多核架构的移动通信终端的整机能耗,提升移动通信终端的待机时长是现在需要解决的问题。
发明内容
为解决现有存在的技术问题,本发明实施例提供一种公共资源降频方法和装置,能够管理多模多核处理架构的移动终端的公共资源的频率,实现对公共资源的降频。
为达到上述目的,本发明的技术方案是这样实现的:
本发明实施例提供了一种公共资源降频方法,所述方法包括:
获取各处理器的期望频率值,比较所述各处理器的期望频率值获得最大期望频率值;
根据所述最大期望频率值对当前公共资源的频率进行动态调频。
上述方案中,所述获取各处理器的期望频率值,包括:
获取各处理器发送的申请信息,所述申请信息包括所述处理器的申请标志和所述处理器的期望频率值。
上述方案中,所述申请标志包括:已完成公共资源调频和未完成公共资源调频;
所述根据最大期望频率值对当前公共资源的频率进行动态调频,包括:
判断各处理器的申请标志是否有一个或多个为未完成公共资源调频,所述各处理器的申请标志有一个或多个为未完成公共资源调频时,则判断所述最大期望频率值和所述当前公共资源的频率是否相等,所述最大期望频率值和所述当前公共资源的频率不相等时,则根据所述最大期望频率值设置所述当前公共资源的频率;及,
将各处理器的所述申请标志由所述未完成公共资源调频修改为已完成公共资源调频。
上述方案中,所述获取各处理器的期望频率值,包括:
各处理器将其期望频率值发送给处理器对应的寄存器后,从各寄存器中获取各处理器的期望频率值。
上述方案中,所述根据最大期望频率值对当前公共资源的频率进行动态调频,包括:
根据所述最大期望频率值从期望频率映射表中获得所述最大期望频率值对应的时钟频率和分频系数;根据所述时钟频率和分频系数调整频率配置寄存器获得最大期望频率值;
所述期望频率映射表,包括:频率、所述频率对应的时钟频率、所述频率对应的分频系数。
本发明实施例提供了一种公共资源降频装置,所述装置包括:确定模块和调频模块;其中,
所述确定模块,用于获取各处理器的期望频率值,比较所述各处理器的期望频率值获得最大期望频率值;
所述调频模块,用于根据所述最大期望频率值对当前公共资源的频率进行动态调频。
上述方案中,所述确定模块,具体用于:获取各处理器发送的申请信息,所述申请信息包括所述处理器的申请标志和所述处理器的期望频率值。
上述方案中,所述申请标志包括:已完成公共资源调频和未完成公共资源调频;
所述调频模块,具体用于:判断各处理器的申请标志是否有一个或多个为未完成公共资源调频,所述各处理器的申请标志有一个或多个为未完成公共资源调频时,则判断所述最大期望频率值和所述当前公共资源的频率是否相等,所述最大期望频率值和所述当前公共资源的频率不相等时,则根据所述最大期望频率值设置所述当前公共资源的频率;及,将各处理器的所述申请标志由所述未完成公共资源调频修改为已完成公共资源调频。
上述方案中,所述确定模块,具体用于:在各处理器将其期望频率值发送给处理器对应的寄存器后,从各寄存器中获取各处理器的期望频率值。
上述方案中,所述调频模块,具体用于:根据所述最大期望频率值从期望频率映射表中获得所述最大期望频率值对应的时钟频率和分频系数;根据所述时钟频率和分频系数调整频率配置寄存器获得最大期望频率值;
所述期望频率映射表,包括:频率、所述频率对应的时钟频率、所述频率对应的分频系数。
本发明实施例所提供的一种公共资源降频方法和装置,获取各处理器的期望频率值,比较所述各处理器的期望频率值获得最大期望频率值;根据所述最大期望频率值对当前公共资源的频率进行动态调频。本发明实施例提供的方法和装置针对多模多核处理架构的移动终端,能够管理公共总线、存储区等公共资源的频率,实现对公共资源的降频,从而降低移动终端的能耗,提升移动终端的待机时长。
附图说明
图1为本发明实施例提供的一种公共资源降频方法的流程示意图;
图2为本发明实施例提供的一种典型移动终端多核处理架构示意图;
图3为本发明实施例提供的一种各处理器进行AXI总线降频的方法流程图;
图4为本发明实施例提供的一种主控处理器进行AXI总线降频的方法流程图;
图5为本发明实施例提供的一种公共资源降频装置的结构示意图;
图6为本发明实施例提供的一种主频降低效果示意图;
图7为本发明实施例提供的一种公共资源降频方法的原理图;
图8为本发明实施例提供的一种运用方法一进行公共资源降频方法的原理图。
具体实施方式
在本发明的各种实施例中,获取各处理器的期望频率值,比较所述各处理器的期望频率值获得最大期望频率值;根据所述最大期望频率值对当前公共资源的频率进行动态调频。
下面结合实施例对本发明再作进一步详细的说明。
图1为本发明实施例提供的一种公共资源降频的方法的流程示意图;如图1所示,所述公共资源降频的方法,包括:
步骤101:获取各处理器的期望频率值,比较各处理器的期望频率值获得最大期望频率值;
步骤102:根据所述最大期望频率值对当前公共资源的频率进行动态调频。
本发明实施例中针对获取各处理器的期望频率值、根据最大期望频率值对当前公共资源的频率进行动态调频,分别提供两种方法。
对方法一进行如下说明:
具体的,所述步骤101获取各处理器的期望频率值,比较各处理器的期望频率值获得最大期望频率值,包括:
获取各处理器发送的申请信息,所述申请信息包括所述处理器的申请标志和所述处理器的期望频率值;将各个处理器的期望频率值进行对比,获得最大期望频率值。
这里,所述申请标志包括:已完成公共资源调频和未完成公共资源调频。
所述申请标志保存在移动终端的存储单元阵列(IRAM),也称刷新逻辑中,可以用“0”和“1”表示两种状态;例如,“0”表示已完成公共资源调频或不需要进行公共资源调频;“1”表示未完成公共资源调频或需要进行公共资源调频。
这里,所述移动终端包括采用多模多核处理架构的移动终端,例如:手机产品、数据卡流量产品、上网模块类产品。
所述移动终端包括多核处理器,图2为本发明实施例提供的一种典型移动终端的多核处理架构示意图,如图2所示,所述移动终端包括:手机通信终端、数据卡流量产品、上网模块类产品等。在此类架构上,设定处理器CPU0为主控处理器,用于管理公共资源;处理器CPU1、CPU2、…、CPUx用于满足各层业务需求,如物理层、协议层、应用层等。
相应的,在步骤101之前,任一处理器,即CPU1、CPU2、…、或CPUx,需要对公共资源降频时,通过核间通信发送ICP中断给主控处理器(CPU0),并向主控处理器发送申请信息,由所述主控处理器获取所述申请信息并确定最大期望频率值。步骤101中,由所述移动终端的CPU0获得CPU1、CPU2、…、CPUx的期望频率值。
考虑到公共资源管理计算量不大,CPU0可以选用裁剪后的内核处理,减少成本和芯片面积,降低功耗。
所述外设,可以包括:客户识别模块(SIM卡,Subscriber IdentificationModule)、通用串行总线(USB,Universal Serial Bus)、通用异步收发传输器(UART,Universal Asynchronous Receiver/Transmitter)、安全数码卡(SD卡,Secure DigitalMemory Card)、多媒体音频视频外设、按键、发光二极管(LED,Light Emitting Diode)、无线保真(WIFI,WIreless-Fidelity)、物理层硬件加速器、射频、公共存储区等。
所述公共存储区,可以包括:数据代码区常用的双倍速率同步动态随机存储器(DDR,Double Data Rate)、共享区双端口RAM(DPRAM)或存储单元阵列(也称刷新逻辑,IRAM)。
所述总线矩阵,用于提供多核处理器与各类外设的访问控制,总线一般采用AXI(Advanced eXtensible Interface)总线协议,AXI总线是一种面向高性能、高带宽、低延迟的片内总线。
所述公共资源,可以包括先进可扩展接口(AXI,Advanced eXtensibleInterface)总线频率、内存频率(DDR频率)、公共电源分区电压等。
具体的,步骤102中,所述根据最大期望频率值对当前公共资源的频率进行动态调频,包括:
主控处理器(CPU0)判断各处理器的申请标志是否存在一个或多个为未完成公共资源调频,所述各个处理器的申请标志存在一个或多个为未完成公共资源调频,则获取各处理器对公共资源的期望频率值,确定最大期望频率值。然后判断所述最大期望频率值和所述当前公共资源的频率是否相等,所述最大期望频率值和所述当前公共资源的频率不相等,则根据所述最大期望频率值设置所述当前公共资源的频率;及,
将各处理器的所述申请标志由所述未完成公共资源调频修改为已完成公共资源调频。
本发明实施例中,某一处理器需降频时,可以通过核间通信发送ICP中断给CPU0,并向共享区IRAM写入该处理器的期望频率值及申请标志;所述CPU0接收ICP中断后开始处理调频请求,所述CPU0从所述共享区IRAM中读取各个CPU的期望频率值,比较后确定其中的最大期望频率值;根据所述最大期望频率值设置所述当前公共资源的频率,设置完成后将各个CPU的申请标志由所述未完成公共资源调频修改为已完成公共资源调频。
以上方法一可以应用于任意多模多核处理架构的移动终端,本发明实施例中还提供另一种公共资源降频的方法,该方法可以针对时序要求较高的移动终端,但需提供硬件逻辑电路,为各个CPU设有一个期望频率档位的寄存器接口,当某一CPU需要调频时,将期望频率值填写到对应寄存器。
对方法二进行如下说明:
具体的,所述步骤101获取各处理器的期望频率值,包括:
各处理器将其期望频率值发送给对应的寄存器后,硬件电路从各寄存器中获取各处理器的期望频率值;比较获得最大期望频率值。
具体的,步骤102中所述根据所述最大期望频率值对当前公共资源的频率进行动态调频,包括:
硬件电路根据所述最大期望频率值从期望频率映射表中获得所述最大期望频率值对应的时钟频率和分频系数;根据所述时钟频率和分频系数调整频率配置寄存器获得最大期望频率值。从而实现将公共资源当前频率调整为满足各核需求的最大期望频率值。
所述期望频率映射表,包括:频率、所述频率对应的时钟频率、所述频率对应的分频系数。
需要说明的是,方法二中,从硬件上来说,硬件设有各个处理器对公共资源频率的需求寄存器,各处理器将本核对公共资源的期望频率设置到对应的寄存器中,硬件电路实现调频。
具体的,所述硬件电路,可以包括:比较器和编码转换模块;其中,所述比较器,用于根据各寄存器发送的期望频率值确定最大频率期望值;所述编码转换模块,用于保存期望频率映射表,并根据期望频率映射表将所述最大频率期望值换为时钟频率和分频系数。
需要说明的是,所述期望频率值可以用码表示,例如“100”码表示156MHz,“011”码表示104MHz,“010”码表示78MHz等。所述编码转换模块中保存有期望频率映射表,根据码的数据可以确定频率对应的时钟频率和分频系数。
所述硬件电路连接公共资源的频率配置寄存器,频率配置寄存器根据接收的时钟频率和分频系数进行频率配置。
以上提供的两种方法可以理解为分为软件仲裁方法即方法一和硬件仲裁方法即方法二,均可以认为通过一个仲裁装置即主控处理器CPU0或硬件电路实现。当硬件不设计或缺少硬件电路时,可以选择方法一;若对时序要求较高,且可以在开发前期进行硬件改进,可以选择方法二。
本发明实施例提供一种具体的应用实施例,以AXI总线频率的调频为应用实施例,其他类似公共资源调频的方法与之相同。
首先,提供一种共享区间标识分配表,如表1所示,其中,IRAM地址c1存放CPU1申请标志,这里用“0”表示:CPU0已调节完AXI总线频率(CPU1向CPU0发中断后CPU1读取时)/CPU1不需要调整AXI总线频率(CPU0收到CPU1调频中断后CPU0读取时);用“1”表示:CPU0未调节完AXI总线频率(CPU1向CPU0发中断后CPU1读取时)/CPU1需要调整AXI总线频率(CPU0收到CPU1调频中断后CPU0读取时);地址c2存放CPU1期望的AXI总线频率。地址c3、c4、c5、c6等类似上述。地址cx存放信息:当前AXI总线频率。
表1
图3本发明实施例提供的一种各处理器进行AXI总线频率降频的方法流程图;如图3所示,所述CPUx(x=1、2、x,以x=1为例)进行AXI资源降频的方法包括:
步骤201:CPU1进入AXI总线频率调频流程;
步骤202:将CPU1期望的AXI总线频率设置到地址c2;
步骤203:读取地址cn获取当前AXI总线频率;
步骤204:判断当前AXI总线频率与CPU1期望的AXI总线频率是否相等,不相等则进入步骤205,相等则进入步骤207;
步骤205:向地址c1写入申请标志“1”,并向CPU0发送ICP中断;
步骤206:判断CPU1申请调整AXI的标志c1是否被清除或超时;是,则进入步骤207,不是则返回步骤206,重新进行判断;
步骤207:结束。
以上是以x=1,即以CPU1为例进行说明,其他CPU如CPU2、CPU3、……、CPUx进行AXI总线调频的方法与CPU1进行AXI总线调频的方法类似。
图4为本发明实施例提供的一种主控处理器(CPU0)进行AXI总线频率降频的方法流程图,如图4所示,当CPU0接收到ICP中断后,进入服务程序,所述CPU0进行AXI总线频率降频的方法包括:
步骤301:CPU0接收到ICP中断后,各CPU分别进入对应的IPC中断服务程序;
步骤302:CPU0读取IRAM地址中c1、c3、……、c(2x-1)的值;
步骤303:判断地址c1、c3、……、c(2x-1)的值是否都为0;不为0,则进入步骤304;为0,则进入步骤309;
步骤304:读取IRAM地址中c2、c4、……、c2x的值,获得CPU1、CPU2、……、CPUx的期望频率值,从中确定最大期望频率值max;
步骤305:读取地址cn中的值,获得当前AXI总线频率;
步骤306:判断当前AXI总线频率与最大期望频率值max是否相等;不相等,则进入步骤307,相等,则进入步骤308;
步骤307:根据最大期望频率值max设置AXI总线频率,并更新当前AXI总线频率到地址cn中;
步骤308:将地址c1、c3、……、c(2x-1)的值均设置为0;
步骤309:结束。
本发明实施例提供了另一种AXI总线频率降频的方法,各CPU提供一个期望频率档位的寄存器接口,当某一CPU需要调频时,将期望频率值写入对应寄存器;所述方法包括:检测到任一寄存器有写入动作时,硬件电路分别获取各CPU对应的寄存器中的期望频率值,比较获得最大期望频率值;按照事先分配好的期望频率映射表的对应关系获得最大期望频率值对应的时钟频率和分频系数,并将时钟频率和分频系数发送给对应的频率配置寄存器,所述频率配置寄存器进行配置后实现动态调频。
需要说明的是,AXI总线频率硬件实现时可以通过调整大矩阵输入时钟源来配置时钟选择器和分频器得到对应不同档位的频率,如52MHz、78MHz、104MHz、156MHz。其频率与其他子系统时钟关系是独立异步的,即调整AXI总线频率,不影响各内核主频、各外设子系统等的工作频率,但会影响总线数据传输的速率。由于各CPU都使用AXI总线资源,各CPU当前运行的业务应用不同,导致对AXI总线的频率期望值不一样,如CPU1对其使用的外围硬件访问需求低,对AXI总线需求低,但CPU2某个应用正常启动外设高速数据传输,需要高的AXI总线频率,导致AXI总线的降频不能以单方面的需求来决定。
本发明实施例中,分别给出一种期望频率值表的示例;如下表2所示,所述期望频率值表可存储各类相关数据。其中,Description中包括各种频率的划分;可以在移动终端设计时,考虑移动终端的硬件条件、需求等来划分频率。
表2
表3为本发明实施例提供的一种期望频率映射表,如表3所示,所述期望频率映射表,包括:频率,频率对应的时钟频率,频率对应的分频系数;根据表3输出期望频率对应的时钟频率和分频系数的控制信号,根据输出的时钟频率和分频系数进行调频。这里,所述期望频率映射表的设定,可以在移动终端设计时,考虑移动终端的硬件条件、需求等来设定。
表3
根据表3举例说明,当确定最大值为“100”时,则可以确定对应频率为156MHZ,选择时钟频率为1、分频系数为1;其他与之类似。
图5为本发明实施例提供的一种公共资源降频装置的结构示意图;如图5所示,所述装置包括:确定模块501和调频模块502;其中,
所述确定模块501,用于获取各个处理器的期望频率值,比较各处理器的期望频率值获得最大期望频率值;
所述调频模块502,用于根据所述最大期望频率值对当前公共资源的频率进行动态调频。
具体的,提供一种确定模块501,具体用于:获取各处理器发送的申请信息,所述申请信息包括所述处理器的申请标志和所述处理器的期望频率值。
具体的,所述申请标志包括:已完成公共资源调频和未完成公共资源调频;
提供一种调频模块502,具体用于:判断各个处理器的申请标志是否有一个或多个为未完成公共资源调频,所述各个处理器的申请标志有一个或多个为未完成公共资源调频,则判断所述最大期望频率值和所述当前公共资源的频率是否相等,所述最大期望频率值和所述当前公共资源的频率不相等,则根据所述最大期望频率值设置所述当前公共资源的频率;及,将各个处理器的所述申请标志由所述未完成公共资源调频修改为已完成公共资源调频。
具体的,提供另一种确定模块501,具体用于:在各个处理器将其期望频率值发送给对应的寄存器后,从各寄存器中获取各处理器的期望频率值。
相应的,提供另一种调频模块502,具体用于:根据所述最大期望频率值从期望频率映射表中获得所述最大期望频率值对应的时钟频率和分频系数;根据所述时钟频率和分频系数调整频率配置寄存器获得最大期望频率值;
所述期望频率映射表,包括:频率、所述频率对应的时钟频率、所述频率对应的分频系数。
图6为本发明实施例提供的一种主频降低效果示意图,如图6所示,仅对CPU主频降频,同样运行的代码因CPU运行变慢导致一段固定时间内,CPU进入内核idle浅睡眠模式(能被任何非屏蔽中断快速唤醒)时间变短,工作时间变长,所以CPU主频降频对功耗的降低效果不明显。
其中,A为高主频工作电流示意图,B为低主频工作电流示意图;前半部分为工作期间平均电流,后半部分为浅睡眠平均电流,总面积代表功耗。对于公共资源的降频降压,对功耗的下降则表现明显,相比于CPU主频降频效果相对要大。
图7为本发明实施例提供的一种公共资源降频方法的原理图,如图7所示,各个申请源(即CPU)向仲裁装置提出申请,各个申请源可以不同时提出申请,由仲裁装置得出决定,判断是否执行,以满足各申请源的需求。需要说明的是,所述仲裁装置只要接收到一个申请源提出的一次申请,仲裁装置就会进行一次仲裁。
图8为本发明实施例提供的一种运用方法一进行公共资源降频方法的原理图,如图8所示,CPU1、CPU2、……、CPUx分别根据各自的场景需要发送申请,所述申请包括所述处理器的申请标志和所述处理器的期望频率值;CPU0接收后运用本发明提供的公共资源降频方法进行调频仲裁,确定公共资源的所要调整到的频率的数值,根据所要调整到的频率的数值进行配置。
本发明实施例提供了一个多核管理公共总线、存储区、公共电源分区等资源频率降频的方法和装置,在满足移动终端各项功能的同时降低公共资源功耗,适用于多核的有低功耗需求的各类电子产品。
本领域内的技术人员应明白,本发明的实施例可提供为方法、系统、或计算机程序产品。因此,本发明可采用硬件实施例、软件实施例、或结合软件和硬件方面的实施例的形式。而且,本发明可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器和光学存储器等)上实施的计算机程序产品的形式。
本发明是参照根据本发明实施例的方法、设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
以上所述,仅为本发明的较佳实施例而已,并非用于限定本发明的保护范围,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。
Claims (10)
1.一种公共资源降频方法,其特征在于,所述方法包括:
获取各处理器的期望频率值,比较所述各处理器的期望频率值获得最大期望频率值;
根据所述最大期望频率值对当前公共资源的频率进行动态调频。
2.根据权利要求1所述的方法,其特征在于,所述获取各处理器的期望频率值,包括:
获取各处理器发送的申请信息,所述申请信息包括所述处理器的申请标志和所述处理器的期望频率值。
3.根据权利要求2所述的方法,其特征在于,所述申请标志包括:已完成公共资源调频和未完成公共资源调频;
所述根据最大期望频率值对当前公共资源的频率进行动态调频,包括:
判断各处理器的申请标志是否有一个或多个为未完成公共资源调频,所述各处理器的申请标志有一个或多个为未完成公共资源调频时,则判断所述最大期望频率值和所述当前公共资源的频率是否相等,所述最大期望频率值和所述当前公共资源的频率不相等时,则根据所述最大期望频率值设置所述当前公共资源的频率;及,
将各处理器的所述申请标志由所述未完成公共资源调频修改为已完成公共资源调频。
4.根据权利要求1所述的方法,其特征在于,所述获取各处理器的期望频率值,包括:
各处理器将其期望频率值发送给处理器对应的寄存器后,从各寄存器中获取各处理器的期望频率值。
5.根据权利要求4所述的方法,其特征在于,所述根据最大期望频率值对当前公共资源的频率进行动态调频,包括:
根据所述最大期望频率值从期望频率映射表中获得所述最大期望频率值对应的时钟频率和分频系数;根据所述时钟频率和分频系数调整频率配置寄存器获得最大期望频率值;
所述期望频率映射表,包括:频率、所述频率对应的时钟频率、所述频率对应的分频系数。
6.一种公共资源降频装置,其特征在于,所述装置包括:确定模块和调频模块;其中,
所述确定模块,用于获取各处理器的期望频率值,比较所述各处理器的期望频率值获得最大期望频率值;
所述调频模块,用于根据所述最大期望频率值对当前公共资源的频率进行动态调频。
7.根据权利要求6所述的装置,其特征在于,所述确定模块,具体用于:获取各处理器发送的申请信息,所述申请信息包括所述处理器的申请标志和所述处理器的期望频率值。
8.根据权利要求7所述的装置,其特征在于,所述申请标志包括:已完成公共资源调频和未完成公共资源调频;
所述调频模块,具体用于:判断各处理器的申请标志是否有一个或多个为未完成公共资源调频,所述各处理器的申请标志有一个或多个为未完成公共资源调频时,则判断所述最大期望频率值和所述当前公共资源的频率是否相等,所述最大期望频率值和所述当前公共资源的频率不相等时,则根据所述最大期望频率值设置所述当前公共资源的频率;及,将各处理器的所述申请标志由所述未完成公共资源调频修改为已完成公共资源调频。
9.根据权利要求6所述的装置,其特征在于,所述确定模块,具体用于:在各处理器将其期望频率值发送给处理器对应的寄存器后,从各寄存器中获取各处理器的期望频率值。
10.根据权利要求9所述的装置,其特征在于,所述调频模块,具体用于:根据所述最大期望频率值从期望频率映射表中获得所述最大期望频率值对应的时钟频率和分频系数;根据所述时钟频率和分频系数调整频率配置寄存器获得最大期望频率值;
所述期望频率映射表,包括:频率、所述频率对应的时钟频率、所述频率对应的分频系数。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610794458.8A CN107801231A (zh) | 2016-08-31 | 2016-08-31 | 一种公共资源降频方法和装置 |
PCT/CN2017/088273 WO2018040670A1 (zh) | 2016-08-31 | 2017-06-14 | 一种公共资源降频方法和装置、计算机存储介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610794458.8A CN107801231A (zh) | 2016-08-31 | 2016-08-31 | 一种公共资源降频方法和装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN107801231A true CN107801231A (zh) | 2018-03-13 |
Family
ID=61301362
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610794458.8A Withdrawn CN107801231A (zh) | 2016-08-31 | 2016-08-31 | 一种公共资源降频方法和装置 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN107801231A (zh) |
WO (1) | WO2018040670A1 (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111026571A (zh) * | 2019-11-11 | 2020-04-17 | 北京字节跳动网络技术有限公司 | 处理器降频处理方法、装置及电子设备 |
WO2023123306A1 (zh) * | 2021-12-31 | 2023-07-06 | 华为技术有限公司 | 一种调频方法及相关设备 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1629773A (zh) * | 2003-12-15 | 2005-06-22 | 仁宝电脑工业股份有限公司 | 动态调整中央处理器频率的方法 |
CN1926529A (zh) * | 2004-03-26 | 2007-03-07 | 英特尔公司 | 基于仲裁的功率管理 |
CN102759980A (zh) * | 2011-04-29 | 2012-10-31 | 晨星软件研发(深圳)有限公司 | 多核心电子系统及其速率调节装置 |
CN104484030A (zh) * | 2014-12-22 | 2015-04-01 | 广东欧珀移动通信有限公司 | 智能终端降功耗的方法与装置 |
-
2016
- 2016-08-31 CN CN201610794458.8A patent/CN107801231A/zh not_active Withdrawn
-
2017
- 2017-06-14 WO PCT/CN2017/088273 patent/WO2018040670A1/zh active Application Filing
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1629773A (zh) * | 2003-12-15 | 2005-06-22 | 仁宝电脑工业股份有限公司 | 动态调整中央处理器频率的方法 |
CN1926529A (zh) * | 2004-03-26 | 2007-03-07 | 英特尔公司 | 基于仲裁的功率管理 |
CN102759980A (zh) * | 2011-04-29 | 2012-10-31 | 晨星软件研发(深圳)有限公司 | 多核心电子系统及其速率调节装置 |
CN104484030A (zh) * | 2014-12-22 | 2015-04-01 | 广东欧珀移动通信有限公司 | 智能终端降功耗的方法与装置 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111026571A (zh) * | 2019-11-11 | 2020-04-17 | 北京字节跳动网络技术有限公司 | 处理器降频处理方法、装置及电子设备 |
CN111026571B (zh) * | 2019-11-11 | 2023-09-08 | 北京字节跳动网络技术有限公司 | 处理器降频处理方法、装置及电子设备 |
WO2023123306A1 (zh) * | 2021-12-31 | 2023-07-06 | 华为技术有限公司 | 一种调频方法及相关设备 |
Also Published As
Publication number | Publication date |
---|---|
WO2018040670A1 (zh) | 2018-03-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10412021B2 (en) | Optimizing placement of virtual machines | |
DE102019106669A1 (de) | Verfahren und anordnungen zum verwalten von speicher in kaskadierten neuronalen netzen | |
CN104765577B (zh) | 一种频率自适应的高速存储系统 | |
CN111191777B (zh) | 一种神经网络处理器及其控制方法 | |
CN110300959B (zh) | 用于动态运行时任务管理的方法、系统、设备、装置和介质 | |
CN109445527B (zh) | 平板电脑数据转存系统 | |
US20170212581A1 (en) | Systems and methods for providing power efficiency via memory latency control | |
US11940915B2 (en) | Cache allocation method and device, storage medium, and electronic device | |
CN116680060B (zh) | 面向异构计算系统的任务分配方法、装置、设备和介质 | |
KR20210020570A (ko) | 전자 장치 및 이의 제어 방법 | |
CN113127194A (zh) | 一种管理芯片资源自适应分配方法、装置及介质 | |
CN111858038A (zh) | Fpga板卡内存数据的读取方法、装置及介质 | |
CN107801231A (zh) | 一种公共资源降频方法和装置 | |
CA3139693A1 (en) | Dynamic allocation of computing resources | |
US20140229940A1 (en) | Methods and apparatus for synchronizing multiple processors of a virtual machine | |
CN103942103A (zh) | 多核体系中处理器调度策略的生成方法及装置、调度系统 | |
CN107402807A (zh) | 在计算机系统中有效提升多任务执行效率的方法、系统和处理器 | |
CN112203322A (zh) | 一种信道资源利用率的统计方法和装置 | |
US10209765B2 (en) | Method for achieving low power consumption of three-dimensional measurement chip | |
CN114327862B (zh) | 一种内存分配方法、装置、电子设备及存储介质 | |
US10832132B2 (en) | Data transmission method and calculation apparatus for neural network, electronic apparatus, computer-readable storage medium and computer program product | |
US20170192479A1 (en) | Apparatus and method for limiting power in symmetric multiprocessing system | |
CN105446891B (zh) | 终端设备的内存访问控制方法与装置 | |
CN116097222A (zh) | 一种内存排布优化方法以及装置 | |
US20150286578A1 (en) | Memory and process sharing via input/output with virtualization |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
WW01 | Invention patent application withdrawn after publication |
Application publication date: 20180313 |
|
WW01 | Invention patent application withdrawn after publication |