CN107688469A - 兼顾通用指令和专用指令的可重构计算装置 - Google Patents

兼顾通用指令和专用指令的可重构计算装置 Download PDF

Info

Publication number
CN107688469A
CN107688469A CN201611209206.0A CN201611209206A CN107688469A CN 107688469 A CN107688469 A CN 107688469A CN 201611209206 A CN201611209206 A CN 201611209206A CN 107688469 A CN107688469 A CN 107688469A
Authority
CN
China
Prior art keywords
multistage
command
special instruction
instruction
restructural
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201611209206.0A
Other languages
English (en)
Other versions
CN107688469B (zh
Inventor
樊广超
贺庆礼
王琳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
CETC 14 Research Institute
Original Assignee
BEIJING GUORUI ZHONGSHU TECHNOLOGY CO LTD
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BEIJING GUORUI ZHONGSHU TECHNOLOGY CO LTD filed Critical BEIJING GUORUI ZHONGSHU TECHNOLOGY CO LTD
Priority to CN201611209206.0A priority Critical patent/CN107688469B/zh
Publication of CN107688469A publication Critical patent/CN107688469A/zh
Application granted granted Critical
Publication of CN107688469B publication Critical patent/CN107688469B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/38Concurrent instruction execution, e.g. pipeline or look ahead
    • G06F9/3836Instruction issuing, e.g. dynamic instruction scheduling or out of order instruction execution
    • G06F9/3851Instruction issuing, e.g. dynamic instruction scheduling or out of order instruction execution from multiple instruction streams, e.g. multistreaming
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/28Handling requests for interconnection or transfer for access to input/output bus using burst mode transfer, e.g. direct memory access DMA, cycle steal

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Multimedia (AREA)
  • Advance Control (AREA)
  • Management, Administration, Business Operations System, And Electronic Commerce (AREA)

Abstract

本发明提出一种兼顾通用指令和专用指令的可重构计算装置,包括:输入数据存储单元,用于存储输入的计算数据;指令存储单元,用于存储专用指令,专用指令对应的专用计算库及通用指令;指令解析单元,对专用指令或通用指令进行解析,以转换成内部指令编码;可重构多级控制单元,根据内部指令编码,输出相应的多级流水计算命令;可重构多级计算单元,用于根据多级流水计算命令对计算数据执行相应的通用计算或专用计算,并输出相应的计算结果;输出数据存储单元,用于存储计算结果。本发明可以作为DSP处理器的协处理器,或单独作为加速计算核,提高通用计算能力的同时加快了专用算法,有效利用了硬件资源,具有极大的应用范围。

Description

兼顾通用指令和专用指令的可重构计算装置
技术领域
本发明涉及数字信号处理技术领域,特别涉及一种兼顾通用指令和专用指令的可重构计算装置。
背景技术
在数字信号处理领域,经常需要进行某种专用算法的大量数据计算,比如FFT(Fast Fourier Transformation,快速傅氏变换)、FIR(Finite Impulse Response,有限长单位冲激响应)、矩阵计算等。由于通用DSP(Digital Signal Process,数字信号处理)处理器的局限性,在专用算法下,效率不高,影响了通用DSP处理器的计算速度。但是通用DSP处理器的通用计算指令扩展了DSP计算的多样性和通用性。专用算法处理器虽然对于专用算法,计算速度很快,但是限制了算法,在非专用算法的应用期间,无法使用,浪费了计算性能。
现有的可重构计算装置,针对多种算法实现可重构,在需要特定算法计算时,修改寄存器配置等,重构计算单元的组成方式,完成特定算法的快速计算。但其本质上还是专用算法,在通用DSP没有特定算法时,不能工作,浪费了计算性能。这些问题是由于这个可重构计算装置的实际应用场景还是比较单一,缺少对通用性的支持。
发明内容
本发明旨在至少解决上述技术问题之一。
为此,本发明的目的在于提出一种兼顾通用指令和专用指令的可重构计算装置,该装置可以作为DSP处理器的协处理器,或单独作为加速计算核,提高通用计算能力的同时加快了专用算法,有效利用了硬件资源,具有极大的应用范围。
为了实现上述目的,本发明的实施例提出了一种兼顾通用指令和专用指令的可重构计算装置,包括:输入数据存储单元,用于存储输入的计算数据;指令存储单元,用于存储专用指令,专用指令对应的专用计算库及通用指令;指令解析单元,对所述指令存储单元中存储的专用指令或通用指令进行解析,以将专用指令或通用指令转换成内部指令编码,并发送给可重构多级控制单元;所述可重构多级控制单元,用于根据所述内部指令编码,进入对应的多级状态机中,并输出相应的多级流水计算命令至可重构多级计算单元;所述可重构多级计算单元分别与所述输入数据存储单元和可重构多级控制单元相连,用于根据所述多级流水计算命令对所述计算数据执行相应的通用计算或专用计算,并输出相应的计算结果;输出数据存储单元,与可重构多级计算单元相连,用于存储所述计算结果。
另外,根据本发明上述实施例的兼顾通用指令和专用指令的可重构计算装置还可以具有如下附加的技术特征:
在一些示例中,所述可重构多级计算单元用于:当待处理指令为通用指令时,对所述计算数据执行对应于所述通用指令的并行计算或多级流水计算;或者当待处理指令为专用指令,对所述计算数据执行对应于所述专用指令的多级批计算。
在一些示例中,所述输入数据存储单元用于根据所述计算数据的地址,通过DMA从DDR中读取所述计算数据,并存储所述计算数据。
在一些示例中,所述输出数据存储单元用于根据所述计算结果对应的地址,通过DMA将所述计算结果写回到DDR。
在一些示例中,所述专用指令的专用计算库通过所述可重构多级控制单元可识别的内部指令编码组合得到。
在一些示例中,所述可重构多级控制单元包括输入数据、数据计算及输出数据的三级流水。
在一些示例中,其中,所述数据计算流水包括专用指令状态机和通用指令状态机。
在一些示例中,在所述输入数据流水及输出数据流水中均使用专用指令。
在一些示例中,所述可重构多级计算单元至少包括:多个乘加计算子单元、多个除法计算子单元、多个比较计算子单元及多个三角函数计算子单元。
在一些示例中,所述可重构多级计算单元用于根据所述多级流水计算命令,对所述多个乘加计算子单元、多个除法计算子单元、多个比较计算子单元及多个三角函数计算子单元进行路由控制。
根据本发明实施例的兼顾通用指令和专用指令的可重构计算装置,兼顾了DSP的通用计算指令,兼容了已有的现成软件编程库,显著提高了DSP处理器的通用计算能力;实现了专用的加速计算指令,并可灵活编程扩展,提高了专用算法计算的效率,极大的扩展了使用场景,显著的提高了DSP处理器的计算性能。该装置可以作为DSP处理器的协处理器,或单独作为加速计算核,提高通用计算能力的同时加快了专用算法,有效利用了硬件资源,具有极大的应用范围。
本发明的附加方面和优点将在下面的描述中部分给出,部分将从下面的描述中变得明显,或通过本发明的实践了解到。
附图说明
本发明的上述和/或附加的方面和优点从结合下面附图对实施例的描述中将变得明显和容易理解,其中:
图1是根据本发明实施例的兼顾通用指令和专用指令的可重构计算装置的结构框图;
图2是根据本发明一个实施例的可重构多级控制单元的结构示意图;
图3是根据本发明一个实施例的可重构多级计算单元的结构示意图。
具体实施方式
下面详细描述本发明的实施例,所述实施例的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施例是示例性的,仅用于解释本发明,而不能理解为对本发明的限制。
在本发明的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性。
在本发明的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本发明中的具体含义。
以下结合附图描述根据本发明实施例的兼顾通用指令和专用指令的可重构计算装置。
图1是根据本发明一个实施例的兼顾通用指令和专用指令的可重构计算装置的结构框图。如图1所示,该装置100包括:输入数据存储单元110、指令存储单元120、指令解析单元130、可重构多级控制单元140、可重构多级计算单元150和输出数据存储单元160。
其中,输入数据存储单元110(例如输入数据ram)用于存储输入的计算数据。
具体地,输入数据存储单元110用于根据计算数据的地址,通过DMA(DirectMemory Access,直接内存存取)从DDR(Double Data Rate,双倍速率同步动态随机存储器)中读取计算数据,并存储计算数据。
指令存储单元120(例如指令ram)用于存储专用指令,专用指令对应的专用计算库及通用指令。其中,专用指令的专用计算库例如通过可重构多级控制单元可识别的内部指令编码组合得到,可编程扩展,从DDR中更新;在处理通用指令时,从DDR读取通用指令并存储。
指令解析单元130对指令存储单元120中存储的专用指令或通用指令进行解析,以将专用指令或通用指令转换成内部指令编码,并发送给可重构多级控制单元140。其中,专用指令根据对应的专用计算库解析。
可重构多级控制单元140用于根据内部指令编码,进入对应的多级状态机中,并输出相应的多级流水计算命令至可重构多级计算单元150。
在本发明的一个实施例中,结合图2所示,可重构多级控制单元140包括输入数据、数据计算及输出数据的三级流水。其中,输入数据,输出数据都使用专用指令,作为数据流的基本控制指令,可以实现大量快速的数据搬运。计算单元可使用通用计算指令/专用指令解析出的内部编码,灵活计算。进一步地,数据计算流水包括专用指令状态机和通用指令状态机。
可重构多级计算单元150分别与输入数据存储单元110和可重构多级控制单元140相连,用于根据多级流水计算命令对计算数据执行相应的通用计算或专用计算,并输出相应的计算结果。
具体地,在本发明的一个实施例中,可重构多级计算单元150用于:当待处理指令为通用指令时,对计算数据执行对应于通用指令的并行计算或多级流水计算;或者当待处理指令为专用指令,对计算数据执行对应于专用指令的多级批计算。
在本发明的一个实施例中,结合图3所示,可重构多级计算单元150至少包括:多个乘加计算子单元、多个除法计算子单元、多个比较计算子单元及多个三角函数计算子单元。更为具体地,可重构多级计算单元150用于根据多级流水计算命令,对多个乘加计算子单元、多个除法计算子单元、多个比较计算子单元及多个三角函数计算子单元进行路由控制,实现多级,并行,灵活分配。对于通用指令,调用计算单元,进行通用的并行计算,或多级流水计算;对于专用指令,分配计算单元进行多级批计算,完成特定的加速计算。换言之,即可重构多级计算单元150的每级包括若干计算单元,不同级可包含不同的计算单元;如果是通用指令,进行通用指令的并行计算,或多级流水计算;如果是专用指令,使用指令ram的专用计算库,进行专用计算。
输出数据存储单元160(例如输入出数据ram)与可重构多级计算单元150相连,用于存储计算结果。具体地,输出数据存储单元160用于根据计算结果对应的地址,通过DMA将计算结果写回到DDR。
换言之,本发明实施例的兼顾通用指令和专用指令的可重构计算装置包括:两个数据ram,一个存储输入的计算数据,一个存储输出的计算数据;一个指令ram,保存专用指令,专用指令对应的专用计算库,在处理通用指令时,存储通用指令;一个指令解析单元,对通用指令或专用指令进行解析,发送给可重构多级控制单元;一个可重构多级控制单元,根据通用指令或专用指令解析的结果,进入对应的多级状态机中,将多级控制信号输出给可重构多级计算单元;一组可重构多级计算单元,根据控制信号,进行加减乘除等计算,可并行计算多组数据,或者进行多级计算,最后将计算结果输出。这种可重构计算装置可使用通用指令编程,兼容了已有的计算函数库,或使用专用指令编程,实现更快的专用计算算法,可作为可重构的协处理器,或作为加速计算核,显著的提高了DSP处理器的计算性能。
作为具体的示例,该装置的具体实现过程可概述如下:
1.DSP将编程好的一组通用指令,或一组专用指令,写入DDR中。其中,一组通用指令指:使用专用指令配置算法的输入/输出数据地址,计算类型等,作为一组指令的开始部分,然后加入一批通用计算指令,编程为一组指令。一组专用指令指:使用专用指令配置算法的输入/输出数据地址,计算类型等,加入一批专用计算指令,编程为一组指令。
2.DSP将这组指令,写入DDR中,并通知可重构计算装置,可以开始工作,并告知这组指令所在DDR的地址,可重构计算装置从DDR读取计算指令组。
3.指令解析单元解析指令,并将解析后的内部编码或对应的专用计算库传递给可重构多级控制单元。
4.可重构多级控制单元根据收到的指令类型,控制输入数据,数据计算,输出数据的三级流水,从DDR读取源数据到读ram;读ram读取数据完毕后,可重构多级控制单元发送多级流水计算命令给可重构多级计算单元。
5.一组可重构多级计算单元,根据多级流水计算命令,组织计算单元进行数据的多级流水/并行计算。此时,可流水2,3,4的步骤,以读取下一组指令和数据。
6.计算完成后,存入写ram,根据可重构多级控制单元的命令写入DDR。
综上,本发明的兼顾通用和专用体现在兼顾通用计算指令和专用指令,其中,通用计算指令指的是DSP核使用的向量通用计算指令,可实现类似DSP的多级流水/顺序/并行/相关计算,兼容了已有的现成软件编程库;专用指令可实现专用算法的多级/流水/并行/循环/快速计算,并可灵活编程扩展。
本发明的可重构体现在计算单元的组织形式可重构,包含一定数量的乘法,加法,除法,比较,三角函数等多种基本的计算单元。这些计算单元可分为多级,每级可包含多个计算单元,可重构多级控制单元根据内部指令编码,发出多级流水计算命令来进行路由组织,每级流水之间包含数据寄存器,缓存流水之间的数据传递。
根据本发明实施例的兼顾通用指令和专用指令的可重构计算装置,兼顾了DSP的通用计算指令,兼容了已有的现成软件编程库,显著提高了DSP处理器的通用计算能力;实现了专用的加速计算指令,并可灵活编程扩展,提高了专用算法计算的效率,极大的扩展了使用场景,显著的提高了DSP处理器的计算性能。该装置可以作为DSP处理器的协处理器,或单独作为加速计算核,提高通用计算能力的同时加快了专用算法,有效利用了硬件资源,具有极大的应用范围。
在本说明书的描述中,参考术语“一个实施例”、“一些实施例”、“示例”、“具体示例”、或“一些示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本发明的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不一定指的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任何的一个或多个实施例或示例中以合适的方式结合。
尽管已经示出和描述了本发明的实施例,本领域的普通技术人员可以理解:在不脱离本发明的原理和宗旨的情况下可以对这些实施例进行多种变化、修改、替换和变型,本发明的范围由权利要求及其等同限定。

Claims (10)

1.一种兼顾通用指令和专用指令的可重构计算装置,其特征在于,包括:
输入数据存储单元,用于存储输入的计算数据;
指令存储单元,用于存储专用指令,所述专用指令对应的专用计算库及通用指令;
指令解析单元,对所述指令存储单元中存储的专用指令或通用指令进行解析,以将专用指令或通用指令转换成内部指令编码,并发送给可重构多级控制单元;
所述可重构多级控制单元,用于根据所述内部指令编码,进入对应的多级状态机中,并输出相应的多级流水计算命令至可重构多级计算单元;
所述可重构多级计算单元分别与所述输入数据存储单元和可重构多级控制单元相连,用于根据所述多级流水计算命令对所述计算数据执行相应的通用计算或专用计算,并输出相应的计算结果;
输出数据存储单元,与可重构多级计算单元相连,用于存储所述计算结果。
2.根据权利要求1所述的兼顾通用指令和专用指令的可重构计算装置,其特征在于,所述可重构多级计算单元用于:
当待处理指令为通用指令时,对所述计算数据执行对应于所述通用指令的并行计算或多级流水计算;或者
当待处理指令为专用指令,对所述计算数据执行对应于所述专用指令的多级批计算。
3.根据权利要求1所述的兼顾通用指令和专用指令的可重构计算装置,其特征在于,所述输入数据存储单元用于根据所述计算数据的地址,通过DMA从DDR中读取所述计算数据,并存储所述计算数据。
4.根据权利要求1所述的兼顾通用指令和专用指令的可重构计算装置,其特征在于,所述输出数据存储单元用于根据所述计算结果对应的地址,通过DMA将所述计算结果写回到DDR。
5.根据权利要求1所述的兼顾通用指令和专用指令的可重构计算装置,其特征在于,所述专用指令的专用计算库通过所述可重构多级控制单元可识别的内部指令编码组合得到。
6.根据权利要求1所述的兼顾通用指令和专用指令的可重构计算装置,其特征在于,所述可重构多级控制单元包括输入数据、数据计算及输出数据的三级流水。
7.根据权利要求6所述的兼顾通用指令和专用指令的可重构计算装置,其特征在于,其中,所述数据计算流水包括专用指令状态机和通用指令状态机。
8.根据权利要求6所述的兼顾通用指令和专用指令的可重构计算装置,其特征在于,在所述输入数据流水及输出数据流水中均使用专用指令。
9.根据权利要求1所述的兼顾通用指令和专用指令的可重构计算装置,其特征在于,所述可重构多级计算单元至少包括:多个乘加计算子单元、多个除法计算子单元、多个比较计算子单元及多个三角函数计算子单元。
10.根据权利要求9所述的兼顾通用指令和专用指令的可重构计算装置,其特征在于,所述可重构多级计算单元用于根据所述多级流水计算命令,对所述多个乘加计算子单元、多个除法计算子单元、多个比较计算子单元及多个三角函数计算子单元进行路由控制。
CN201611209206.0A 2016-12-23 2016-12-23 兼顾通用指令和专用指令的可重构计算装置 Active CN107688469B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201611209206.0A CN107688469B (zh) 2016-12-23 2016-12-23 兼顾通用指令和专用指令的可重构计算装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201611209206.0A CN107688469B (zh) 2016-12-23 2016-12-23 兼顾通用指令和专用指令的可重构计算装置

Publications (2)

Publication Number Publication Date
CN107688469A true CN107688469A (zh) 2018-02-13
CN107688469B CN107688469B (zh) 2020-02-11

Family

ID=61152279

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201611209206.0A Active CN107688469B (zh) 2016-12-23 2016-12-23 兼顾通用指令和专用指令的可重构计算装置

Country Status (1)

Country Link
CN (1) CN107688469B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108595149A (zh) * 2018-04-28 2018-09-28 天津芯海创科技有限公司 可重构乘加运算装置
CN108647007A (zh) * 2018-04-28 2018-10-12 天津芯海创科技有限公司 运算系统及芯片
WO2019179311A1 (en) * 2018-03-21 2019-09-26 C-Sky Microsystems Co., Ltd. Data computing system

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101561833A (zh) * 2009-05-08 2009-10-21 东南大学 专用指令集处理器的设计方法
CN101602295A (zh) * 2009-07-01 2009-12-16 公安部交通管理科学研究所 交通管理证件专用打印机及控制方法
US20120166700A1 (en) * 2007-04-18 2012-06-28 Cypress Semiconductor Corporation Specialized universal serial bus controller
CN105630735A (zh) * 2015-12-25 2016-06-01 南京大学 一种基于可重构计算阵列的协处理器

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120166700A1 (en) * 2007-04-18 2012-06-28 Cypress Semiconductor Corporation Specialized universal serial bus controller
CN101561833A (zh) * 2009-05-08 2009-10-21 东南大学 专用指令集处理器的设计方法
CN101602295A (zh) * 2009-07-01 2009-12-16 公安部交通管理科学研究所 交通管理证件专用打印机及控制方法
CN105630735A (zh) * 2015-12-25 2016-06-01 南京大学 一种基于可重构计算阵列的协处理器

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019179311A1 (en) * 2018-03-21 2019-09-26 C-Sky Microsystems Co., Ltd. Data computing system
US11243771B2 (en) 2018-03-21 2022-02-08 C-Sky Microsystems Co., Ltd. Data computing system
US11972262B2 (en) 2018-03-21 2024-04-30 C-Sky Microsystems Co., Ltd. Data computing system
CN108595149A (zh) * 2018-04-28 2018-09-28 天津芯海创科技有限公司 可重构乘加运算装置
CN108647007A (zh) * 2018-04-28 2018-10-12 天津芯海创科技有限公司 运算系统及芯片
CN108647007B (zh) * 2018-04-28 2020-10-16 天津芯海创科技有限公司 运算系统及芯片
CN108595149B (zh) * 2018-04-28 2021-05-04 天津芯海创科技有限公司 可重构乘加运算装置

Also Published As

Publication number Publication date
CN107688469B (zh) 2020-02-11

Similar Documents

Publication Publication Date Title
CN102053817B (zh) 用于执行乘法累加运算的设备和方法
CN114238204B (zh) 可重构并行处理
CN101986264B (zh) 用于simd向量微处理器的多功能浮点乘加运算装置
CN107807819A (zh) 一种支持离散数据表示的用于执行人工神经网络正向运算的装置及方法
CN111095242A (zh) 向量计算单元
CN101201644A (zh) 指数处理方法与系统
US9146901B2 (en) Vector floating point argument reduction
TWI517038B (zh) 用於在多維度陣列中之元件偏移計算的指令
CN102298352B (zh) 高性能可编程控制器专用处理器体系结构及其实现方法
CN107688469A (zh) 兼顾通用指令和专用指令的可重构计算装置
CN104395876B (zh) 没有算术和逻辑单元的计算机处理器和系统
CN103699516B (zh) 向量处理器中基于simd的并行fft/ifft蝶形运算方法及装置
CN103294648A (zh) 支持多mac运算部件向量处理器的分块矩阵乘法向量化方法
KR100859044B1 (ko) 복수 레지스터 지정이 가능한 simd 연산방식
CN102184092A (zh) 基于流水线结构的专用指令集处理器
CN104461449A (zh) 基于向量指令的大整数乘法实现方法及装置
CN102495721A (zh) 一种支持fft加速的simd向量处理器
CN103890718A (zh) 数字信号处理器及基带通信设备
CN110503179A (zh) 计算方法以及相关产品
CN106775579B (zh) 基于可配置技术的浮点运算加速单元
CN117539546A (zh) 基于非空列存储的稀疏矩阵向量乘加速方法及装置
CN102567254A (zh) 采用dma控制器进行数据归一化处理的方法
RU2689819C1 (ru) Векторный мультиформатный умножитель
CN108021393A (zh) 一种计算方法及相关产品
CN106776474B (zh) 矢量处理器实现fft的系统及其数据交换、地址生成方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
TA01 Transfer of patent application right
TA01 Transfer of patent application right

Effective date of registration: 20180920

Address after: 100085 west 4 Street 5, five street, Haidian District, Beijing.

Applicant after: Beijing Guorui Zhongshu Technology Co.,Ltd.

Applicant after: No. 14 Inst., China Electronic Science & Technology Group Corp.

Address before: 100085 Haidian District, Beijing, Shanghai Information Road 5 Street high Li two thousand science and Technology Building 4 story West.

Applicant before: Beijing Guorui Zhongshu Technology Co.,Ltd.

GR01 Patent grant
GR01 Patent grant