CN107544658B - 用于控制电源域的电源控制电路 - Google Patents

用于控制电源域的电源控制电路 Download PDF

Info

Publication number
CN107544658B
CN107544658B CN201710475418.1A CN201710475418A CN107544658B CN 107544658 B CN107544658 B CN 107544658B CN 201710475418 A CN201710475418 A CN 201710475418A CN 107544658 B CN107544658 B CN 107544658B
Authority
CN
China
Prior art keywords
power
domains
power control
mapping
state
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710475418.1A
Other languages
English (en)
Other versions
CN107544658A (zh
Inventor
多米尼克·威廉·布朗
格利里·基斯
克里斯托弗·文森特·塞韦里诺
林小川
乔鲍·科勒曼
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
ARM Technology China Co Ltd
ARM Ltd
Original Assignee
ARM Technology China Co Ltd
ARM Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ARM Technology China Co Ltd, ARM Ltd filed Critical ARM Technology China Co Ltd
Publication of CN107544658A publication Critical patent/CN107544658A/zh
Application granted granted Critical
Publication of CN107544658B publication Critical patent/CN107544658B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3287Power saving characterised by the action undertaken by switching off individual functional units in the computer system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3246Power saving characterised by the action undertaken by software initiated power-off
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4418Suspend and resume; Hibernate and awake
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0008Arrangements for reducing power consumption
    • H03K19/0016Arrangements for reducing power consumption by using a control or a clock signal, e.g. in order to apply power supply
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Software Systems (AREA)
  • Computer Security & Cryptography (AREA)
  • Power Sources (AREA)

Abstract

本发明提供一种用于控制电源域的电源控制电路。数据处理装置(2)包括由相应电源控制信号PCS控制的多个电源域。电源控制电路(22)包括映射电路,该映射电路对指示各电源域的电源状态的并从这些电源域接收的多个电源状态信号PSS进行映射,以形成接下来被提供给电源域的电源控制信号。可以通过存储在存储器映射阵列内的映射参数来控制映射电路。映射参数可以指定给定的电源控制信号对数据处理装置(2)内的特定其他电源域的电源状态敏感或不敏感。映射参数可以是固定的或软件可编程的。

Description

用于控制电源域的电源控制电路
技术领域
本公开涉及数据处理系统领域。更具体地,本公开涉及对数据处理系统内的电源域(power domain)的控制。
背景技术
已知提供包括多个电源域的数据处理系统。例如,集成电路可以具有分别包含指示电路的不同功能块的多个电源域(例如,包含处理器核心的电源域、包含存储器的电源域、包含直接存储器存取单元的电源域等)。例如,为了降低功耗,可以控制这些不同域的电源状态,使得在给定时间点不需要活动的功能块可以被置于低功耗状态。
用于控制电源域在不同电源状态之间进行切换的机制和技术本身消耗资源和电力。例如,可能需要具有执行程序指令的处理器核心(可能是专用的)来监视和控制在任何给定时间点哪个电源域处于哪个电源状态的的相对复杂的关系。与电源域控制相关联的开销本身就是一个缺点。
发明内容
本公开的至少一些实施例提供了用于控制提供给处理装置内的多个电源域的电力的电源控制电路,该电源控制电路包括:
映射电路,用于将指示多个电源域内的各电源域的电源状态的多个电源状态信号映射到用于控制多个电源域内的相应电源域的电源状态的多个电源控制信号。
电源状态信号可以简单地报告电源域的当前现有的电源状态,但是在一些示例性实施例中,电源状态信号还可以或者替代地包括指示电源域的当前请求的电源状态的请求信号。本文包括了所有这些可能。
本公开的至少一些实施例提供了用于控制提供给处理装置内的多个电源域的电力电源控制电路,该电源控制电路包括:
用于将指示多个电源域内的相应电源域的电源状态的多个电源状态信号映射到用于控制多个电源域内的相应电源域的电源状态的多个电源控制信号的映射装置。
本公开的至少一些实施例提供了用于控制提供给处理装置内的多个电源域的电力的方法,该方法包括:
用映射电路将指示多个电源域内的相应电源域的电源状态的多个电源状态信号映射到用于控制多个电源域内的相应电源域的电源状态的多个电源控制信号。
附图说明
现将仅以示例的方式参考附图来描述示例性实施例,其中:
图1示意性地示出了包括多个电源域和电源控制电路的集成电路;
图2示意性地示出了利用可编程映射参数和固定映射参数的混合来控制多个电源状态信号与多个电源控制信号之间的映射的电源控制电路的示例实施例的一部分;
图3示意性地示出了示例映射参数阵列;
图4示意性地示出了用于将多个电源状态信号映射到多个电源控制信号的电源控制电路的一部分的另一示例实施例;以及
图5是示意性地示出电源控制电路的操作的流程图。
具体实施方式
图1示意性地示出了具有包括多个电源域的集成电路形式的数据处理装置2,其中这多个电源域在图1中用虚线单独示出。在该示例性实施例中,各电源域包括各个不同的电路功能块,例如,图形处理单元(GPU)4、第一通用处理器(CPU0)6、第二通用处理器(CPU1)8、直接存储器存取单元(DMA)10、密码处理器12、输入/输出(I/O)接口14、第一存储器16、第二存储器18、互连(系统)电路20、以及电源控制电路22。可以单独控制对这些不同电源域中的每一者的供电,以将在这些相应的电源域内的电路置于从多个电源状态中选择的一个状态。例如,这些电源状态可以包括供电电源状态(其中,电源域内的电路被供电以执行数据处理操作(其可以是各种不同形式))、断电状态、或数据保持状态(其中,电源域内的电路能够保持状态数据,但是不能执行数据处理操作,直到进入供电状态)。也可以采用其他不同的电源状态。例如,与对支持DVFS(动态电压频率缩放)的系统中的电源域内的处理电路可用的不同性能水平相对应的不同供电电压电平。
在图1所示的示例实施例中,电源域中的每一者从电源控制电路22接收电源控制信号PCS,并将电源状态信号(PSS)发送到电源控制电路22。电源控制信号PCS被用于控制该电源控制信号被发送到的电源域的电源状态。电源状态信号报告源发该电源状态信号的电源域的当前电源状态。电源状态信号可以包括指示例如下述内容的信号:电源域的电源状态当前是断电,但该电源域应被转换到该电源域内的电路能够执行处理操作的供电状态。另一示例是,电源状态信号可以指示电源域当前是被供电、仅保持、或关闭。电源状态信号还可以包括额外的状态信号,例如,域处于空闲状态、或处于较低性能状态、或处于较高性能状态。
从电源控制电路22传送的电源控制信号PCS和传送到电源控制电路22的电源状态信号PSS连接到本地电源控制电路,本地电源控制电路负责电源控制排序和针对本地电源控制电路控制的电源域的控制。该本地电源控制电路将包括例如到安全状态的域内的握手逻辑,以及控制时钟门、保持控制信号、隔离控制、复位、以及电源门。到达电源域的PCS因此请求该域切换到所请求的电源状态。
对于给定的数据处理系统的整体状态,哪个电源域适合于哪个电源状态之间的关系可能是复杂的。例如,如果通用处理器6、8中的一个被供电,那么互连电路20也应被供电是合适的,因为否则通用处理器6、8将无法做有用的工作。此外,如果通用处理器6、8中的一个被供电,则也使存储器16、18中的至少一个被供电也是适当的。然而,在直接存储器存取单元10被供电的情况下,互连20被供电可能是适当的,但是不要求图形处理单元4或两个通用处理器6、8中的任一者被供电。对于数据处理装置2的给定硬件实现,哪个电源域应处于哪个状态之间的关系可以是固定的,但它们也可以根据由数据处理系统2在任何给定时间执行的特定处理任务而变化。因此,为了反映/表示数据处理装置2的当前处理状态/任务,哪个电源域应处于哪个电源状态之间的关系可以是至少部分地可编程的。
图1所示的电源控制电路22用作映射电路,用于将从各不同电源域接收到的并指示了这些相应电源域的电源状态的多个电源状态信号PSS映射到多个电源控制信号PCS,这多个电源控制信号接下来控制接收它们的相应电源域的电源状态。所执行的映射可能是复杂的,以反映如上所述在不同电源域的电源状态要求之间存在的关系。这些关系可以是固定的或动态变化的(例如,软件可编程的)。映射电路可以被配置为通过使用多个映射参数来表示这些复杂关系,其中映射参数指定多个电源状态信号和多个电源控制信号之间的关系。这些映射参数可以以二维映射参数阵列(三维或更多维阵列也是可能的)的形式提供。这样的映射参数阵列可以方便地以存储器映射寄存器的形式提供,使得参数的映射至少可以被程序员读取,并且如果系统要求那些映射参数是动态可变的,映射参数中的一些可以被写。以存储器映射寄存器值阵列的形式来提供映射参数提供了对电源控制电路的配置以及由该电源控制电路在给定时间点提供的电源控制的可清楚理解且容易访问的表示。
映射电路所使用的映射参数可以根据映射参数的值来指定不同形式的关系。例如,映射参数可以指定下述内容:给定的电源控制信号独立于电源状态信号,例如,要提供给特定电源域的电源控制信号独立于数据处理装置2内的一些不相关的电源域的电源状态,并因此独立于该不相关电源域的电源状态信号。
映射参数的另一值可以指定下述内容:当给定的电源状态信号具有给定的电源状态信号值时,给定的电源控制信号被映射到控制信号值。例如,如果给定的电源域(例如,通用处理器核心6、8之一)的电源状态信号指示它们的电源域在被供电,则针对例如互连电路20的电源控制信号被映射为具有指示互连电路20应被供电的控制信号值。因此,具有特定值的映射参数可以指定下述内容:当给定电源状态信号指示特定电源域在被供电时,针对另一电源域的电源控制信号应被设置为控制该另一电源域也被供电的值。
映射参数的值的另一示例是:所指定的关系是给定的电源控制信号应具有依赖于给定的多个电源状态信号的值中的限值(例如,最大值或最小值)的给定控制值。因此,例如,针对特定电源域的给定电源控制信号可以被设置为与从系统内的某组其他电源域接收到的电源状态信号的最大值相对应。例如,提供给互连电路20的电源控制信号可以被设置为指示其应被供电到与由经由该互连电路20传送信号的任何电源域的电源状态信号指示的最大性能水平相匹配的性能水平。
如前所述,映射参数可以是软件可编程的,或者对于给定的硬件实现,可以是固定的。可以通过对存储映射参数的存储器映射寄存器进行适当写来操纵软件可编程参数。可以以不同于存储器映射寄存器的其他方式存储映射参数,例如,存储在存储器16、18之一的区域内。因此,因为映射参数可以作为在数据处理系统2的存储器地址空间内的存储器映射值来被访问,所以它是软件可编程的。
图2示意性地示出了电源控制电路22内的映射电路的简单示例性实施例的一部分。具体地,映射电路包括组合逻辑电路(PDn)的阵列,用于将多个接收到的电源状态信号(感测输入)映射到多个电源控制信号。在这个简单的示例中,如果源发电源状态信号的电源域被供电,则电源状态信号为高,并且如果源发电源状态信号的电源域被断电,则电源状态信号为低。组合逻辑阵列的每个单元内的与门24用于在接收到的电源状态信号之一和针对该阵列单元指定的映射参数之间执行逻辑“与”。映射参数可以是存储在可编程锁存器26内的可编程映射参数,或者可以是固定参数,例如,如针对单元28、30所示出的,可以通过将与门24的输入中的一个永久地设为高或低来提供。
如果针对给定单元的映射参数为低,则这指示要针对阵列内包含相关单元的列生成的电源控制信号对于提供给该单元的特定电源状态信号(即,阵列内给定行的电源状态信号)不敏感。相反,如果针对单元的映射参数为高,则这指示下述内容:如果针对该单元的电源状态信号也为高,则针对该列的电源控制信号将被驱动为高。每个单元内的或门32分别用于对从包含了它们的单元的与门24接收的输出和阵列内同一列的前面的单元的或门的输出(至少对于除了列中的第一单元以外的所有单元,其中,列中第一单元的其他输入被设为低)执行逻辑或运算。因此,阵列内的每一列生成针对特定电源域的电源控制信号,其被形成为对多个域的电源状态信号中的每一者的与运算结果与针对阵列内与相关列相交的不同行的相应存储器参数的逻辑或。
因此,如果针对给定列的电源控制信号是目标电源控制信号,则映射电路用于生成针对目标电源控制信号的,该值要施加到相应的目标电源域使得进行下述操作:如果目标电源控制信号所依赖的电源状态信号中的一个或多个(对应于具有高值的存储器参数)指示相应的电源域处于活动状态,则目标电源域将被切换到活动状态(供电)。因此,例如,如果从图形处理单元4、通用处理器6、8、或直接存储器存取单元10中的任一者接收到的电源状态信号指示它们是活动的(被供电的),则控制互连电路20的电源控制信号可以被切换到指示互连电路20应被供电的状态。
相反地,由电源控制电路22内的映射电路生成的与目标电源控制信号相对应的电源控制信号可以被生成为一定电平,该电平指示:如果该目标电源控制信号所依赖的一个或多个电源状态信号中的全部都指示相对应的各个电源域处于非活动状态,则目标电源域应为非活动的。因此,当与图形处理单元4、通用处理器6、8、和直接存储器存取单元10相对应的所有电源域的电源状态信号都指示它们是非活动的时,则互连电路20被断电。非活动状态可以是断电状态和数据保持状态之一。
在数据保持状态下,电源域内的电路保持至少一些状态数据,但是不能执行数据处理操作,直到其进入供电状态(其通常消耗更多电力)。
电源控制电路22及其配置的映射参数提供了这样一种可能:提供给给定电源域的电源控制信号可能依赖于根据同一给定电源域的电源状态生成的电源状态信号。这样的映射参数可以被认为表示“自控参数”。在这种情况下,在图2的简单组合逻辑的示例中,如果与自控参数相对应的映射参数为高,则这将指示下述内容:如果给定电源域的当前电源状态是供电,则针对该给定电源域生成的电源控制信号也将为高,这指示该给定电源域被控制以保持供电。在这种情况下,如果自控参数是软件可编程的,则可以通过程序控制将自控参数的值从该高状态改变以使得于是可以如下进行:根据控制该给定电源域的电源控制信号的其他映射参数以及先前自控域的电源控制信号敏感的其他域的相应电源状态信号,该电源域可变为断电状态或进入保持状态。
如前所述,电源控制信号可以经由控制电源域的本地电源控制电路被提供给它们的电源域。该本地电源控制电路可以负责相关电源域的不同部分之间的电源排序和握手以及回到电源控制电路22的通信。在这样的实施例中,从电源控制电路接收到的电源控制信号可以包括唤醒信号,唤醒信号被发送到电源域并且用于触发电源状态转换(例如,从断电或数据保持状态到供电状态)。
电源域可以包括不同的功能块。在图1的示例中,电源域中的每一者被示出为包括一个功能块。在给定的电源域处包括多个功能块也是可能的。例如,对于具体实现,通用处理器6、8中的两者或者存储器16、18中的两者都可以在一个电源域内。在不同电源域内的功能块可以采用各种不同的形式,并且在图1的示例中,这些功能块包括通用处理器、图形处理器、密码处理器、直接存储器存取单元、存储器、以及输入/输出接口。
图3示意性地示出了可以在用于控制电源控制电路22的操作的一个示例实施例中使用的各种不同的映射参数。在该示例中,映射参数具有二维阵列的形式。该阵列中的每一列与从相应电源域接收到的作为感测输入的给定电源状态信号相对应。图3的阵列内的每一行与要生成的电源控制信号相对应。在图3的示例中,阵列中的第一行与控制供应到系统电路(例如,互连电路20)的电力的电源控制信号PD_SYS相对应。自控参数(系统的电源控制信号通过自控制参数依赖于系统的当前电源状态信号)在阵列中第一行的第一条目中被指示为是可配置的(软件可编程的)。阵列的第一行中的接下来四个条目的值为“1”,这指示了下述内容:如果从与这四个电源状态信号相对应的电源域中的任一者接收到的电源状态信号指示相关电源域正被供电,则系统的电源控制信号(PD_SYS)将对系统上电。阵列的第一行中的再接下来四个条目表示相关参数是软件可编程的。因此,如果与PCPUCORE、SCPUCORE、SRAM、或密码单元CC相对应的电源域中的任一者是被供电的,则系统的电源控制信号将对系统上电。系统的电源控制信号的其他依赖关系是软件可配置的。
与系统的电源控制信号相反,考虑提供给PCPU电源域并与图3的阵列中的第三行相对应的电源控制信号PD_PCPUCORE。在阵列的这一行内的存储器参数指示了如下内容:存在对系统的电源状态的软件可配置依赖,并且不存在对PCPUCORE电源域本身、SCPUCORE、SRAM、或密码单元电源域的电源状态中的任一者的依赖(如在阵列的这一行内的存储器参数值“0”所指示的)。
可以看出,使用具有如图3所示的阵列形式的将电源状态信号映射到电源控制信号的映射参数会以易于理解并且能够被系统的用户操纵的方式直接表示电源状态信号和电源控制信号之间的关系。一旦映射参数被设置,则可能由这些映射参数提供的复杂关系就不需要执行软件程序来实现已建立的电源控制策略。这会减少系统的开销。
图4示意性地示出了电源控制电路22内的映射电路的另一示例形式。在该示例中,阵列内的每个相交处的单元被示为根据存储在可编程锁存器内的值具有与禁用、启用、或“限制”相对应的行为。在一些实施例中,通过电源控制电路22的硬件实现,这些锁存值也可能是与特定信号相关联的固定值。禁用和启用状态与先前关于图2描述的敏感和不敏感状态相对应。限制状态是这样一种状态,其中,每个单元被用于执行由针对包括该单元的行的电源状态信号所表示的值与从阵列的列内的前一单元接收到的相应电源控制信号之间的比较。然后将这两个接收到的值中的较大者(或在其他实施例中较小者)作为与来自相关单元的电源控制信号相对应的输出被传递。因此,如果列内的所有单元都被设置为这种限制行为,则针对该列生成的电源控制信号将与在该列内的任何行处接收到的最大电源状态信号相对应。
还可能的是,可以向阵列的行中的每个单元提供可编程重映射电路,或者如所示的那样单一地向阵列的整行提供可编程重映射电路,并且可编程重映射电路被用于在配置阵列内各个单元的映射参数的控制下将接收到的电源状态信号在经受到对比操作或者简单的掩码操作之前将它们重新映射成不同的形式。在阵列的组合逻辑进行处理之前使用电源状态信号的这种重新映射使得能够针对映射电路建立多种多样的行为。在针对每个单元进行映射的示例实施例中,阵列中的所有单元具有相同数目的可编程映射条目,并且使用单个系统范围(system wide)寄存器来针对所有单元选择使用哪个条目。因此通过使用单个写入,整个系统的电源控制阵列映射可以同时改变,进一步减少了软件交互。在针对每个单元进行映射的另一示例实施例中,单元映射表被用于重新映射输入电源状态和请求,这允许单元的行为能使输入禁用、启用、或“限制”而不同地工作。例如,将保持电源状态更改为供电状态,以便在输入状态为保持而非供电时输出请求为供电。
图5是示意性地示出电源控制电路的行为的流程图。在步骤34处,从数据处理装置2内的多个电源域接收电源状态信号。在步骤36处,根据配置电源控制电路22的映射电路的映射参数映射这些电源状态信号,以生成电源控制信号。步骤38将电源控制信号输出到数据处理装置2内相应的电源域。

Claims (18)

1.一种用于控制提供给数据处理装置内的多个电源域的电力的电源控制电路,所述电源控制电路包括:
映射电路,被配置为将指示所述多个电源域内的各电源域的电源状态的多个电源状态信号映射到用于控制所述多个电源域内的相应电源域的电源状态的多个电源控制信号,其中所述电源状态控制着提供给所述多个电源域的电力的相应消耗;
其中,
所述映射电路响应于指定所述多个电源状态信号和所述多个电源控制信号之间的关系的多个映射参数;并且
所述多个映射参数对应于所述数据处理装置的存储器地址空间内的存储器映射寄存器值的二维或更多维阵列。
2.根据权利要求1所述的电源控制电路,其中,由所述映射参数的各个值指定的所述关系指定下述各项中的一个或多个:
给定的电源控制信号独立于给定的电源状态信号;
当所述给定的电源状态信号具有给定的状态信号值时,所述给定的电源控制信号具有给定的控制信号值;以及
所述给定的电源控制信号具有依赖于给定的多个所述电源状态信号的值中的限值的给定控制值。
3.根据权利要求1所述的电源控制电路,其中,所述多个映射参数中的一个或多个是软件可编程的。
4.根据权利要求2和3中任一项所述的电源控制电路,其中,所述多个映射参数中的一个或多个是固定的。
5.根据权利要求1所述的电源控制电路,其中,在所述映射参数阵列内,所述多个电源状态信号与所述阵列的行或所述阵列的列中的一者相对应,并且所述多个电源控制信号与所述阵列的行或所述阵列的列中的另一者相对应。
6.根据权利要求1所述的电源控制电路,其中,由所述映射电路针对所述多个电源域中的目标电源域生成的目标电源控制信号指示下述内容:如果所述目标电源控制信号所依赖的一个或多个所述电源状态信号中的任何一个指示各个对应的电源域处于活动状态,则所述目标电源域应处于活动状态。
7.根据权利要求6所述的电源控制电路,其中,所述活动状态被供电以执行数据处理操作。
8.根据权利要求1所述的电源控制电路,其中,由所述映射电路针对所述多个电源域中的目标电源域生成的目标电源控制信号指示下述内容:如果所述目标电源控制信号所依赖的一个或多个所述电源状态信号中的全部都指示各个对应的电源域处于非活动状态,则所述目标电源域应处于非活动状态。
9.根据权利要求8所述的电源控制电路,其中,所述非活动状态是断电状态或用于保持状态并且不能够执行数据处理操作的数据保持状态中的一者。
10.根据权利要求1所述的电源控制电路,其中,所述映射电路包括组合逻辑电路,用于根据所述多个映射参数和所述多个电源状态中的一个或多个的逻辑组合来生成所述多个电源控制信号中的相应的电源控制信号。
11.根据权利要求1所述的电源控制电路,其中,所述多个映射参数包括至少一个自控参数来准许指定针对所述多个电源域内的给定电源域的电源控制信号借以依赖于所述给定电源域的电源状态信号的关系。
12.根据权利要求11所述的电源控制电路,其中,当所述给定电源域的所述电源状态信号指示所述给定电源域在被供电以执行数据处理并且针对所述给定电源域的自控参数具有第一值时,针对所述给定电源域的所述电源控制信号控制所述给定电源域保持被供电,直到针对所述给定电源域的所述自控参数从所述第一值改变为止。
13.根据权利要求11和12中任一项所述的电源控制电路,其中,所述至少一个自控参数是软件可编程的。
14.根据权利要求1所述的电源控制电路,其中,所述多个电源控制信号包括多个唤醒信号,用于用信号通知所述多个电源域中的相应电源域执行电源状态转换。
15.一种集成电路,包括如权利要求1所述的电源控制电路,其中,所述多个电源域包括所述集成电路内的功能块。
16.根据权利要求15所述的集成电路,其中,所述功能块包括下述各项中的一个或多个:
通用处理器;
图形处理器;
密码处理器;
直接存储器存取单元;
存储器;以及
输入/输出接口。
17.一种用于控制提供给数据处理装置内的多个电源域的电力的电源控制电路,所述电源控制电路包括:
用于将指示所述多个电源域内的各电源域的电源状态的多个电源状态信号映射到用于控制所述多个电源域内的相应电源域的电源状态的多个电源控制信号的映射装置,其中所述电源状态控制着提供给所述多个电源域的电力的相应消耗;
其中,
所述映射装置响应于指定所述多个电源状态信号和所述多个电源控制信号之间的关系的多个映射参数;并且
所述多个映射参数对应于所述数据处理装置的存储器地址空间内的存储器映射寄存器值的二维或更多维阵列。
18.一种控制提供给数据处理装置内的多个电源域的电力的方法,所述方法包括:
用映射电路将指示所述多个电源域内的各电源域的电源状态的多个电源状态信号映射到用于控制所述多个电源域内的相应电源域的电源状态的多个电源控制信号,其中所述电源状态控制着提供给所述多个电源域的电力的相应消耗;
其中,
所述映射电路响应于指定所述多个电源状态信号和所述多个电源控制信号之间的关系的多个映射参数;并且
所述多个映射参数对应于所述数据处理装置的存储器地址空间内的存储器映射寄存器值的二维或更多维阵列。
CN201710475418.1A 2016-06-29 2017-06-21 用于控制电源域的电源控制电路 Active CN107544658B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
GB1611262.5 2016-06-29
GB1611262.5A GB2551748B (en) 2016-06-29 2016-06-29 Power control circuitry for controlling power domains

Publications (2)

Publication Number Publication Date
CN107544658A CN107544658A (zh) 2018-01-05
CN107544658B true CN107544658B (zh) 2023-09-29

Family

ID=56891509

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710475418.1A Active CN107544658B (zh) 2016-06-29 2017-06-21 用于控制电源域的电源控制电路

Country Status (3)

Country Link
US (1) US11592892B2 (zh)
CN (1) CN107544658B (zh)
GB (1) GB2551748B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10754414B2 (en) * 2017-09-12 2020-08-25 Ambiq Micro, Inc. Very low power microcontroller system
GB201810663D0 (en) 2018-06-28 2018-08-15 Nordic Semiconductor Asa Peripheral Power Domains
US10803548B2 (en) * 2019-03-15 2020-10-13 Intel Corporation Disaggregation of SOC architecture
CN112307431B (zh) * 2020-11-09 2023-10-27 哲库科技(上海)有限公司 一种vdsp、数据处理方法及通讯设备

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102656558A (zh) * 2010-10-21 2012-09-05 英特尔公司 虚拟化移动平台中的细粒度的功率管理

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8823209B2 (en) * 2008-06-20 2014-09-02 Fujitsu Semiconductor Limited Control of semiconductor devices to selectively supply power to power domains in a hierarchical structure
GB2472050B (en) * 2009-07-22 2013-06-19 Wolfson Microelectronics Plc Power management apparatus and methods
US20110283130A1 (en) * 2010-05-17 2011-11-17 Global Unichip Corporation Power control manager
US8601288B2 (en) * 2010-08-31 2013-12-03 Sonics, Inc. Intelligent power controller
US9383807B2 (en) * 2013-10-01 2016-07-05 Atmel Corporation Configuring power domains of a microcontroller system

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102656558A (zh) * 2010-10-21 2012-09-05 英特尔公司 虚拟化移动平台中的细粒度的功率管理

Also Published As

Publication number Publication date
CN107544658A (zh) 2018-01-05
GB2551748A (en) 2018-01-03
US20180004278A1 (en) 2018-01-04
GB201611262D0 (en) 2016-08-10
US11592892B2 (en) 2023-02-28
GB2551748B (en) 2020-09-09

Similar Documents

Publication Publication Date Title
CN107544658B (zh) 用于控制电源域的电源控制电路
US6895530B2 (en) Method and apparatus for controlling a data processing system during debug
KR101310044B1 (ko) 복수의 코어 프로세서들에서의 하나 이상의 코어들의 워크로드 성능을 증가시키는 방법
US9092622B2 (en) Random timeslot controller for enabling built-in self test module
US7181188B2 (en) Method and apparatus for entering a low power mode
US20140095896A1 (en) Exposing control of power and clock gating for software
US7870400B2 (en) System having a memory voltage controller which varies an operating voltage of a memory and method therefor
US20220405219A1 (en) Communication interface between host system and state machine
US9483278B2 (en) Arrangement for secure independent operating environments in a computer
KR20170085940A (ko) 미세 레벨의 메모리 전력 소비 제어 메커니즘
CN103902013B (zh) 存储器控制装置及方法
US20140013140A1 (en) Information processing apparatus and computer program product
KR20100054855A (ko) 전력 관리 장치, 전력 관리 방법 및 컴퓨터 판독 가능한 매체
US20030079152A1 (en) Microprocessor with multiple low power modes and emulation apparatus for said microprocessor
CN110573991A (zh) 架构状态保留
CN114902158A (zh) 长空闲状态系统和方法
CN106575276B (zh) 子系统的电源管理控制
US6574693B1 (en) Method and apparatus for gating interrupts in a computing system
US9779788B1 (en) Sub-threshold enabled flash memory system
US20160313942A1 (en) Electronic apparatus, method, and computer readable medium
Li et al. A SPI FLASH-based FPGA dynamic reconfiguration method
CN117631793B (zh) 复位方法、装置、计算机设备和存储介质
US10591977B2 (en) Segregated power state control in a distributed cache system
US20100327938A1 (en) System and method for clock control for power-state transitions

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
TA01 Transfer of patent application right
TA01 Transfer of patent application right

Effective date of registration: 20180601

Address after: cambridge

Applicant after: ARM Ltd.

Applicant after: ARM TECHNOLOGY (CHINA) Co.,Ltd.

Address before: cambridge

Applicant before: ARM Ltd.

SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant