发明内容
本发明实施例提供了一种防浪涌电流的电路,以至少解决现有技术中防止浪涌电流的电路的可靠性比较差的技术问题。
根据本发明实施例的一个方面,提供了一种防浪涌电流的电路,包括:D触发器;比较器电路,所述比较器电路的输出端与所述D触发器的时钟端相连接;晶闸管电路,所述晶闸管电路的输入端与所述D触发器的输出端Q相连接,所述晶闸管电路的输出端与所述D触发器的复位端R相连接,所述晶闸管电路用于对母线电流进行采样,并在所述母线电流异常时,向所述D触发器输出低电平,其中,在所述D触发器的复位端为低电平时,所述D触发器的输出端Q为低电平,控制所述晶闸管电路中的晶闸管关断。
可选地,所述晶闸管电路包括:与门逻辑芯片,一个输入端与所述D触发器的输出端Q相连接,另外一个输入端用于接入晶闸管脉冲触发信号;驱动信号放大电路,输入端与所述与门逻辑芯片的输出端相连接;晶闸管,输入端与所述驱动信号放大电路的输出端相连接;电流传感器,输入端与所述晶闸管的输出端相连接,用于对母线电流进行采样得到采样信号;第一比较器,输入端与所述电流传感器的输出端相连接,用于比较所述采样信号与母线电流保护阈值;反相器,输入端与所述第一比较器的输出端相连接,输出端与所述D触发器的复位端R相连接。
可选地,所述比较器电路包括:第二比较器,其中,所述第二比较器的反相输入端连接电压Vf,所述第二比较器的输出端连接所述D触发器的时钟端;电阻,一端与所述第二比较器的正相输入端相连接,另外一端连接高电平;电容,一端与所述第二比较器的正相输入端相连接,另外一端接地。
可选地,所述比较器电路还包括:运算放大器,连接在所述电流传感器和所述第一比较器之间,用于对所述采样信号进行运放处理。
可选地,当所述第二比较器的正相输入端电压大于反相输入端电压Vf时,所述第二比较器输出上升沿至所述D触发器的时钟端C,所述D触发器输出端输出高电平,其中,所述D触发器输出的高电平与所述晶闸管脉冲触发信号经过所述与门逻辑芯片的运算传递给所述驱动信号放大电路,以控制所述晶闸管在启动时正常发送脉冲信号。
可选地,所述驱动信号放大电路用于设置直流母线的电流最大值和最小值,当所述采样信号的值大于所述最小值且小于所述最大值时,所述第一比较器输出高电平,并且经过所述反相器后输出低电平到所述D触发器的所述复位端R,以使所述D触发器输出端为高电平,以控制所述晶闸管保持开启。
可选地,所述驱动信号放大电路用于设置直流母线的电流最大值和最小值,当所述采样信号的值大于所述最大值或者小于所述最小值时,所述第一比较器输出低电平,并且经过所述反相器后输出高电平到所述D触发器的所述复位端R,以使所述D触发器输出端为低电平,以控制所述晶闸管关断。
可选地,,所述反相器为施密特反相器。
可选地,所述D触发器输入端D连接高电平,所述D触发器的VCC端连接高电平,所述D触发器的置位端S接地。
在本发明实施例中,在防浪涌电流的电路中设置D触发器,利用D触发器的时钟脉冲输入以及置位复位功能,使得上电后D触发器输出锁存高电平,保证晶闸管触发脉冲正常发送,使电路正常启动;在母线异常时,D触发器输出低电平,封锁晶闸管触发脉冲,从而关断晶闸管,及时降低母线电流,有效的保护电路,从而实现了纯硬件电路防止浪涌电流,解决了现有技术中防止浪涌电流的电路的可靠性比较差的技术问题,提高了防浪涌电流的电路的可靠性、抗干扰能力,可以及时快速的降低母线电流,保护电路。
具体实施方式
为了使本技术领域的人员更好地理解本发明方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分的实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
需要说明的是,本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本发明的实施例能够以除了在这里图示或描述的那些以外的顺序实施。
根据本发明实施例,提供了一种防浪涌电流的电路的实施例。
图2是根据本发明实施例的防浪涌电流的电路的示意图,如图2所示,该电路包括:
D触发器10;
比较器电路20,比较器电路的输出端与D触发器的时钟端相连接;
晶闸管电路30,晶闸管电路的输入端与D触发器的输出端Q相连接,晶闸管电路的输出端与D触发器的复位端R相连接,晶闸管电路用于对母线电流进行采样,并在母线电流异常时,向D触发器输出低电平,
其中,在D触发器的复位端为低电平时,D触发器的输出端Q为低电平,控制晶闸管电路中的晶闸管关断。
在本实施例中,在防浪涌电流的电路中设置D触发器,利用D触发器的时钟脉冲输入以及置位复位功能,使得上电后D触发器输出锁存高电平,保证晶闸管触发脉冲正常发送,使电路正常启动;在母线异常时,D触发器输出低电平,封锁晶闸管触发脉冲,从而关断晶闸管,及时降低母线电流,有效的保护电路,从而实现了纯硬件电路防止浪涌电流,解决了现有技术中防止浪涌电流的电路的可靠性比较差的技术问题,提高了防浪涌电流的电路的可靠性、抗干扰能力,可以及时快速的降低母线电流,保护电路。
图3是根据本发明实施例的防浪涌电流的电路的电路图。如图3所示,该晶闸管电路包括:
与门逻辑芯片302,一个输入端与D触发器的输出端Q相连接,另外一个输入端用于接入晶闸管脉冲触发信号;
驱动信号放大电路304,输入端与与门逻辑芯片的输出端相连接;
晶闸管306,输入端与驱动信号放大电路的输出端相连接;
电流传感器308,输入端与晶闸管的输出端相连接,用于对母线电流进行采样得到采样信号;
第一比较器310,输入端与电流传感器的输出端相连接,用于比较采样信号与母线电流保护阈值;
反相器312,输入端与第一比较器的输出端相连接,输出端与D触发器的复位端R相连接。
反相器可以为施密特反相器。
比较器电路包括:第二比较器202,其中,第二比较器的反相输入端连接电压Vf,第二比较器的输出端连接D触发器的时钟端;电阻,一端与第二比较器的正相输入端相连接,另外一端连接高电平;电容,一端与第二比较器的正相输入端相连接,另外一端接地。
可选地,比较器电路还包括:运算放大器,连接在电流传感器和第一比较器之间,用于对采样信号进行运放处理。
如图3所示,D触发器置位端S为低电平,复位端R接施密特反相器,数据输入端D接高电平,输出端Q与晶闸管脉冲触发信号一起接入与门逻辑芯片的输入端。第二比较器202正相输入端接入电阻R和电容C,反向输入端接入参考电压Vf。
刚开始上电时刻,第二比较器202正相输入端电压小于反相输入端电压Vf,第二比较器202输出低电平;经过较短时间电容C的充电,第二比较器202的正相端电位按指数规律上升。当第二比较器202的正相输入端电压大于反相输入端电压Vf,第二比较器202输出发生翻转变为高电平,产生一个上升沿,输入到D触发器时钟端C,使D触发器输出端Q为高电平,晶闸管脉冲触发信号与D触发器输出端Q通过与门逻辑芯片进行逻辑与运算,使晶闸管脉冲触发信号有效,再传递给驱动信号放大电路,保证启动时晶闸管触发脉冲正常发送,使电路正常启动。正常启动的波形如图4所示。可见,在刚开始上电时,第二比较器输出低电平后按照指数规律上升,随后产生上升沿,波形也是先显示低电平,然后上升,再产生高电平。
当电路正常启动后,通过运算放大器设置母线电流保护最大值及最小值,电流传感器308对母线电流进行采样,采样信号经过运放处理,然后通过第一比较器310把处理后的采样信号后与母线电流保护阈值进行比较,可能存在下面两种情况:
如果母线电流大于设置的最小值且小于设置的最大值,则说明母线电流在正常范围,第一比较器310输出高电平,经过施密特反向器312后输出低电平到D触发器10的复位端R,使D触发器10输出端Q为高电平,使晶闸管脉冲触发信号有效,不产生保护动作,不影响晶闸管触发脉冲正常发送,保持晶闸管的开启状态;
如果母线电流小于设置的最小值或者大于设置的最大值,则说明母线电流不正常,第一比较器310输出低电平,经过施密特反向器312后输出高电平到D触发器复位端R,使D触发器输出端Q为低电平(即保护动作信号),通过与门逻辑芯片输出信号,封锁晶闸管触发脉冲(使晶闸管脉冲触发信号失效),从而关断晶闸管,及时降低母线电流,有效的保护电路。过流保护的波形如图5所示。当较大电流出现后,通过本实施例的电路可以降低电流,使电流处于安全的范围内,不会损坏电路。
在本实施例中,利用D触发器的内部逻辑,在上电启动后,产生一个高电平输入到时钟端使的D触发器输出端Q输出高电平,与晶闸管脉冲触发信号一起通过与门逻辑芯片后,控制晶闸管处于开启状态。在启动后,如果母线电流出现异常,通过第一比较器输出高电平,经过反相器后变成低电平输入到复位端R,使得D触发器的输出端Q输出低电平,从而控制晶闸管处于关闭状态。由此可见,本实施例利用D触发器本身的特性和与门逻辑芯片,控制晶闸管脉冲触发信号作用于晶闸管,以控制晶闸管的开启和关断。本实施例采用纯硬件电路的方式解决了现有技术中防止浪涌电流的电路的可靠性比较差的技术问题。
以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。