CN107403122A - 一种带射频识别功能及电量检测功能的财务清点机 - Google Patents

一种带射频识别功能及电量检测功能的财务清点机 Download PDF

Info

Publication number
CN107403122A
CN107403122A CN201710802038.4A CN201710802038A CN107403122A CN 107403122 A CN107403122 A CN 107403122A CN 201710802038 A CN201710802038 A CN 201710802038A CN 107403122 A CN107403122 A CN 107403122A
Authority
CN
China
Prior art keywords
pin
radio frequency
electric capacity
resistance
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
CN201710802038.4A
Other languages
English (en)
Inventor
刘小丽
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chengdu Union Technology Co Ltd
Original Assignee
Chengdu Union Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chengdu Union Technology Co Ltd filed Critical Chengdu Union Technology Co Ltd
Priority to CN201710802038.4A priority Critical patent/CN107403122A/zh
Publication of CN107403122A publication Critical patent/CN107403122A/zh
Withdrawn legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R22/00Arrangements for measuring time integral of electric power or current, e.g. electricity meters
    • G01R22/06Arrangements for measuring time integral of electric power or current, e.g. electricity meters by electronic methods
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/06Clock generators producing several clock signals
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/28Supervision thereof, e.g. detecting power-supply failure by out of limits supervision
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K7/00Methods or arrangements for sensing record carriers, e.g. for reading patterns
    • G06K7/10Methods or arrangements for sensing record carriers, e.g. for reading patterns by electromagnetic radiation, e.g. optical sensing; by corpuscular radiation
    • G06K7/10009Methods or arrangements for sensing record carriers, e.g. for reading patterns by electromagnetic radiation, e.g. optical sensing; by corpuscular radiation sensing by radiation using wavelengths larger than 0.1 mm, e.g. radio-waves or microwaves
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K7/00Methods or arrangements for sensing record carriers, e.g. for reading patterns
    • G06K7/10Methods or arrangements for sensing record carriers, e.g. for reading patterns by electromagnetic radiation, e.g. optical sensing; by corpuscular radiation
    • G06K7/10009Methods or arrangements for sensing record carriers, e.g. for reading patterns by electromagnetic radiation, e.g. optical sensing; by corpuscular radiation sensing by radiation using wavelengths larger than 0.1 mm, e.g. radio-waves or microwaves
    • G06K7/10316Methods or arrangements for sensing record carriers, e.g. for reading patterns by electromagnetic radiation, e.g. optical sensing; by corpuscular radiation sensing by radiation using wavelengths larger than 0.1 mm, e.g. radio-waves or microwaves using at least one antenna particularly designed for interrogating the wireless record carriers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06QINFORMATION AND COMMUNICATION TECHNOLOGY [ICT] SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES; SYSTEMS OR METHODS SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES, NOT OTHERWISE PROVIDED FOR
    • G06Q10/00Administration; Management
    • G06Q10/06Resources, workflows, human or project management; Enterprise or organisation planning; Enterprise or organisation modelling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06QINFORMATION AND COMMUNICATION TECHNOLOGY [ICT] SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES; SYSTEMS OR METHODS SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES, NOT OTHERWISE PROVIDED FOR
    • G06Q40/00Finance; Insurance; Tax strategies; Processing of corporate or income taxes
    • G06Q40/12Accounting
    • G06Q40/125Finance or payroll

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Business, Economics & Management (AREA)
  • Health & Medical Sciences (AREA)
  • Toxicology (AREA)
  • Economics (AREA)
  • Finance (AREA)
  • General Engineering & Computer Science (AREA)
  • Strategic Management (AREA)
  • Accounting & Taxation (AREA)
  • Electromagnetism (AREA)
  • Development Economics (AREA)
  • Computer Vision & Pattern Recognition (AREA)
  • Entrepreneurship & Innovation (AREA)
  • Artificial Intelligence (AREA)
  • Human Resources & Organizations (AREA)
  • General Health & Medical Sciences (AREA)
  • Marketing (AREA)
  • General Business, Economics & Management (AREA)
  • Educational Administration (AREA)
  • Tourism & Hospitality (AREA)
  • Quality & Reliability (AREA)
  • Operations Research (AREA)
  • Game Theory and Decision Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Technology Law (AREA)
  • Power Engineering (AREA)
  • Devices For Checking Fares Or Tickets At Control Points (AREA)

Abstract

本发明公开了一种带射频识别功能及电量检测功能的财务清点机,设置有中央处理器IC1、时钟电路、复位电路、射频芯片电路、天线电路、射频供电电路及电量检测电路,中央处理器IC1分别与时钟电路、复位电路、射频芯片电路、射频供电电路及电量检测电路相连接,射频芯片电路分别与射频供电电路及天线电路相连接;对现有财务清点机进行改造,在其上设置具有电量检测功能的电路,使得其能够及时的对核心芯片供电进行检测,避免其出现供电失衡而引起的技术故障发生,从而有效的提高财务清点机的工作效率和运行稳定性;进一步的基于射频技术而设计,解决现有财务清点设备的RF电路供电电压不稳定、存在纹波电压影响扫描信号收发的不足之处。

Description

一种带射频识别功能及电量检测功能的财务清点机
技术领域
本发明涉及通信技术、金融系统技术、电量检测技术、射频技术等领域,具体的说,是一种带射频识别功能及电量检测功能的财务清点机。
背景技术
通信技术,又称通信工程(也作信息工程、电信工程,旧称远距离通信工程、弱电工程)是电子工程的重要分支,同时也是其中一个基础学科。该学科关注的是通信过程中的信息传输和信号处理的原理和应用。通信工程研究的是,以电磁波、声波或光波的形式把信息通过电脉冲,从发送端(信源)传输到一个或多个接受端(信宿)。接受端能否正确辨认信息,取决于传输中的损耗功率高低。信号处理是通信工程中一个重要环节,其包括过滤,编码和解码等。专业课程包括计算机网络基础、电路基础、通信系统原理、交换技术、无线技术、计算机通信网、通信电子线路、数字电子技术、光纤通信等。
射频技术(RF)是Radio Frequency的缩写。较常见的应用有无线射频识别(RadioFrequency Identification,RFID),常称为感应式电子晶片或近接卡、感应卡、非接触卡、电子标签、电子条码等。其原理为由扫描器发射一特定频率之无线电波能量给接收器,用以驱动接收器电路将内部的代码送出,此时扫描器便接收此代码。
接收器的特殊在于免用电池、免接触、免刷卡故不怕脏污,且晶片密码为世界唯一无法复制,安全性高、长寿命。RFID的应用非常广泛,目前典型应用有动物晶片、汽车晶片防盗器、门禁管制、停车场管制、生产线自动化、物料管理。
RFID标签有两种:有源标签和无源标签。
金融系统是有关资金的流动、集中和分配的一个体系。它是由连接资金盈余者和资金短缺者的一系列金融中介机构和金融市场共同构成的一个有机体。金融系统是家庭、公司和政府为执行其金融决策而使用的一套市场和中介机构,包括股票、债券和其他证券的市场,还包括银行和保险公司等金融中介机构。资金通过金融系统从资金盈余方流向资金短缺方。这些资金通常通过金融中介机构发生流动。
金融系统是家庭、公司和政府为执行其金融决策而使用的一套市场和中介机构,包括股票、债券和其他证券的市场,还包括银行和保险公司等金融中介机构。
资金通过金融系统从资金盈余方流向资金短缺方。这些资金通常通过金融中介机构发生流动。
系统建设金融系统的建设同其他行业电子化系统的建设一样,主要是采用“生命周期法”进行。“生命周期法”有时也叫做分阶段建设法或分步骤建设法,其主要思想是将一个庞大复杂的系统按照时间顺序和所采用的工程方法分解成若干个容易实现的阶段或任务,一个阶段一个阶段或一个任务一个任务的去实现。通常,前一个阶段是后一个阶段的工作基础,后一个阶段只有在前一个阶段圆满完成后才能正式开始。因此,通过这种系统工程方法,无论多么大的工程或多么复杂的系统,都可以有条不紊的,分步骤分阶段建设成功。
系统建设的周期,通常可划分为项目起动、可行性研究、系统分析、系统设计、程序设计、系统测试、投产应用和运行维护等八个阶段。如果将生命周期中的八个阶段分布在时间横坐标上,而将工作量、人力需求、计算机资源或资金需求等,以垂直方向的纵坐标表示,各种曲线表明:系统建设每个阶段任务所需的人力、计算机资源等都可以给出定量化的估计。所以,每个阶段都可以在可控制的范围内进行,从而保证了任何大系统建设任务的高效完成。
银行管理信息系统自身,由于其业务特点所致,可以划分成柜台业务处理子系统、联行清算业务处理子系统、内部管理子系统和新型服务子系统,每个子系统同样还可以进一步划分为若干个子系统。如柜台业务处理子系统又可以再次划分为存款、贷款、储蓄、汇兑等多种业务处理系统。而对于每种电子化业务处理系统的建设,都可以采用生命周期法进行管理,它是保质保量完成金融电子化系统建设的科学方法。
金管系统(金融服务管理系统),为对金融领域内的各种设施设备以及金融服务统一进行管理的系统,财务清点设备,一种专注于对金融财务用设施设备进行综合管理的设备,但现有财务清点设备存在无电量检测功能的弊端,使得其核心芯片容易出现由于电量供给失衡而引起核心芯片怠工的情况,严重影响财务清点的高效运行;同时现有财务清点设备的RF电路设计上存在电压不稳定,受纹波电压影响的缺陷,从而使得RF电路在工作时扫描不准确易出现长期读不出或收不到信号的弊端。
发明内容
本发明的目的在于提供一种带射频识别功能及电量检测功能的财务清点机,对金管系统内的各种财务用设施设备进行统一管理的财务清点机进行改造,在其上设置具有电量检测功能的电路,使得其能够及时的对核心芯片供电进行检测,避免其出现供电失衡而引起的技术故障发生,从而有效的提高财务清点机的工作效率和运行稳定性;进一步的基于射频技术而设计,解决现有财务清点设备的RF电路供电电压不稳定、存在纹波电压影响扫描信号收发的不足之处,整机具有设计科学合理、工作稳定性高、信号收发效果好等特性。
本发明通过下述技术方案实现:一种带射频识别功能及电量检测功能的财务清点机,设置有中央处理器IC1、时钟电路、复位电路、射频芯片电路、天线电路、射频供电电路及电量检测电路,所述中央处理器IC1分别与时钟电路、复位电路、射频芯片电路、射频供电电路及电量检测电路相连接,射频芯片电路分别与射频供电电路及天线电路相连接。
进一步的为更好地实现本发明,特别采用下述设置方式:所述射频芯片电路包括射频芯片IC2、电容C15、电阻R1、晶振X3、电容C13、电容C14、电阻R2和电阻R3,射频芯片IC2的VOUT脚通过电容C15接地,射频芯片IC2的IREF脚通过电阻R1接地,射频芯片IC2的脚连接中央处理器IC1的32脚,射频芯片IC2的脚连接中央处理器IC1的31脚,射频芯片IC2的SCK脚连接中央处理器IC1的27脚,射频芯片IC2的MOSI脚连接中央处理器IC1的30脚,射频芯片IC2的MISO脚连接中央处理器IC1的29脚,射频芯片IC2的IRQ脚连接中央处理器IC1的21脚;所述电阻R2和电阻R3相互串联且串联后的电阻R2和电阻R3并联在晶振X3的两端,且晶振X3的一端与射频芯片IC2的XC1脚或XC2脚相连接,电阻R2和电阻R3的共接端与射频芯片IC2的XC2脚或XC1脚相连接,晶振X3的两端分别通过电容C13和电容C14接地;射频供电电路及天线电路皆连接在射频芯片IC2上。
进一步的为更好地实现本发明,特别采用下述设置方式:所述晶振X3的一端与射频芯片IC2的XC1脚相连接,电阻R2和电阻R3的共接端与射频芯片IC2的XC2脚相连接,晶振X3采用16MHz晶振。
进一步的为更好地实现本发明,特别采用下述设置方式:所述天线电路包括3个相互串联的电感组成的电感电路及3个相互串联的电容组成的电容电路,且电容电路和电感电路组成闭合环路,其中一个电感电路和电容电路共接端与射频芯片IC2的VREF脚相连接,另一个电感电路和电容电路共接端与外接天线相连接,其中一个电感连接在射频芯片IC2的ANT1脚和ANT2脚之间,且未与电感电路及外接天线相连接的电容与电容的共接端接地。
进一步的为更好地实现本发明,特别采用下述设置方式:所述天线电路包括电感L2、电感L3、电感L4、电容C17、电容C10及电容C19,电感L3连接在射频芯片IC2的ANT1脚和ANT2脚之间,电感L2的一端与射频芯片IC2的ANT1脚相连接,且电感L2的另一端通过电容C17与电容C10连接,电容C17和电容C10的共接端与外接天线相连接,电容C10与电容C9串联且共接端接地,电容C9与电感L4串联且共接端连接射频芯片IC2的VREF脚。
进一步的为更好地实现本发明,特别采用下述设置方式:所述射频供电电路包括电容C11及RCπ型滤波器,电容C11分别与射频芯片IC2的VCC脚和GND脚相连接,RCπ型滤波器包括相互串联并组成环路的电容C12、电容C16及电阻R4,电容C11、电容C12及电容C16的一端共接且接地,电阻R4的一端与电容C11的非接地端相连接,电阻R4的另一端接入电源VCC2,所述VCC1采用+3.7v。
进一步的为更好地实现本发明,特别采用下述设置方式:所述电量检测电路包括电阻R12、电阻R13、电容C6、电阻R16、电阻R17及电容C8,电阻R12与电阻R13相互串联,相互串联后的电阻R12和电阻R13其中一端非共接端连接VCC2,优选的VCC2采用+3.3v,相互串联后的电阻R12和电阻R13其中另一端非共接端接地,相互串联后的电阻R12和电阻R13的共接端连接中央处理器IC1的63脚,电容C6连接在中央处理器IC1的63脚与地之间;电阻R16与电阻R17相互串联,相互串联后的电阻R16和电阻R17其中一端非共接端连接VCC1,相互串联后的电阻R16和电阻R17其中另一端非共接端接地,相互串联后的电阻R16和电阻R17的共接端连接中央处理器IC1的9脚,电容C8连接在中央处理器IC1的9脚与地之间;所述中央处理器IC1采用LPC2142。
进一步的为更好地实现本发明,特别采用下述设置方式:所述时钟电路包括分别与中央处理器IC1相连接的第一时钟电路和第二时钟电路;所述第一时钟电路包括电容C1、电容C2及晶振芯片X1,晶振芯片X1的两端分别通过电容C1和电容C2接地,且晶振芯片X1的两端分别与中央处理器IC1的61脚和62脚相连接,优选的晶振芯片X1采用13MHz的晶振芯片;所述第二时钟电路包括电容C4、电容C5及晶振芯片X2,晶振芯片X2的两端分别通过电容C4和电容C5接地,且晶振芯片X2的外壳接地,晶振芯片X2的两端分别与中央处理器IC1的3脚和5脚相连接,优选的晶振芯片X2采用3.3MHz的晶振芯片。
进一步的为更好地实现本发明,特别采用下述设置方式:所述复位电路包括分别与中央处理器IC1相连接的第一复位电路和第二复位电路;所述第一复位电路设置有电阻R14、电阻R15、电容C7及开关S1,所述VCC1分别与开关S1的第一端及电容C7的第二端相连接,电容C7的第二端连接中央处理器IC1的57脚,开关S1的第二端通过电阻R14连接中央处理器IC1的57脚,中央处理器IC1的57脚通过电阻R15接地;所述第二复位电路包括复位芯片UI1、电阻R18,复位芯片UI1的VCC脚连接VCC2,复位芯片UI1的脚连接中央处理器IC1的20脚,且复位芯片UI1的脚通过电阻R18接地;复位芯片UI1的GND脚接地。
进一步的为更好地实现本发明,特别采用下述设置方式:所述中央处理器IC1的58脚通过电容C3与中央处理器IC1的59脚相连接且接地,中央处理器IC1的49脚上还设置有+3.0V电源。
本发明与现有技术相比,具有以下优点及有益效果:
本发明对金管系统内的各种财务用设施设备进行统一管理的财务清点机进行改造,在其上设置具有电量检测功能的电路,使得其能够及时的对核心芯片供电进行检测,避免其出现供电失衡而引起的技术故障发生,从而有效的提高财务清点机的工作效率和运行稳定性;进一步的基于射频技术而设计,解决现有财务清点设备的RF电路供电电压不稳定、存在纹波电压影响扫描信号收发的不足之处,整机具有设计科学合理、工作稳定性高、信号收发效果好等特性。
本发明采用RCπ型滤波结构进行纹波电压的滤除,在有效滤除纹波电压的同时,也保障了有效功率的最大化,从而为射频芯片的安全稳定运行提供保障;并结合中央处理器进行工作,能够实现射频信号的收发及传输,同时能够避免周围环境的干扰,具有防干扰能力强的特性。
本发明采用两种频率的晶振电路为中央处理器提供时钟信号,可以根据所需施加时钟频率,且将第二时钟电路晶振芯片与地相连接,从而进一步的提高该时钟电路的频率稳定性;并采用自动复位与手动复位双复位电路而设计,当出现程序跑偏时,能够更加快速准确的实现复位功能。
附图说明
图1为本发明中央处理器部分电路结构图。
图2为本发明射频电路部分电路图。
具体实施方式
下面结合实施例对本发明作进一步地详细说明,但本发明的实施方式不限于此。
值得注意的是,在本发明的实际应用中,不可避免的会应用到软件程序,但申请人在此声明,该技术方案在具体实施时所应用的软件程序皆为现有技术,在本申请中,不涉及到软件程序的更改及保护,只是对为实现发明目的而设计的硬件架构的保护。
实施例1:
一种带射频识别功能及电量检测功能的财务清点机,对金管系统内的各种财务用设施设备进行统一管理的财务清点机进行改造,在其上设置具有电量检测功能的电路,使得其能够及时的对核心芯片供电进行检测,避免其出现供电失衡而引起的技术故障发生,从而有效的提高财务清点机的工作效率和运行稳定性;进一步的基于射频技术而设计,解决现有财务清点设备的RF电路供电电压不稳定、存在纹波电压影响扫描信号收发的不足之处,整机具有设计科学合理、工作稳定性高、信号收发效果好等特性,如图1、图2所示,特别采用下述设置结构:设置有中央处理器IC1、时钟电路、复位电路、射频芯片电路、天线电路、射频供电电路及电量检测电路,所述中央处理器IC1分别与时钟电路、复位电路、射频芯片电路、射频供电电路及电量检测电路相连接,射频芯片电路分别与射频供电电路及天线电路相连接。
在设计使用时,中央处理器IC1与射频芯片电路相连接,并实现与射频芯片电路的信息交互(接收/发送),射频供电电路与直流电源相连接,并滤除纹波电压,而后给射频芯片电路进行供电,天线电路实现信号的接收或发送。
优选的财务清点机的核心采用NXP公司基于ARM7内核的LPC2142微处理器,LPC2142具有USB2.O接口、2个I2C接口、2个串口、1个SPI接口、1个SSP接口、6个A/D通道,以及16KB的RAM和64KB的Flash;还具有实时时钟(RTC),可以避免外接实时时钟带来的麻烦。
所设置的复位电路(第一复位电路和第二复位电路)能够保证系统可靠复位;所设置的电量检测电路,采用LPC2142内部的A/D转换器,A/D转换器的参考电压Vref由电源电压+3.3V(VCC2)通过电阻分压得到,参考电压的理论值是2.533V,由于锂电池(VCC1)的电压最高可达4.2V(满充时),此时超出了A/D转换器的量程,此时需对该量程进行扩充,即将锂电池的输出电压通过两个一样的电阻进行分压,将分压后的电压进行检测。
实施例2:
本实施例是在上述实施例的基础上进一步优化,如图1、图2所示,进一步的为更好地实现本发明,特别采用下述设置方式:所述射频芯片电路包括射频芯片IC2、电容C15、电阻R1、晶振X3、电容C13、电容C14、电阻R2和电阻R3,射频芯片IC2的VOUT脚(19脚)通过电容C15接地,射频芯片IC2的IREF脚(16脚)通过电阻R1接地,射频芯片IC2的脚(1脚)连接中央处理器IC1的32脚,射频芯片IC2的脚(2脚)连接中央处理器IC1的31脚,射频芯片IC2的SCK脚(3脚)连接中央处理器IC1的27脚,射频芯片IC2的MOSI脚(4脚)连接中央处理器IC1的30脚,射频芯片IC2的MISO脚(5脚)连接中央处理器IC1的29脚,射频芯片IC2的IRQ脚(6脚)连接中央处理器IC1的21脚;所述电阻R2和电阻R3相互串联且串联后的电阻R2和电阻R3并联在晶振X3的两端,且晶振X3的一端与射频芯片IC2的XC1脚(9脚)或XC2脚(10脚)相连接,电阻R2和电阻R3的共接端与射频芯片IC2的XC2脚(10脚)或XC1脚(9脚)相连接,晶振X3的两端分别通过电容C13和电容C14接地,且射频芯片IC2的GND脚(8)脚与电容C13的接地端共接,优选的电容C14与电阻R3连接;射频供电电路及天线电路皆连接在射频芯片IC2上。
优选的,所述射频芯片IC2采用nRF24L01,nRF24L01是一款工作在2.4~2.5GHz世界通用ISM频段的单片无线收发器芯片,具有面积小、数据传输速率高、低功耗等优点;可工作于跳频方式下,能有效地避开周围环境的干扰;通过SPI接口与中央控制电路的主控芯片进行数据通信,外接天线采用占用PCB空间较小的倒F型PCB天线。
实施例3:
本实施例是在上述任一实施例的基础上进一步优化,如图1、图2所示,进一步的为更好地实现本发明,特别采用下述设置方式:所述晶振X3的一端与射频芯片IC2的XC1脚(9脚)相连接,电阻R2和电阻R3的共接端与射频芯片IC2的XC2脚(10脚)相连接,晶振X3采用16MHz晶振;优选的在设置时,电阻R2的非共接端连接射频芯片IC2的XC1脚(9脚),电阻R2的共接端连接射频芯片IC2的XC2脚(10脚),且晶振X3与电容C13共接的端与射频芯片IC2的XC1脚(9脚)相连接。
实施例4:
本实施例是在上述任一实施例的基础上进一步优化,如图1、图2所示,进一步的为更好地实现本发明,特别采用下述设置方式:所述天线电路包括3个相互串联的电感组成的电感电路及3个相互串联的电容组成的电容电路,且电容电路和电感电路组成闭合环路,其中一个电感电路和电容电路共接端与射频芯片IC2的VREF脚(11脚)相连接,另一个电感电路和电容电路共接端与外接天线相连接,其中一个电感连接在射频芯片IC2的ANT1脚(12脚)和ANT2脚(13脚)之间,且未与电感电路及外接天线相连接的电容与电容的共接端接地。
实施例5:
本实施例是在上述任一实施例的基础上进一步优化,如图1、图2所示,进一步的为更好地实现本发明,特别采用下述设置方式:所述天线电路包括电感L2、电感L3、电感L4、电容C17、电容C10及电容C19,电感L3连接在射频芯片IC2的ANT1脚(12脚)和ANT2脚(13脚)之间,电感L2的一端与射频芯片IC2的ANT1脚(12脚)相连接,且电感L2的另一端通过电容C17与电容C10连接,电容C17和电容C10的共接端与外接天线相连接,电容C10与电容C9串联且共接端接地,电容C9与电感L4串联且共接端连接射频芯片IC2的VREF脚(11脚)。
实施例6:
本实施例是在上述任一实施例的基础上进一步优化,如图1、图2所示,进一步的为更好地实现本发明,特别采用下述设置方式:所述射频供电电路包括电容C11及RCπ型滤波器,电容C11分别与射频芯片IC2的VCC脚(7脚、15脚和17脚)和GND脚(14脚)相连接,RCπ型滤波器包括相互串联并组成环路的电容C12、电容C16及电阻R4,电容C11、电容C12及电容C16的一端共接且接地,电阻R4的一端与电容C11的非接地端相连接,电阻R4的另一端接入电源VCC2。
实施例7:
本实施例是在上述任一实施例的基础上进一步优化,如图1、图2所示,进一步的为更好地实现本发明,特别采用下述设置方式:所述电量检测电路包括电阻R12、电阻R13、电容C6、电阻R16、电阻R17及电容C8,电阻R12与电阻R13相互串联,相互串联后的电阻R12和电阻R13其中一端非共接端连接VCC2,优选的VCC2采用+3.3v,相互串联后的电阻R12和电阻R13其中另一端非共接端接地,相互串联后的电阻R12和电阻R13的共接端连接中央处理器IC1的63脚,电容C6连接在中央处理器IC1的63脚与地之间;电阻R16与电阻R17相互串联,相互串联后的电阻R16和电阻R17其中一端非共接端连接VCC1,所述VCC1采用+3.7v,相互串联后的电阻R16和电阻R17其中另一端非共接端接地,相互串联后的电阻R16和电阻R17的共接端连接中央处理器IC1的9脚,电容C8连接在中央处理器IC1的9脚与地之间;所述中央处理器IC1采用LPC2142。
实施例8:
本实施例是在上述任一实施例的基础上进一步优化,如图1、图2所示,进一步的为更好地实现本发明,特别采用下述设置方式:所述时钟电路包括分别与中央处理器IC1相连接的第一时钟电路和第二时钟电路;所述第一时钟电路包括电容C1、电容C2及晶振芯片X1,晶振芯片X1的两端分别通过电容C1和电容C2接地,且晶振芯片X1的两端分别与中央处理器IC1的61脚和62脚相连接,优选的晶振芯片X1采用13MHz的晶振芯片;所述第二时钟电路包括电容C4、电容C5及晶振芯片X2,晶振芯片X2的两端分别通过电容C4和电容C5接地,且晶振芯片X2的外壳接地,晶振芯片X2的两端分别与中央处理器IC1的3脚和5脚相连接,优选的晶振芯片X2采用3.3MHz的晶振芯片。
实施例9:
本实施例是在上述任一实施例的基础上进一步优化,如图1、图2所示,进一步的为更好地实现本发明,特别采用下述设置方式:所述复位电路包括分别与中央处理器IC1相连接的第一复位电路和第二复位电路;所述第一复位电路设置有电阻R14、电阻R15、电容C7及开关S1,所述VCC1分别与开关S1的第一端及电容C7的第二端相连接,电容C7的第二端连接中央处理器IC1的57脚,开关S1的第二端通过电阻R14连接中央处理器IC1的57脚,中央处理器IC1的57脚通过电阻R15接地;所述第二复位电路包括复位芯片UI1、电阻R18,复位芯片UI1的VCC脚连接VCC2,复位芯片UI1的脚连接中央处理器IC1的20脚,且复位芯片UI1的脚通过电阻R18接地;复位芯片UI1的GND脚接地,在使用时当需要复位时,按动开关S1即可为中央处理器IC1的57脚提供一个复位信号,优选的复位芯片UI1选用CAT809复位芯片,当出现程序跑偏时,如果没有启动手动复位的情况下,复位芯片UI1将结合电阻R18为中央处理器IC1的20脚提供一个复位信号。
实施例10:
本实施例是在上述任一实施例的基础上进一步优化,如图1、图2所示,进一步的为更好地实现本发明,特别采用下述设置方式:所述中央处理器IC1的58脚通过电容C3与中央处理器IC1的59脚相连接且接地,中央处理器IC1的49脚上还设置有+3.0V电源,所述中央处理器IC1的7脚、23脚、43脚及51脚皆与VCC2相连接,中央处理器IC1的6脚、18脚、25脚、42脚及50脚皆接地。
以上所述,仅是本发明的较佳实施例,并非对本发明做任何形式上的限制,凡是依据本发明的技术实质对以上实施例所作的任何简单修改、等同变化,均落入本发明的保护范围之内。

Claims (10)

1.一种带射频识别功能及电量检测功能的财务清点机,其特征在于:设置有中央处理器IC1、时钟电路、复位电路、射频芯片电路、天线电路、射频供电电路及电量检测电路,所述中央处理器IC1分别与时钟电路、复位电路、射频芯片电路、射频供电电路及电量检测电路相连接,射频芯片电路分别与射频供电电路及天线电路相连接。
2.根据权利要求1所述的一种带射频识别功能及电量检测功能的财务清点机,其特征在于:所述射频芯片电路包括射频芯片IC2、电容C15、电阻R1、晶振X3、电容C13、电容C14、电阻R2和电阻R3,射频芯片IC2的VOUT脚通过电容C15接地,射频芯片IC2的IREF脚通过电阻R1接地,射频芯片IC2的脚连接中央处理器IC1的32脚,射频芯片IC2的脚连接中央处理器IC1的31脚,射频芯片IC2的SCK脚连接中央处理器IC1的27脚,射频芯片IC2的MOSI脚连接中央处理器IC1的30脚,射频芯片IC2的MISO脚连接中央处理器IC1的29脚,射频芯片IC2的IRQ脚连接中央处理器IC1的21脚;所述电阻R2和电阻R3相互串联且串联后的电阻R2和电阻R3并联在晶振X3的两端,且晶振X3的一端与射频芯片IC2的XC1脚或XC2脚相连接,电阻R2和电阻R3的共接端与射频芯片IC2的XC2脚或XC1脚相连接,晶振X3的两端分别通过电容C13和电容C14接地;射频供电电路及天线电路皆连接在射频芯片IC2上。
3.根据权利要求2所述的一种带射频识别功能及电量检测功能的财务清点机,其特征在于:所述晶振X3的一端与射频芯片IC2的XC1脚相连接,电阻R2和电阻R3的共接端与射频芯片IC2的XC2脚相连接。
4.根据权利要求2所述的一种带射频识别功能及电量检测功能的财务清点机,其特征在于:所述天线电路包括3个相互串联的电感组成的电感电路及3个相互串联的电容组成的电容电路,且电容电路和电感电路组成闭合环路,其中一个电感电路和电容电路共接端与射频芯片IC2的VREF脚相连接,另一个电感电路和电容电路共接端与外接天线相连接,其中一个电感连接在射频芯片IC2的ANT1脚和ANT2脚之间,且未与电感电路及外接天线相连接的电容与电容的共接端接地。
5.根据权利要求4所述的一种带射频识别功能及电量检测功能的财务清点机,其特征在于:所述天线电路包括电感L2、电感L3、电感L4、电容C17、电容C10及电容C19,电感L3连接在射频芯片IC2的ANT1脚和ANT2脚之间,电感L2的一端与射频芯片IC2的ANT1脚相连接,且电感L2的另一端通过电容C17与电容C10连接,电容C17和电容C10的共接端与外接天线相连接,电容C10与电容C9串联且共接端接地,电容C9与电感L4串联且共接端连接射频芯片IC2的VREF脚。
6.根据权利要求2所述的一种带射频识别功能及电量检测功能的财务清点机,其特征在于:所述射频供电电路包括电容C11及RCπ型滤波器,电容C11分别与射频芯片IC2的VCC脚和GND脚相连接,RCπ型滤波器包括相互串联并组成环路的电容C12、电容C16及电阻R4,电容C11、电容C12及电容C16的一端共接且接地,电阻R4的一端与电容C11的非接地端相连接,电阻R4的另一端接入电源VCC2。
7.根据权利要求1-6任一项所述的一种带射频识别功能及电量检测功能的财务清点机,其特征在于:所述电量检测电路包括电阻R12、电阻R13、电容C6、电阻R16、电阻R17及电容C8,电阻R12与电阻R13相互串联,相互串联后的电阻R12和电阻R13其中一端非共接端连接VCC2,相互串联后的电阻R12和电阻R13其中另一端非共接端接地,相互串联后的电阻R12和电阻R13的共接端连接中央处理器IC1的63脚,电容C6连接在中央处理器IC1的63脚与地之间;电阻R16与电阻R17相互串联,相互串联后的电阻R16和电阻R17其中一端非共接端连接VCC1,相互串联后的电阻R16和电阻R17其中另一端非共接端接地,相互串联后的电阻R16和电阻R17的共接端连接中央处理器IC1的9脚,电容C8连接在中央处理器IC1的9脚与地之间。
8.根据权利要求1-6任一项所述的一种带射频识别功能及电量检测功能的财务清点机,其特征在于:所述时钟电路包括分别与中央处理器IC1相连接的第一时钟电路和第二时钟电路;所述第一时钟电路包括电容C1、电容C2及晶振芯片X1,晶振芯片X1的两端分别通过电容C1和电容C2接地,且晶振芯片X1的两端分别与中央处理器IC1的61脚和62脚相连接;所述第二时钟电路包括电容C4、电容C5及晶振芯片X2,晶振芯片X2的两端分别通过电容C4和电容C5接地,且晶振芯片X2的外壳接地,晶振芯片X2的两端分别与中央处理器IC1的3脚和5脚相连接。
9.根据权利要求1-6任一项所述的一种带射频识别功能及电量检测功能的财务清点机,其特征在于:所述复位电路包括分别与中央处理器IC1相连接的第一复位电路和第二复位电路;所述第一复位电路设置有电阻R14、电阻R15、电容C7及开关S1,所述VCC1分别与开关S1的第一端及电容C7的第二端相连接,电容C7的第二端连接中央处理器IC1的57脚,开关S1的第二端通过电阻R14连接中央处理器IC1的57脚,中央处理器IC1的57脚通过电阻R15接地;所述第二复位电路包括复位芯片UI1、电阻R18,复位芯片UI1的VCC脚连接VCC2,复位芯片UI1的脚连接中央处理器IC1的20脚,且复位芯片UI1的脚通过电阻R18接地;复位芯片UI1的GND脚接地。
10.根据权利要求1-6任一项所述的一种带射频识别功能及电量检测功能的财务清点机,其特征在于:所述中央处理器IC1的58脚通过电容C3与中央处理器IC1的59脚相连接且接地,中央处理器IC1的49脚上还设置有+3.0V电源。
CN201710802038.4A 2017-09-07 2017-09-07 一种带射频识别功能及电量检测功能的财务清点机 Withdrawn CN107403122A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710802038.4A CN107403122A (zh) 2017-09-07 2017-09-07 一种带射频识别功能及电量检测功能的财务清点机

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710802038.4A CN107403122A (zh) 2017-09-07 2017-09-07 一种带射频识别功能及电量检测功能的财务清点机

Publications (1)

Publication Number Publication Date
CN107403122A true CN107403122A (zh) 2017-11-28

Family

ID=60398273

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710802038.4A Withdrawn CN107403122A (zh) 2017-09-07 2017-09-07 一种带射频识别功能及电量检测功能的财务清点机

Country Status (1)

Country Link
CN (1) CN107403122A (zh)

Similar Documents

Publication Publication Date Title
CN104050499B (zh) 一种高频射频识别标签
CN107623389A (zh) 一种基于射频能量收集的无线充电传感器网络节点硬件系统
CN103077591A (zh) 基于无线传感网络的农村智能电网远程抄表系统
CN102316171B (zh) 一种电力电表大用户远程集抄接口装置
CN201527655U (zh) 具有手机刷卡距离检测功能的非接触ic卡双频读卡装置
CN101916464A (zh) 基于Zigbee技术的门禁管理方法及装置
CN207489026U (zh) 一种带射频识别功能及电量检测功能的财务清点机
CN106022442A (zh) 一种集成电路卡
CN107403122A (zh) 一种带射频识别功能及电量检测功能的财务清点机
CN107067530A (zh) 一种智能硬币联网回收与兑换系统
Geng et al. Design and implement of attendance management system based on contactless smart IC card
CN102116768A (zh) 基于rfid的水产品货架期智能预测装置的设计与实现
CN207339841U (zh) 基于RCπ型滤波设计应用于射频识别技术的RF电路
CN209708167U (zh) 一种智能可计算射频识别标签
CN204214388U (zh) 一种振弦式应变计无线节点装置
CN202650024U (zh) 一种51单片机的射频识别装置
CN205539230U (zh) 一种快速通过电气测试的调试电路
CN207264400U (zh) 一种物联网tcp消费读写机
CN104408612A (zh) 智能计量仪表物联网的信息交互方法
CN204360472U (zh) 一种水电双计量管理平台
CN206400048U (zh) 自动化电缆巡检系统控制电路
Li et al. The design of contactless IC card reader in ETC
CN206209803U (zh) 一种基于非接触式的rfid自动读写器
CN206619190U (zh) 一种智能硬币联网回收与兑换系统
CN204089889U (zh) 多功能移动物联网终端

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WW01 Invention patent application withdrawn after publication

Application publication date: 20171128

WW01 Invention patent application withdrawn after publication