CN107291627B - 一种数据处理方法和电子设备 - Google Patents

一种数据处理方法和电子设备 Download PDF

Info

Publication number
CN107291627B
CN107291627B CN201710476390.3A CN201710476390A CN107291627B CN 107291627 B CN107291627 B CN 107291627B CN 201710476390 A CN201710476390 A CN 201710476390A CN 107291627 B CN107291627 B CN 107291627B
Authority
CN
China
Prior art keywords
memory
data
information
physical memory
electronic device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710476390.3A
Other languages
English (en)
Other versions
CN107291627A (zh
Inventor
廖毅
李波
何海洋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Lenovo Beijing Ltd
Original Assignee
Lenovo Beijing Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lenovo Beijing Ltd filed Critical Lenovo Beijing Ltd
Priority to CN201710476390.3A priority Critical patent/CN107291627B/zh
Publication of CN107291627A publication Critical patent/CN107291627A/zh
Priority to PCT/CN2017/113559 priority patent/WO2018233216A1/zh
Application granted granted Critical
Publication of CN107291627B publication Critical patent/CN107291627B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • G06F12/0246Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

本发明提供了一种数据处理方法和电子设备,该方法可以应用在配置有非易失性存储器的电子设备中,并且包括:检测电子设备的物理内存的使用状态信息;在判断所述物理内存的使用状态信息表示物理内存的占用率大于预设值时,从所述电子设备的物理内存中选择出第一数据并将所述第一数据转存至所述非易失存储器的第一分区中。本发明具有读写速度快的特点,可以方便的提升电子设备的系统性能。

Description

一种数据处理方法和电子设备
技术领域
本发明涉及数据处理领域,特别涉及一种数据处理方法和电子设备。
背景技术
现有的电子设备,在物理内存不够时,会将内存中的部分数据存储至硬盘的特定空间中,而在需要执行该部分数据时,再从硬盘中恢复到物理内存中,从而缓解物理内存的使用压力。但是硬盘目前最大的读写速度也只能达到M/s的级别,而在不同用户的使用场景下,要交换的数据可能高达数G,显然,硬盘的读写速度并不能满足需求。
发明内容
本发明实施例提供了一种读写速度快的数据处理方法和电子设备。
一种数据处理方法,其应用在配置有非易失性存储器的电子设备中,并且包括:
检测电子设备的物理内存的使用状态信息;
在判断所述物理内存的使用状态信息表示物理内存的占用率大于预设值时,从所述电子设备的物理内存中选择出第一数据并将所述第一数据转存至所述非易失存储器的第一分区中。
在一优选实施例中,所述方法还包括:
检测关于第一数据的调用信息;
在检测到所述第一数据的调用信息时,将所述第一数据恢复至所述物理内存中。
在一优选实施例中,所述检测电子设备的物理内存的使用状态信息包括:
检测所述物理内存中执行的程序,以及各程序占用的内存空间的信息;
基于各程序所占用的内存空间的信息生成所述物理内存的使用状态的信息。
在一优选实施例中,从所述电子设备的物理内存中选择出第一数据包括:
获取所述物理内存中存储的内存数据的使用情况;
在内存数据的所述使用情况表明该内存数据在预设时间内没有被操作时,利用该内存数据生成所述第一数据。
在一优选实施例中,将所述第一数据转存至所述非易失性存储器的第一分区包括:
获取所述非易失性存储器中第一分区的地址信息;
基于该地址信息将获取的第一数据转存至所述地址信息对应的地址空间内。
本发明实施例还提供了一种电子设备,其包括:内存储器和非易失性存储器,以及处理器;
其中,所述处理器配置为检测电子设备的内存储器的物理内存的使用状态信息;并
在判断所述物理内存的使用状态信息表示内存的占用率大于预设值时,从所述电子设备的物理内存中选择出第一数据并将所述第一数据转存至所述非易失存储器的第一分区中。
在一优选实施例中,所述处理器还配置为检测关于第一数据的调用信息;
在检测到所述第一数据的调用信息时,将所述第一数据恢复至所述物理内存中。
在一优选实施例中,所述处理器进一步检测所述物理内存中执行的程序,以及各程序占用的内存空间的信息;
基于各程序所占用的内存空间的信息生成所述物理内存的使用状态的信息。
在一优选实施例中,所述处理器获取所述物理内存中存储的内存数据的使用情况;
在内存数据的所述使用情况表明该内存数据在预设时间内没有被操作时,利用该内存数据生成所述第一数据。
在一优选实施例中,所述处理器获取所述非易失性存储器中第一分区的地址信息;并基于该地址信息将获取的第一数据转存至所述地址信息对应的地址空间内。
基于上述公开,本发明实施例的有益效果在于:
本发明实施例可以在电子设备的物理内存占用较大时,通过将第一数据存储到非易失性内存中进行存储,同时还可以在需要执行第一数据时,再从非易失性内存中恢复该第一数据至物理内存中,由于本发明实施例通过内存进行读写操作,具有读写速度快的特点,并且没有IO延时。
附图说明
图1为本发明实施例中的一种数据处理方法的原理流程图;
图2为本发明实施例中的检测电子设备的物理内存的使用状态信息的原理流程图;
图3为本发明另一实施例中的一种数据处理方法的原理流程图;
图4为本发明实施例中选择第一数据的原理流程图;
图5为本发明实施例中的一种电子设备的原理流程图。
具体实施方式
下面,结合附图对本发明的具体实施例进行详细的描述,但不作为本发明的限定。
应理解的是,可以对此处公开的实施例做出各种修改。因此,上述说明书不应该视为限制,而仅是作为实施例的范例。本领域的技术人员将想到在本公开的范围和精神内的其他修改。
包含在说明书中并构成说明书的一部分的附图示出了本公开的实施例,并且与上面给出的对本公开的大致描述以及下面给出的对实施例的详细描述一起用于解释本公开的原理。
通过下面参照附图对给定为非限制性实例的实施例的优选形式的描述,本发明的这些和其它特性将会变得显而易见。
还应当理解,尽管已经参照一些具体实例对本发明进行了描述,但本领域技术人员能够确定地实现本发明的很多其它等效形式,它们具有如权利要求所述的特征并因此都位于借此所限定的保护范围内。
当结合附图时,鉴于以下详细说明,本公开的上述和其他方面、特征和优势将变得更为显而易见。
此后参照附图描述本公开的具体实施例;然而,应当理解,所公开的实施例仅仅是本公开的实例,其可采用多种方式实施。熟知和/或重复的功能和结构并未详细描述以避免不必要或多余的细节使得本公开模糊不清。因此,本文所公开的具体的结构性和功能性细节并非意在限定,而是仅仅作为权利要求的基础和代表性基础用于教导本领域技术人员以实质上任意合适的详细结构多样地使用本公开。
本说明书可使用词组“在一种实施例中”、“在另一个实施例中”、“在又一实施例中”或“在其他实施例中”,其均可指代根据本公开的相同或不同实施例中的一个或多个。
下面,结合附图详细的说明本发明实施例,本发明实施例提供了一种数据处理方法,该方法通过在电子设备的内存不够用时,将内存中的一部分数据释放到非易失性存储器的第一分区(swap分区)内,从而保证内存的正常使用,而且由于将内存中的数据释放至非易失性存储器的第一分区相当于内存数据的复制,可以大大的提高数据的传输速度和存储速度。
如图1所示,为本发明实施例中的一种数据处理方法的原理流程图,该方法可以应用在在配置有非易失性存储器的电子设备中,并且该方法可以包括:
检测电子设备的物理内存的使用状态信息;
在判断所述物理内存的使用状态信息表示物理内存的占用率大于预设值时,从所述电子设备的物理内存中选择出第一数据并将所述第一数据转存至所述非易失存储器的第一分区中。
本发明实施例中,电子设备中可以在不同的阶段或者在不同的设备中,可以运行各种各样的程序,在该过程中,需要使用电子设备的内存空间执行程序,而且还可以通过内存空间暂时存储该过程中生成的数据,因此,如果电子设备的内存被大量的占用时,会影响电子设备的运行速度以及还会影响程序的运行。
本发明实施例可以在电子设备中配置有非易失性存储器,其构造为非易失性内存。本发明实施例可以在电子设备的物理内存的空间剩余量较小时,可以将物理内存中的部分数据释放至非易失性内存中进行存储,从而减小电子设备的物理内存的占用率,保证电子设备的内存空间可以剩余空间可以足够用于运行电子设备的各程序,从而提高电子设备的系统的运行速率继而系统性能。
基于上述,本发明实施例可以实时的检测电子设备的物理内存的使用状态的信息,如可以实时的检测当前物理内存的使用率或占用率。并通过该检测结果对应的调整物理内存中的数据,以保证物理内存的剩余内存空间。如图2所示,本发明实施例中的检测电子设备的物理内存的使用状态信息可以包括:
检测所述物理内存中执行的程序,以及各程序占用的内存空间的信息;
基于各程序所占用的内存空间的信息生成所述物理内存的使用状态的信息。
在电子设备的系统运行过程中,可以分别统计电子设备中当前运行的程序的信息,如程序名称、运行时间等等,还可以对应的检测各程序占用内存空间的信息,如以百分比的形式表示占用的内存空间,基于上述程序的信息以及占用的内存空间的信息可以统计当前内存的占用率,即对上述各程序占用的内存空间的信息进行加和来获得物理内存当前的占用率信息,即使用状态的信息。
进一步地,在判断电子设备的物理内存的使用状态信息表示物理内存的占用率大于预设值时,可以从电子设备的物理内存中选择出第一数据,并将该第一数据释放至非易失性内存储器的第一分区内,通过该第一分区存储该第一数据,从而增加内存空间,便于电子设备的运行。上述预设值可以包括80%-100%范围内的值,在其他实施例中也可以是其他的数值,本领域技术人员可以根据需求自行设定。
其中,上述物理内存中的第一数据可以包括在预设时间内未被操作的数据,也可以包括占用内存空间较大的数据。
在此需要说明的是,本发明实施例中的非易失性存储器构造为非易失性内存,该非易失性存储器的第一分区可以构造为swap分区,用于在电子设备的物理内存占用率过大时,缓存处理内存中的部分数据,而且由于非易失性存储器为非易失性内存存储器,对于第一数据的释放和存储相当于内存数据的拷贝,数据的转存速率可以达到G/S级别,速率极快。
另外,非易失性存储器可以分别包括多个地址区间,上述第一分区可以是该多个地址区间中的一部分,也可以包括全部的地址区间,也就是说,非易失性存储器中的全部内存空间可以都用作SWAP分区,或者其中一部分地址空间用作SWAP分区,剩余的地址空间可以作为其他数据的存储空间。
另外,如图3所示,本发明另一实施例中的数据处理方法的原理流程图,其中基于上述实施例中的数据处理方法,还可以进一步包括:
检测关于第一数据的调用信息;
在检测到所述第一数据的调用信息时,将所述第一数据恢复至所述物理内存中。
也就是说,在将物理内存中的第一数据释放至非易失性存储器的第一分区中进行存储后,还可以实时的检测物理内存中对于第一数据的调用信息,例如数据的读取信息、文件的请求信息等。而在检测到关于第一数据的调用信息时,可以将第一数据从非易失性存储器中恢复至物理内存中,从而保证电子设备的正常运行。即,在电子设备运行各程序时需要使用物理内存中的第一数据时,还可以对应的从第一分区中将第一数据恢复至物理内存中。
对应的,为了方便第一数据的读取和调用,在将数据释放存储至第一分区时,还可以对应的存储该第一数据在物理内存中的第一地址信息以及在非易失性存储器中的第二地址信息,从而方便的将第一数据从对应的第二地址中恢复至第一地址中,同时也加快了数据的读取速度。
对应的,将所述第一数据转存至所述非易失性存储器的第一分区可以包括:
获取所述非易失性存储器中第一分区的地址信息;
基于该地址信息将获取的第一数据转存至所述地址信息对应的地址空间内。
也就是说,在将第一数据存储至非易失性存储器时,也可以读取预先配置的第一分区的地址信息,并为该第一数据分配对一个的第二地址信息,从而将第一数据存储到第一分区对应的地址下。在该过程中,可以将物理内存的第一地址信息和第一数据在非易失性存储器中的第二地址信息关联存储。
另外,如图4所示为本发明实施例中选择第一数据的原理流程图,其中本可以包括:
获取所述物理内存中存储的内存数据的使用情况;
在内存数据的所述使用情况表明该内存数据在预设时间内没有被操作时,利用该内存数据生成所述第一数据。
如上所述,本发明实施例中,第一数据可以包括在预设时间内未被操作的数据,也可以包括占用内存空间较大的数据。
也就是说,本发明实施例中可以实时地获取电子设备的物理内存中存储的内存数据的使用情况,例如可以包括实时的检测内存中缓存的各内存数据的存储时间、或者未被操作的时间,以及个数据的容量大小等信息。而在获取的内存数据的所述使用情况表明该内存数据在预设时间内没有被操作时或者该内存数据的容量超过预设容量时,可以利用该内存数据生成所述第一数据。通过该配置,可以先将当前未被操作的内存数据转存至swap分区内,一方面缓解了内存的占用率,另一方面还不会对该数据对应的程序的运行造成影响。另外,还可以将占用内存空间较大的内存数据转存至swap分区内,从而快速的提高内存的使用空间,迅速提升系统性能。
综上所述,本发明实施例中,利用非易失性存储器构成内存数据的swap分区的方式,可以避免在缓存数据硬盘设备的IO返回,具有响应速度快的特点,解决了在硬盘设备中设置swap空间的问题。
另外,本发明实施例还提供了一种电子设备,该电子设备可以应用如上述实施例中所述的数据处理方法,并且该电子设备可以实现提高数据的传输速度和存储速度。
如图5所示,为本发明实施例中的一种电子设备的原理结构图,其中该电子设备可以包括:
内存储器100和非易失性存储器200,以及处理器300;其中,内存储器100可以配置有电子设备的物理内存空间,电子设备可以在运行其内的各程序时,可以利用该物理内存空间执行程序,而且还可以通过内存暂时存储该过程中生成的数据,因此,如果电子设备的内存空间被占用时,会影响电子设备的运行。
本发明实施例中的非易失性存储器200,可以构造为非易失性内存,在电子设备的物理内存的空间剩余量较小时,可以将物理内存中的部分数据释放至非易失性内存中进行存储,从而减小电子设备的物理内存的使用率,提高电子设备的系统的运行速率。
处理器300可以检测电子设备的内存储器100的物理内存的使用状态信息;并在判断所述物理内存的使用状态信息表示内存的占用率大于预设值时,从所述电子设备的物理内存中选择出第一数据并将所述第一数据转存至所述非易失存储器200的第一分区中。
因此,本发明实施例中处理器300可以实时的检测电子设备的物理内存的使用状态的信息,如可以实时的检测当前物理内存的使用率或占用率。本发明实施例中的处理器300可以检测所述物理内存中执行的程序,以及各程序占用的内存空间的信息,并基于各程序所占用的内存空间的信息生成所述物理内存的使用状态的信息。从而基于物理内存的使用状态来执行第一数据的释放和缓存。
在电子设备的系统运行过程中,处理器可以分别统计电子设备中当前运行的程序的信息,如程序名称、运行时间等等,还可以对应的检测各程序占用内存空间的信息,如以百分比的形式表示占用的内存空间,基于上述程序的信息以及占用的内存空间的信息可以统计当前内存的占用率,即对上述各程序占用的内存空间的信息进行加和来获得物理内存当前的占用率信息,即使用状态的信息。
进一步地,在判断电子设备的物理内存的使用状态信息表示物理内存的占用率大于预设值时,处理器可以从电子设备的内存储器100的物理内存中选择出第一数据,并将该第一数据释放至非易失性内存储器200的第一分区内,通过该第一分区存储该第一数据,从而增加内存空间,便于电子设备的运行。上述预设值可以包括80%-100%范围内的值,在其他实施例中也可以是其他的数值,本领域技术人员可以根据需求自行设定。
其中,上述物理内存中的第一数据可以包括在预设时间内未被操作的数据,也可以包括占用内存空间较大的数据。
在此需要说明的是,本发明实施例中的非易失性存储器构造为非易失性内存,该非易失性存储器的第一分区可以构造为swap分区,用于在电子设备的物理内存占用率过大时,缓存处理内存中的部分数据,而且由于非易失性存储器为非易失性内存存储器,对于第一数据的释放和存储相当于内存数据的拷贝,数据的转存速率可以达到G/S级别,速率极快。
另外,非易失性存储器200可以分别包括多个地址区间,上述第一分区可以是该多个地址区间中的一部分,也可以包括全部的地址区间,也就是说,非易失性存储器中的全部内存空间可以都用作SWAP分区,或者其中一部分地址空间用作SWAP分区,剩余的地址空间可以作为其他数据的存储空间。
另外,在本发明的另一实施例中,处理器300还可以进一步配置为通过检测关于第一数据的调用信息;以及在检测到所述第一数据的调用信息时,将所述第一数据恢复至所述物理内存中。
也就是说,在将物理内存中的第一数据释放至非易失性存储器的第一分区中进行存储后,还可以实时的检测物理内存中对于第一数据的调用信息,例如数据的读取信息、文件的请求信息等。而在检测到关于第一数据的调用信息时,可以将第一数据从非易失性存储器中恢复至物理内存中,从而保证电子设备的正常运行。即,在电子设备运行各程序时需要使用物理内存中的第一数据时,还可以对应的从第一分区中将第一数据恢复至物理内存中。
对应的,为了方便第一数据的读取和调用,在将数据释放存储至第一分区时,处理器300还可以对应的存储该第一数据在物理内存中的第一地址信息以及在非易失性存储器中的第二地址信息,从而方便的将第一数据从对应的第二地址中恢复至第一地址中,同时也加快了数据的读取速度。
对应的,处理器300将所述第一数据转存至所述非易失性存储器的第一分区可以包括:获取所述非易失性存储器中第一分区的地址信息;以及基于该地址信息将获取的第一数据转存至所述地址信息对应的地址空间内。
也就是说,在将第一数据存储至非易失性存储器时,也可以读取预先配置的第一分区的地址信息,并为该第一数据分配对一个的第二地址信息,从而将第一数据存储到第一分区对应的地址下。在该过程中,可以将物理内存的第一地址信息和第一数据在非易失性存储器中的第二地址信息关联存储。
在本发明实施例中,处理器300可以在内存数据的使用情况表明该内存数据在预设时间内没有被操作时,则利用该内存数据生成所述第一数据。
如上所述,本发明实施例中,第一数据可以包括在预设时间内未被操作的数据,也可以包括占用内存空间较大的数据。
也就是说,本发明实施例中可以实时地获取电子设备的物理内存中存储的内存数据的使用情况,例如可以包括实时的检测内存中缓存的各内存数据的存储时间、或者未被操作的时间,以及各内存数据的容量大小等信息。而在获取的内存数据的所述使用情况表明该内存数据在预设时间内没有被操作时或者该内存数据的容量超过预设容量时,可以利用该内存数据生成所述第一数据。通过该配置,可以先将当前未被操作的内存数据转存至swap分区内,一方面缓解了内存的占用率,另一方面还不会对该数据对应的程序的运行造成影响。另外,还可以将占用内存空间较大的内存数据转存至swap分区内,从而快速的提高内存的使用空间,迅速提升系统性能。
另外,本发明实施例中的处理器可以构造为电子设备中的CPU,也可以是单独的数据处理芯片。另外,本发明实施例中的处理器可以是单独的电子器件也可以包括多个电子器件共同实现上述功能配置。本发明实施例中的电子设备可以包括手机、笔记本电脑、台式机、PAD等智能设备。但本发明不限于此。
综上所述,本发明实施例中,利用非易失性存储器构成内存数据的swap分区的方式,可以避免在缓存数据硬盘设备的IO返回,具有响应速度快的特点,解决了在硬盘设备中设置swap空间的问题。所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的数据处理方法所应用于的电子设备,可以参考前述产品实施例中的对应描述,在此不再赘述。
以上实施例仅为本发明的示例性实施例,不用于限制本发明,本发明的保护范围由权利要求书限定。本领域技术人员可以在本发明的实质和保护范围内,对本发明做出各种修改或等同替换,这种修改或等同替换也应视为落在本发明的保护范围内。

Claims (8)

1.一种数据处理方法,其应用在配置有非易失性存储器的电子设备中,并且包括:
检测电子设备的物理内存的使用状态信息;
在判断所述物理内存的使用状态信息表示物理内存的占用率大于预设值时,从所述电子设备的物理内存中选择出第一数据并将所述第一数据转存至所述非易失性存储器的第一分区中,所述第一分区用作swap分区,所述非易失性存储器构造为非易失性内存;
检测关于第一数据的调用信息;
在检测到所述第一数据的调用信息时,将所述第一数据恢复至所述物理内存中。
2.根据权利要求1所述的方法,其中所述检测电子设备的物理内存的使用状态信息包括:
检测所述物理内存中执行的程序,以及各程序占用的内存空间的信息;
基于各程序所占用的内存空间的信息生成所述物理内存的使用状态信息。
3.根据权利要求1所述的方法,其中从所述电子设备的物理内存中选择出第一数据包括:
获取所述物理内存中存储的内存数据的使用情况;
在内存数据的所述使用情况表明该内存数据在预设时间内没有被操作时,利用该内存数据生成所述第一数据。
4.根据权利要求1所述的方法,其中,将所述第一数据转存至所述非易失性存储器的第一分区包括:
获取所述非易失性存储器中第一分区的地址信息;
基于该地址信息将获取的第一数据转存至所述地址信息对应的地址空间内。
5.一种电子设备,其包括:内存储器和非易失性存储器,以及处理器;
其中,所述处理器配置为检测电子设备的内存储器的物理内存的使用状态信息;并
在判断所述物理内存的使用状态信息表示内存的占用率大于预设值时,从所述电子设备的物理内存中选择出第一数据并将所述第一数据转存至所述非易失性存储器的第一分区中,所述第一分区用作swap分区,所述非易失性存储器构造为非易失性内存;
所述处理器还配置为检测关于第一数据的调用信息;
在检测到所述第一数据的调用信息时,将所述第一数据恢复至所述物理内存中。
6.根据权利要求5所述的电子设备,其中,所述处理器进一步检测所述物理内存中执行的程序,以及各程序占用的内存空间的信息;
基于各程序所占用的内存空间的信息生成所述物理内存的使用状态信息。
7.根据权利要求5所述的电子设备,其中,所述处理器获取所述物理内存中存储的内存数据的使用情况;
在内存数据的所述使用情况表明该内存数据在预设时间内没有被操作时,利用该内存数据生成所述第一数据。
8.根据权利要求5所述的电子设备,其中所述处理器获取所述非易失性存储器中第一分区的地址信息;并基于该地址信息将获取的第一数据转存至所述地址信息对应的地址空间内。
CN201710476390.3A 2017-06-21 2017-06-21 一种数据处理方法和电子设备 Active CN107291627B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201710476390.3A CN107291627B (zh) 2017-06-21 2017-06-21 一种数据处理方法和电子设备
PCT/CN2017/113559 WO2018233216A1 (zh) 2017-06-21 2017-11-29 一种数据处理方法和电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710476390.3A CN107291627B (zh) 2017-06-21 2017-06-21 一种数据处理方法和电子设备

Publications (2)

Publication Number Publication Date
CN107291627A CN107291627A (zh) 2017-10-24
CN107291627B true CN107291627B (zh) 2021-05-18

Family

ID=60097414

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710476390.3A Active CN107291627B (zh) 2017-06-21 2017-06-21 一种数据处理方法和电子设备

Country Status (2)

Country Link
CN (1) CN107291627B (zh)
WO (1) WO2018233216A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107291627B (zh) * 2017-06-21 2021-05-18 联想(北京)有限公司 一种数据处理方法和电子设备
CN110865884A (zh) * 2019-09-30 2020-03-06 华为技术有限公司 一种内存管理方法及装置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103019770B (zh) * 2012-11-21 2015-12-09 北京荣之联科技股份有限公司 一种应用程序快速启动管理系统及方法
CN104679830A (zh) * 2015-01-30 2015-06-03 乐视网信息技术(北京)股份有限公司 一种文件处理方法和装置
CN106446038A (zh) * 2016-08-31 2017-02-22 武汉钢铁工程技术集团通信有限责任公司 基于混合数据库的数据访问控制系统及方法
CN106484814A (zh) * 2016-09-23 2017-03-08 珠海格力电器股份有限公司 数据搜索方法及装置
CN107291627B (zh) * 2017-06-21 2021-05-18 联想(北京)有限公司 一种数据处理方法和电子设备

Also Published As

Publication number Publication date
CN107291627A (zh) 2017-10-24
WO2018233216A1 (zh) 2018-12-27

Similar Documents

Publication Publication Date Title
US11262915B2 (en) Method for read latency bound in SSD storage systems
WO2017209887A9 (en) Dynamic host memory buffer allocation
WO2019156727A1 (en) Method and system for user-space storage i/o stack with user-space flash translation layer
CN108205473B (zh) 内存处理方法及装置、计算机装置及计算机可读存储介质
US9639399B2 (en) Method, apparatus and terminal for releasing memory
CN108205498B (zh) 内存回收方法及装置、计算机装置及计算机可读存储介质
CN108874324B (zh) 一种访问请求处理方法、装置、设备及可读存储介质
CN109150642B (zh) 应用内存错误检测方法、检测装置及存储介质
US10346052B2 (en) Memory system with priority processing and operating method thereof
CN111857592A (zh) 基于对象存储系统的数据存储方法及装置、电子设备
CN113660173B (zh) 一种流量控制方法、装置、计算机设备及存储介质
CN107291627B (zh) 一种数据处理方法和电子设备
CN110968529A (zh) 无缓存固态硬盘的实现方法、装置、计算机设备及存储介质
CN107544755A (zh) 一种数据读写的控制方法和装置
US20190235938A1 (en) Enhanced address space layout randomization
KR20180126921A (ko) 데이터 저장 장치 및 그것의 동작 방법
WO2013162594A1 (en) Shielding a memory device
CN114218126A (zh) 内存回收方法和装置
CN108228340B (zh) 终端控制方法及装置、终端设备及计算机可读存储介质
US20200272520A1 (en) Stack management
US9037792B1 (en) Systems and methods for providing caching for applications with solid-state storage devices
US20160098203A1 (en) Heterogeneous Swap Space With Dynamic Thresholds
CN110543432B (zh) 内存碎片整理方法、装置、终端及存储介质
CN111158931A (zh) 一种针对Kafka分区的数据动态均衡方法、装置及存储介质
US10642534B2 (en) Data storage device

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant