CN107219388A - 基于fpga的积分误差补偿方法 - Google Patents
基于fpga的积分误差补偿方法 Download PDFInfo
- Publication number
- CN107219388A CN107219388A CN201710400250.8A CN201710400250A CN107219388A CN 107219388 A CN107219388 A CN 107219388A CN 201710400250 A CN201710400250 A CN 201710400250A CN 107219388 A CN107219388 A CN 107219388A
- Authority
- CN
- China
- Prior art keywords
- integrator
- mrow
- period
- error
- integrated
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R15/00—Details of measuring arrangements of the types provided for in groups G01R17/00 - G01R29/00, G01R33/00 - G01R33/26 or G01R35/00
- G01R15/14—Adaptations providing voltage or current isolation, e.g. for high-voltage or high-current networks
- G01R15/18—Adaptations providing voltage or current isolation, e.g. for high-voltage or high-current networks using inductive devices, e.g. transformers
- G01R15/181—Adaptations providing voltage or current isolation, e.g. for high-voltage or high-current networks using inductive devices, e.g. transformers using coils without a magnetic core, e.g. Rogowski coils
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R19/00—Arrangements for measuring currents or voltages or for indicating presence or sign thereof
- G01R19/25—Arrangements for measuring currents or voltages or for indicating presence or sign thereof using digital measurement techniques
- G01R19/2506—Arrangements for conditioning or analysing measured signals, e.g. for indicating peak values ; Details concerning sampling, digitizing or waveform capturing
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
本发明公开了一种基于FPGA的积分误差补偿方法,设置积分电路是由积分器A和积分器B在任意周期中交替工作:上半周期中,积分器A对信号积分,并利用在上一周期中所获得的积分器A的误差函数对其进行积分误差实时补偿,同时,积分器B对地积分,获得积分器B的误差函数;下半周期中,积分器B对信号积分,并利用在上半周期中所获得的积分器B的误差函数对其进行积分误差实时补偿,同时,积分器A对地积分,获得积分器A的误差函数。本发明有效解决了模拟积分器长时间工作存在的积分误差问题,使积分器能长时间稳定工作。
Description
技术领域
本发明涉及积分器技术领域,具体地说是涉及一种适用于长时间工作过程中的基于FPGA的积分误差补偿方法。
背景技术
在电力系统的众多环节,例如发电、变电、输配电以及用户端,电流的检测对电能质量的监控非常重要,特别是一些大电流直流供电场合,实现对三相桥式全控整流器中大电流的检测可监测设备运行状态,提前发现故障,及时采取措施减小损失。
电流检测设备通常包括电流互感器、霍尔电流传感器、基于Rogowski线圈的电流检测系统。Rogowski线圈是20世纪初由俄国科学家Rogowski提出的大电流检测方法,这是一种均匀缠绕在非磁性空芯骨架上的环形线圈。当电流穿过Rogowski线圈中心,电流产生的环形磁场垂直穿过罗柯线圈截面。电流的改变会引起磁场强度的变化,罗柯线圈的每层绕线均会产生感应电压,输出电压与绕线层数成正比。得到的Rogowski线圈的输出信号与电流的变化率成正比。采用积分电路对输出电压进行积分还原,即可还原被测电流的波形。Rogowski线圈具备结构简单、实时性好、无磁饱和等多个优点,而且安全可靠,不存在低压侧开路产生高压的危险,广泛应用于电阻焊等电流波形变化较快以及电炉、短路测试等高频、高幅的电流检测场合。
在直流大电流检测中积分器是不可或缺的设备,但是由于构成模拟积分器的器件存在非理想性,导致积分器存在由输入失调电压、输入失调电流、输入偏置电流等引起的积分漂移,对信号检测造成误差。在实际应用中,随着积分时间的增加漂移量逐渐增大。同时,也会引起积分器的非线性输出,积分器将无法正常工作,随之电流检测设备也会无法正常工作。
目前,国内外普遍采用固定漂移补偿来进行积分误差补偿。但是,在积分器长时间工作时采用固定漂移补偿就会出现过补偿或补偿不足等情况,积分误差仍然存在而且可能更大。
发明内容
针对现有技术的不足,本发明提供了一种应用于长时间工作过程中的基于FPGA的积分误差补偿方法,采用两路积分器交替工作,以消除模拟积分器误差,使积分电路长时间稳定工作。
本发明解决技术问题,所采用的技术方案如下:
本发明基于FPGA的积分误差补偿方法的特点是:设置积分电路是由积分器A和积分器B构成,所述积分器A和积分器B在任意周期中按如下方式交替工作:
上半周期,积分器A对信号积分,并利用在上一周期中所获得的积分器A的误差函数对其进行积分误差实时补偿,同时,积分器B对地积分,获得积分器B的误差函数;
下半周期,积分器B对信号积分,并利用在上半周期中所获得的积分器B的误差函数对其进行积分误差实时补偿,同时,积分器A对地积分,获得积分器A的误差函数。
本发明基于FPGA的积分误差补偿方法的特点也在于按如下步骤获得误差函数:
步骤1:在时长为q的积分时段内,将积分器对地积分,以Δt为采样间隔,获得积分器的数字量输出信号(ti,vi)作为采样数据,其中,ti为采样时刻,vi为对应于采样时刻的积分器输出电压,i=0、1、2、3、……、n,n为采样点个数;
步骤2:以v=at+b作为线性拟合的函数模型,采用最小二乘法对步骤1获得的采样数据进行线性拟合得到a和b,从而确定误差函数v;包括:
以此确定误差函数v。
本发明基于FPGA的积分误差补偿方法的特点也在于:设T为一个工作周期,m为正整数,控制所述积分器A和积分器B的交替工作过程为:
锁存积分电路mT时刻输出信号V(mT);
在[mT-τ,(m+0.5)T+τ]的时段内,由积分器A对信号积分,得到积分器A的信号积分值VAO(t),利用在[(m-0.5)T+τ+p,(m-0.5)T+τ+p+q]的时段内获得的积分器A的误差函数对于信号积分值VAO(t)进行误差补偿,获得积分器A经积分误差补偿后的输出值VA(t);
在[mT,(m+0.5)T]的时段M1内将积分电路mT时刻输出信号V(mT)与输出值VA(t)相加获得积分电路输出信号V(t);
在[mT+τ,mT+τ+p]的时间段内对积分器B进行积分电容泄放;
在[mT+τ+p,mT+τ+p+q]的时段内由积分器B对地积分,获得积分器B的误差函数;在[mT+τ+p+q,mT+τ+p+q+p]的时间段内对积分器B进行电容泄放;
锁存积分电路(m+0.5)T时刻输出信号V((m+0.5)T);
在[(m+0.5)T-τ,(m+1)T+τ]的时段内,由积分器B对信号积分,得到积分器B的信号积分值VBO(t),利用在[mT+τ+p,mT+τ+p+q]的时段内获得的积分器B的误差函数对于信号积分值VBO(t)进行误差补偿,获得积分器B经积分误差补偿后的输出值VB(t);
在[(m+0.5)T,(m+1)T]的时段M2内将积分电路(m+0.5)T时刻输出信号V((m+0.5)T)与输出值VB(t)相加获得积分电路输出信号V(t);
在[(m+0.5)T+τ,(m+0.5)T+τ+p]的时间段内对积分器A进行积分电容泄放;
在[(m+0.5)T+τ+p,(m+0.5)T+τ+p+q]的时段内由积分器A对地积分,获得积分器A的误差函数;在[(m+0.5)T+τ+p+q,(m+0.5)T+τ+p+q+p]的时间段内对积分器A进行电容泄放;
完成在[mT-τ,(m+1)T+τ]的时段内的积分器A和积分器B的交替工作,
其中,T=2(2τ+2p+q)。
与现有技术相比,本发明的有益效果体现在:
1、积分器在对信号积分时无法同时获得积分时段内的积分误差,本发明采用最为临近的时段内的积分误差对积分器进行误差补偿,即在两个相邻的半周期之间,利用在前的半周期中的误差函数补偿在后的半周期的积分器对信号积分的误差,可以有效提高积分器的精度;
2、本发明为实时积分误差补偿方法,动态地消除了积分器本身的等效输入偏移量、温度漂移及地噪声等带来的误差,有效避免积分电路长时间积分时误差的累积;
3、本发明通过适当设置交替工作周期,使得每路积分器对信号积分时误差维持在较小的范围内,采用两路积分器交替工作,当一路积分器工作时,另一路积分器进行积分电容泄放,误差不会长时间累积,保证了积分电路能够长时间稳定工作。
附图说明
图1为本发明基于FPGA的积分误差补偿方法的工作时序图;
图2为实现本发明基于FPGA的积分误差补偿方法的积分电路示意图。
具体实施方式
本实施例中,基于FPGA的积分误差补偿方法是:设置积分电路是由积分器A和积分器B构成,积分器A和积分器B在任意周期中按如下方式交替工作:
上半周期,积分器A对信号积分,并利用在上一周期中所获得的积分器A的误差函数对其进行积分误差实时补偿,同时,积分器B对地积分,获得积分器B的误差函数。
下半周期,积分器B对信号积分,并利用在上半周期中所获得的积分器B的误差函数对其进行积分误差实时补偿,同时,积分器A对地积分,获得积分器A的误差函数。
误差函数按如下步骤获得:
步骤1:在时长为q的积分时段内,将积分器对地积分,以Δt为采样间隔,获得积分器的数字量输出信号(ti,vi)作为采样数据,其中,ti为采样时刻,vi为对应于采样时刻的积分器输出电压,i=0、1、2、3、……、n,n为采样点个数。
步骤2:以v=at+b作为线性拟合的函数模型,采用最小二乘法对步骤1获得的采样数据进行线性拟合得到a和b,从而确定误差函数v;包括:
参见图1,本实施例中,设T为一个工作周期,m为正整数,积分器A和积分器B的交替工作过程为:
锁存积分电路mT时刻输出信号V(mT)。
在[mT-τ,(m+0.5)T+τ]的时段内,由积分器A对信号积分,得到积分器A的信号积分值VAO(t),利用在[(m-0.5)T+τ+p,(m-0.5)T+τ+p+q]的时段内获得的积分器A的误差函数对于信号积分值VAO(t)进行误差补偿,获得积分器A经积分误差补偿后的输出值VA(t)。
在[mT,(m+0.5)T]的时段M1内将积分电路mT时刻输出信号V(mT)与输出值VA(t)相加获得积分电路输出信号V(t)。
在[mT+τ,mT+τ+p]的时间段内对积分器B进行积分电容泄放。
在[mT+τ+p,mT+τ+p+q]的时段内由积分器B对地积分,获得积分器B的误差函数;在[mT+τ+p+q,mT+τ+p+q+p]的时间段内对积分器B进行电容泄放。
锁存积分电路(m+0.5)T时刻输出信号V((m+0.5)T)。
在[(m+0.5)T-τ,(m+1)T+τ]的时段内,由积分器B对信号积分,得到积分器B的信号积分值VBO(t),利用在[mT+τ+p,mT+τ+p+q]的时段内获得的积分器B的误差函数对于信号积分值VBO(t)进行误差补偿,获得积分器B经积分误差补偿后的输出值VB(t)。
在[(m+0.5)T,(m+1)T]的时段M2内将积分电路(m+0.5)T时刻输出信号V((m+0.5)T)与输出值VB(t)相加获得积分电路输出信号V(t)。
在[(m+0.5)T+τ,(m+0.5)T+τ+p]的时间段内对积分器A进行积分电容泄放。
在[(m+0.5)T+τ+p,(m+0.5)T+τ+p+q]的时段内由积分器A对地积分,获得积分器A的误差函数;在[(m+0.5)T+τ+p+q,(m+0.5)T+τ+p+q+p]的时间段内对积分器A进行电容泄放。
完成[mT-τ,(m+1)T+τ]时段内积分器A和积分器B的交替工作,T=2(2τ+2p+q)。
具体实施中,在积分电路开始对信号积分之前,按步骤1和步骤2的方法获得积分器A和积分器B的误差函数作为初始误差函数。在[0,0.5T+τ]时段内,积分器A对信号积分,得到积分器A的信号积分值VAO(t),利用初始误差函数对信号积分值VAO(t)进行误差补偿,获得积分器A经积分误差补偿后的输出值VA(t)。
在[0,p]的时间段内对积分器B进行积分电容泄放。
在[p,p+q]的时段内由积分器B对地积分,获得积分器B的误差函数。
在[p+q,p+q+p]的时间段内对积分器B进行电容泄放。
锁存0.5T时刻积分器A经积分误差补偿后的输出值VA(0.5T)。
在[0.5T-τ,T+τ]的时段内,由积分器B对信号积分,得到积分器B的信号积分值VBO(t),利用在[p,p+q]的时段内获得的积分器B的误差函数对于信号积分值VBO(t)进行误差补偿,获得积分器B经积分误差补偿后的输出值VB(t)。
在[0.5T,T]的时段内将积分器A在0.5T经积分误差补偿后的输出值V(0.5T)与输出值VB(t)相加获得积分电路输出信号V(t)。
在[0.5T+τ,0.5T+τ+p]的时间段内对积分器A进行积分电容泄放。
在[0.5T+τ+p,0.5T+τ+p+q]的时段内由积分器A对地积分,获得积分器A的误差函数。
在[0.5T+τ+p+q,0.5T+τ+p+q+p]的时间段内对积分器A进行电容泄放。
完成在[0,T+τ]的时段内的积分器A和积分器B的交替工作。
参见图2,本实施例中用于实现上述基于FPGA的积分误差补偿方法的积分电路包括模拟积分电路模块、ADC模块、FPGA模块和DAC模块。
模拟积分电路模块包括积分器A和积分器B,各积分器分别包含有运算放大器、电容、电阻以及双掷电子开关,用于实现积分、切换输入信号以及对电容放电的功能;针对积分器A,在其运算放大器的负、正输入端分别连接有电阻RA1和RA2,RA1的另一端连接双掷电子开关kA1,RA2的另一端接地;双掷电子开关kA1的两个端子分别连接输入信号和地;RA1和运算放大器负输入端的连接处分别与积分电容器CA、泄放电阻RA3相连,积分电容器CA的另一端连接双掷电子开关kA2,kA2的端子1连接运算放大器的输出端、端子2连接泄放电阻RA3的另一端。针对积分器B,运算放大器的负、正输入端分别连接电阻RB1和RB2,RB1的另一端连接双掷电子开关kB1,RB2的另一端接地;双掷电子开关kB1的两个端子分别连接输入信号和地;RB1和运算放大器负输入端的连接处分别与积分电容器CB、泄放电阻RB3相连,积分电容器CB的另一端连接双掷电子开关kB2,kB2的端子1连接运算放大器的输出端、端子2连接泄放电阻RB3的另一端。
FPGA模块包括八个功能单元:逻辑控制单元、ADC控制器、误差函数求解存储单元A、误差函数求解存储单元B、误差补偿单元A、误差补偿单元B、累加保持单元和DAC控制器。
工作时,FPGA模块的逻辑控制单元发出逻辑控制信号使双掷电子开关kA1、kB1接地、kA2、kB2接端子1,积分器A和积分器B均对地积分一段时间,时长为q,输出模拟电压至ADC模块;FPGA模块的ADC控制器产生ADC模块控制信号,使ADC模块将模拟积分电路模块输出的模拟电压转换为数字量并送入FPGA模块内;FPGA中误差函数求解存储单元A求解并存储积分器A对地积分时的误差函数,误差函数求解存储单元B求解并存储积分器B对地积分时的误差函数,作为初始误差函数;FPGA模块的逻辑控制单元再次发出逻辑控制信号使双掷电子开关kA2、kB2接端子2,积分电容CA、CB泄放。至此,完成初始设置。第一个交替工作周期开始时,无论是积分器A先开始对信号积分还是积分器B先开始对信号积分,都可以调用初始误差函数对其进行误差补偿。
FPGA模块的逻辑控制单元发出逻辑控制信号,使双掷电子开关kA1接输入信号v(t)、kA2接端子1。积分器A开始对信号进行积分,得到积分器A的积分输出值VAO(t),误差补偿单元A对其输出电压进行误差补偿,获得积分器A经积分误差补偿后的输出值VA(t)。在mT时刻,FPGA模块的逻辑控制单元发出逻辑控制信号,累加保持单元锁存积分电路mT时刻输出信号V(mT),在[mT,(m+0.5)T]的时段M1内将积分电路mT时刻输出信号V(mT)与输出值VA(t)相加获得积分电路输出信号V(t)。
在[mT+τ,mT+τ+p]的时间段内,kB1接地、kB2接端子2,积分器B进行积分电容泄放;在[mT+τ+p,mT+τ+p+q]的时段内,kB2接端子1,积分器B对地积分,误差函数求解存储单元B求出该段时间的积分误差函数并存储;在[mT+τ+p+q,mT+τ+p+q+p]的时间段内,kB2接端子2,对积分器B进行电容泄放。
在[(m+0.5)T-τ,(m+1)T+τ]的时段内,FPGA模块的逻辑控制单元发出逻辑控制信号,使双掷电子开关kB1接输入信号v(t)、kB2接端子1,积分器B开始对信号进行积分,得到积分器B的积分输出值VBO(t),误差补偿单元B利用[mT+τ+p,mT+τ+p+q]的时段内获得的积分器B的误差函数对于信号积分值VBO(t)进行误差补偿,获得积分器B经积分误差补偿后的输出值VB(t)。在(m+0.5)T时刻,FPGA模块的逻辑控制单元发出逻辑控制信号,累加保持模块锁存积分电路(m+0.5)T时刻输出信号V((m+0.5)T),在[(m+0.5)T,(m+1)T]时段M2内将积分电路(m+0.5)T时刻输出信号V((m+0.5)T)与输出值VB(t)相加获得积分电路输出信号V(t)。
在[(m+0.5)T+τ,(m+0.5)T+τ+p]的时间段内,kA1接地、kA2接端子2,对积分器A进行积分电容泄放;在[(m+0.5)T+τ+p,(m+0.5)T+τ+p+q]的时段内,kA2接端子1,积分器A对地积分,误差函数求解存储单元A求出该段时间的积分误差并存储;在[(m+0.5)T+τ+p+q,(m+0.5)T+τ+p+q+p]的时间段内,kA2接端子2,积分器A进行电容泄放。完成在[mT-τ,(m+1)T+τ]的时段内的积分器A和积分器B的交替工作。
累加保持单元的输出经DAC模块转换为模拟量输出。积分结束后,双掷电子开关kA2、kB2接端子2,积分电容CA、CB泄放。
考虑到电子开关kA1、kA2、kB1、kB2的动作时间在μs量级,积分准备时间τ确定在ms量级,这样,当一路积分在对信号积分时,另一路积分器提前进入积分准备状态,防止信号丢失。对积分电容的泄放,可以清除误差,防止误差的累积。泄放时间p与积分时间常数RC相关,p一般取3~5RC,而积分常数一般在ms量级,所以p的取值在ms量级。实现积分器交替工作的关键是选择合适的交替周期T,交替周期太长,会使每一路积分器的积分误差累积,不利于降低积分误差;交替周期太短,电子开关频繁动作,不利于积分器稳定工作,周期T一般取几秒到几十秒不等。积分器对地积分是为了获得误差函数,满足T=2(2τ+2p+q)即可。
Claims (3)
1.基于FPGA的积分误差补偿方法,其特征是:设置积分电路是由积分器A和积分器B构成,所述积分器A和积分器B在任意周期中按如下方式交替工作:
上半周期,积分器A对信号积分,并利用在上一周期中所获得的积分器A的误差函数对其进行积分误差实时补偿,同时,积分器B对地积分,获得积分器B的误差函数;
下半周期,积分器B对信号积分,并利用在上半周期中所获得的积分器B的误差函数对其进行积分误差实时补偿,同时,积分器A对地积分,获得积分器A的误差函数。
2.根据权利要求1所述的基于FPGA的积分误差补偿方法,其特征是按如下步骤获得误差函数:
步骤1:在时长为q的积分时段内,将积分器对地积分,以Δt为采样间隔,获得积分器的数字量输出信号(ti,vi)作为采样数据,其中,ti为采样时刻,vi为对应于采样时刻的积分器输出电压,i=0、1、2、3、……、n,n为采样点个数;
步骤2:以v=at+b作为线性拟合的函数模型,采用最小二乘法对步骤1获得的采样数据进行线性拟合得到a和b,从而确定误差函数v;包括:
<mrow>
<mi>a</mi>
<mo>=</mo>
<mfrac>
<mrow>
<munderover>
<mi>&Sigma;</mi>
<mrow>
<mi>i</mi>
<mo>=</mo>
<mn>0</mn>
</mrow>
<mi>n</mi>
</munderover>
<mrow>
<mo>(</mo>
<mrow>
<msub>
<mi>t</mi>
<mi>i</mi>
</msub>
<mo>-</mo>
<mover>
<mi>t</mi>
<mo>&OverBar;</mo>
</mover>
</mrow>
<mo>)</mo>
</mrow>
<mrow>
<mo>(</mo>
<mrow>
<msub>
<mi>v</mi>
<mi>i</mi>
</msub>
<mo>-</mo>
<mover>
<mi>v</mi>
<mo>&OverBar;</mo>
</mover>
</mrow>
<mo>)</mo>
</mrow>
</mrow>
<mrow>
<munderover>
<mi>&Sigma;</mi>
<mrow>
<mi>i</mi>
<mo>=</mo>
<mn>0</mn>
</mrow>
<mi>n</mi>
</munderover>
<msup>
<mrow>
<mo>(</mo>
<mrow>
<msub>
<mi>t</mi>
<mi>i</mi>
</msub>
<mo>-</mo>
<mover>
<mi>t</mi>
<mo>&OverBar;</mo>
</mover>
</mrow>
<mo>)</mo>
</mrow>
<mn>2</mn>
</msup>
</mrow>
</mfrac>
<mo>,</mo>
<mi>b</mi>
<mo>=</mo>
<mover>
<mi>v</mi>
<mo>&OverBar;</mo>
</mover>
<mo>-</mo>
<mi>a</mi>
<mover>
<mi>t</mi>
<mo>&OverBar;</mo>
</mover>
<mo>,</mo>
<mover>
<mi>t</mi>
<mo>&OverBar;</mo>
</mover>
<mo>=</mo>
<munderover>
<mi>&Sigma;</mi>
<mrow>
<mi>i</mi>
<mo>=</mo>
<mn>0</mn>
</mrow>
<mi>n</mi>
</munderover>
<mfrac>
<msub>
<mi>t</mi>
<mi>i</mi>
</msub>
<mrow>
<mi>n</mi>
<mo>+</mo>
<mn>1</mn>
</mrow>
</mfrac>
<mo>,</mo>
<mover>
<mi>v</mi>
<mo>&OverBar;</mo>
</mover>
<mo>=</mo>
<munderover>
<mi>&Sigma;</mi>
<mrow>
<mi>i</mi>
<mo>=</mo>
<mn>0</mn>
</mrow>
<mi>n</mi>
</munderover>
<mfrac>
<msub>
<mi>v</mi>
<mi>i</mi>
</msub>
<mrow>
<mi>n</mi>
<mo>+</mo>
<mn>1</mn>
</mrow>
</mfrac>
<mo>,</mo>
</mrow>
以此确定误差函数v。
3.根据权利要求2所述的基于FPGA的积分误差补偿方法,其特征是:设T为一个工作周期,m为正整数,控制所述积分器A和积分器B的交替工作过程为:
锁存积分电路mT时刻输出信号V(mT);
在[mT-τ,(m+0.5)T+τ]的时段内,由积分器A对信号积分,得到积分器A的信号积分值VAO(t),利用在[(m-0.5)T+τ+p,(m-0.5)T+τ+p+q]的时段内获得的积分器A的误差函数对于信号积分值VAO(t)进行误差补偿,获得积分器A经积分误差补偿后的输出值VA(t);
在[mT,(m+0.5)T]的时段M1内将积分电路mT时刻输出信号V(mT)与输出值VA(t)相加获得积分电路输出信号V(t);
在[mT+τ,mT+τ+p]的时间段内对积分器B进行积分电容泄放;
在[mT+τ+p,mT+τ+p+q]的时段内由积分器B对地积分,获得积分器B的误差函数;在[mT+τ+p+q,mT+τ+p+q+p]的时间段内对积分器B进行电容泄放;
锁存积分电路(m+0.5)T时刻输出信号V((m+0.5)T);
在[(m+0.5)T-τ,(m+1)T+τ]的时段内,由积分器B对信号积分,得到积分器B的信号积分值VBO(t),利用在[mT+τ+p,mT+τ+p+q]的时段内获得的积分器B的误差函数对于信号积分值VBO(t)进行误差补偿,获得积分器B经积分误差补偿后的输出值VB(t);
在[(m+0.5)T,(m+1)T]的时段M2内将积分电路(m+0.5)T时刻输出信号V((m+0.5)T)与输出值VB(t)相加获得积分电路输出信号V(t);
在[(m+0.5)T+τ,(m+0.5)T+τ+p]的时间段内对积分器A进行积分电容泄放;
在[(m+0.5)T+τ+p,(m+0.5)T+τ+p+q]的时段内由积分器A对地积分,获得积分器A的误差函数;在[(m+0.5)T+τ+p+q,(m+0.5)T+τ+p+q+p]的时间段内对积分器A进行电容泄放;
完成在[mT-τ,(m+1)T+τ]的时段内的积分器A和积分器B的交替工作,
其中,T=2(2τ+2p+q)。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710400250.8A CN107219388B (zh) | 2017-05-31 | 2017-05-31 | 基于fpga的积分误差补偿方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710400250.8A CN107219388B (zh) | 2017-05-31 | 2017-05-31 | 基于fpga的积分误差补偿方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN107219388A true CN107219388A (zh) | 2017-09-29 |
CN107219388B CN107219388B (zh) | 2019-11-08 |
Family
ID=59948628
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710400250.8A Active CN107219388B (zh) | 2017-05-31 | 2017-05-31 | 基于fpga的积分误差补偿方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN107219388B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114460360A (zh) * | 2022-04-12 | 2022-05-10 | 江西西平计量检测有限公司 | 一种基于电表测量电流时间积分的检测方法、系统及装置 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3818501A (en) * | 1971-11-11 | 1974-06-18 | Ibm | Detection of digital data using integration techniques |
EP1835263A1 (fr) * | 2006-03-15 | 2007-09-19 | EM Microelectronic-Marin SA | Circuit électronique d'interface d'un capteur capacitif pour la mesure d'un paramètre physique, et procédé de mise en action du circuit électronique |
CN103199844A (zh) * | 2013-03-22 | 2013-07-10 | 合肥工业大学 | 实时积分漂移补偿交替式积分器及其误差控制方法 |
CN103986453A (zh) * | 2014-05-15 | 2014-08-13 | 合肥工业大学 | 基于fpga的智能误差补偿型积分器及其误差补偿方法 |
CN104601159A (zh) * | 2014-12-18 | 2015-05-06 | 合肥工业大学 | 一种可持续工作的交流模拟积分器 |
US20150381192A1 (en) * | 2014-06-27 | 2015-12-31 | Renesas Electronics Corporation | Semiconductor device |
-
2017
- 2017-05-31 CN CN201710400250.8A patent/CN107219388B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3818501A (en) * | 1971-11-11 | 1974-06-18 | Ibm | Detection of digital data using integration techniques |
EP1835263A1 (fr) * | 2006-03-15 | 2007-09-19 | EM Microelectronic-Marin SA | Circuit électronique d'interface d'un capteur capacitif pour la mesure d'un paramètre physique, et procédé de mise en action du circuit électronique |
CN103199844A (zh) * | 2013-03-22 | 2013-07-10 | 合肥工业大学 | 实时积分漂移补偿交替式积分器及其误差控制方法 |
CN103986453A (zh) * | 2014-05-15 | 2014-08-13 | 合肥工业大学 | 基于fpga的智能误差补偿型积分器及其误差补偿方法 |
US20150381192A1 (en) * | 2014-06-27 | 2015-12-31 | Renesas Electronics Corporation | Semiconductor device |
CN104601159A (zh) * | 2014-12-18 | 2015-05-06 | 合肥工业大学 | 一种可持续工作的交流模拟积分器 |
Non-Patent Citations (5)
Title |
---|
王勇等: "自动补偿低零漂积分器设计", 《计算机测量与控制》 * |
缪晶等: "基于DSP交替式积分器设计", 《核聚变与等离子体物理》 * |
缪晶等: "基于DSP智能型积分器设计", 《PLC技术应用200例》 * |
魏永清等: "基于DSP技术的长时间积分器", 《核电子学与探测技术》 * |
魏永清等: "斩波式低漂移长时间积分器", 《核聚变与等离子体物理》 * |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114460360A (zh) * | 2022-04-12 | 2022-05-10 | 江西西平计量检测有限公司 | 一种基于电表测量电流时间积分的检测方法、系统及装置 |
CN114460360B (zh) * | 2022-04-12 | 2022-07-01 | 江西西平计量检测有限公司 | 一种基于电表测量电流时间积分的检测方法、系统及装置 |
Also Published As
Publication number | Publication date |
---|---|
CN107219388B (zh) | 2019-11-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101183606B (zh) | 电子式电流互感器 | |
CN201281728Y (zh) | 全自动变压器直流电阻测试仪 | |
CN205157761U (zh) | 一种直流电能表检定装置 | |
CN105334487A (zh) | 一种直流电能表检定装置 | |
CN111650415B (zh) | 一种宽流带输电线路自供电电流检测系统及检测方法 | |
CN110828101B (zh) | 电力变压器消磁及剩磁测量的装置 | |
CN104865506A (zh) | 一种直流电气系统的绝缘检测装置 | |
CN104391180A (zh) | 一种基于虚拟仪器的直流电感测试系统及方法 | |
CN107219388A (zh) | 基于fpga的积分误差补偿方法 | |
CN108572335A (zh) | 一种用于磁通门信号处理的电路 | |
CN205982577U (zh) | 蓄电池巡检装置 | |
CN106130534A (zh) | 用于直流长脉冲电流测量的数字式积分器 | |
CN101846721B (zh) | 气体放电管直流击穿电压测量装置及方法 | |
CN207557332U (zh) | 一种lcr电桥的电压采样检测电路 | |
CN105699781B (zh) | 一种变压器漏感和直流电阻测量方法 | |
CN2930102Y (zh) | 自动补偿低零漂积分器 | |
CN103364616A (zh) | 一种反馈型磁隔离直流电流传感器 | |
CN203368437U (zh) | 实时积分漂移补偿交替式积分器 | |
CN105182138B (zh) | 功率电感元件电感量及饱和电流测量电路 | |
CN105958510B (zh) | 一种电网监测与控制设备用soc芯片 | |
CN105911327A (zh) | 一种具有智能校正功能的mmc模块电压测量方法 | |
CN204375555U (zh) | 一种新型的电流互感器 | |
CN203455386U (zh) | 基于带间隙铁芯线圈的自校准谐波电流互感器 | |
CN201262889Y (zh) | 电子式电流互感器 | |
CN206894273U (zh) | 一种分段线性电容器恒流充电电源 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |