CN107204940B - 芯片和传输调度方法 - Google Patents

芯片和传输调度方法 Download PDF

Info

Publication number
CN107204940B
CN107204940B CN201610156804.XA CN201610156804A CN107204940B CN 107204940 B CN107204940 B CN 107204940B CN 201610156804 A CN201610156804 A CN 201610156804A CN 107204940 B CN107204940 B CN 107204940B
Authority
CN
China
Prior art keywords
processing unit
die
ports
output
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201610156804.XA
Other languages
English (en)
Other versions
CN107204940A (zh
Inventor
信恒超
林罕
夏晶
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN201610156804.XA priority Critical patent/CN107204940B/zh
Priority to CN202011318972.7A priority patent/CN112383490B/zh
Priority to EP17161529.7A priority patent/EP3223479B1/en
Priority to US15/461,666 priority patent/US10135758B2/en
Publication of CN107204940A publication Critical patent/CN107204940A/zh
Application granted granted Critical
Publication of CN107204940B publication Critical patent/CN107204940B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/50Queue scheduling
    • H04L47/52Queue scheduling by attributing bandwidth to queues
    • H04L47/522Dynamic queue service slot or variable bandwidth allocation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/30Peripheral units, e.g. input or output ports
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/08Monitoring or testing based on specific metrics, e.g. QoS, energy consumption or environmental parameters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/10Packet switching elements characterised by the switching fabric construction
    • H04L49/109Integrated on microchip, e.g. switch-on-chip

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Environmental & Geological Engineering (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

本发明实施例提供了一种芯片和传输调度方法,涉及芯片领域,芯片由至少两个芯片裸片DIE合封而成;至少两个DIE构成至少一个DIE组,DIE组中包括第一DIE和第二DIE,第一DIE中设置有第一处理单元和n组端口,第二DIE中设置有第二处理单元和m组端口数;第一处理单元,用于监测由第一DIE输出数据至第二DIE的处理队列的队列深度,在队列深度达到第一预设阈值时通过与第二处理单元握手将n组端口中的至少一组第一类型端口由输入切换为输出,并将m组端口中与每组第一类型端口匹配连接的第二类型端口由输出切换为输入。解决了现有技术中DIE间的物理层接口互联资源可能不能充分利用,存在资源浪费的问题。

Description

芯片和传输调度方法
技术领域
本发明实施例涉及芯片领域,特别涉及一种芯片和传输调度方法。
背景技术
随着芯片规模的不断增大,单芯片裸片(简称:DIE)的面积也越来越大。而为了提高芯片良率,多DIE合封已经成为一种可行的解决方案。多DIE合封是指将大的DIE拆分为至少两个小的DIE,并将至少两个小的DIE封装为一个芯片。
以多DIE合封中的两个DIE为例,两个DIE(用第一DIE和第二DIE表示)使用2*128bit+2*128bit的并行物理层端口进行互联。其中,两组128bit的端口为第一DIE指向第二DIE,两组128bit的端口为第二DIE指向第一DIE。
在上述方案中,当两个DIE之间的数据传输不均衡,比如,第一DIE向第二DIE输出的数据远大于第二DIE向第一DIE输出的数据时,由第一DIE指向第二DIE的两组接口可能并不能满足数据输出需求,而由第二DIE指向第一DIE的两组接口可能并不能被充分利用。这也就是说,现有技术中存在DIE间物理层接口互联资源不能充分利用,存在资源浪费的问题。
发明内容
为了解决现有技术中存在DIE间物理层接口互联资源不能充分利用,可能存在资源浪费的问题,本发明实施例提供了一种芯片和传输调度方法,所述技术方案如下:
第一方面看,提供了一种芯片,该芯片由至少两个DIE合封而成,且该至少两个DIE中构成至少一个DIE组,每个DIE组包括第一DIE和第二DIE,第一DIE中设置有第一处理单元和n组端口,第二DIE中设置有第二处理单元和m组端口,n和m均为大于等于1的整数。
在上述结构的芯片中,第一处理单元,用于监测由第一DIE输出数据至第二DIE的处理队列的队列深度,在队列深度达到第一预设阈值时通过与第二处理单元握手将n组端口中的至少一组第一类型端口由输入切换为输出,并将m组端口中与每组第一类型端口匹配连接的第二类型端口由输出切换为输入,第一类型端口为n组端口中能够切换输入输出且匹配连接的第二类型端口也能切换输入输出的端口。
通过在第一DIE输出数据至第二DIE的处理队列的队列深度达到第一预设阈值时,将第一DIE中的n组端口中的至少一组第一类型端口由输入切换为输出,并将第二DIE中的m组端口中与每组第一类型端口匹配连接的第二类型端口由输出切换为输入,提高了由第一DIE输出数据至第二DIE的带宽。解决了现有技术中DIE间的物理层接口互联资源可能不能充分利用,存在资源浪费的问题,达到了可以提高处理压力较大一侧的传输带宽,进而提高互联资源的利用率的效果。具体的,第一处理单元通过与第二处理单元的握手来切换端口的切换方式可以包括如下两种可能的实现方式:
第一种:第一处理单元还用于发送第一切换请求至第二处理单元。第二处理单元在接收到第一切换请求时,在监测到由第二DIE输出数据至第一DIE的处理队列的队列深度小于第二预设阈值,也即第二DIE输出数据至第一DIE所需的带宽较小时,第二处理单元可以反馈FAck至第一处理单元并关闭第二DIE对预设传输线的输出数据的调度。第一处理单元接收到该FAck之后,可以将至少一组第一类型端口由输入切换为输出,并通过与第二处理单元握手将匹配连接的第二类型端口由输出切换为输入。
由上述特征可知,第一处理单元在切换预设传输线的传输方向之前,先发送第一切换请求至第二处理单元,进而只有在接收到第二处理单元反馈的第一确认信息,也即由第二DIE输出数据至第一DIE的处理队列的队列深度小于第二预设阈值时,第一处理单元才会执行切换,避免了在切换之后,由于由第二DIE向第一DIE输出数据的端口减少而导致的第二DIE向第一DIE输出数据的带宽紧张的问题。
第一处理单元接收到FAck之后,第一处理单元还用于将至少一组第一类型端口由输入切换为输出,并发送FAck至第二处理单元。第二处理单元接收该FAck,并在接收到FAck之后,将与第一类型端口匹配连接的第二类型端口由输出切换为输入,反馈FAck至第一处理单元。此后,第一处理单元接收到FAck之后,说明第一处理单元和第二处理单元均已将端口切换完毕,此时,第一处理单元即可开启对已切换的至少一组第一类型端口的输出数据的调度。在开启该调度之后,第一DIE即可通过该至少一组第一类型端口输出数据至第二DIE。
第二处理单元反馈第一确认信息至第一处理单元的同时,第二处理单元会关闭对第二类型端口的输出数据的调度,并且,直至第一处理单元将第一处理单元中的至少一组第一类型端口由输入切换为输出,第二处理单元将第二类型端口由输出切换为输入之后,第一处理单元才会开启第一DIE对至少一组第一类型端口的输出数据的调度,避免了在切换过程中,由于第一DIE和第二DIE同时会输出数据至对方而导致的冲突的问题。
第二种:第一处理单元,还用于发送第二切换请求至第二处理单元。相应的,第二处理单元还用于接收第一处理单元发送的第二切换请求。并且,在接收到第二切换请求之后,将第二DIE中与第一类型端口匹配连接的第二类型端口由输出切换为输入,并在成功切换之后,反馈第四确认信息至第一处理单元。相应的,第一处理单元可以接收第二处理单元反馈的第四确认信息,并将第一DIE中第一类型端口端口由输入切换为输出,开启对该第一类型端口的输出数据的调度。
其中,在第二处理单元将第二类型端口由输出切换为输入之前,第二处理单元还可以先检测由第二DIE输出数据至第一DIE的处理队列的队列深度是否达到第二预设阈值,进而只有在达到第二预设阈值时,将第二类型端口由输出切换为输入;避免了在切换之后,由于由第二DIE向第一DIE输出数据的端口减少而导致的第二DIE向第一DIE输出数据的带宽紧张的问题。
此外,在上述方案中,第一处理单元可以具体包括监测组件和切换组件。其中,监测组件,用于监测由第一DIE输出数据至第二DIE的处理队列的队列深度,检测队列深度是否达到第一预设阈值,发送检测结果至切换组件;切换组件,用于接收监测组件发送的检测结果,在检测结果为队列深度达到第一预设阈值时,通过与第二处理单元的握手将将至少一组第一类型端口由输入切换为输出,并将m组端口中的与每组第一类型端口匹配连接的第二类型端口由输出切换为输入。
第二方面,提供了一种传输调度方法,该传输调度方法用于第一方面所示的芯片中,并通过第一DIE和第二DIE实现上述功能。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明一个实施例提供的芯片的结构示意图。
图2是本发明另一实施例提供的芯片的结构示意图。
图3是本发明一个实施例提供的传输调度方法的方法流程图。
图4A是本发明另一个实施例提供的传输调度方法的方法流程图。
图4B是本发明另一个实施例提供的第一处理单元切换端口的流程图。
图5A是本发明另一个实施例提供的传输调度方法的方法流程图。
图5B是本发明另一个实施例提供的第一处理单元切换端口的流程图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明一个实施例提供了一种芯片,该芯片由至少两个DIE合封而成,该至少两个DIE构成至少一个DIE组,每个DIE组中包括两个DIE。本实施例以芯片由两个DIE合封而成,且该两个DIE构成一个DIE组来举例说明,如图1所示,其示出了该芯片100的结构示意图。
结合图1,DIE组中包括第一DIE110和第二DIE120,第一DIE110中设置有第一处理单元111和n组端口112;第二DIE120中设置有第二处理单元121和m组端口122。其中,n和m均为大于等于1的整数,且,n和m的取值可以相等也可以不等,图中以n=m=4来举例。
第一处理单元111监测由第一DIE110输出数据至第二DIE120的处理队列的队列深度,在监测得到的队列深度达到第一预设阈值时通过与第二处理单元121握手将n组端口112中的至少一组第一类型端口由输入切换为输出,并且将m组端口122中与每组第一类型端口匹配连接的第二类型端口由输出切换为输入。其中,第一类型端口为n组端口112中能够切换输入输出且匹配连接的第二类型端口也能切换输入输出的端口。
第一DIE110中的每组端口可以通过一组传输线与第二DIE120中的一组端口相连。且,图中每组传输线中的箭头方向即为数据的传输方向。比如,结合图1,对于第一组传输线(也即图中的第一条传输线),该组传输线在第一DIE110中对应的一组端口为输出端口,在第二DIE120中对应的一组端口为输入端口,该组传输线用于从第一DIE110输出数据至第二DIE120。另外,图中双向箭头的传输线表示输入输出方向可变。比如,结合图1,对于第二组传输线(也即图中的第二条传输线),该组传输线在第一DIE110中对应的一组端口为输出端口,在第二DIE120中对应的一组端口为输入端口;或者,在第一DIE110中对应的一组端口为输入端口,在第二DIE120中对应的一组端口为输出端口。
本实施例所说的一组端口可以包括一个端口,也可以包括至少两个端口。并且,由于数据传输过程中,总线的4个通道(Req/Snp/Rsp/Data)的数据被拆分为固定长度,然后封装成128bit的物理层Flit在并行物理层接口上传输,因此,本实施例所说的一组端口中通常包括128个端口。实际实现时,端口可以为新型的封装互联技术小型输入输出端口(英文:Through-Silicon-Via Small IO;简称:TSV Small IO)。
综上所述,本实施例提供的芯片,通过在第一DIE输出数据至第二DIE的处理队列的队列深度达到第一预设阈值时,将第一DIE中的n组端口中的至少一组第一类型端口由输入切换为输出,并将第二DIE中的m组端口中与每组第一类型端口匹配连接的第二类型端口由输出切换为输入,提高了由第一DIE输出数据至第二DIE的带宽。解决了现有技术中DIE间的物理层接口互联资源可能不能充分利用,存在资源浪费的问题,达到了可以提高处理压力较大一侧的传输带宽,进而提高互联资源的利用率的效果。
本发明另一实施例提供了一种芯片,该芯片由至少两个DIE合封而成,该至少两个DIE构成至少一个DIE组,每个DIE组中包括两个DIE。与上述实施例类似,本实施例仍然以芯片由两个DIE合封而成,且该两个DIE构成一个DIE组来举例说明。如图2所示,其示出了芯片200的结构示意图。
结合图2,DIE组中包括第一DIE210和第二DIE220,第一DIE210中设置有第一处理单元211和n组端口212;第二DIE220中设置有第二处理单元221和m组端口222。其中,n和m均为大于等于1的整数,且,n和m的取值可以相等也可以不等,图中以n=m=4来举例。
第一处理单元211监测由第一DIE210输出数据至第二DIE220的处理队列的队列深度,在监测得到的队列深度达到第一预设阈值时通过与第二处理单元221握手将n组端口212中的至少一组第一类型端口由输入切换为输出,并且将m组端口222中与每组第一类型端口匹配连接的第二类型端口由输出切换为输入;该第一类型端口是指能够切换输入输出且m组端口中与该第一类型端口匹配连接的第二类型端口也能切换输入输出的端口。
具体的:
第一处理单元211和第二处理单元221中分别包括监测组件(英文:Flux DetectUnit,简称FDU)和切换组件(英文:Direction Control Unit,简称DCU)。且:
FDU,用于监测由本地输出数据至连接的另一DIE的处理队列的队列深度,检测队列深度是否达到第一预设阈值,发送检测结果至DCU。
DCU,用于接收FDU发送的检测结果,并在检测结果为队列深度达到第一预设阈值时,通过与另一DIE握手将本地的至少一组第一类型端口由输入切换为输出,并将另一DIE中的与第一类型端口匹配连接的第二类型端口由输出切换为输入。
本实施例以第一处理单元211包括FDU211a和DCU211b,第二处理单元221包括FDU221a和DCU221b来举例。并且,本实施例以DCU211b接收到的检测结果为队列深度达到第一预设阈值来举例说明,在DCU211b检测到FDU211a发送的检测结果为队列深度达到第一预设阈值时,说明第一DIE210输出数据至第二DIE220时需要更大的带宽,此时,DCU211b可以通过与DCU221b握手将n组端口212中的至少一组第一类型端口由输入切换为输出,并且将m组端口222中与每组第一类型端口匹配连接的第二类型端口由输出切换为输入。
通常情况下,DCU211b会通过与DCU221b握手将一组第一类型端口由输入切换为输出,并将与该组第一类型端口匹配相连的第二类型端口由输出切换为输入。所以若n组端口212中包括至少两组当前处于输入状态的第一类型端口,则此时DCU211b可以切换该至少两组第一类型端口中预设的一组端口。比如,n=4,且其中一组端口为固定用于输入的端口,一组端口为固定用于输出的端口,另外两组端口为当前处于输入状态的第一类型端口,则DCU211b切换的第一类型端口可以为当前处于输入状态的2个第一类型端口中的第一组,并且,在第一组已经被切换为输出时,DCU211b可以切换剩余的一组,本实施例对此并不做限定。
第一处理单元211切换端口的切换方式可以包括如下两种:
在第一种可能的实现方式中:
第一处理单元211在队列深度达到第一预设阈值时,发送第一切换请求至第二处理单元221。
具体的,DCU211b在接收到的FDU211a发送的检测结果为队列深度达到第一预设阈值时,DCU211b可以发送第一切换请求(英文:Flux Request,简称FReq)至第二DIE220中的DCU221b。
第二处理单元221,接收第一切换请求,并在由第二DIE220输出数据至第一DIE210的处理队列的队列深度小于第二预设阈值时,反馈第一确认信息至第一处理单元211。
具体的,DCU221b接收DCU211b发送的FReq。并且,当FDU221a检测到由第二DIE220输出数据至第一DIE210的处理队列的队列深度小于第二预设阈值时,说明从第二DIE220输出数据至第一DIE210的带宽的利用率较低,此时,第二DIE220可以通过DCU221b反馈FAck(Flux Acknowledge)至DCU211b。
其中,在反馈FAck至DCU211b的同时,DCU221b可以关闭第二DIE220对第二类型端口的输出数据的调度。在关闭第二DIE220对第二类型端口的输出数据的调度之后,第二DIE220将不再通过该第二类型端口输出数据至第一DIE210。另外,若FDU221a检测到队列深度不小于第二预设阈值,则第二DIE220可以通过DCU221b反馈拒绝信息至DCU211b。
第一处理单元211在接收第二处理处理单元221反馈的第一确认信息后,将至少一组第一类型端口由输入切换为输出,并通过与第二处理单元221握手将匹配连接的第二类型端口由输出切换为输入。
具体的,DCU211b接收到DCU221b反馈的FAck之后,DCU211b可以将至少一组第一类型端口由输入切换为输出,并将第二类型端口由输出切换为输入。可选的,若DCU211b接收到DCU221b反馈的拒绝信息,则此时流程结束,本实施例在此不再赘述。
其中,第一处理单元211在接收到第一确认信息之后,将至少一组第一类型端口由输入切换为输出,并将第二类型端口由输出切换为输入的切换方式可以包括:
第一处理单元211,将至少一组第一类型端口由输入切换为输出,发送第二确认信息至第二处理单元221。
具体的,第一DIE210中预设有对应于每组第一类型端口的使能端,DCU211b通过该使能端切换该第一类型端口为输入或者输出。比如,当使能端施加的信号为‘1’时,该第一类型端口用作输出端口,当使能端施加的信号为‘0’时,该第一类型端口用作输入端口,所以当DCU211b需要将第一类型端口由输入切换为输出时,只需要将使能端施加的信号由‘0’切换为‘1’。
DCU211b将第一类型端口由输入切换为输出之后,发送FAck至DCU221b。可选的,在DCU211b切换第一类型端口的同时,DCU211b还可以将反压信号由输出切换为输入。其中,每组端口对应于一条反压信号线,所以DCU211b可以将切换的每组第一类型端口所对应的反压信号线由输出切换为输入。
第二处理单元221,接收第二确认信息,并在接收到第二确认信息之后,将第二类型端口由输出切换为输入,发送第三确认信息至第一处理单元211。
具体的,DCU221b接收DCU211b发送的FAck,并在接收到该FAck之后,将第二类型端口由输出切换为输入。DCU221b将第二类型端口由输出切换为输入的切换方式,与DCU211b将第一类型端口由输入切换为输出的切换方式类似,本实施例在此不再赘述。
在DCU221b将第二类型端口由输出切换为输入之后,DCU221b发送FAck至DCU211b。
可选的,在DCU221b切换第二类型端口的同时,DCU221b还可以将反压信号由输入切换为输出。其中,每组端口对应于一条反压信号线,所以DCU221b可以将第二类型端口所对应的反压信号由输入切换为输出。
第一处理单元211,接收第二处理单元221发送的第三确认信息,开启第一DIE210对第一类型端口的输出数据的调度。
DCU211b接收DCU221b发送的FAck,并在接收到FAck之后开启第一类型端口的输出数据的调度。此后,第一DIE210即可通过切换后的该第一类型端口输出数据至第二DIE220。
在第二种可能的实现方式中,
第一处理单元211,还用于在队列深度达到第一预设阈值时,发送第二切换请求至第二处理单元221。
这与上述第一种可能的实现方式类似,在此不再赘述。
第二处理单元221,用于接收第一处理单元211发送的第二切换请求,将第二DIE220中的第二类型端口由输出切换为输入,反馈第四确认信息至第一处理单元211。
具体的,DCU221b可以在由第二DIE220输出数据至第一DIE210的处理队列的队列深度小于第二预设阈值时,将第二类型端口由输出切换为输入。其中,与第一种实现方式类似,每组第二类型端口可以设置有使能端,DCU221b通过该使能端将该第二类型端口由输出切换为输入,本实施例在此不再赘述。
第一处理单元211还用于接收第二处理单元221发送的第四确认信息,并在接收第四确认信息之后,将第一DIE210中第一类型端口由输入切换为输出,并开启对第一类型端口的输出数据的调度。
具体的,DCU211b接收到第四确认信息之后,将第一类型端口由输入切换为输出。其具体切换方式与第一种实现方式中的切换方式类似,本实施例在此不再赘述。
可选的,在DCU211b切换第一类型端口的同时,DCU211b还可以将反压信号由输出切换为输入。其中,每组端口对应于一条反压信号线,所以DCU211b可以将切换的第一类型端口所对应的反压信号由输出切换为输入。
在第二种可能的实现方式中,由于第一类型端口和与该第一类型端口相连的第二类型端口可能同时处于输入状态,所以为了避免高阻态的问题,第一DIE210和第二DIE220中的管脚可以设置有管脚下拉,本实施例对此并不做限定。
需要补充说明的是,为了保证第一DIE210和第二DIE220能够正常通信,也即第一DIE210可以输出数据至第二DIE220,第二DIE220也可以输出数据至第一DIE210,n组端口212中包括至少一组用于输出数据至第二DIE220的输出端口以及至少一组用于接收第二DIE220输出的数据的输入端口,相应的,m组端口222中包括至少一组用于接收第一DIE210输出的数据的输入端口以及至少一组用于输出数据至第一DIE210的输出端口。此处所说的输入端口和输出端口为固定用于输入和输出的端口。实际实现时,该端口可以为同时具备输入和输出功能的端口,只是在本实施例的场景中指定其固定用于输入或者用于输出,当然,该端口也可以为只具备输入或者输出功能的端口,本实施例对此并不做限定。并且,DCU211b发送信息至DCU221b时,均通过第一DIE210中固定用于输出的端口以及第二DIE220中固定用于输入的端口传输;类似的,DCU221b发送信息至DCU211b时,均通过第二DIE220中固定用于输出的端口以及第一DIE210中固定用于输入的端口传输。其中,此处所说的信息包括上述实施例所说的FReq、FAck以及Skyros报文。当然,实际实现时,两者之间传输信息也可以通过第一类型端口以及第二类型端口传输,本实施例对此并不做严格限定。
综上所述,本实施例提供的芯片,通过在第一DIE输出数据至第二DIE的处理队列的队列深度达到第一预设阈值时,将第一DIE中的n组端口中的至少一组第一类型端口由输入切换为输出,并将第二DIE中的m组端口中与每组第一类型端口匹配连接的第二类型端口由输出切换为输入,提高了由第一DIE输出数据至第二DIE的带宽。解决了现有技术中DIE间的物理层接口互联资源可能不能充分利用,存在资源浪费的问题,达到了可以提高处理压力较大一侧的传输带宽,进而提高互联资源的利用率的效果。
第一处理单元在切换端口之前,先发送第一切换请求至第二处理单元,进而只有在接收到第二处理单元反馈的第一确认信息,也即由第二DIE输出数据至第一DIE的处理队列的队列深度是否小于第二预设阈值时,第一处理单元才会执行切换,避免了在切换之后,由于由第二DIE向第一DIE传输数据的通道减少而导致的第二DIE向第一DIE输出数据的带宽紧张的问题。
此外,在本实施例中,第二处理单元反馈第一确认信息至第一处理单元的同时,第二处理单元会关闭对第二类型端口的输出数据的调度,并且,直至第一处理单元将第一DIE中的第一类型端口由输入切换为输出,第二处理单元将第二DIE中的第二类型端口由输出切换为输入之后,第一处理单元才会开启第一DIE对第一类型端口输出数据的调度,避免了在切换过程中,由于第一处理单元和第二处理单元同时会通过同一个传输通道输出数据至对方而导致的冲突的问题。
请参考图3,其示出了本发明一个实施例提供的传输调度方法的方法流程图,本实施例以该传输调度方法用于图1或者图2所示的芯片中来举例说明。如图3所示,该传输调度方法可以包括:
步骤301,第一处理单元监测由第一DIE输出数据至第二DIE的处理队列的队列深度。
步骤302,第一处理单元在队列深度达到第一预设阈值时通过与第二处理单元握手将n组端口中的至少一组第一类型端口由输入切换为输出,并将m组端口中与每组第一类型端口匹配连接的第二类型端口由输出切换为输入。
其中,第一类型端口为n组端口中能够切换输入输出且匹配连接的第二类型端口也能切换输入输出的端口。
综上所述,本实施例提供的传输调度方法,通过在第一DIE输出数据至第二DIE的处理队列的队列深度达到第一预设阈值时,将第一DIE中的n组端口中的至少一组第一类型端口由输入切换为输出,并将第二DIE中的m组端口中与每组第一类型端口匹配连接的第二类型端口由输出切换为输入,提高了由第一DIE输出数据至第二DIE的带宽。解决了现有技术中DIE间的物理层接口互联资源可能不能充分利用,存在资源浪费的问题,达到了可以提高处理压力较大一侧的传输带宽,进而提高互联资源的利用率的效果。
需要说明的是,步骤302可以包括如下两种可能的实现方式:
第一种:
第一处理单元在队列深度达到第一预设阈值时,发送第一切换请求至第二处理单元;
第二处理单元接收第一切换请求,并在由第二DIE输出数据至第一DIE的处理队列的队列深度小于第二预设阈值时,反馈第一确认信息至第一处理单元,关闭第二DIE对第二类型端口的输出数据的调度;
第一处理单元接收第二处理单元反馈的第一确认信息,将至少一组第一类型端口由输入切换为输出并通过与第二处理单元握手将匹配连接的第二类型端口由输出切换为输入。
第二种:
第一处理单元在队列深度达到第一预设阈值时,发送第二切换请求至第二处理单元;
第二处理单元接收第二切换请求,将与第一类型端口匹配连接的第二类型端口由输出切换为输入,反馈第四确认信息至第一处理单元;
第一处理单元接收第四确认信息,将至少一组第一类型端口由输入切换为输出,并开启第一DIE对至少一组第一类型端口的输出数据的调度。
所以,下述将在两个不同实施例中分别对上述两种情况做说明。
请参考图4A,其示出了本发明另一实施例提供的传输调度方法的方法流程图,本实施例以该传输调度方法用于图1或者图2所示的芯片中,且通过上述第一种可能的实现方式来切换来举例说明。如图4A所示,该传输调度方法可以包括:
步骤401,第一处理单元监测由第一DIE输出数据至第二DIE的处理队列的队列深度。
第一DIE中的第一处理单元可以包括FDU和DCU,第一DIE可以通过FDU监测由第一DIE输出数据至第二DIE的处理队列的队列深度。
可选的,FDU监测到上述队列深度之后,可以检测该队列深度是否达到第一预设阈值,并将检测结果发送至DCU。相应的,DCU可以接收到该检测结果。
步骤402,第一处理单元在队列深度达到第一预设阈值时,发送第一切换请求至第二处理单元。
若第一处理单元中的DCU接收到的检测结果为队列深度达到第一预设阈值,则说明第一DIE输出数据至第二DIE时需要更大的带宽,此时,第一处理单元可以通过DCU发送FReq至第二处理单元。
实际实现时,第二DIE中的第二处理单元中也可以包括FDU和DCU,且其功能分别与第一DIE中的对应组件的功能类似。因此,第一DIE可以通过第一处理单元中的DCU发送FReq至第二处理单元中的DCU。
步骤403,第二处理单元接收第一切换请求,并在由第二DIE输出数据至第一DIE的处理队列的队列深度小于第二预设阈值时,反馈第一确认信息至第一处理单元,关闭第二DIE对第二类型端口的输出数据的调度。
相应的,第二处理单元中的DCU接收第一处理单元中的DCU发送的FReq。并且在第二处理单元中的FDU监测得到第二DIE输出数据至第一DIE的处理队列的队列深度小于第二预设阈值时,说明从第二DIE至第一DIE的带宽的利用率较低,此时为了充分利用第一DIE和第二DIE之间的带宽资源,第二处理单元中的DCU可以发送用于确认可以将第一类型端口切换为输出端口,并将第二类型端口切换为输入端口的确认信息至第一处理单元中的DCU。
可选的,若第二处理单元中的FDU监测得到的队列深度大于第二预设阈值,则说明第二DIE输出数据至第一DIE时也需要更大的带宽,此时第二处理单元中的DCU可以反馈拒绝信息至第一处理单元中的DCU。
其中,在第二处理单元中的DCU反馈第一确认信息至第一处理单元中的DCU时,说明第二DIE已经确认可以执行端口切换,所以此时第二处理单元中的DCU可以关闭对第二类型端口的输出数据的调度,也即关闭TX调度。在关闭该TX调度之后,第二DIE将不会通过该第二类型端口输出数据至第一DIE。
步骤404,第一处理单元接收第二处理单元反馈的第一确认信息,将至少一组第一类型端口由输入切换为输出并通过与第二处理单元握手将匹配连接的第二类型端口由输出切换为输入。
可选的,本步骤可以包括:
第一,将至少一组第一类型端口由输入切换为输出,发送第二确认信息至第二处理单元。
第一处理单元中的DCU接收到FAck之后,将第一类型端口由输入数据切换为输出数据。具体的,假设端口对应的使能端施加的信号为‘1’时表示该端口用作输出端口,而当使能端施加的信号为‘0’时表示该端口用作输入端口,则第一处理单元中的DCU可以控制第一类型端口所对应的使能端施加的信号由‘0’切换为‘1’。
在第一处理单元中的DCU执行切换之后,第一处理单元中的DCU发送FAck至第二处理单元中的DCU。其中,在第一处理单元中的DCU将第一类型端口由输入切换为输出时,第一处理单元中的DCU还可以将反压信号由输出切换为输入,本实施例在此不再赘述。其中,每组端口对应于一条反压信号线,所以DCU可以将第一类型端口所对应的反压信号线由输出切换为输入。
而若第一处理单元接收到拒绝信息,则此时流程结束,本实施例在此不再赘述。
第二,第二处理单元接收第二确认信息,并在接收到第二确认信息之后,将与第一类型端口匹配连接的第二类型端口由输出切换为输入,发送第三确认信息至第一处理单元。
第二处理单元中的DCU可以相应的接收第一处理单元中的DCU发送的FAck,并在接收到FAck之后,将第二类型端口由输出切换为输入,并在切换之后,发送FAck至第一处理单元中的DCU。其中,第二处理单元中的DCU将第二类型端口由输出切换为输入的切换方式,与上述所说的第一处理单元中的DCU将第一类型端口由输入切换为输出的切换方式类似,本实施例在此不再赘述。
在第二处理单元中的DCU将第二类型端口由输出切换为输入时,第二处理单元中的DCU还可以将反压信号由输入切换为输出,本实施例在此不再赘述。其中,每组端口对应于一条反压信号线,所以DCU可以将第二类型端口所对应的反压信号线由输入切换为输出。
第三,第一处理单元接收第二处理单元发送的第三确认信息,开启第一DIE对至少一组第一类型端口的输出数据的调度。
第一DIE中的DCU接收到第二DIE中的DCU发送的FAck之后,说明第一DIE和第二DIE均已将端口切换完毕,两者可以通过切换的端口正常传输数据,所以此时,第一处理单元中的DCU可以开启对第一类型端口的输出数据的调度,也即开启TX调度。
在开启对第一类型端口的输出数据的调度之后,第一DIE可以通过该第一类型端口正常传输数据至第二DIE。
结合上述内容,第一处理单元切换端口的切换流程可以参见图4B。
综上所述,本实施例提供的传输调度方法,通过在第一DIE输出数据至第二DIE的处理队列的队列深度达到第一预设阈值时,将第一DIE中的n组端口中的至少一组第一类型端口由输入切换为输出,并将第二DIE中的m组端口中与每组第一类型端口匹配连接的第二类型端口由输出切换为输入,提高了由第一DIE输出数据至第二DIE的带宽。解决了现有技术中DIE间的物理层接口互联资源可能不能充分利用,存在资源浪费的问题,达到了可以提高处理压力较大一侧的传输带宽,进而提高互联资源的利用率的效果。
第一处理单元在切换端口之前,先发送第一切换请求至第二处理单元,进而只有在接收到第二处理单元反馈的第一确认信息,也即由第二DIE输出数据至第一DIE的处理队列的队列深度是否小于第二预设阈值时,第一处理单元才会执行切换,避免了在切换之后,由于由第二DIE向第一DIE传输数据的通道减少而导致的第二DIE向第一DIE输出数据的带宽紧张的问题。
此外,在本实施例中,第二处理单元反馈第一确认信息至第一处理单元的同时,第二处理单元会关闭对第二类型端口的输出数据的调度,并且,直至第一处理单元将第一DIE中的第一类型端口由输入切换为输出,第二处理单元将第二DIE中的第二类型端口由输出切换为输入之后,第一处理单元才会开启第一DIE对第一类型端口输出数据的调度,避免了在切换过程中,由于第一处理单元和第二处理单元同时会通过同一个传输通道输出数据至对方而导致的冲突的问题。
请参考图5A,其示出了本发明另一实施例提供的传输调度方法的方法流程图,本实施例以该传输调度方法用于图1或者图2所示的芯片中,且通过上述第二种可能的实现方式来切换端口来举例说明。如图5A所示,该传输调度方法可以包括:
步骤501,第一处理单元监测由第一DIE输出数据至第二DIE的处理队列的队列深度。
第一处理单元中可以包括FDU和DCU,第一处理单元可以通过FDU监测由第一DIE输出数据至第二DIE的处理队列的队列深度。
可选的,FDU监测到上述队列深度之后,可以检测该队列深度是否达到第一预设阈值,并将检测结果发送至DCU。相应的,DCU可以接收到该检测结果。
步骤502,第一处理单元在队列深度达到第一预设阈值时,发送第二切换请求至第二处理单元。
若DCU接收到的检测结果为队列深度达到第一预设阈值,则说明第一DIE输出数据至第二DIE时需要更大的带宽,此时,第一处理单元可以通过DCU发送FReq至第二处理单元。
实际实现时,第二处理单元中也可以包括FDU和DCU,且其功能分别与第一处理单元中的对应组件的功能类似。因此,第一处理单元可以通过DCU发送FReq至第二处理单元中的DCU。
步骤501和步骤502与上述实施例中的步骤401和步骤402类似,本实施例在此不再详细赘述。
步骤503,第二处理单元接收第二切换请求,检测由第二DIE输出数据至第一DIE的处理队列的队列深度是否小于第二预设阈值。
本步骤与步骤501类似,在此不再赘述。
步骤504,在第二处理单元的检测结果为小于第二预设阈值时,将与第一类型端口匹配连接的第二类型端口由输出切换为输入,反馈第四确认信息至第一处理单元。
若检测结果为小于第二预设阈值,则说明从第二DIE至第一DIE的带宽的利用率较低,此时,为了充分利用带宽资源,第二处理单元可以将第二DIE中的第二类型端口由输出切换为输入。可选的,在切换的同时,第二处理单元可以将反压信号由输入切换为输出。其中,每组端口对应于一条反压信号线,所以第二处理单元中的DCU可以将第二类型端口所对应的反压信号线由输入切换为输出。
在将第二类型端口由输出切换为输入之后,第二处理单元还可以反馈第四确认信息FAck至第一处理单元。具体的,第二处理单元可以通过DCU反馈FAck至第一处理单元中的DCU。
步骤505,第一处理单元接收第四确认信息,将至少一组第一类型端口由输入切换为输出,并开启第一DIE对至少一组第一类型端口的输出数据的调度。
相应的,第一处理单元接收第二处理单元反馈的FAck,并在接收到该FAck之后,将第一DIE中的第一类型端口由输入切换为输出。
并且,在执行上述切换之后,为了通过该第一类型端口输出数据至第二DIE,第一DIE可以开启对第一类型端口的输出数据的调度。
结合上述内容,第一DIE切换端口的切换流程可以参见图5B。
需要补充说明的是,在本实施例中,由于第一类型端口和第二类型端口可能同时处于输入状态,所以为了避免高阻态的问题,第一DIE和第二DIE中的管脚可以设置有管脚下拉,本实施例对此并不做限定。
综上所述,本实施例提供的传输调度方法,通过在第一DIE输出数据至第二DIE的处理队列的队列深度达到第一预设阈值时,将第一DIE中的n组端口中的至少一组第一类型端口由输入切换为输出,并将第二DIE中的m组端口中与每组第一类型端口匹配连接的第二类型端口由输出切换为输入,提高了由第一DIE输出数据至第二DIE的带宽。解决了现有技术中DIE间的物理层接口互联资源可能不能充分利用,存在资源浪费的问题,达到了可以提高处理压力较大一侧的传输带宽,进而提高互联资源的利用率的效果。
上述本发明实施例序号仅仅为了描述,不代表实施例的优劣。
本领域普通技术人员可以理解实现上述实施例的全部或部分步骤可以通过硬件来完成,也可以通过程序来指令相关的硬件完成,所述的程序可以存储于一种计算机可读存储介质中,上述提到的存储介质可以是只读存储器,磁盘或光盘等。
以上所述仅为本发明的较佳实施例,并不用以限制本发明,凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (11)

1.一种芯片,其特征在于,所述芯片由至少两个芯片裸片DIE合封而成;
所述至少两个芯片裸片DIE构成至少一个DIE组,所述DIE组中包括第一DIE和第二DIE,所述第一DIE中设置有第一处理单元和n组端口,所述第二DIE中设置有第二处理单元和m组端口,n和m均为大于等于1的整数;
所述第一处理单元,用于监测由所述第一DIE输出数据至所述第二DIE的处理队列的队列深度,在所述队列深度达到第一预设阈值时通过与所述第二处理单元握手将所述n组端口中的至少一组第一类型端口由输入切换为输出,并将所述m组端口中与每组所述第一类型端口匹配连接的第二类型端口由输出切换为输入,所述第一类型端口为所述n组端口中能够切换输入输出且匹配连接的所述第二类型端口也能切换输入输出的端口。
2.根据权利要求1所述的芯片,其特征在于,
所述第一处理单元,还用于在所述队列深度达到所述第一预设阈值时,发送第一切换请求至所述第二处理单元;
所述第二处理单元,用于接收所述第一切换请求,并在由所述第二DIE输出数据至所述第一DIE的处理队列的队列深度小于第二预设阈值时,反馈第一确认信息至所述第一处理单元,关闭所述第二DIE对所述第二类型端口的输出数据的调度;
所述第一处理单元,还用于接收所述第二处理单元反馈的所述第一确认信息,将所述至少一组第一类型端口由输入切换为输出并通过与所述第二处理单元握手将匹配连接的所述第二类型端口由输出切换为输入。
3.根据权利要求2所述的芯片,其特征在于,
所述第一处理单元,还用于将所述至少一组第一类型端口由输入切换为输出,发送第二确认信息至所述第二处理单元;
所述第二处理单元,还用于接收所述第二确认信息,并在接收到所述第二确认信息之后,将与所述第一类型端口匹配连接的所述第二类型端口由输出切换为输入,发送第三确认信息至所述第一处理单元;
所述第一处理单元,还用于接收所述第二处理单元发送的所述第三确认信息,开启所述第一DIE对所述至少一组第一类型端口的输出数据的调度。
4.根据权利要求1所述的芯片,其特征在于,
所述第一处理单元,还用于在所述队列深度达到所述第一预设阈值时,发送第二切换请求至所述第二处理单元;
所述第二处理单元,用于接收所述第二切换请求,并将与所述第一类型端口匹配连接的所述第二类型端口由输出切换为输入,反馈第四确认信息至所述第一处理单元;
所述第一处理单元,还用于接收所述第四确认信息,将所述至少一组第一类型端口由输入切换为输出,并开启所述第一DIE对所述至少一组第一类型端口的输出数据的调度。
5.根据权利要求4所述的芯片,其特征在于,
所述第二处理单元,还用于在由所述第二DIE输出数据至所述第一DIE的处理队列的队列深度小于第二预设阈值时,将与所述第一类型端口匹配连接的所述第二类型端口由输出切换为输入,并反馈第四确认信息至所述第一处理单元。
6.根据权利要求1至5任一所述的芯片,其特征在于,所述第一处理单元包括监测组件和切换组件;
所述监测组件,用于监测由所述第一DIE输出数据至所述第二DIE的所述处理队列的队列深度,检测所述队列深度是否达到所述第一预设阈值,发送检测结果至所述切换组件;
所述切换组件,用于接收所述监测组件发送的所述检测结果,在所述检测结果为所述队列深度达到所述第一预设阈值时,通过与所述第二处理单元的握手将所述至少一组第一类型端口由输入切换为输出,并将所述m组端口中与每组所述第一类型端口匹配连接的第二类型端口由输出切换为输入。
7.一种传输调度方法,其特征在于,用于由至少两个芯片裸片DIE合封而成的芯片中,所述至少两个芯片裸片DIE构成至少一组DIE组,所述DIE组包括第一DIE和第二DIE,所述第一DIE中设置有第一处理单元和n组端口,所述第二DIE中设置有第二处理单元和m组端口,n和m均为大于等于1的整数;所述方法包括:
所述第一处理单元监测由所述第一DIE输出数据至所述第二DIE的处理队列的队列深度;
所述第一处理单元在所述队列深度达到第一预设阈值时通过与所述第二处理单元握手将所述n组端口中的至少一组第一类型端口由输入切换为输出,并将所述m组端口中与每组所述第一类型端口匹配连接的第二类型端口由输出切换为输入,所述第一类型端口为所述n组端口中能够切换输入输出且匹配连接的所述第二类型端口也能切换输入输出的端口。
8.根据权利要求7所述的方法,其特征在于,所述第一处理单元在所述队列深度达到第一预设阈值时通过与所述第二处理单元握手将所述n组端口中的至少一组第一类型端口由输入切换为输出,并将所述m组端口中与每组所述第一类型端口匹配连接的第二类型端口由输出切换为输入,包括:
所述第一处理单元在所述队列深度达到所述第一预设阈值时,发送第一切换请求至所述第二处理单元;
所述第二处理单元接收所述第一切换请求,并在由所述第二DIE输出数据至所述第一DIE的处理队列的队列深度小于第二预设阈值时,反馈第一确认信息至所述第一处理单元,关闭所述第二DIE对所述第二类型端口的输出数据的调度;
所述第一处理单元接收所述第二处理单元反馈的所述第一确认信息,将所述至少一组第一类型端口由输入切换为输出并通过与所述第二处理单元握手将匹配连接的所述第二类型端口由输出切换为输入。
9.根据权利要求8所述的方法,其特征在于,所述将所述至少一组第一类型端口由输入切换为输出并通过与所述第二处理单元握手将匹配连接的所述第二类型端口由输出切换为输入,包括:
所述第一处理单元将所述至少一组第一类型端口由输入切换为输出,发送第二确认信息至所述第二处理单元;
所述第二处理单元接收所述第二确认信息,并在接收到所述第二确认信息之后,将与所述第一类型端口匹配连接的所述第二类型端口由输出切换为输入,发送第三确认信息至所述第一处理单元;
所述第一处理单元接收所述第二处理单元发送的所述第三确认信息,开启所述第一DIE对所述至少一组第一类型端口的输出数据的调度。
10.根据权利要求7所述的方法,其特征在于,所述第一处理单元在所述队列深度达到第一预设阈值时通过与所述第二处理单元握手将所述n组端口中的至少一组第一类型端口由输入切换为输出,并将所述m组端口中与每组所述第一类型端口匹配连接的第二类型端口由输出切换为输入,包括:
所述第一处理单元在所述队列深度达到所述第一预设阈值时,发送第二切换请求至所述第二处理单元;
所述第二处理单元接收所述第二切换请求,将与所述第一类型端口匹配连接的所述第二类型端口由输出切换为输入,反馈第四确认信息至所述第一处理单元;
所述第一处理单元接收所述第四确认信息,将所述至少一组第一类型端口由输入切换为输出,并开启所述第一DIE对所述至少一组第一类型端口的输出数据的调度。
11.根据权利要求10所述的方法,其特征在于,所述将与所述第一类型端口匹配连接的所述第二类型端口由输出切换为输入之前,所述方法还包括:
检测由所述第二DIE输出数据至所述第一DIE的处理队列的队列深度是否小于第二预设阈值;
在小于所述第二预设阈值时,执行所述将与所述第一类型端口匹配连接的所述第二类型端口由输出切换为输入的步骤。
CN201610156804.XA 2016-03-18 2016-03-18 芯片和传输调度方法 Active CN107204940B (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201610156804.XA CN107204940B (zh) 2016-03-18 2016-03-18 芯片和传输调度方法
CN202011318972.7A CN112383490B (zh) 2016-03-18 2016-03-18 芯片和传输调度方法
EP17161529.7A EP3223479B1 (en) 2016-03-18 2017-03-17 Chip and transmission scheduling method
US15/461,666 US10135758B2 (en) 2016-03-18 2017-03-17 Chip and transmission scheduling method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610156804.XA CN107204940B (zh) 2016-03-18 2016-03-18 芯片和传输调度方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
CN202011318972.7A Division CN112383490B (zh) 2016-03-18 2016-03-18 芯片和传输调度方法

Publications (2)

Publication Number Publication Date
CN107204940A CN107204940A (zh) 2017-09-26
CN107204940B true CN107204940B (zh) 2020-12-08

Family

ID=58358466

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201610156804.XA Active CN107204940B (zh) 2016-03-18 2016-03-18 芯片和传输调度方法
CN202011318972.7A Active CN112383490B (zh) 2016-03-18 2016-03-18 芯片和传输调度方法

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN202011318972.7A Active CN112383490B (zh) 2016-03-18 2016-03-18 芯片和传输调度方法

Country Status (3)

Country Link
US (1) US10135758B2 (zh)
EP (1) EP3223479B1 (zh)
CN (2) CN107204940B (zh)

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100682060B1 (ko) * 2005-01-07 2007-02-15 삼성전자주식회사 네트워크 온칩 시스템의 스위칭 장치 및 그의 스케쥴링방법
CN101303885A (zh) * 2008-07-01 2008-11-12 普天信息技术研究院有限公司 多芯片封装存储模块
CN101901132B (zh) * 2009-08-12 2013-08-21 威盛电子股份有限公司 微处理器以及相关储存方法
EP2302403A1 (en) * 2009-09-28 2011-03-30 Imec Method and device for testing TSVs in a 3D chip stack
EP2333830B1 (en) * 2009-12-07 2014-09-03 STMicroelectronics (Research & Development) Limited a package comprising a first and a second die coupled by a multiplexed bus
EP2339795B1 (en) * 2009-12-07 2013-08-14 STMicroelectronics (Research & Development) Limited Inter-chip communication interface for a multi-chip package
CN102164067B (zh) * 2010-02-20 2013-11-06 华为技术有限公司 交换网流控实现方法、交换设备及系统
US9092393B2 (en) * 2011-03-11 2015-07-28 Skyworks Solutions, Inc. Dual mode serial/parallel interface and use thereof in improved wireless devices and switching components
CN103001895B (zh) * 2012-12-18 2015-04-22 福建星网锐捷网络有限公司 交换设备和接口模式切换方法
US9842040B2 (en) * 2013-06-18 2017-12-12 Empire Technology Development Llc Tracking core-level instruction set capabilities in a chip multiprocessor
CN103441393B (zh) * 2013-08-23 2016-08-10 深圳一电科技有限公司 电子设备及其多功能接口、通讯系统
CN103441879B (zh) * 2013-08-29 2016-11-16 华为技术有限公司 一种网络通道切换方法及装置
US9934179B2 (en) * 2015-02-17 2018-04-03 Mediatek Inc. Wafer-level package with at least one input/output port connected to at least one management bus

Also Published As

Publication number Publication date
US10135758B2 (en) 2018-11-20
CN112383490A (zh) 2021-02-19
US20170272385A1 (en) 2017-09-21
EP3223479B1 (en) 2018-11-14
EP3223479A1 (en) 2017-09-27
CN112383490B (zh) 2022-09-02
CN107204940A (zh) 2017-09-26

Similar Documents

Publication Publication Date Title
CN106664290B (zh) 一种光电混合网络的数据传输方法及装置
US10321513B2 (en) Method for PDCP control PDU transmission by user equipment (UE)
US8661168B2 (en) Specialized universal serial bus controller
KR101519793B1 (ko) 차량용 네트워크 시스템 및 이 시스템 내 이종 통신 제어기의 데이터 전송 방법
US20160294709A1 (en) Data Transmission Method, Core Forwarding Device, and Endpoint Forwarding Device
CN104935641B (zh) 一种加速文件传输的方法和装置
IL271243B2 (en) Data transmission method, terminal device and network device
CN109313623A (zh) 切换串口数据传输状态的方法及装置
US10826847B2 (en) Port auto-negotiation method and device
CN110971542A (zh) 基于fpga的srio数据传输系统
CN103248567B (zh) 一种bfd会话报文传输方法和设备
CN107204940B (zh) 芯片和传输调度方法
CN104536853B (zh) 一种保障双控制器存储设备资源连续可用性的装置
CN115982090B (zh) 软硬件协同实现远端内存访问的方法和装置
EP3319249B1 (en) Transmission checking method, node, system and computer storage medium
CN111405534A (zh) 信息传输方法、第一终端及计算机存储介质
CN101765176A (zh) 一种信道切换方法、网络及网络节点
CN111464386A (zh) 用于数据传输的通信转换方法和装置、通信系统
CN114039810B (zh) 基于以太网的柔性自动化控制系统
KR20200143881A (ko) 제어기 통신 장치 및 그 방법
CN104270255A (zh) 一种基于linx进程的节点间通信模块及方法
CN107360605A (zh) 数据传输系统、方法和装置
CN108712242B (zh) 分组设备内提升信令处理能力的系统及方法
WO2023040126A1 (zh) 一种数据传输方法、通信装置、芯片及其模组设备
WO2021136278A1 (zh) 报文传输方法及电子设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant