CN107181404B - 一种电流滞环控制buck电路 - Google Patents

一种电流滞环控制buck电路 Download PDF

Info

Publication number
CN107181404B
CN107181404B CN201610136367.5A CN201610136367A CN107181404B CN 107181404 B CN107181404 B CN 107181404B CN 201610136367 A CN201610136367 A CN 201610136367A CN 107181404 B CN107181404 B CN 107181404B
Authority
CN
China
Prior art keywords
circuit
signal
voltage
output
comparator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201610136367.5A
Other languages
English (en)
Other versions
CN107181404A (zh
Inventor
陈晓飞
许泽华
童乔凌
邹雪城
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huazhong University of Science and Technology
Original Assignee
Huazhong University of Science and Technology
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huazhong University of Science and Technology filed Critical Huazhong University of Science and Technology
Priority to CN201610136367.5A priority Critical patent/CN107181404B/zh
Publication of CN107181404A publication Critical patent/CN107181404A/zh
Application granted granted Critical
Publication of CN107181404B publication Critical patent/CN107181404B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/08Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters
    • H02M1/083Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters for the ignition at the zero crossing of the voltage or the current
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/0003Details of control, feedback or regulation circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Dc-Dc Converters (AREA)

Abstract

一种电流滞环控制BUCK电路,属于电力电子技术,解决现有电流滞环控制BUCK电路效率低的问题,并使电磁干扰易于控制。本发明包括功率级电路、采样反馈补偿电路、电流滞环控制电路、窗口产生电路、零点检测电路、开关控制电路、参考频率选择电路和锁相环电路。本发明保留现有基于锁相环的电流滞环控制方式动态响应速度快的优点,同时针对其轻负载效率低的缺点,引入了零点检测电路和参考频率选择电路,在改变开关频率提高效率的同时不会使电磁干扰(EMI)问题恶化。

Description

一种电流滞环控制BUCK电路
技术领域
本发明属于电力电子技术,具体涉及一种电流滞环控制BUCK电路。
背景技术
在BUCK型电路中,一般包括功率级电路和控制电路,控制电路用于控制功率级电路主功率开关管的开关状态,以调节输出电压,使输出电压低于输入电压。控制电路需要根据输出电压的变化,反馈控制主功率开关管的开关状态。
现有的BUCK型电路(降压式变换电路)大多采用电压模和峰值电流模的控制方式。这些控制方式属于线性控制,环路的带宽受限于开关频率,而开关频率又受限于效率,故动态响应速度难以提升。电流滞环控制属于纹波控制,是一种非线性控制,可以在动态响应的瞬间改变开关管的状态,故提高了动态响应速度,同时这种控制方式在断续导通(DCM)模式下可以随负载动态改变开关频率,从而提高了效率。但这种控制方式的缺点是频率受到输入电压、寄生效应等多种因素影响,容易不稳定,造成电磁干扰,对其现有解决方法是引入锁相环使开关频率锁定到参考频率,但是引入锁相环导致了轻负载下频率不能随负载动态变化,因此降低了效率。
发明内容
本发明提供一种电流滞环控制BUCK电路,解决现有电流滞环控制BUCK电路效率低的问题,并使电磁干扰易于控制。
本发明所提供的一种电流滞环控制BUCK电路,包括功率级电路、采样反馈补偿电路、电流滞环控制电路、窗口产生电路、零点检测电路、开关控制电路、参考频率选择电路和锁相环电路;
所述功率级电路,将直流输入电压降低给出输出电压和功率管连接节点电压信号;
所述采样反馈补偿电路,对功率级电路中的电感电流和负载电流进行采样并对输出电压进行反馈补偿,得到的电感电流采样信号提供给电流滞环控制电路,负载电流采样信号提供给参考频率产生电路,输出反馈补偿电压提供给窗口产生电路;
所述电流滞环控制电路,根据电感电流采样信号和输出电压的叠加电压信号和滞环窗口电压比较的结果产生占空比信号,用于控制开关控制电路及所述锁相环电路;
所述窗口产生电路,根据反馈补偿电压和锁相环电路输出的窗口调节信号产生窗口上限电压和窗口下限电压,提供给电流滞环控制电路以产生占空比信号;
所述零点检测电路,检测电感电流过零点,并产生零点检测信号用于调节开关控制电路的输出;
所述开关控制电路,根据电流滞环控制电路输出的占空比信号和零点检测电路输出的零点检测信号,产生第一开关控制信号和第二开关控制信号,用于控制功率级电路中的开关管;
所述参考频率选择电路,根据负载电流采样信号和和第一阈值电压、第二阈值电压、第三阈值电压比较的结果,选择由基础频率分频产生的四个频率中的一个为参考频率提供给锁相环电路;
所述锁相环电路,用于将开关频率锁定到参考频率,并产生窗口调节信号提供给窗口产生电路。
所述功率级电路可以包括PMOS管、第一NMOS管、电感和第一电容;PMOS管的源极连接输入直流电压,漏极与所述第一NMOS管的漏极连接并连接电感一端,电感另一端通过第一电容连接地电平,PMOS管的栅极连接第一开关控制信号;所述第一NMOS管的源极接地电平,栅极连接第二开关控制信号;PMOS管的漏极和第一NMOS管的漏极连接节点电压信号输出到零点检测电路。
所述反馈采样补偿电路可以包括电感电流采样子电路、负载电流采样子电路、输出电压采样子电路和输出电压反馈补偿子电路;所述电感电流采样子电路由第一电阻和第二电容构成,第一电阻和第二电容串联后与所述功率级电路中的电感并联,第二电容两端的电压为电感电流采样信号,而第一电阻和第二电容连接节点的电压为输出电压和电感电流采样信号的叠加电压信号,送至所述电流滞环控制电路;所述负载电流采样子电路由第六电阻、第四电容和第一误差放大器构成,第一误差放大器的正相输入端和反相输入端分别连接到第二电容的两端,第一误差放大器输出端通过第六电阻和第四电容连接到地,第六电阻和第四电容连接节点电压输出为负载电流采样信号,送至所述参考频率选择电路;所述输出电压采样子电路由第四电阻和第五电阻构成,第四电阻和第五电阻串联后连接在输出端和地电平之间,第五电阻两端的电压为输出电压采样信号;
所述输出电压反馈补偿子电路由第二误差放大器、第二电阻、第三电阻和第三电容构成,第二误差放大器的反相输入端依次通过串联的第三电容和第二电阻连接第二误差放大器的输出端,第二误差放大器的反相输入端同时通过第三电阻连接输出电压采样信号,第二误差放大器的正相输入端连接第一参考电压,第二误差放大器输出反馈补偿电压,送至窗口产生电路。
所述电流滞环控制电路由第一比较器、第二比较器和SR触发器构成;第一比较器用于比较叠加电压信号是否达到窗口上限电压,第二比较器用于比较叠加电压信号是否达到窗口下限电压;第一比较器的正输入端输入窗口上限电压,第一比较器的负输入端和第二比较器的正输入端连接并连接所述叠加电压信号,第一比较器的输出端和SR触发器的S端连接;第二比较器的负输入端输入窗口下限电压,第二比较器的输出端和SR触发器的R端连接;SR触发器的Q端输出占空比信号,送至所述开关控制电路以及所述锁相环电路。
所述窗口产生电路包括第三误差放大器,第三误差放大器的正输入端分别通过第七电阻、第八电阻连接窗口调节信号和输出电压反馈补偿信号,第三误差放大器的负输入端通过第九电阻连接地电平、并通过第十电阻连接第三误差放大器的输出端,第三误差放大器输出窗口上限电压,送至所述电流滞环控制电路,窗口上限电压等于输出电压反馈补偿信号和窗口调节信号的和;输出电压反馈补偿信号直接作为窗口下限电压输出。
所述零点检测电路由第三比较器构成,第三比较器的正输入端连接地电平,第三比较器的负输入端连接到功率管连接节点电压信号,第三比较器输出端输出零点检测信号,提供给开关控制电路;
当功率管连接节点电压信号大于零时,零点检测信号为低电平,功率管连接节点电压信号小于零时,零点检测信号为高电平。
所述开关控制电路可以由反相器和与门构成,反相器输入占空比信号,输出第一开关控制信号并送至与门的第一输入端,与门的第二输入端输入零点检测信号,与门的输出端输出第二开关控制信号。
所述参考频率选择电路,由第四比较器、第五比较器、第一多路选择器、第二多路选择器和分频器构成;
第一阈值电压和负载电流采样信号分别送入所述第四比较器的正相输入端、负相输入端,第四比较器的输出端分别连接第一多路选择器的控制端和第二多路选择器的第一控制端;第二阈值电压和第三阈值电压分别送入所述第一多路选择器的两个输入端,第一多路选择器的输出端连接第五比较器的正相输入端,负载电流采样信号送入所述第五比较器的反相相输入端,第五比较器的输出端连接第二多路选择器的第二控制端;基础频率送入所述分频器的输入端,分频器的四个输出端分别连接第二多路选择器的四个输入端,所述第二多路选择器的输出端输出参考频率信号;
分频器的四个输出端分别输出频率f1、f2、f3、f4,当第二多路选择器的第一控制端、第二控制端信号分别为0、0时,选择输出频率f1;当第二多路选择器的第一控制端、第二控制端信号分别为0、1时,选择输出频率f2;当第二多路选择器的第一控制端、第二控制端信号分别为1、0时,选择输出频率f3;当第二多路选择器的第一控制端、第二控制端信号分别为1、1时,选择输出频率f4;其中,f1=fclk,f2=fclk/2,f3=fclk/4,f4=fclk/8。
所述锁相环电路可以包括鉴频鉴相器、电荷泵和低通滤波器;所述鉴频鉴相器的开关频率输入端和参考频率输入端分别输入占空比信号、参考频率信号,所述鉴频鉴相器的up输出端和dn输出端分别连接电荷泵的第一输入端和第二输入端,电荷泵的输出端连接低通滤波器的输入端,低通滤波器输出窗口调节信号,送至所述窗口产生电路。
本发明采用现有基于锁相环的电流滞环控制方式,保留了其动态响应速度快的优点,同时针对其轻负载效率低的缺点,引入了零点检测电路和参考频率选择电路;本发明中的叠加电压信号Vsen是快速反馈信号,可以直接响应输入电压Vin和负载电流的变化,加快了动态响应速度,而Vc信号是慢速反馈信号,可以消除稳态误差。同时零点检测电路使BUCK电路在重负载时工作在连续导通(CCM)模式,参考频率fs恒定,而在轻负载时自动进入断续导通(DCM)模式,参考频率选择电路在DCM模式下将根据负载大小选择使效率最高的参考频率fs,并通过锁相环电路将开关频率锁定到此参考频率fs,由于可选择的频率之间是倍数关系,使噪声频谱可以预测,因此在改变开关频率提高效率的同时不会使电磁干扰问题恶化。
附图说明
图1为本发明的电路模块示意图;
图2为本发明实施例的电路结构示意图;
图3为窗口产生电路的电路结构示意图;
图4为零点检测电路的电路结构示意图;
图5为开关控制电路的电路结构示意图;
图6为参考频率选择电路的电路结构示意图。
具体实施方式
以下结合附图对本发明进一步描述,但本发明并不仅仅限于这些实施例。本发明涵盖任何在本发明的精神和范围上做的替代、修改、等效方法以及方案。
如图1所示,本发明包括功率级电路10、采样反馈补偿电路20、电流滞环控制电路30、窗口产生电路40、零点检测电路50、开关控制电路60、参考频率选择电路70和锁相环电路80;
所述功率级电路10,将直流输入电压Vin降低给出输出电压Vout和功率管连接节点电压信号Vx;
所述采样反馈补偿电路20,对功率级电路10中的电感电流和负载电流进行采样并对输出电压Vout进行反馈补偿,得到的电感电流采样信号提供给电流滞环控制电路30,负载电流采样信号Isen提供给参考频率产生电路70,输出反馈补偿电压Vc提供给窗口产生电路40;
所述电流滞环控制电路30,根据电感电流采样信号和输出电压Vout的叠加电压信号Vsen和滞环窗口电压比较的结果产生占空比信号D,用于控制开关控制电路60及所述锁相环电路80;
所述窗口产生电路40,根据反馈补偿电压Vc和锁相环电路输出的窗口调节信号Vctrl产生窗口上限电压Win1和窗口下限电压Win2,提供给电流滞环控制电路30以产生占空比信号D;
所述零点检测电路50,检测电感电流过零点,并产生零点检测信号Vz用于调节开关控制电路60的输出;
所述开关控制电路60,根据电流滞环控制电路30输出的占空比信号D和零点检测电路50输出的零点检测信号Vz,产生第一开关控制信号Vp和第二开关控制信号Vn,用于控制功率级电路10中的开关管;
所述参考频率选择电路70,根据负载电流采样信号Isen和第一阈值电压V1、第二阈值电压V2、第三阈值电压V3比较的结果,选择由基础频率fclk分频产生的四个频率中的一个为参考频率fs提供给锁相环电路80;
所述锁相环电路80,用于将开关频率锁定到参考频率,并产生窗口调节信号Vctrl提供给窗口产生电路40。
如图2所示,本实施例中,所述功率级电路10包括PMOS管Mp、第一NMOS管Mn1、电感L和第一电容C1;PMOS管Mp的源极连接输入直流电压Vin,漏极与所述第一NMOS管Mn1的漏极连接并连接电感L一端,电感L另一端通过第一电容C1连接地电平,PMOS管Mp的栅极连接第一开关控制信号Vp;所述第一NMOS管Mn1的源极接地电平,栅极连接第二开关控制信号Vn;PMOS管Mp的漏极和第一NMOS管Mn1的漏极连接节点电压信号Vx输出到零点检测电路50。
所述反馈采样补偿电路20包括电感电流采样子电路、负载电流采样子电路、输出电压采样子电路和输出电压反馈补偿子电路;所述电感电流采样子电路由第一电阻R1和第二电容C2构成,第一电阻R1和第二电容C2串联后与所述功率级电路中的电感L并联,第二电容C2两端的电压为电感电流采样信号,而第一电阻和第二电容连接节点的电压为输出电压和电感电流采样信号的叠加电压信号Vsen,送至所述电流滞环控制电路;所述负载电流采样子电路由第六电阻R6、第四电容C4和第一误差放大器A1构成,第一误差放大器A1的正相输入端和反相输入端分别连接到第二电容C2的两端,第一误差放大器A1输出端通过第六电阻R6和第四电容C4连接到地,第六电阻R6和第四电容C4连接节点电压输出为负载电流采样信号Isen,送至所述参考频率选择电路;
所述输出电压采样子电路由第四电阻R4和第五电阻R5构成,第四电阻R4和第五电阻R5串联后连接在输出端Vout和地电平之间,第五电阻R5两端的电压为输出电压采样信号FB;
所述输出电压反馈补偿子电路由第二误差放大器A2、第二电阻R2、第三电阻R3和第三电容C3构成,第二误差放大器A2的反相输入端依次通过串联的第三电容C3和第二电阻R2连接第二误差放大器A2的输出端,第二误差放大器A2的反相输入端同时通过第三电阻R3连接输出电压采样信号FB,第二误差放大器A2的正相输入端连接第一参考电压Vref1,第二误差放大器A2输出反馈补偿电压Vc,送至窗口产生电路40。
所述电流滞环控制电路30由第一比较器COMP1、第二比较器COMP2和SR触发器构成;第一比较器用于比较叠加电压信号Vsen是否达到窗口上限电压Win1,第二比较器用于比较叠加电压信号Vsen是否达到窗口下限电压Win2;第一比较器COMP1的正输入端输入窗口上限电压Win1,第一比较器COMP1的负输入端和第二比较器COMP2的正输入端连接并连接所述叠加电压信号Vsen,第一比较器COMP1的输出端和SR触发器的S端连接;第二比较器COMP2的负输入端输入窗口下限电压Win2,第二比较器COMP2的输出端和SR触发器的R端连接;SR触发器的Q端输出占空比信号D,送至所述开关控制电路60以及所述锁相环电路。
如图3所示,所述窗口产生电路40包括第三误差放大器A3,第三误差放大器A3的正输入端分别通过第七电阻R7、第八电阻R8连接窗口调节信号Vctrl和输出电压反馈补偿信号Vc,第三误差放大器A3的负输入端通过第九电阻R9连接地电平、并通过第十电阻R10连接第三误差放大器A3的输出端,第三误差放大器A3输出窗口上限电压Win1,送至所述电流滞环控制电路30,窗口上限电压Win1等于输出电压反馈补偿信号Vc和窗口调节信号Vctrl的和;输出电压反馈补偿信号Vc直接作为窗口下限电压Win2输出。
如图4所示,所述零点检测电路50由第三比较器COMP3构成,第三比较器COMP3的正输入端连接地电平,第三比较器COMP3的负输入端连接到功率管连接节点电压信号Vx,第三比较器COMP3输出端输出零点检测信号Vz,提供给开关控制电路60;
当功率管连接节点电压信号Vx大于零时,零点检测信号Vz为低电平,功率管连接节点电压信号Vx小于零时,零点检测信号Vz为高电平。
如图5所示,所述开关控制电路60由反相器U1和与门U2构成,反相器U1输入占空比信号D,输出第一开关控制信号Vp并送至与门U2的第一输入端,与门U2的第二输入端输入零点检测信号Vz,与门U2的输出端输出第二开关控制信号Vn。
如图6所示,所述参考频率选择电路70,由第四比较器COMP4、第五比较器COMP5、第一多路选择器MUX1、第二多路选择器MUX2和分频器Divider构成;
第一阈值电压V1和负载电流采样信号Isen分别送入所述第四比较器COMP4的正相输入端、负相输入端,第四比较器COMP4的输出端分别连接第一多路选择器MUX1的控制端和第二多路选择器MUX2的第一控制端;第二阈值电压V2和第三阈值电压V3分别送入所述第一多路选择器MUX1的两个输入端,第一多路选择器MUX1的输出端连接第五比较器COMP5的正相输入端,负载电流采样信号Isen送入所述第五比较器COMP5的反相相输入端,第五比较器COMP5的输出端连接第二多路选择器MUX2的第二控制端;基础频率fclk送入所述分频器Divider的输入端,分频器Divider的四个输出端分别连接第二多路选择器MUX2的四个输入端,所述第二多路选择器MUX2的输出端输出参考频率信号fs;
分频器Divider的四个输出端分别输出频率f1、f2、f3、f4,当第二多路选择器MUX2的第一控制端、第二控制端信号分别为0、0时,选择输出频率f1;当第二多路选择器MUX2的第一控制端、第二控制端信号分别为0、1时,选择输出频率f2;当第二多路选择器MUX2的第一控制端、第二控制端信号分别为1、0时,选择输出频率f3;当第二多路选择器MUX2的第一控制端、第二控制端信号分别为1、1时,选择输出频率f4;其中,f1=fclk,f2=fclk/2,f3=fclk/4,f4=fclk/8。
所述锁相环电路80包括鉴频鉴相器、电荷泵和低通滤波器;所述鉴频鉴相器的开关频率输入端和参考频率输入端分别输入占空比信号D、参考频率信号clk,所述鉴频鉴相器的up输出端和dn输出端分别连接电荷泵的第一输入端和第二输入端,电荷泵的输出端连接低通滤波器的输入端,低通滤波器输出窗口调节信号Vctrl,送至所述窗口产生电路40。
作为一个实施例,各器件具体参数如下:
Vin=3.3V,Vout=1.2V,负载电流为15mA-800mA,PMOS管Mp型号为irf7204,第一NMOS管Mn1型号为irf6617,L=3uH,C2=100nF,R1=1KΩ,C1=10uF,R2=2KΩ,R3=1kΩ,C3=15nF,第一误差放大器A1、第二误差放大器A2、第三误差放大器A3的型号均为美国德州仪器公司的LM318,第一比较器COMP1、第二比较器COMP2、第三比较器COMP3、第四比较器COMP4、第五比较器COMP5的型号均为美国德州仪器公司的LM311,与门的型号为飞利浦半导体公司的HC08D,反相器的型号为飞利浦半导体公司的HC04D,SR触发器的型号为飞利浦半导体公司的74LS71,CCM模式下开关频率f=1Mhz,DCM模式下开关频率随负载电流大小在500khz,250khz,125khz之间变化。

Claims (9)

1.一种电流滞环控制BUCK电路,包括功率级电路(10)、采样反馈补偿电路(20)、电流滞环控制电路(30)、窗口产生电路(40)、零点检测电路(50)、开关控制电路(60)、参考频率选择电路(70)和锁相环电路(80);其特征在于:
所述功率级电路(10),将直流输入电压(Vin)降低并给出输出电压(Vout)和功率管连接节点电压信号(Vx);
所述采样反馈补偿电路(20),对功率级电路(10)中的电感电流和负载电流进行采样并对输出电压(Vout)进行反馈补偿,得到的电感电流采样信号提供给电流滞环控制电路(30),负载电流采样信号(Isen)提供给参考频率选择电路(70),电压反馈补偿信号(Vc)提供给窗口产生电路(40);
所述电流滞环控制电路(30),根据电感电流采样信号和输出电压(Vout)的叠加电压信号(Vsen)和滞环窗口电压比较的结果产生占空比信号(D),用于控制开关控制电路(60)及所述锁相环电路(80);
所述窗口产生电路(40),根据电压反馈补偿信号(Vc)和锁相环电路输出的窗口调节信号(Vctrl)产生窗口上限电压(Win1)和窗口下限电压(Win2),提供给电流滞环控制电路(30)以产生占空比信号(D);
所述零点检测电路(50),检测电感电流过零点,并产生零点检测信号(Vz)用于调节开关控制电路(60)的输出;
所述开关控制电路(60),根据电流滞环控制电路(30)输出的占空比信号(D)和零点检测电路(50)输出的零点检测信号(Vz),产生第一开关控制信号(Vp)和第二开关控制信号(Vn),用于控制功率级电路(10)中的开关管;
所述参考频率选择电路(70),根据负载电流采样信号(Isen)和第一阈值电压(V1)、第二阈值电压(V2)、第三阈值电压(V3)比较的结果,选择由基础频率(fclk)分频产生的四个频率中的一个为参考频率(fs)提供给锁相环电路(80);
所述锁相环电路(80),用于将开关频率锁定到参考频率,并产生窗口调节信号(Vctrl)提供给窗口产生电路(40)。
2.如权利要求1所述的电流滞环控制BUCK电路,其特征在于:
所述功率级电路(10)包括PMOS管(Mp)、第一NMOS管(Mn1)、电感(L)和第一电容(C1);PMOS管(Mp)的源极连接输入直流电压(Vin),漏极与所述第一NMOS管(Mn1)的漏极连接并连接电感(L)一端,电感(L)另一端通过第一电容(C1)连接地电平,PMOS管(Mp)的栅极连接第一开关控制信号(Vp);所述第一NMOS管(Mn1)的源极接地电平,栅极连接第二开关控制信号(Vn);PMOS管(Mp)的漏极和第一NMOS管(Mn1)的漏极连接节点电压信号(Vx)输出到零点检测电路(50)。
3.如权利要求1所述的电流滞环控制BUCK电路,其特征在于:
所述采样反馈补偿电路(20)包括电感电流采样子电路、负载电流采样子电路、输出电压采样子电路和输出电压反馈补偿子电路;所述电感电流采样子电路由第一电阻(R1)和第二电容(C2)构成,第一电阻(R1)和第二电容(C2)串联后与所述功率级电路中的电感(L)并联,第二电容(C2)两端的电压为电感电流采样信号,而第一电阻和第二电容连接节点的电压为输出电压和电感电流采样信号的叠加电压信号(Vsen),送至所述电流滞环控制电路;所述负载电流采样子电路由第六电阻(R6)、第四电容(C4)和第一误差放大器(A1)构成,第一误差放大器(A1)的正相输入端和反相输入端分别连接到第二电容(C2)的两端,第一误差放大器(A1)输出端通过第六电阻(R6)和第四电容(C4)连接到地,第六电阻(R6)和第四电容(C4)连接节点电压输出为负载电流采样信号(Isen),送至所述参考频率选择电路;
所述输出电压采样子电路由第四电阻(R4)和第五电阻(R5)构成,第四电阻(R4)和第五电阻(R5)串联后连接在输出端(Vout)和地电平之间,第五电阻(R5)两端的电压为输出电压采样信号(FB);
所述输出电压反馈补偿子电路由第二误差放大器(A2)、第二电阻(R2)、第三电阻(R3)和第三电容(C3)构成,第二误差放大器(A2)的反相输入端依次通过串联的第三电容(C3)和第二电阻(R2)连接第二误差放大器(A2)的输出端,第二误差放大器(A2)的反相输入端同时通过第三电阻(R3)连接输出电压采样信号(FB),第二误差放大器(A2)的正相输入端连接第一参考电压(Vref1),第二误差放大器(A2)输出电压反馈补偿信号(Vc)送至窗口产生电路(40)。
4.如权利要求1所述的电流滞环控制BUCK电路,其特征在于:
所述电流滞环控制电路(30)由第一比较器(COMP1)、第二比较器(COMP2)和SR触发器构成;第一比较器用于比较叠加电压信号(Vsen)是否达到窗口上限电压(Win1),第二比较器用于比较叠加电压信号(Vsen)是否达到窗口下限电压(Win2);第一比较器(COMP1)的正输入端输入窗口上限电压(Win1),第一比较器(COMP1)的负输入端和第二比较器(COMP2)的正输入端连接并连接所述叠加电压信号(Vsen),第一比较器(COMP1)的输出端和SR触发器的S端连接;第二比较器(COMP2)的负输入端输入窗口下限电压(Win2),第二比较器(COMP2)的输出端和SR触发器的R端连接;SR触发器的Q端输出占空比信号(D),送至所述开关控制电路(60)以及所述锁相环电路(80)。
5.如权利要求1所述的电流滞环控制BUCK电路,其特征在于:
所述窗口产生电路(40)包括第三误差放大器(A3),第三误差放大器(A3)的正输入端通过第七电阻(R7)连接窗口调节信号(Vctrl)、第三误差放大器(A3)的正输入端通过第八电阻(R8)连接电压反馈补偿信号(Vc);第三误差放大器(A3)的负输入端通过第九电阻(R9)连接地电平、并通过第十电阻(R10)连接第三误差放大器(A3)的输出端;第三误差放大器(A3)输出窗口上限电压(Win1),送至所述电流滞环控制电路(30),窗口上限电压(Win1)等于电压反馈补偿信号(Vc)和窗口调节信号(Vctrl)的和;电压反馈补偿信号(Vc)直接作为窗口下限电压(Win2)输出。
6.如权利要求1所述的电流滞环控制BUCK电路,其特征在于:
所述零点检测电路(50)由第三比较器(COMP3)构成,第三比较器(COMP3)的正输入端连接地电平,第三比较器(COMP3)的负输入端连接到功率管连接节点电压信号(Vx),第三比较器(COMP3)输出端输出零点检测信号(Vz),提供给开关控制电路(60);
当功率管连接节点电压信号(Vx)大于零时,零点检测信号(Vz)为低电平,功率管连接节点电压信号(Vx)小于零时,零点检测信号(Vz)为高电平。
7.如权利要求1所述的电流滞环控制BUCK电路,其特征在于:
所述开关控制电路(60)由反相器(U1)和与门(U2)构成,反相器(U1)输入占空比信号(D),输出第一开关控制信号(Vp)并送至与门(U2)的第一输入端,与门(U2)的第二输入端输入零点检测信号(Vz),与门(U2)的输出端输出第二开关控制信号(Vn)。
8.如权利要求1所述的电流滞环控制BUCK电路,其特征在于:
所述参考频率选择电路(70),由第四比较器(COMP4)、第五比较器(COMP5)、第一多路选择器(MUX1)、第二多路选择器(MUX2)和分频器(Divider)构成;
第一阈值电压(V1)和负载电流采样信号(Isen)分别送入所述第四比较器(COMP4)的正相输入端、负相输入端,第四比较器(COMP4)的输出端分别连接第一多路选择器(MUX1)的控制端和第二多路选择器(MUX2)的第一控制端;第二阈值电压(V2)和第三阈值电压(V3)分别送入所述第一多路选择器(MUX1)的两个输入端,第一多路选择器(MUX1)的输出端连接第五比较器(COMP5)的正相输入端,负载电流采样信号(Isen)送入所述第五比较器(COMP5)的反相输入端,第五比较器(COMP5)的输出端连接第二多路选择器(MUX2)的第二控制端;基础频率(fclk)送入所述分频器(Divider)的输入端,分频器(Divider)的四个输出端分别连接第二多路选择器(MUX2)的四个输入端,所述第二多路选择器(MUX2)的输出端输出参考频率信号(fs);
分频器(Divider)的四个输出端分别输出频率f1、f2、f3、f4,当第二多路选择器(MUX2)的第一控制端、第二控制端信号分别为0、0时,选择输出频率f1;当第二多路选择器(MUX2)的第一控制端、第二控制端信号分别为0、1时,选择输出频率f2;当第二多路选择器(MUX2)的第一控制端、第二控制端信号分别为1、0时,选择输出频率f3;当第二多路选择器(MUX2)的第一控制端、第二控制端信号分别为1、1时,选择输出频率f4;其中,f1=fclk,f2=fclk/2,f3=fclk/4,f4=fclk/8,fclk为基础频率。
9.如权利要求1所述的电流滞环控制BUCK电路,其特征在于:
所述锁相环电路(80)包括鉴频鉴相器、电荷泵和低通滤波器;所述鉴频鉴相器的开关频率输入端和参考频率输入端分别输入占空比信号(D)、参考频率信号(clk),所述鉴频鉴相器的up输出端和dn输出端分别连接电荷泵的第一输入端和第二输入端,电荷泵的输出端连接低通滤波器的输入端,低通滤波器输出窗口调节信号(Vctrl),送至所述窗口产生电路(40)。
CN201610136367.5A 2016-03-10 2016-03-10 一种电流滞环控制buck电路 Active CN107181404B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610136367.5A CN107181404B (zh) 2016-03-10 2016-03-10 一种电流滞环控制buck电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610136367.5A CN107181404B (zh) 2016-03-10 2016-03-10 一种电流滞环控制buck电路

Publications (2)

Publication Number Publication Date
CN107181404A CN107181404A (zh) 2017-09-19
CN107181404B true CN107181404B (zh) 2019-05-21

Family

ID=59829925

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610136367.5A Active CN107181404B (zh) 2016-03-10 2016-03-10 一种电流滞环控制buck电路

Country Status (1)

Country Link
CN (1) CN107181404B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109410848B (zh) * 2018-11-22 2020-09-29 昂宝电子(上海)有限公司 Led背光驱动双控制器级联的系统和方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1858982A (zh) * 2006-05-22 2006-11-08 南京航空航天大学 对逆变器进行变环宽滞环电流控制的方法及电路
CN101295878A (zh) * 2008-06-05 2008-10-29 上海交通大学 柔性直流输电变流器的电流控制方法及装置
CN102097934A (zh) * 2011-02-25 2011-06-15 浙江大学 迟滞模式降压型dc/dc开关变换器
CN202940620U (zh) * 2012-11-30 2013-05-15 成都芯源系统有限公司 一种电池充电电路及其控制电路

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1858982A (zh) * 2006-05-22 2006-11-08 南京航空航天大学 对逆变器进行变环宽滞环电流控制的方法及电路
CN101295878A (zh) * 2008-06-05 2008-10-29 上海交通大学 柔性直流输电变流器的电流控制方法及装置
CN102097934A (zh) * 2011-02-25 2011-06-15 浙江大学 迟滞模式降压型dc/dc开关变换器
CN202940620U (zh) * 2012-11-30 2013-05-15 成都芯源系统有限公司 一种电池充电电路及其控制电路

Also Published As

Publication number Publication date
CN107181404A (zh) 2017-09-19

Similar Documents

Publication Publication Date Title
CN104201883B (zh) 一种用于开关转换器的控制电路
CN106533135B (zh) 恒定导通时间控制电路及其控制的直流-直流变换器
CN102946195B (zh) 开关调节器及其控制方法
CN105720816B (zh) 升降压型变换器的控制电路、控制方法以及应用其的升降压型变换器
CN106787652B (zh) 一种适用于降压变换器输出直流失调的动态消除电路
CN105356746B (zh) 用于电源变换器的导通时间产生电路及电源变换器
CN104734470B (zh) 恒定导通时间控制器
TWI499183B (zh) 電源轉換器的功率因數校正電路
CN103345289B (zh) 斜率补偿和环路带宽自适应控制电路及应用其的开关电源
CN104991597A (zh) 峰值电流控制电路
CN103036427A (zh) 一种同步降压转换器
CN208971380U (zh) 软启动电路、控制芯片、降压转换器及升压转换器
CN109120153A (zh) 一种buck电路以及开关电源
CN103281829A (zh) 一种led驱动电路
CN107181404B (zh) 一种电流滞环控制buck电路
CN101741250B (zh) 以市电调频降低电磁干扰的脉宽调变控制电路及其方法
CN110504826B (zh) Led驱动系统、去纹波电路及方法
CN108075634A (zh) 用于功率因数校正变换器的控制装置及控制方法
CN108880252A (zh) 线性恒流电路
CN103916020B (zh) 开关电源及其控制电路
CN103650600B (zh) 射频拉远单元和相关设备
CN108023468A (zh) 开关电源控制电路及开关电源
CN106487222B (zh) 操作于涟波控制模式的电源供应器以及其控制方法
CN208806738U (zh) 一种频率控制电路及开关电路
CN107786086A (zh) 恒定导通时间控制Buck变换器多脉冲簇发改善装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant