CN107168888A - Nand闪存的映射表管理方法及其系统 - Google Patents

Nand闪存的映射表管理方法及其系统 Download PDF

Info

Publication number
CN107168888A
CN107168888A CN201710357222.2A CN201710357222A CN107168888A CN 107168888 A CN107168888 A CN 107168888A CN 201710357222 A CN201710357222 A CN 201710357222A CN 107168888 A CN107168888 A CN 107168888A
Authority
CN
China
Prior art keywords
mapping table
grades
nand flash
flash memories
level
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201710357222.2A
Other languages
English (en)
Other versions
CN107168888B (zh
Inventor
孙成思
孙日欣
李振华
赖永富
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huizhou Baiwei Storage Technology Co ltd
Original Assignee
Huizhou Baiwei Storage Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huizhou Baiwei Storage Technology Co ltd filed Critical Huizhou Baiwei Storage Technology Co ltd
Priority to CN201710357222.2A priority Critical patent/CN107168888B/zh
Publication of CN107168888A publication Critical patent/CN107168888A/zh
Application granted granted Critical
Publication of CN107168888B publication Critical patent/CN107168888B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • G06F12/0246Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Memory System (AREA)
  • Read Only Memory (AREA)

Abstract

本发明公开了一种Nand闪存的映射表管理方法及其系统,方法包括:当将数据写入Nand闪存时,建立至少一个的一级映射表、二级映射表和三级映射表;判断所述一级映射表、二级映射表和三级映射表的个数是否超过预设个数;若是,则将预设个数的一级映射表、二级映射表和三级映射表存放至单芯片的内存中,将未存放在单芯片的内存中的一级映射表、二级映射表和三级映射表存放至Nand闪存中。只将一定个数的一级映射表、二级映射表和三级映射表存放在单芯片的内存中,其余的则存放在Nand闪存中,可以减少映射表在单芯片的内存中的占用空间,降低单芯片的制作成本。

Description

Nand闪存的映射表管理方法及其系统
技术领域
本发明涉及存储技术领域,尤其涉及一种Nand闪存的映射表管理方法及其系统。
背景技术
Nand闪存由于其体积小、质量轻、抗震性强、噪声小、耐高温和低功耗等优点,已经广泛地应用在常见的电子产品中。Nand闪存中的FTL(Flash Translation Layer,闪存转换层)是一种与操作系统间对话的介质,由于存在FTL,因此操作系统可将闪存等产品作为一个磁盘驱动器,在闪存等产品上建立多个虚拟的数据块或者扇区用以存储及管理数据。
目前,由于传统的单层或者双层映射表太大,而电子产品的单芯片的内存大小有限,所以有必要减小映射表在单芯片的内存中所占的空间。
发明内容
本发明所要解决的技术问题是:提供一种Nand闪存的映射表管理方法及其系统,可以减少占用电子产品的单芯片的内存空间。
为了解决上述技术问题,本发明采用的技术方案为:
一种Nand闪存的映射表管理方法,包括:
当将数据写入Nand闪存时,建立至少一个的一级映射表、二级映射表和三级映射表,所述一级映射表对应至少一个的所述二级映射表的存放位置,所述二级映射表对应至少一个的所述三级映射表的存放位置,所述三级映射表对应所述数据在Nand闪存上的实际位置;
判断所述一级映射表、二级映射表和三级映射表的个数是否超过预设个数;
若是,则将预设个数的一级映射表、二级映射表和三级映射表存放至单芯片的内存中,将未存放在单芯片的内存中的一级映射表、二级映射表和三级映射表存放至Nand闪存中。
本发明采用的另一技术方案为:
一种Nand闪存的映射表管理系统,包括:
建立模块,用于当将数据写入Nand闪存时,建立至少一个的一级映射表、二级映射表和三级映射表,所述一级映射表对应至少一个的所述二级映射表的存放位置,所述二级映射表对应至少一个的所述三级映射表的存放位置,所述三级映射表对应所述数据在Nand闪存上的实际位置;
判断模块,用于判断所述一级映射表、二级映射表和三级映射表的个数是否超过预设个数;
存放模块,用于若是,则将预设个数的一级映射表、二级映射表和三级映射表存放至单芯片的内存中,将未存放在单芯片的内存中的一级映射表、二级映射表和三级映射表存放至Nand闪存中。
本发明的有益效果在于:当将数据写入Nand闪存时,建立具有三级映射关系的映射表,并且只将一定个数的一级映射表、二级映射表和三级映射表存放在单芯片的内存中,其余的则存放在Nand闪存中,可以减少映射表在单芯片的内存中的占用空间,降低单芯片的制作成本,并且本发明采用三级映射的方式,可以提高查询效率。
附图说明
图1为本发明的Nand闪存的映射表管理方法的流程图;
图2为本发明的Nand闪存的映射表管理系统的示意图。
标号说明:
1、建立模块;2、判断模块;3、存放模块。
具体实施方式
为详细说明本发明的技术内容、所实现目的及效果,以下结合实施方式并配合附图予以说明。
本发明最关键的构思在于:只将一定个数的一级映射表、二级映射表和三级映射表存放在单芯片的内存中,其余的则存放在Nand闪存中,可以减少映射表在单芯片的内存中的占用空间,降低单芯片的制作成本。
请参照图1,一种Nand闪存的映射表管理方法,包括:
当将数据写入Nand闪存时,建立至少一个的一级映射表、二级映射表和三级映射表,所述一级映射表对应至少一个的所述二级映射表的存放位置,所述二级映射表对应至少一个的所述三级映射表的存放位置,所述三级映射表对应所述数据在Nand闪存上的实际位置;
判断所述一级映射表、二级映射表和三级映射表的个数是否超过预设个数;
若是,则将预设个数的一级映射表、二级映射表和三级映射表存放至单芯片的内存中,将未存放在单芯片的内存中的一级映射表、二级映射表和三级映射表存放至Nand闪存中。
从上述描述可知,本发明的有益效果在于:当将数据写入Nand闪存时,建立具有三级映射关系的映射表,并且只将一定个数的一级映射表、二级映射表和三级映射表存放在单芯片的内存中,其余的则存放在Nand闪存中,可以减少映射表在单芯片的内存中的占用空间,降低单芯片的制作成本,并且本发明采用三级映射的方式,可以提高查询效率。存放在单芯片的内存中的映射表的数目可以根据内存大小进行设置,例如可以存放两个一级映射表,两个二级映射表和十六个三级映射表。
进一步的,当需要建立新的三级映射表,并且单芯片的内存中的三级映射表的个数达到预设个数时,将访问次数最少的三级映射表存放至Nand闪存中,并同步更新对应的二级映射表。
由上述描述可知,可以根据需要将访问次数最少的,即将最不常用的三级映射表存放至Nand闪存中,对存放在单芯片的内存中的映射表进行实时调整,可以提高查询效率。
进一步的,当需要建立新的二级映射表,并且单芯片的内存中的二级映射表的个数达到预设个数时,将访问次数最少的二级映射表存放至Nand闪存中,并同步更新对应的一级映射表。
由上述描述可知,可以将使用较少的二级映射表存至Nand闪存中,对二级映射表进行实时调整。
进一步的,当存放于Nand闪存上的一三级映射表的访问次数超过预设次数时,将单芯片的内存中访问次数最少的三级映射表存放至Nand闪存中,并将所述一三级映射表存放至单芯片的内存中,同步更新对应的二级映射表。
进一步的,当存放于Nand闪存上的一二级映射表的访问次数超过预设次数时,将单芯片的内存中访问次数最少的二级映射表存放至Nand闪存中,并将所述一二级映射表存放至单芯片的内存中,同步更新对应的一级映射表。
进一步的,当存放于Nand闪存上的一一级映射表的访问次数超过预设次数时,将单芯片的内存中访问次数最少的一级映射表存放至Nand闪存中,并将所述一一级映射表存放至单芯片的内存中。
由上述描述可知,当Nand闪存上的映射表访问次数较多时,将其与单芯片的内存中访问次数最少的映射表互换存放位置,可以更加有效地管理相关数据。
请参照图2,本发明的另一技术方案为:
一种Nand闪存的映射表管理系统,包括:
建立模块,用于当将数据写入Nand闪存时,建立至少一个的一级映射表、二级映射表和三级映射表,所述一级映射表对应至少一个的所述二级映射表的存放位置,所述二级映射表对应至少一个的所述三级映射表的存放位置,所述三级映射表对应所述数据在Nand闪存上的实际位置;
判断模块,用于判断所述一级映射表、二级映射表和三级映射表的个数是否超过预设个数;
存放模块,用于若是,则将预设个数的一级映射表、二级映射表和三级映射表存放至单芯片的内存中,将未存放在单芯片的内存中的一级映射表、二级映射表和三级映射表存放至Nand闪存中。
进一步的,还包括第一更新模块,用于当需要建立新的三级映射表,并且单芯片的内存中的三级映射表的个数达到预设个数时,将访问次数最少的三级映射表存放至Nand闪存中,并同步更新对应的二级映射表。
进一步的,还包括第二更新模块,用于当需要建立新的二级映射表,并且单芯片的内存中的二级映射表的个数达到预设个数时,将访问次数最少的二级映射表存放至Nand闪存中,并同步更新对应的一级映射表。
进一步的,还包括第三更新模块,用于当存放于Nand闪存上的一三级映射表的访问次数超过预设次数时,将单芯片的内存中访问次数最少的三级映射表存放至Nand闪存中,并将所述一三级映射表存放至单芯片的内存中,同步更新对应的二级映射表。
进一步,还包括第四更新模块,用于当存放于Nand闪存上的一二级映射表的访问次数超过预设次数时,将单芯片的内存中访问次数最少的二级映射表存放至Nand闪存中,并将所述一二级映射表存放至单芯片的内存中,同步更新对应的一级映射表。
进一步的,还包括第五更新模块,用于当存放于Nand闪存上的一一级映射表的访问次数超过预设次数时,将单芯片的内存中访问次数最少的一级映射表存放至Nand闪存中,并将所述一一级映射表存放至单芯片的内存中。
实施例一
请参照图1,本发明的实施例一为:
一种Nand闪存的映射表管理方法,可以减少占用电子产品的单芯片的内存空间,包括:
S1、当将数据写入Nand闪存时,建立至少一个的一级映射表、二级映射表和三级映射表,所述一级映射表对应至少一个的所述二级映射表的存放位置,所述二级映射表对应至少一个的所述三级映射表的存放位置,所述三级映射表对应所述数据在Nand闪存上的实际位置。本实施例中,一个一级映射表对应的二级映射表的存放位置的数量可以根据需要进行设置,一个二级映射表对应的三级映射表的存放位置的数量也可以根据需要进行设置,一个三级映射表对应的实际位置也可以根据需要进行设置,一个存放位置的大小可以是2字节、4字节或者8字节。在建立映射表时,可以根据数据大小来建立相应大小的映射表,当存入新的数据时,根据需要增加映射表的数量。
S2、判断所述一级映射表、二级映射表和三级映射表的个数是否超过预设个数;若是,则进行步骤S3,若否,则将一级映射表、二级映射表和三级映射表全部存放至单芯片的内存中。在单芯片的内存中存放的一级映射表、二级映射表和三级映射表的个数可以根据单芯片的内存大小来定,各级映射表的预设个数可以相同,也可以不同。例如,可以存放两个一级映射表,两个二级映射表和16个三级映射表,若每一个映射表的大小均为4096Bytes,那么存放在单芯片的内存中的映射表的总大小为80Kbytes,占用的单芯片的内存空间很小。
S3、将预设个数的一级映射表、二级映射表和三级映射表存放至单芯片的内存中,将未存放在单芯片的内存中的一级映射表、二级映射表和三级映射表存放至Nand闪存中。本实施例中,可以将映射表存放至Nand闪存的SLC块中。
本实施例中,当需要建立新的三级映射表,并且单芯片的内存中的三级映射表的个数达到预设个数时,将访问次数最少的三级映射表存放至Nand闪存中,并同步更新对应的二级映射表。当需要建立新的二级映射表,并且单芯片的内存中的二级映射表的个数达到预设个数时,将访问次数最少的二级映射表存放至Nand闪存中,并同步更新对应的一级映射表。
本实施例中,当存放于Nand闪存上的一三级映射表的访问次数超过预设次数时,将单芯片的内存中访问次数最少的三级映射表存放至Nand闪存中,并将所述一三级映射表存放至单芯片的内存中,同步更新对应的二级映射表。当存放于Nand闪存上的一二级映射表的访问次数超过预设次数时,将单芯片的内存中访问次数最少的二级映射表存放至Nand闪存中,并将所述一二级映射表存放至单芯片的内存中,同步更新对应的一级映射表。当存放于Nand闪存上的一一级映射表的访问次数超过预设次数时,将单芯片的内存中访问次数最少的一级映射表存放至Nand闪存中,并将所述一一级映射表存放至单芯片的内存中。预设次数可以根据需要进行设置,对于不同级的映射表,预设次数可以设置为相同,也可以设置为不同。
实施例二
请参照图2,本发明的实施例二为:一种Nand闪存的映射表管理系统,与实施例一的方法相对应,包括:
建立模块1,用于当将数据写入Nand闪存时,建立至少一个的一级映射表、二级映射表和三级映射表,所述一级映射表对应至少一个的所述二级映射表的存放位置,所述二级映射表对应至少一个的所述三级映射表的存放位置,所述三级映射表对应所述数据在Nand闪存上的实际位置;
判断模块2,用于判断所述一级映射表、二级映射表和三级映射表的个数是否超过预设个数;
存放模块3,用于若是,则将预设个数的一级映射表、二级映射表和三级映射表存放至单芯片的内存中,将未存放在单芯片的内存中的一级映射表、二级映射表和三级映射表存放至Nand闪存中。
进一步的,还包括第一更新模块,用于当需要建立新的三级映射表,并且单芯片的内存中的三级映射表的个数达到预设个数时,将访问次数最少的三级映射表存放至Nand闪存中,并同步更新对应的二级映射表。
进一步的,还包括第二更新模块,用于当需要建立新的二级映射表,并且单芯片的内存中的二级映射表的个数达到预设个数时,将访问次数最少的二级映射表存放至Nand闪存中,并同步更新对应的一级映射表。
进一步的,还包括第三更新模块,用于当存放于Nand闪存上的一三级映射表的访问次数超过预设次数时,将单芯片的内存中访问次数最少的三级映射表存放至Nand闪存中,并将所述一三级映射表存放至单芯片的内存中,同步更新对应的二级映射表。
进一步,还包括第四更新模块,用于当存放于Nand闪存上的一二级映射表的访问次数超过预设次数时,将单芯片的内存中访问次数最少的二级映射表存放至Nand闪存中,并将所述一二级映射表存放至单芯片的内存中,同步更新对应的一级映射表。
进一步的,还包括第五更新模块,用于当存放于Nand闪存上的一一级映射表的访问次数超过预设次数时,将单芯片的内存中访问次数最少的一级映射表存放至Nand闪存中,并将所述一一级映射表存放至单芯片的内存中。
综上所述,本发明提供的一种Nand闪存的映射表管理方法及其系统,只将一定个数的一级映射表、二级映射表和三级映射表存放在单芯片的内存中,其余的则存放在Nand闪存中,可以减少映射表在单芯片的内存中的占用空间,降低单芯片的制作成本,并且实时对单芯片的内存中的映射表进行调整,可以有效地对相关数据进行管理。
以上所述仅为本发明的实施例,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等同变换,或直接或间接运用在相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (10)

1.一种Nand闪存的映射表管理方法,其特征在于,包括:
当将数据写入Nand闪存时,建立至少一个的一级映射表、二级映射表和三级映射表,所述一级映射表对应至少一个的所述二级映射表的存放位置,所述二级映射表对应至少一个的所述三级映射表的存放位置,所述三级映射表对应所述数据在Nand闪存上的实际位置;
判断所述一级映射表、二级映射表和三级映射表的个数是否超过预设个数;
若是,则将预设个数的一级映射表、二级映射表和三级映射表存放至单芯片的内存中,将未存放在单芯片的内存中的一级映射表、二级映射表和三级映射表存放至Nand闪存中。
2.根据权利要求1所述的Nand闪存的映射表管理方法,其特征在于,当需要建立新的三级映射表,并且单芯片的内存中的三级映射表的个数达到预设个数时,将访问次数最少的三级映射表存放至Nand闪存中,并同步更新对应的二级映射表。
3.根据权利要求1所述的Nand闪存的映射表管理方法,其特征在于,当需要建立新的二级映射表,并且单芯片的内存中的二级映射表的个数达到预设个数时,将访问次数最少的二级映射表存放至Nand闪存中,并同步更新对应的一级映射表。
4.根据权利要求1所述的Nand闪存的映射表管理方法,其特征在于,当存放于Nand闪存上的一三级映射表的访问次数超过预设次数时,将单芯片的内存中访问次数最少的三级映射表存放至Nand闪存中,并将所述一三级映射表存放至单芯片的内存中,同步更新对应的二级映射表。
5.根据权利要求1所述的Nand闪存的映射表管理方法,其特征在于,当存放于Nand闪存上的一二级映射表的访问次数超过预设次数时,将单芯片的内存中访问次数最少的二级映射表存放至Nand闪存中,并将所述一二级映射表存放至单芯片的内存中,同步更新对应的一级映射表。
6.根据权利要求1所述的Nand闪存的映射表管理方法,其特征在于,当存放于Nand闪存上的一一级映射表的访问次数超过预设次数时,将单芯片的内存中访问次数最少的一级映射表存放至Nand闪存中,并将所述一一级映射表存放至单芯片的内存中。
7.一种Nand闪存的映射表管理系统,其特征在于,包括:
建立模块,用于当将数据写入Nand闪存时,建立至少一个的一级映射表、二级映射表和三级映射表,所述一级映射表对应至少一个的所述二级映射表的存放位置,所述二级映射表对应至少一个的所述三级映射表的存放位置,所述三级映射表对应所述数据在Nand闪存上的实际位置;
判断模块,用于判断所述一级映射表、二级映射表和三级映射表的个数是否超过预设个数;
存放模块,用于若是,则将预设个数的一级映射表、二级映射表和三级映射表存放至单芯片的内存中,将未存放在单芯片的内存中的一级映射表、二级映射表和三级映射表存放至Nand闪存中。
8.根据权利要求7所述的Nand闪存的映射表管理系统,其特征在于,还包括第一更新模块,用于当需要建立新的三级映射表,并且单芯片的内存中的三级映射表的个数达到预设个数时,将访问次数最少的三级映射表存放至Nand闪存中,并同步更新对应的二级映射表。
9.根据权利要求7所述的Nand闪存的映射表管理系统,其特征在于,还包括第二更新模块,用于当需要建立新的二级映射表,并且单芯片的内存中的二级映射表的个数达到预设个数时,将访问次数最少的二级映射表存放至Nand闪存中,并同步更新对应的一级映射表。
10.根据权利要求7所述的Nand闪存的映射表管理系统,其特征在于,还包括第三更新模块,用于当存放于Nand闪存上的一三级映射表的访问次数超过预设次数时,将单芯片的内存中访问次数最少的三级映射表存放至Nand闪存中,并将所述一三级映射表存放至单芯片的内存中,同步更新对应的二级映射表。
CN201710357222.2A 2017-05-19 2017-05-19 Nand闪存的映射表管理方法及其系统 Active CN107168888B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710357222.2A CN107168888B (zh) 2017-05-19 2017-05-19 Nand闪存的映射表管理方法及其系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710357222.2A CN107168888B (zh) 2017-05-19 2017-05-19 Nand闪存的映射表管理方法及其系统

Publications (2)

Publication Number Publication Date
CN107168888A true CN107168888A (zh) 2017-09-15
CN107168888B CN107168888B (zh) 2020-06-02

Family

ID=59816741

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710357222.2A Active CN107168888B (zh) 2017-05-19 2017-05-19 Nand闪存的映射表管理方法及其系统

Country Status (1)

Country Link
CN (1) CN107168888B (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108062203A (zh) * 2017-12-15 2018-05-22 北京京存技术有限公司 一种闪存数据管理方法、装置及存储器
CN109375877A (zh) * 2018-10-24 2019-02-22 江苏华存电子科技有限公司 一种闪存存储中管理主机端逻辑位置对应映射表的方法
CN109446117A (zh) * 2018-09-06 2019-03-08 杭州电子科技大学 一种固态硬盘页级闪存转换层设计方法
WO2020082454A1 (zh) * 2018-10-24 2020-04-30 江苏华存电子科技有限公司 一种闪存存储设备中闪存块状态管理表有效存取的方法
CN112559386A (zh) * 2020-12-22 2021-03-26 深圳忆联信息系统有限公司 提升ssd性能的方法、装置、计算机设备及存储介质

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102591782A (zh) * 2011-01-17 2012-07-18 上海华虹集成电路有限责任公司 一种采用三级地址查找表的Nandflash存储系统
CN103176916A (zh) * 2013-03-07 2013-06-26 中国科学院苏州纳米技术与纳米仿生研究所 闪存及闪存的地址转换方法
CN104281535A (zh) * 2014-09-24 2015-01-14 北京兆易创新科技股份有限公司 一种映射表在内存中的处理方法和装置
CN106502928A (zh) * 2016-09-29 2017-03-15 华为技术有限公司 一种存储系统掉电保护方法、存储控制器及电子设备

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102591782A (zh) * 2011-01-17 2012-07-18 上海华虹集成电路有限责任公司 一种采用三级地址查找表的Nandflash存储系统
CN103176916A (zh) * 2013-03-07 2013-06-26 中国科学院苏州纳米技术与纳米仿生研究所 闪存及闪存的地址转换方法
CN104281535A (zh) * 2014-09-24 2015-01-14 北京兆易创新科技股份有限公司 一种映射表在内存中的处理方法和装置
CN106502928A (zh) * 2016-09-29 2017-03-15 华为技术有限公司 一种存储系统掉电保护方法、存储控制器及电子设备

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108062203A (zh) * 2017-12-15 2018-05-22 北京京存技术有限公司 一种闪存数据管理方法、装置及存储器
CN109446117A (zh) * 2018-09-06 2019-03-08 杭州电子科技大学 一种固态硬盘页级闪存转换层设计方法
CN109446117B (zh) * 2018-09-06 2023-02-28 杭州电子科技大学 一种固态硬盘页级闪存转换层设计方法
CN109375877A (zh) * 2018-10-24 2019-02-22 江苏华存电子科技有限公司 一种闪存存储中管理主机端逻辑位置对应映射表的方法
WO2020082454A1 (zh) * 2018-10-24 2020-04-30 江苏华存电子科技有限公司 一种闪存存储设备中闪存块状态管理表有效存取的方法
CN112559386A (zh) * 2020-12-22 2021-03-26 深圳忆联信息系统有限公司 提升ssd性能的方法、装置、计算机设备及存储介质

Also Published As

Publication number Publication date
CN107168888B (zh) 2020-06-02

Similar Documents

Publication Publication Date Title
CN107168888A (zh) Nand闪存的映射表管理方法及其系统
CN102651009B (zh) 一种存储系统中检索数据的方法和设备
CN104461393B (zh) 一种闪存存储器的混合映射方法
CN104487953B (zh) 用于层次型存储器系统的存储器管理
CN106462494B (zh) 使用存储器容量压缩的存储器控制器,以及相关的基于处理器的系统和方法
CN105830059B (zh) 文件访问方法、装置及存储设备
US10169232B2 (en) Associative and atomic write-back caching system and method for storage subsystem
CN101105772B (zh) 控制计算机可读存储器的方法和管理数据单元的装置
CN107066393A (zh) 提高地址映射表中映射信息密度的方法
CN105830022B (zh) 访问文件的方法和装置
US20080189490A1 (en) Memory mapping
CN107832013B (zh) 一种管理固态硬盘映射表的方法
US10162554B2 (en) System and method for controlling a programmable deduplication ratio for a memory system
US8848445B2 (en) System and method for minimizing write amplification while maintaining sequential performance using logical group striping in a multi-bank system
CN106339258A (zh) 可编程逻辑器件与微处理器共享内存的管理方法及装置
CN108121503A (zh) 一种NandFlash地址映射及块管理算法
CN102789427A (zh) 数据储存装置与其操作方法
CN107357534A (zh) 一种闪存块模式的动态切换方法及系统
CN105718206B (zh) 能够感知raid的闪存转换层及其实现方法
CN103608782A (zh) Lsb页面和msb页面中的选择性数据存储
CN101458613A (zh) 一种混合分级阵列的实现方法、混合分级阵列和存储系统
CN106873912A (zh) Tlc芯片固态硬盘的动态分区存储方法及装置、系统
CN107844267A (zh) 缓冲区分配和存储器管理
CN103907099B (zh) 高速缓存一致性计算机系统中未缓存的短地址转换表
CN109213697A (zh) 智能存储器数据存储或加载方法和装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant