CN107066235A - 计算方法及装置 - Google Patents

计算方法及装置 Download PDF

Info

Publication number
CN107066235A
CN107066235A CN201710270011.5A CN201710270011A CN107066235A CN 107066235 A CN107066235 A CN 107066235A CN 201710270011 A CN201710270011 A CN 201710270011A CN 107066235 A CN107066235 A CN 107066235A
Authority
CN
China
Prior art keywords
row
multiplication
row group
group
preset order
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201710270011.5A
Other languages
English (en)
Other versions
CN107066235B (zh
Inventor
杨帆
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BEIJING HUADA INFOSEC TECHNOLOGY Ltd
Original Assignee
BEIJING HUADA INFOSEC TECHNOLOGY Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BEIJING HUADA INFOSEC TECHNOLOGY Ltd filed Critical BEIJING HUADA INFOSEC TECHNOLOGY Ltd
Priority to CN201710270011.5A priority Critical patent/CN107066235B/zh
Publication of CN107066235A publication Critical patent/CN107066235A/zh
Application granted granted Critical
Publication of CN107066235B publication Critical patent/CN107066235B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F7/38Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation
    • G06F7/48Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation using non-contact-making devices, e.g. tube, solid state device; using unspecified devices
    • G06F7/52Multiplying; Dividing
    • G06F7/523Multiplying only

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computational Mathematics (AREA)
  • Mathematical Analysis (AREA)
  • Mathematical Optimization (AREA)
  • Pure & Applied Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

本发明实施例提供了一种计算方法及装置。在本发明实施例中,按照第一预设顺序依次将相邻的两个列组成列组,任意两个列组中包括的列完全不同;对于每一个列组,将所述列组中的位于相同行的乘法组成行组;按照第二预设顺序依次计算所述列组每一个行组中的两个乘法,且,在计算行组中的两个乘法时,按照第一预设顺序先计算行组中的位于后一列的乘法再计算行组中的位于前一列的乘法。通过本发明实施例的方法可以减少计算乘法时读取数据的读取次数,进而降低功耗。

Description

计算方法及装置
技术领域
本发明实施例涉及计算机技术领域,尤其涉及一种计算方法及装置。
背景技术
随着技术的飞速发展,乘法器的运用越来越广泛,然而,乘法器计算位宽大的乘法的计算效率较低,且会占用较多的系统资源。因此,通常需要将位宽大的乘法拆分为多个位宽小的乘法,然后将多个位宽小的乘法的计算结果求和,得到位宽大的乘法计算的结果。
例如,假设需要计算a*b,其中a为被乘数,b为乘数,且a由{a3,a2,a1,a0}按位拼接而成,且b由{b3,b2,b1,b0}按位拼接而成,那么a*b就可以拆成如16个位宽较小的乘法,在拆分时,通常会将被乘数中的各个数分别与乘数中的低位数值相乘,再将被乘数中的各个数分别依次与乘数中的高位数值相乘。例如。将a0、a1、a2以及a3分别与b0相乘,将a0、a1、a2以及a3分别与b1相乘,将a0、a1、a2以及a3分别与b2相乘,以及将a0、a1、a2以及a3分别与b3相乘,再将这16个乘法的计算结果相加,得到a*b的计算结果。
由于a3的位宽大于a2的位宽,a2的位宽大于a1的位宽,a1的位宽大于a0的位宽,以及b3的位宽大于b2的位宽,b2的位宽大于b1的位宽,b1的位宽大于b0的位宽,因此,这16个乘法的计算结果的位宽不全相同。
为了方便计算,在位宽小的多个乘法中,通常会按照计算结果的位宽将位宽小的乘法归类。
例如,具体归类如下表1所示,由于先是将a0、a1、a2以及a3分别与b0相乘,再将a0、a1、a2以及a3分别与b1相乘,然后将a0、a1、a2以及a3分别与b2相乘,最后将a0、a1、a2以及a3分别与b3相乘。因此,表1中第一行为a0、a1、a2以及a3分别与b0的乘法,表1中第二行为a0、a1、a2以及a3分别与b1的乘法,表1中第三行为a0、a1、a2以及a3分别与b2的乘法,表1中第四行为a0、a1、a2以及a3分别与b3的乘法。
为了计算结果的位宽相同的乘法归类,在表1中,计算结果的位宽相同的乘法位于同一列,例如,在这16个乘法中,没有一个乘法的计算结果的位宽与a0*b0的计算结果的位宽相同,因此,a0*b0位于第一列,且没有其他乘法与a0*b0位于同一列。a1*b0的计算结果的位宽以及a0*b1的计算结果的位宽相同,因此,a1*b0和a0*b1位于同一列,也即位于第二列。a2*b0的计算结果的位宽、a1*b1的计算结果的位宽以及a0*b2的计算结果的位宽相同,因此,a2*b0、a1*b1以及和a0*b2位于同一列,也即位于第三列。其他列同理。
表1
a3*b0 a2*b0 a1*b0 a0*b0
a3*b1 a2*b1 a1*b1 a0*b1
a3*b2 a2*b2 a1*b2 a0*b2
a3*b3 a2*b3 a1*b3 a0*b3
在计算这16个乘法中,通常分成列进行计算,例如,对于任意一列,计算该列中的每一个乘法的计算结果,将该列中的每一个乘法的计算结果求和,得到该列的乘法计算结果。对于其他每一列同样执行上述操作,如此得到每一列的乘法计算结果,然后将每一列的乘法计算结果求和得到a*b的计算结果。
其中,在计算每一列的乘法计算结果时,一般是按照先计算位宽较低的列再计算位宽较高的列的第一预设顺序进行计算。例如,在上表1中,最右侧一列第一列,最左侧一列为第七列,先计算第一列,再计算第二列,依次计算到第七列,
其次,在计算该列中的每一个乘法的计算结果时,通常按照乘数的位宽由小至大的第二预设顺序进行计算。例如在表1中的第三列中,由于b0的位宽小于b1的位宽,b1的位宽小于b2的位宽,因此先计算a2*b0,再计算a1*b1,最后计算a0*b2。
然而,发明人发现:对于任意一列,在计算该列中的每一个乘法时,都需要从缓存中读取该乘法中的被乘数和乘数,因此,每当计算一个乘法就需要从缓存中读两次数据。由于从缓存中读取一次数据就会产生一定的功耗,因此,现有技术中,每当计算一个乘法就会产生较多的功耗,最终导致整个计算过程中的功耗较多。
发明内容
为克服相关技术中存在的问题,本发明实施例提供一种计算方法及装置。
根据本发明实施例的第一方面,提供一种计算方法,所述方法包括:
按照第一预设顺序依次将相邻的两个列组成列组,任意两个列组中包括的列完全不同;
对于每一个列组,将所述列组中的位于相同行的乘法组成行组;按照第二预设顺序依次计算所述列组每一个行组中的两个乘法,且,在计算行组中的两个乘法时,按照第一预设顺序先计算行组中的位于后一列的乘法再计算行组中的位于前一列的乘法。
在本发明实施例中,按照第一预设顺序依次将相邻的两个列组成列组,任意两个列组中包括的列完全不同;对于每一个列组,将所述列组中的位于相同行的乘法组成行组;按照第二预设顺序依次计算所述列组每一个行组中的两个乘法,且,在计算行组中的两个乘法时,按照第一预设顺序先计算行组中的位于后一列的乘法再计算行组中的位于前一列的乘法。通过本发明实施例的方法可以减少计算乘法时读取数据的读取次数,进而降低功耗。
根据本发明实施例的第二方面,提供一种计算方法,所述方法包括:
按照第一预设顺序依次将相邻的两个列组成列组,任意两个列组中包括的列完全不同;
对于每一个列组,将所述列组中的位于相同行的乘法组成行组;按照第二预设顺序的反顺序依次计算所述列组每一个行组中的两个乘法,且,在计算行组中的两个乘法时,按照第一预设顺序先计算行组中的位于前一列的乘法再计算行组中的位于后一列的乘法。
在本发明实施例中,按照第一预设顺序依次将相邻的两个列组成列组,任意两个列组中包括的列完全不同;对于每一个列组,将列组中的位于相同行的乘法组成行组;按照第二预设顺序的反顺序依次计算列组每一个行组中的两个乘法,且,在计算行组中的两个乘法时,按照第一预设顺序先计算行组中的位于前一列的乘法再计算行组中的位于后一列的乘法。通过本发明实施例的方法可以减少计算乘法时读取数据的读取次数,进而降低功耗。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本发明实施例。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本发明的实施例,并与说明书一起用于解释本发明实施例的原理。
图1是根据一示例性实施例示出的一种计算方法的流程图;
图2是根据一示例性实施例示出的一种计算方法的流程图。
具体实施方式
这里将详细地对示例性实施例进行说明,其示例表示在附图中。下面的描述涉及附图时,除非另有表示,不同附图中的相同数字表示相同或相似的要素。以下示例性实施例中所描述的实施方式并不代表与本发明实施例相一致的所有实施方式。相反,它们仅是与如所附权利要求书中所详述的、本发明实施例的一些方面相一致的装置和方法的例子。
图1是根据一示例性实施例示出的一种计算方法的流程图,如图1所示,该方法包括以下步骤。
在步骤S101中,按照第一预设顺序依次将相邻的两个列组成列组,任意两个列组中包括的列完全不同;
例如,上表1中,按照第一预设顺序,将第一列与第二列组成一个列组,将第三列与第四列组成一个列组,将第五列与第六列组成一个列组,还剩余第七列,将第一列单独作为一个列组。
在步骤S102中,对于每一个列组,将列组中的位于相同行的乘法组成行组;按照第二预设顺序依次计算列组每一个行组中的两个乘法,且,在计算行组中的两个乘法时,按照第一预设顺序先计算行组中的位于后一列的乘法再计算行组中的位于前一列的乘法。
例如,对于第三列和第四列组成的列组,将这两列中的位于第一行的两个乘法a3*b0和a2*b0组成第一个行组,将这两列中的位于第二行的两个乘法a2*b1和a1*b1组成第二个行组,将这两列中的位于第三行的两个乘法a1*b2和a0*b2组成第三个行组,将这两列中的位于第四行的两个乘法a0*b3组成第四个行组。
其中,在a*b中,b为乘数,因此,b按位拆分的b0、b1、b2以及b3为这16个乘法中的被乘数,b0的位宽小于b1的位宽,b1的位宽小于b2的位宽,以及b2的位宽小于b3的位宽,且,第二预设顺序是按照乘数的位宽的由小至大的顺序,由于第一个行组中的两个乘法的乘数均为b0,第二个行组中的两个乘法的乘数均为b1,第三个行组中的两个乘法的被乘数均为b3,第一个行组中的乘法的被乘数为b3。因此,先需要先计算第一个行组中的两个乘法,再计算第二个行组中的两个乘法,然后计算第三个行组中的两个乘法,最后计算第四个行组中的乘法。
由于第一预设顺序是由第一列至第七列的顺序,也即,第一预设顺序是按照被乘数的位宽由小至大的顺序。因此,在第一个行组的两个乘法a3*b0和a2*b0中,a3*b0所在的列位于a2*b0所在的列之后,因此,需要先计算a3*b0,再计算a2*b0。在第二个行组的两个乘法a2*b1和a1*b1中,a2*b1所在的列位于a1*b1所在的列之后,因此,需要先计算a2*b1,再计算a1*b1。在第三个行组的两个乘法a1*b2和a0*b2中,a1*b2所在的列位于a0*b2所在的列之后,因此,需要先计算a1*b2,再计算a0*b2。最后计算第四个行组中的乘法a0*b3。
综上,在计算第三列和第四列组成的列组中的乘法的计算顺序为:a3*b0、a2*b0、a2*b1、a1*b1、a1*b2、a0*b2以及a0*b3。
其中,在计算这7个乘法时,先从缓存中读取a3和b0,计算a3*b0,再从缓存中读取a2,计算a2*b0,再从缓存中读取b1,计算a2*b1,再从缓存中读取a1,计算a1*b1,再从缓存中读取b2,计算a1*b2,再从缓存中读取a0,计算a0*b2,再从缓存中读取b3,计算a0*b3。除了在计算a3*b0时需要从缓存中读取两次数据,在计算其他6个乘法中的每一个乘法时只需读取一次数据,从而降低了功耗。
另外,对于第一列和第二列组成的列组、第五列和第六列组成的列组,同样如此,在此不做详述。
在本发明实施例中,按照第一预设顺序依次将相邻的两个列组成列组,任意两个列组中包括的列完全不同;对于每一个列组,将所述列组中的位于相同行的乘法组成行组;按照第二预设顺序依次计算所述列组每一个行组中的两个乘法,且,在计算行组中的两个乘法时,按照第一预设顺序先计算行组中的位于后一列的乘法再计算行组中的位于前一列的乘法。通过本发明实施例的方法可以减少计算乘法时读取数据的读取次数,进而降低功耗。
图2是根据一示例性实施例示出的一种计算方法的流程图,如图2所示,该方法包括以下步骤。
在步骤S201中,按照第一预设顺序依次将相邻的两个列组成列组,任意两个列组中包括的列完全不同;
例如,上表1中,按照第一预设顺序,将第一列与第二列组成一个列组,将第三列与第四列组成一个列组,将第五列与第六列组成一个列组,还剩余第七列,将第一列单独作为一个列组。
在步骤S202中,对于每一个列组,将列组中的位于相同行的乘法组成行组;按照第二预设顺序的反顺序依次计算列组每一个行组中的两个乘法,且,在计算行组中的两个乘法时,按照第一预设顺序先计算行组中的位于前一列的乘法再计算行组中的位于后一列的乘法。
例如,对于第三列和第四列组成的列组,将这两列中的位于第一行的两个乘法a3*b0和a2*b0组成第一个行组,将这两列中的位于第二行的两个乘法a2*b1和a1*b1组成第二个行组,将这两列中的位于第三行的两个乘法a1*b2和a0*b2组成第三个行组,将这两列中的位于第四行的两个乘法a0*b3组成第四个行组。
其中,在a*b中,b为乘数,因此,b按位拆分的b0、b1、b2以及b3为这16个乘法中的被乘数,b0的位宽小于b1的位宽,b1的位宽小于b2的位宽,以及b2的位宽小于b3的位宽,且,第二预设顺序是按照乘数的位宽的由小至大的顺序,因此,第二预设顺序的反顺序是是按照乘数的位宽的由大至小的顺序。由于第一个行组中的两个乘法的乘数均为b0,第二个行组中的两个乘法的乘数均为b1,第三个行组中的两个乘法的被乘数均为b3,第一个行组中的乘法的被乘数为b3。因此,先需要先计算第四个行组中的两个乘法,再计算第三个行组中的两个乘法,然后计算第二个行组中的两个乘法,最后计算第一个行组中的乘法。
由于第一预设顺序是由第一列至第七列的顺序,也即,第一预设顺序是按照被乘数的位宽由小至大的顺序。因此,先计算第四个行组中的乘法a0*b3。在第三个行组的两个乘法a1*b2和a0*b2中,a0*b2所在的列位于a1*b2所在的列之前,因此,需要先计算a0*b2,再计算a1*b2。在第二个行组的两个乘法a2*b1和a1*b1中,a1*b1所在的列位于a2*b1所在的列之前,因此,需要先计算a1*b1,再计算a2*b1。在第一个行组的两个乘法a3*b0和a2*b0中,a2*b0所在的列位于a3*b0所在的列之前,因此,需要先计算a2*b0,再计算a3*b0。
综上,在计算第三列和第四列组成的列组中的乘法的计算顺序为:a0*b3、a0*b2、a1*b2、a1*b1、a2*b1、a2*b0以及a3*b0。
其中,在计算这7个乘法时,先从缓存中读取a0和b3,计算a0*b3,再从缓存中读取b2,计算a0*b2,再从缓存中读取a1,计算a1*b2,再从缓存中读取a1,计算a1*b1,再从缓存中读取a2,计算a2*b1,再从缓存中读取b0,计算a2*b0,再从缓存中读取a3,计算a3*b0。除了在计算a0*b3时需要从缓存中读取两次数据,在计算其他6个乘法中的每一个乘法时只需读取一次数据,从而降低了功耗。
另外,对于第一列和第二列组成的列组、第五列和第六列组成的列组,同样如此,在此不做详述。
在本发明实施例中,按照第一预设顺序依次将相邻的两个列组成列组,任意两个列组中包括的列完全不同;对于每一个列组,将列组中的位于相同行的乘法组成行组;按照第二预设顺序的反顺序依次计算列组每一个行组中的两个乘法,且,在计算行组中的两个乘法时,按照第一预设顺序先计算行组中的位于前一列的乘法再计算行组中的位于后一列的乘法。通过本发明实施例的方法可以减少计算乘法时读取数据的读取次数,进而降低功耗。
本领域技术人员在考虑说明书及实践这里公开的发明后,将容易想到本发明的其它实施方案。本申请旨在涵盖本发明实施例的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本发明实施例的一般性原理并包括本发明实施例未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本发明实施例的真正范围和精神由所附的权利要求指出。
应当理解的是,本发明实施例并不局限于上面已经描述并在附图中示出的精确结构,并且可以在不脱离其范围进行各种修改和改变。本发明实施例的范围仅由所附的权利要求来限制。

Claims (2)

1.一种计算方法,其特征在于,所述方法包括:
按照第一预设顺序依次将相邻的两个列组成列组,任意两个列组中包括的列完全不同;
对于每一个列组,将所述列组中的位于相同行的乘法组成行组;按照第二预设顺序依次计算所述列组每一个行组中的两个乘法,且,在计算行组中的两个乘法时,按照第一预设顺序先计算行组中的位于后一列的乘法再计算行组中的位于前一列的乘法。
2.一种计算方法,其特征在于,所述方法包括:
按照第一预设顺序依次将相邻的两个列组成列组,任意两个列组中包括的列完全不同;
对于每一个列组,将所述列组中的位于相同行的乘法组成行组;按照第二预设顺序的反顺序依次计算所述列组每一个行组中的两个乘法,且,在计算行组中的两个乘法时,按照第一预设顺序先计算行组中的位于前一列的乘法再计算行组中的位于后一列的乘法。
CN201710270011.5A 2017-04-24 2017-04-24 计算方法及装置 Active CN107066235B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710270011.5A CN107066235B (zh) 2017-04-24 2017-04-24 计算方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710270011.5A CN107066235B (zh) 2017-04-24 2017-04-24 计算方法及装置

Publications (2)

Publication Number Publication Date
CN107066235A true CN107066235A (zh) 2017-08-18
CN107066235B CN107066235B (zh) 2021-05-14

Family

ID=59603683

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710270011.5A Active CN107066235B (zh) 2017-04-24 2017-04-24 计算方法及装置

Country Status (1)

Country Link
CN (1) CN107066235B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020211049A1 (zh) * 2019-04-18 2020-10-22 深圳市大疆创新科技有限公司 数据处理方法和设备

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1997004378A1 (en) * 1995-07-20 1997-02-06 Dallas Semiconductor Corporation Microcircuit with memory that is protected by both hardware and software
CN102497174A (zh) * 2011-12-27 2012-06-13 中国科学院自动化研究所 一种待滤波数据提供装置
US20120154015A1 (en) * 2010-12-20 2012-06-21 Rf Micro Devices, Inc. Analog multiplier
CN103955446A (zh) * 2014-04-28 2014-07-30 中国人民解放军国防科学技术大学 基于dsp芯片的可变长度fft计算方法
US8947911B1 (en) * 2013-11-07 2015-02-03 United Microelectronics Corp. Method and circuit for optimizing bit line power consumption
CN104730573A (zh) * 2015-03-19 2015-06-24 桂林电子科技大学 一种高动态范围的微震信号采集方法及设备

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1997004378A1 (en) * 1995-07-20 1997-02-06 Dallas Semiconductor Corporation Microcircuit with memory that is protected by both hardware and software
US20120154015A1 (en) * 2010-12-20 2012-06-21 Rf Micro Devices, Inc. Analog multiplier
CN102497174A (zh) * 2011-12-27 2012-06-13 中国科学院自动化研究所 一种待滤波数据提供装置
US8947911B1 (en) * 2013-11-07 2015-02-03 United Microelectronics Corp. Method and circuit for optimizing bit line power consumption
CN103955446A (zh) * 2014-04-28 2014-07-30 中国人民解放军国防科学技术大学 基于dsp芯片的可变长度fft计算方法
CN104730573A (zh) * 2015-03-19 2015-06-24 桂林电子科技大学 一种高动态范围的微震信号采集方法及设备

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
BONG-IL PARK, IN-CHEOL PARK, CHONG-MIN KYUNG: "A regular layout structured multiplier based on weighted carry-save adders", 《IEEE INTERNATIONAL CONFERENCE ON COMPUTER DESIGN: VLSI IN COMPUTERS AND PROCESSORS, (ICCD)》 *
李澄举: "一般化全加器在阵列乘法器设计中的典型应用", 《嘉应学院学报》 *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020211049A1 (zh) * 2019-04-18 2020-10-22 深圳市大疆创新科技有限公司 数据处理方法和设备

Also Published As

Publication number Publication date
CN107066235B (zh) 2021-05-14

Similar Documents

Publication Publication Date Title
TWI700587B (zh) 存取多維張量中之資料
CN107516290A (zh) 图像转换网络获取方法、装置、计算设备及存储介质
CN108733347B (zh) 一种数据处理方法及装置
CN104572855A (zh) 一种新闻推荐方法及装置
CN104915860A (zh) 一种商品推荐方法及装置
Abed et al. High‐performance low‐power approximate Wallace tree multiplier
JP2022188301A5 (zh)
Barik et al. Time efficient signed Vedic multiplier using redundant binary representation
CN112204517A (zh) 多输入浮点加法器
CN102375721A (zh) 一种矩阵乘法运算方法、图形处理器和电子设备
CN104778159B (zh) 一种基于词权重进行分词的方法和装置
CN107392316A (zh) 网络训练方法、装置、计算设备及计算机存储介质
CN107066235A (zh) 计算方法及装置
Jain et al. High speed convolution and deconvolution algorithm (Based on Ancient Indian Vedic Mathematics)
Abramov On the differential and full algebraic complexities of operator matrices transformations
US20140250356A1 (en) Method, device, and computer storage media for adding hyperlink to text
Möller et al. Optimal shift reassignment in reconfigurable constant multiplication circuits
Phuong et al. New criteria for dissipativity analysis of Caputo fractional-order neural networks with non-differentiable time-varying delays
CN105068793A (zh) 生成业务逻辑关系图以及实现业务应用的方法和装置
JP2023518717A (ja) 機械学習アクセラレータの電力削減
CN111027670B (zh) 特征图处理方法、装置、电子设备及存储介质
CN107066602A (zh) 一种新闻信息推送方法及系统
US11210090B2 (en) Register-based complex number processing
Davidrajuh Detecting existence of cycles in petri nets: An algorithm that computes non-redundant (nonzero) parts of sparse adjacency matrix
Ingole et al. Instruction set design for elementary set in tensilica xtensa

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant