CN106936708B - NxN波长路由网络拓扑、光子集成芯片及光路由器 - Google Patents

NxN波长路由网络拓扑、光子集成芯片及光路由器 Download PDF

Info

Publication number
CN106936708B
CN106936708B CN201511032520.1A CN201511032520A CN106936708B CN 106936708 B CN106936708 B CN 106936708B CN 201511032520 A CN201511032520 A CN 201511032520A CN 106936708 B CN106936708 B CN 106936708B
Authority
CN
China
Prior art keywords
stage
switching
column
switching unit
optical information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201511032520.1A
Other languages
English (en)
Other versions
CN106936708A (zh
Inventor
陈可
邱晨
程祺翔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN201511032520.1A priority Critical patent/CN106936708B/zh
Publication of CN106936708A publication Critical patent/CN106936708A/zh
Application granted granted Critical
Publication of CN106936708B publication Critical patent/CN106936708B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L45/00Routing or path finding of packets in data switching networks
    • H04L45/62Wavelength based
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/10Packet switching elements characterised by the switching fabric construction
    • H04L49/109Integrated on microchip, e.g. switch-on-chip

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Optical Communication System (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Abstract

本发明实施例提供NxN波长路由网络拓扑、光子集成芯片及光路由器,涉及光电通信领域,能够减小光信息在传输过程中的功率损耗,提高信息传输的可靠性。包括:n列交换节点,每一列有N/M个交换节点,每一个交换节点包括M个输入端口和M和输出端口,N为M的n次方,M>2且M为2的整倍数,第J列和第J+1列交换节点分别形成2J大组,每一大组由
Figure DDA0000899067860000011
个交换节点形成,第J+1列中的每一大组交换节点分别形成M小组,每一小组由
Figure DDA0000899067860000012
个交换节点形成,每一小组交换节点共个输入端口;第J列的第m大组中的第k个交换节点的M个输出端口,分别与第J+1列的第m大组中每一小组的第k个输入端口连接。该波长路由网络拓扑应用于片上光网络技术中。

Description

NxN波长路由网络拓扑、光子集成芯片及光路由器
技术领域
本发明涉及光电通信领域,尤其涉及NxN波长路由网络拓扑、光子集成芯片及光路由器。
背景技术
在片上光网络(英文:optical network-on-chip,缩写:ONoC)中具有两种主要的路由方式:空间路由与波长路由。其中,基于波长路由的片上光网络(以下简称波长路由网络)虽然可以支持N个节点间存在的N2对通信同时进行,以提高吞吐量,但是波长路由网络却仍然存在扩展能力不足,功率损耗严重的问题。
目前,通过采用一种基于梳妆滤波器的波长路由网络拓扑,能够在一定程度上提高网络的扩展能力。例如,如图1所示的基于梳妆滤波器的波长路由网络拓扑,包括8个输入端口(包括I1-I8)和8个输出端口(包括O1-O8),一个2x2交换单元(包括两个输入端口和两个输出端口)作为一个交换节点,共由Log28=3列交换节点组成,每一列有4个交换节点,通过利用微环谐振器的多个谐振波长,提高单个微环谐振器的利用率。
然而,基于上述波长路由网络拓扑,由于光信息在波长路由网络中传输时,每经过一个交换节点,都可能会发生一次微环谐振,导致引入功率损耗,因此,随着网络的规模越来越大,需要的交换节点的列数越来越多,光信息在波长路由网络中传输时的功率损耗也会也来越大,从而降低了光信息传输的可靠性。
发明内容
本发明的实施例提供NxN波长路由网络拓扑、光子集成芯片及光路由器,能够减小光信息在波长路由网络中传输时的功率损耗,从而提高光信息传输的可靠性。
为达到上述目的,本发明的实施例采用如下技术方案:
第一方面,本发明实施例提供NxN波长路由网络拓扑,包括:n列交换节点,所述n列交换节点分别为第0列到第n-1列,每一列有N/M个交换节点,每一个交换节点包括M个输入端口和M和输出端口,N为M的n次方,M>2且M为2的整倍数,M和n均为整数,
在所述波长路由网络拓扑中,第J列和第J+1列交换节点分别形成2J大组,每一大组由
Figure BDA0000899067840000021
个交换节点形成,第J+1列中的每一大组交换节点分别形成M小组,每一小组由
Figure BDA0000899067840000022
个交换节点形成,每一小组交换节点共
Figure BDA0000899067840000023
个输入端口;
其中,第J列的第m大组中的第k个交换节点的M个输出端口,分别与第J+1列的第m 大组中每一小组的第k个输入端口连接,1≤m≤2J
Figure BDA0000899067840000024
0≤J≤n-2。
在本发明实施例提供的NxN波长路由网络拓扑中,每一个交换节点的交换规模为M×M,即每一个交换节点都具有M个输入端口和M个输出端口,当组建NxN波长路由网络拓扑时,由于M大于2,因此,LogMN小于Log2N从而能够减少组建波长路由网络拓扑时交换节点的列数,且光信息在经过每一个交换节点时,最多发生一次谐振,从而有效减小了光信息在传输过程中的功率损耗,提供信息传输的可靠性。
结合上述第一方面,在第一方面的第一种可能的实现方式中,
当所述M为偶数时,在所述交换节点中,包括M级2x2交换单元,分别为第0级到第M-1级,其中,第2L级包括M/2个2x2交换单元,第2L+1级包括M/2-1个2x2交换单元,0≤L≤M/2-1,所述2x2交换单元包括2个输入端口和2和输出端口;
第2L级中的第1个2x2交换单元第1个输出端口和第2L+2级中的第1个2x2交换单元第1个输入端口连接,第2L级中的第M/2个2x2交换单元第2个输出端口和第2L+2级中的第M/2个2x2交换单元第2个输入端口连接;
第2L+1级中的第h个2x2交换单元的第1个输入端口和第2L级中的第h个2x2交换单元的第2个输出端口连接,第2L+1级中的第h个2x2交换单元的第2个输入端口和第2L级中的第h+1个2x2交换单元的第1个输出端口连接,第2L+1级中的第h个2x2交换单元的第1个输出端口和第2L+2级中的第h个2x2交换单元的第2个输入端口连接,第2L+1级中的第h个2x2交换单元的第2个输出端口和第2L+2级中的第h+1个2x2交换单元的第1个输入端口连接,1≤h≤M/2-1。
结合上述第一方面,在第一方面的第二种可能的实现方式中,当所述M为奇数时,在所述交换节点中,包括M级2x2交换单元,分别为第0级到第M-1级,其中,每一级都包括(M-1)/2个2x2交换单元,
第2D级中的第1个2x2交换单元第1个输出端口和第2D+2级中的第1个2x2交换单元第1个输入端口连接,第2D+1级中的第(M-1)/2个2x2交换单元第2个输出端口和第2D+3级中的第(M-1)/2个2x2交换单元第2个输入端口连接,第2D+1级中的第(M-1)/2个2x2交换单元第1个输出端口和第2D+2级中的第(M-1)/2个2x2交换单元第2个输入端口连接,第2D+1级中的第(M-1)/2个2x2交换单元第1个输入端口和第2D级中的第(M-1)/2个2x2交换单元第2个输入端口连接;
第2D+1级中的第g个2x2交换单元的第1个输入端口和第2D级中的第g个2x2交换单元的第2个输出端口连接,第2D+1级中的第g个2x2交换单元的第2个输入端口和第2D级中的第g+1个2x2交换单元的第1个输出端口连接,第2D+1级中的第g个2x2交换单元的第1个输出端口和第2D+2级中的第g个2x2交换单元的第2个输入端口连接,第2D+1级中的第g个2x2交换单元的第2个输出端口和第2D+2级中的第g+1个2x2交换单元的第1个输入端口连接,1≤g≤(M-1)/2-1,0≤D≤(M-1)/2-1。
结合上述第一方面或第一方面的第一种可能的实现方式至第一方面的第二种可能的实现方式中的任一种实现方式,在第一方面的第三种可能的实现方式中,在所述波长路由网络拓扑中,每个2x2交换单元的谐振波长的分配规则为:
Λij={λ|λ=a×Mi+1+b+j×Mi,0≤a≤Mn-i-1-1,0≤b≤Mi-1}
其中,Λij表示为第i列第j级2x2交换单元分配的谐振波长,a和b均为整数。
结合上述第一方面或第一方面的第一种可能的实现方式至第一方面的第三种可能的实现方式中的任一种实现方式,在第一方面的第四种可能的实现方式中,
所述2x2交换单元中包括基于梳状滤波器的微环。
结合上述第一方面或第一方面的第一种可能的实现方式至第一方面的第四种可能的实现方式中的任一种实现方式,在第一方面的第五种可能的实现方式中,
若光信息在属于Λij的传输波长上进行传输,则当所述光信息经过第i列第j级2x2交换单元时,所述光信息以直通的方式经过所述第i列第j级2x2交换单元;
若光信息在不属于Λij的传输波上进行传输,则当所述光信息经过第i列第j级2x2交换单元时,所述光信息以交叉的方式经过所述第i列第j级2x2交换单元。
第二方面,本发明实施例提供一种光子集成芯片,包括:
如上述第一方面或第一方面的任一种实现方式所述的波长路由网络拓扑。
第三方面,本发明实施例提供一种光路由器,包括:
如第二方面所述的光子集成芯片。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例。
图1为现有技术中的一种基于梳状滤波器的波长路由网络的结构示意图;
图2为本发明实例提供的一种交换节点的连接示意图;
图3为本发明实施例提供的一种交换节点的结构示意图;
图4为本发明实施例提供的另一种交换节点的结构示意图;
图5为本发明实施例提供的2x2交换单元的端口示意图;
图6(a)本发明实施例提供的一种16x16波长路由网络拓扑的交换节点的连接示意图;
图6(b)本发明实施例提供的一种16x16波长路由网络拓扑中第0列的交换节点的结构示意图;
图6(c)本发明实施例提供的一种16x16波长路由网络拓扑中第1列的交换节点的结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。
本发明实施例提供NxN波长路由网络拓扑,包括:n列交换节点,所述n列交换节点分别为第0列到第n-1列,每一列有N/M个交换节点,每一个交换节点包括M个输入端口和M和输出端口,N为M的n次方,M>2且M为2的整倍数,M和n均为正整数。
整倍数,M和n均为整数,
在所述波长路由网络拓扑中,第J列和第J+1列交换节点分别形成2J大组,每一大组由
Figure BDA0000899067840000051
个交换节点形成,第J+1列中的每一大组交换节点分别形成M小组,每一小组由
Figure BDA0000899067840000052
个交换节点形成,每一小组交换节点共
Figure BDA0000899067840000053
个输入端口;
其中,第J列的第m大组中的第k个交换节点的M个输出端口,分别与第J+1列的第m 大组中每一小组的第k个输入端口连接,1≤m≤2J
Figure BDA0000899067840000054
0≤J≤n-2。
示例性的,假设M=4,N=64,则n=3,以该64x64波长路由网络中的第1列交换节点为例,即J=1,分别将第1列和第2列分为2J=2大组,每一大组共8个交换节点,再将第2列的每一大组交换节点分为4小组,每一小组共2个交换节点,每一小组共
Figure BDA0000899067840000061
个输入端口。
以第1列的第1大组为例,如图2所示,将第1列的第1大组中的第1个交换节点的4个输出端口,分别与第2列的第1大组中每一小组的第1个输入端口连接;将第1列的第1大组中的第2个交换节点的4个输出端口,分别与第2列的第1大组中每一小组的第2个输入端口连接;将第1列的第1大组中的第3个交换节点的4个输出端口,分别与第2列的第1大组中每一小组的第3个输入端口连接;以此类推,直到将第1列的第1大组中的第8个交换节点的4个输出端口,分别与第2列的第1大组中每一小组的第8个输入端口连接。
进一步地,所述每一个交换节点中包括M级2x2交换单元,分别为第0级到第M-1级,其中,当M为偶数时,第2L级包括M/2个2x2交换单元,第2L+1级包括M/2-1个2x2交换单元,0≤L≤M/2-1,所述2x2交换单元包括2个输入端口和2和输出端口。
具体的,如图3所示,当M为偶数时,在所述交换节点中,第2L级中的第1个2x2交换单元的第1个输出端口和第2L+2级中的第1个2x2交换单元的第1个输入端口连接,第2L级中的第M/2个2x2交换单元的第2个输出端口和第2L+2级中的第M/2个2x2交换单元的第2个输入端口连接。
其中,所述交换节点共M个输入端口,分别为I1、I2,…...,IM-1,IM,I1与第0级的第1个2x2交换单元第1个输入端口连接,I2与第0级的第1个2x2交换单元第2个输入端口连接,I3与第0级的第2个2x2交换单元第1个输入端口连接,以此类推。所述交换节点共M个输出端口,分别为O1、O2,…...,OM-1,OM。O1与第M级的第1个2x2交换单元第1个输出端口连接,O2与第M级的第1个2x2交换单元第2个输出端口连接,O3与第M级的第2个2x2交换单元第1个输出端口连接,以此类推。
第2L+1级中的第h个2x2交换单元的第1个输入端口和第2L级中的第h个2x2交换单元的第2个输出端口连接,第2L+1级中的第h个2x2交换单元的第2个输入端口和第2L级中的第h+1个2x2交换单元的第1个输出端口连接,第2L+1级中的第h个2x2交换单元的第1个输出端口和第2L+2级中的第h个2x2交换单元的第2个输入端口连接,第2L+1级中的第h个2x2交换单元的第2个输出端口和第2L+2级中的第h+1个2x2交换单元的第1个输入端口连接,1≤h≤M/2-1。
当所述M为奇数时,每一级都包括(M-1)/2个2x2交换单元。
具体的,如图4所示,当所述M为奇数时,在所述交换节点中,第2D级中的第1个2x2交换单元第1个输出端口和第2D+2级中的第1个2x2交换单元第1个输入端口连接,第2D+1级中的第(M-1)/2个2x2交换单元第2个输出端口和第2D+3级中的第(M-1)/2个2x2交换单元第2个输入端口连接,第2D+1级中的第(M-1)/2个2x2交换单元第1个输出端口和第2D+2级中的第(M-1)/2个2x2交换单元第2个输入端口连接,第2D+1级中的第(M-1)/2个2x2交换单元第1个输入端口和第2D级中的第(M-1)/2个2x2交换单元第2个输入端口连接。
第2D+1级中的第g个2x2交换单元的第1个输入端口和第2D级中的第g个2x2交换单元的第2个输出端口连接,第2D+1级中的第g个2x2交换单元的第2个输入端口和第2D级中的第g+1个2x2交换单元的第1个输出端口连接,第2D+1级中的第g个2x2交换单元的第1个输出端口和第2D+2级中的第g个2x2交换单元的第2个输入端口连接,第2D+1级中的第g个2x2交换单元的第2个输出端口和第2D+2级中的第g+1个2x2交换单元的第1个输入端口连接,1≤g≤(M-1)/2-1,0≤D≤(M-1)/2-1。
进一步地,在所述波长路由网络拓扑中,每个2x2交换单元的谐振波长的分配规则为:
Λij={λ|λ=a×Mi+1+b+j×Mi,0≤a≤Mn-i-1-1,0≤b≤Mi-1} 公式(1)
其中,Λij表示为第i列第j级2x2交换单元分配的谐振波长,a和b均为整数。
具体的,若光信息在属于Λij的传输波长上进行传输,则当所述光信息经过第i列第j级2x2交换单元时,所述光信息以直通的方式经过所述第i列第j级2x2交换单元。
若光信息在不属于Λij的传输波上进行传输,则当所述光信息经过第i列第j级2x2交换单元时,所述光信息以交叉的方式经过所述第i列第j级2x2交换单元。
示例性的,如图5所示,为一个2x2交换单元的端口示意图,包括两个输入端口和两个输出端口,两个输入端口分别为I1、I2,两个输出端口分别为O1、O2。光信息以直通的方式经过2x2交换单元是指光信息从I1输入从O1输出,或者从I2输入从O2输出。光信息以交叉的方式经过2x2交换单元是指光信息从I1输入从O2输出,或者从I2输入从O1输出。
假设该2x2交换单元为第0列第0级中的一个2x2交换单元,且Λij=0,则若光信息在属于0的传输波长上进行传输,则当该光信息经过该2x2交换单元时,该光信息以直通的方式经过该2x2交换单元,即光信息从该2x2交换单元的第1个输入端口(I1)输入,从该2x2交换单元的第1个输出端口(O1)输出。
若光信息在不属于0的传输波长上进行传输,例如在第1个传输波长上进行传输,则当该光信息经过该2x2交换单元时,该光信息以交叉的方式经过该2x2交换单元,即光信息从该2x2交换单元的第1个输入端口(I1)输入,从该2x2交换单元的第2个输出端口(O2)输出。
需要说明的是,在本发明实施例中,2x2交换单元中包括梳状滤波器的微环。
示例性的,下面以16x16波长路由网络为例,对本发明实施例提供的波长路由网络拓扑进行详细说明。
假设,M=4,则n=2,即在该16x16波长路由网络中,共两列交换节点,分别为第0列和第1列,每一列交换节点共4个交换节点,每个交换节点分别有4个输入端口和4个输出端口。
如图6(a)所示,为该16x16波长路由网络中交换节点的连接示意图,其中,第0列交换节点的16个输入端口作为该16x16波长路由网络的输入端口,第1列交换节点的16个输出端口作为该16x16波长路由网络的输出端口。将第1列交换节点分为4个小组,每个小组1个交换节点,共4个输入端口,第0列第1个交换节点的4个输出端口分别与第1列每个小组的第1个输入端口连接,即第0列第1个交换节点的4个输出端口分别与第1列的每个交换节点的第1个输入端口连接;第0列第2个交换节点的4个输出端口分别与第1列的每个小组的第2个输入端口连接;第0列第3个交换节点的4个输出端口分别与第1列的每个小组的第3个输入端口连接;第0列第4个交换节点的4个输出端口分别与第1列的每个小组的第4个输入端口连接。
如图6(b)所示,为该16x16波长路由网络中第0列中的一个交换节点的结构示意图。在该交换节点中,共4级2x2交换单元,第0级和第2级分别包括2个2x2交换单元,第1级和第3级分别包括1个2x2交换单元。其中,第0级的第1个2x2交换单元的第1个输出端口与第2级的第1个2x2交换单元的第1个输入端口连接。第0级的第2个2x2交换单元的第2个输出端口与第2级的第2个2x2交换单元的第2个输入端口连接。
第1级的第1个2x2交换单元的第1个输入端口与第0级的第1个2x2交换单元的第2个输出端口连接,第1级的第1个2x2交换单元的第2个输入端口与第0级的第2个2x2交换单元的第1个输出端口连接,第1级的第1个2x2交换单元的第1个输出端口与第2级的第1个2x2交换单元的第2个输入端口连接,第1级的第1个2x2交换单元的第2个输出端口与第2级的第2个2x2交换单元的第1个输入端口连接。
通过上述公式(1)可以获知,第0列第0级的2x2交换单元允许光信息以直通的方式通过的波长为属于0、4、8或者12,第0列第1级的2x2交换单元允许光信息以直通的方式通过的传输波长为属于1、5、9或者13的传输波长,第0例第2级的2x2交换单元允许光信息以直通的方式通过的传输波长为属于2、6、10或者14的传输波长,第0例第3级的2x2交换单元允许光信息以直通的方式通过的传输波长为属于3、7、11或者15的传输波长。
本领域技术人员都知道,当光信息以直通的方式通过2x2交换单元时,只会发生一次微环谐振。
示例性的,假设光信息从I1输入第0级的第1个2x2交换单元,若传输该光信息的传输波长属于0,则当该光信息从I1进入第0级的第1个2x2交换单元时,以直通的方式从第0级的第1个2x2交换单元的第1个输出端口输出,从第2级的第1个2x2交换单元的第1个输入端口输入第2级的第1个2x2交换单元,然后以交叉的方式从第2级的第1个2x2交换单元的第2个输出端口输出,通过第3级的第1个2x2交换单元的第1个输入端口输入第3级的第1个2x2交换单元,然后以交叉的方式从第3级的第1个2x2交换单元的第2个输出端口输出,即第0列第1个交换节点的第3个输出端口输出。即光信息在经过一个交换节点时只发生了一次微环谐振。
如图6(c)所示,为该16x16波长路由网络中第1列中的一个交换节点的结构示意图。每个交换节点中多个2x2交换单元之间的连接方式与如图6(b)所示的该16x16波长路由网络中第0列中的一个交换节点中多个2x2交换单元之间的连接方式相同,此处不再赘述。
通过上述(1),可以获知,第1例第0级的2x2交换单元允许光信息以直通的方式通过的波长为属于0、1、2或者3,第1例第1级的2x2交换单元允许光信息以直通的方式通过的传输波长为属于4、5、6或者7的传输波长,第1例第2级的2x2交换单元允许光信息以直通的方式通过的传输波长为属于8、9、10或者11的传输波长,第1例第3级的2x2交换单元允许光信息以直通的方式通过的传输波长为属于12、13、14或者15的传输波长。
结合上述示例,当光信号从第0列第1个交换节点的第3个输出端口输出后,从第1列第3个交换节点的第1个输入端口输入第1列第3个交换节点。在该第3个交换节点中,光信号先以直通的方式通过第0级的第1个2x2交换单元的第1个输出端口输出,然后均以交叉的方式从从第2级的第1个2x2交换单元和第3级的第1个2x2交换单元,最后从第1列第3个交换节点的第3个输出端口输出。
即在本发明实施例提供的16x16波长路由网络中,当设置交换节点的交换规模为4x4时,该16x16波长路由网络只需要2列交换节点。而当采用现有技术中的波长路由网络结构时,至少需要4列交换单元,因此,当组建相同规模的波长路由网络时,本发明实施例提供的NxN波长路由能够采用较少的列数,且通过本发明实施例提供的2x2交换单元的谐振波长的分配方式,能够使得光信息每经过一个交换节点,最多只会发生一次微环谐振,从而能够有效的减少功率损耗,提供光信息传输的可靠性。
本发明实施例提供一种光子集成芯片,包括上述本发明实例提供的NxN波长路由网络拓扑。
本发明实施例提供一种光路由器,包括上述本发明实例提供的光子集成芯片。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应所述以权利要求的保护范围为准。

Claims (7)

1.一种光子集成芯片,其特征在于,包括NxN波长路由网络拓扑,所述NxN波长路由网络拓扑包括:n列交换节点,所述n列交换节点分别为第0列到第n-1列,每一列有N/M个交换节点,每一个交换节点包括M个输入端口和M和输出端口,N为M的n次方,M>2且M为2的整倍数,M和n均为整数,
在所述波长路由网络拓扑中,第J列和第J+1列交换节点分别形成2J大组,每一大组由
Figure FDA0002203740830000011
个交换节点形成,第J+1列中的每一大组交换节点分别形成M小组,每一小组由
Figure FDA0002203740830000012
个交换节点形成,每一小组交换节点共
Figure FDA0002203740830000013
个输入端口;
其中,第J列的第m大组中的第k个交换节点的M个输出端口,分别与第J+1列的第m大组中每一小组的第k个输入端口连接,1≤m≤2J
Figure FDA0002203740830000014
0≤J≤n-2。
2.根据权利要求1所述的光子集成芯片,其特征在于,当所述M为偶数时,在所述交换节点中,包括M级2x2交换单元,分别为第0级到第M-1级,其中,第2L级包括M/2个2x2交换单元,第2L+1级包括M/2-1个2x2交换单元,0≤L≤M/2-2,所述2x2交换单元包括2个输入端口和2和输出端口;
第2L级中的第1个2x2交换单元第1个输出端口和第2L+2级中的第1个2x2交换单元第1个输入端口连接,第2L级中的第M/2个2x2交换单元第2个输出端口和第2L+2级中的第M/2个2x2交换单元第2个输入端口连接;
第2L+1级中的第h个2x2交换单元的第1个输入端口和第2L级中的第h个2x2交换单元的第2个输出端口连接,第2L+1级中的第h个2x2交换单元的第2个输入端口和第2L级中的第h+1个2x2交换单元的第1个输出端口连接,第2L+1级中的第h个2x2交换单元的第1个输出端口和第2L+2级中的第h个2x2交换单元的第2个输入端口连接,第2L+1级中的第h个2x2交换单元的第2个输出端口和第2L+2级中的第h+1个2x2交换单元的第1个输入端口连接,1≤h≤M/2-1。
3.根据权利要求2所述的光子集成芯片,其特征在于,在所述波长路由网络拓扑中,每个2x2交换单元的谐振波长的分配规则为
Λij={λ|λ=a×Mi+1+b+j×Mi,0≤a≤Mn-i-1-1,0≤b≤Mi-1}
其中,Λij表示为第i列第j级2x2交换单元分配的谐振波长,a和b均为整数。
4.根据权利要求2或3所述的光子集成芯片,其特征在于,
所述2x2交换单元中包括基于梳状滤波器的微环。
5.根据权利要求2或3所述的光子集成芯片,其特征在于,
若光信息在属于Λij的传输波长上进行传输,则当所述光信息经过第i列第j级2x2交换单元时,所述光信息以直通的方式经过所述第i列第j级2x2交换单元;
若光信息在不属于Λij的传输波上进行传输,则当所述光信息经过第i列第j级2x2交换单元时,所述光信息以交叉的方式经过所述第i列第j级2x2交换单元。
6.根据权利要求4所述的光子集成芯片,其特征在于,
若光信息在属于Λij的传输波长上进行传输,则当所述光信息经过第i列第j级2x2交换单元时,所述光信息以直通的方式经过所述第i列第j级2x2交换单元;
若光信息在不属于Λij的传输波上进行传输,则当所述光信息经过第i列第j级2x2交换单元时,所述光信息以交叉的方式经过所述第i列第j级2x2交换单元。
7.一种光路由器,其特征在于,包括:
如权利要求1-6任一项所述的光子集成芯片。
CN201511032520.1A 2015-12-31 2015-12-31 NxN波长路由网络拓扑、光子集成芯片及光路由器 Active CN106936708B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201511032520.1A CN106936708B (zh) 2015-12-31 2015-12-31 NxN波长路由网络拓扑、光子集成芯片及光路由器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201511032520.1A CN106936708B (zh) 2015-12-31 2015-12-31 NxN波长路由网络拓扑、光子集成芯片及光路由器

Publications (2)

Publication Number Publication Date
CN106936708A CN106936708A (zh) 2017-07-07
CN106936708B true CN106936708B (zh) 2020-02-14

Family

ID=59444182

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201511032520.1A Active CN106936708B (zh) 2015-12-31 2015-12-31 NxN波长路由网络拓扑、光子集成芯片及光路由器

Country Status (1)

Country Link
CN (1) CN106936708B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108055082B (zh) * 2017-11-14 2020-01-21 烽火通信科技股份有限公司 一种基于c-ran系统的单纤双向光线路系统
KR20230062829A (ko) 2020-08-06 2023-05-09 셀레스티얼 에이아이 인코포레이티드 결맞음 광 컴퓨팅 아키텍처
TW202401062A (zh) 2022-03-18 2024-01-01 美商天聖Ai公司 光學多晶粒互連橋接(omib)

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003009195A (ja) * 2001-06-27 2003-01-10 Nec Corp クロスコネクトスイッチ
CN101872039A (zh) * 2010-05-12 2010-10-27 中国科学院半导体研究所 一种基于有源微环谐振器的4×4无阻塞光路由器
CN102361467B (zh) * 2011-07-22 2014-06-18 西安电子科技大学 无阻塞的光片上网络结构及其通信方法
CA2929385A1 (en) * 2013-11-05 2015-05-14 Huawei Technologies Co., Ltd. Wavelength routing device

Also Published As

Publication number Publication date
CN106936708A (zh) 2017-07-07

Similar Documents

Publication Publication Date Title
EP0397372A1 (en) Network topology for reduced blocking and photonic system implementation thereof
US9491120B2 (en) Method for crosstalk and power optimization in silicon photonic based switch matrices
Wu et al. An inter/intra-chip optical network for manycore processors
CN106990481B (zh) 2×2多模光开关及片上网络
CN106936708B (zh) NxN波长路由网络拓扑、光子集成芯片及光路由器
JP6607966B2 (ja) オンチップ光学相互接続構造およびネットワーク
CN103353632B (zh) 基于微环谐振器的光交换单元
Chen et al. A Universal Method for Constructing N-port Non-blocking Optical Router Based on 2 x 2 Optical Switch.
CN103986670A (zh) 一种光交换芯片性能的获取方法
CN107079205B (zh) Pic型光开关矩阵的路由配置方法及装置
Shahida et al. Fast Zerox algorithm for routing in optical Multistage interconnection networks
Mahajan et al. Performance and reliability analysis of new fault-tolerant advance omega network
Sangeetha et al. Optical interconnection bidirectional data vortex network: Architecture and performance analysis
Wang et al. Universal method for designing non-blocking multicast-supported on chip optical router
CN101720049B (zh) 智能光交叉连接矩阵及其控制方法
Jiang et al. A nonblocking optical switching network for crosstalk-free permutation
Jadhav et al. Optimized 6x6 Optical Router for Three Dimensional Optical Networks-on-Chip
Żal Energy-efficient optical switching nodes based on banyan-type switching fabrics
Yang et al. Network performance analysis of an AWG-based passive optical interconnect for datacenters
Jiang et al. Permutation in rearrangeable nonblocking optical MINs with zero first-order switching-element-crosstalk
Li et al. Energy-efficient optical crossbars on chip with multi-layer deposited silicon
Sultana et al. Fault tolerance analysis of Extended Pruned Vertically Stacked Optical Banyan networks with link failures and variable group size
Khandker et al. Pruned optical banyan networks on vertical stacking scheme for faster connection establishment
Alam et al. Blocking performance of extended pruned vertically stacked optical banyan structure under different link failure conditions
Koloko et al. Structure and non‐blocking properties of bidirectional unfolded two‐stage switches

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant