CN106681804A - 储存装置及其任务执行方法以及对应于储存装置的主机及其任务执行方法 - Google Patents

储存装置及其任务执行方法以及对应于储存装置的主机及其任务执行方法 Download PDF

Info

Publication number
CN106681804A
CN106681804A CN201610654917.2A CN201610654917A CN106681804A CN 106681804 A CN106681804 A CN 106681804A CN 201610654917 A CN201610654917 A CN 201610654917A CN 106681804 A CN106681804 A CN 106681804A
Authority
CN
China
Prior art keywords
task
storage device
package
main frame
ranking
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201610654917.2A
Other languages
English (en)
Other versions
CN106681804B (zh
Inventor
谢兆魁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Silicon Motion Inc
Original Assignee
Silicon Motion Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Silicon Motion Inc filed Critical Silicon Motion Inc
Publication of CN106681804A publication Critical patent/CN106681804A/zh
Application granted granted Critical
Publication of CN106681804B publication Critical patent/CN106681804B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/48Program initiating; Program switching, e.g. by interrupt
    • G06F9/4806Task transfer initiation or dispatching
    • G06F9/4843Task transfer initiation or dispatching by program, e.g. task dispatcher, supervisor, operating system
    • G06F9/4881Scheduling strategies for dispatcher, e.g. round robin, multi-level priority queues
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/061Improving I/O performance
    • G06F3/0611Improving I/O performance in relation to response time
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0659Command handling arrangements, e.g. command buffers, queues, command scheduling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Software Systems (AREA)
  • Human Computer Interaction (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Storage Device Security (AREA)

Abstract

本发明涉及一种储存装置及其任务执行方法以及一种对应于储存装置的主机及其任务执行方法。所述之储存装置包括有数据储存媒体与控制单元。控制单元电性耦接及控制数据储存媒体,且控制单元用以接收来自主机之任务指派封包,所述任务指派封包中包含有多个任务,每一任务具有任务编号。所述控制单元还用以对任务指派封包中之任务进行执行顺序之排序,并据以回复主机任务排序封包。

Description

储存装置及其任务执行方法以及对应于储存装置的主机及其 任务执行方法
技术领域
本发明涉及一种数据储存的相关技术,且特别是关于一种储存装置及其任务执行方法以及一种对应于储存装置的主机及其任务执行方法。
背景技术
在习知技术中,主机(例如计算机、手机等)都是一个命令、一个命令地传送给与其电性耦接的储存装置(例如闪存等),而储存装置则会依照主机所传送之命令的顺序来依序执行对应的任务(例如写入、读取等)。然而,在这种习知的做法中,储存装置只能按照主机所安排好的顺序来执行任务,一旦有任务的运行时间较久,那么后续的其他任务就只能先搁置。如此,任务的执行效率就无法达到优化。
发明内容
有鉴于此,本发明的目的在于提供一种储存装置,所述储存装置的任务的执行效率上可达到优化。
本发明的目的还在于提供一种上述储存装置的任务执行方法。
本发明的目的还在于提供一种对应于上述储存装置的主机。
本发明的目的还在于提供一种上述主机的任务执行方法。
本发明提出一种储存装置,包括有数据储存媒体与控制单元。控制单元电性耦接及控制数据储存媒体,且控制单元用以接收来自主机之任务指派封包,所述任务指派封包中包含有多个任务,每一任务具有一任务编号。所述控制单元还用以对任务指派封包中之任务进行执行顺序之排序,并据以回复主机任务排序封包。
从另一观点来看,本发明也提出一种上述储存装置的任务执行方法,包括有下列步骤:接收来自主机之任务指派封包,此任务指派封包中包含有多个任务,每一任务具有一任务编号;以及对任务指派封包中之任务进行执行顺序之排序,并据以回复主机任务排序封包。
从另一观点来看,本发明也提出一种主机,包括有连接接口与中央处理单元。连接接口适于电性耦接储存装置。中央处理单元用以透过连接接口传送任务指派封包给储存装置,此任务指派封包中包含有多个任务,每一任务具有一任务编号。中央处理单元还用以透过连接接口接收储存装置所回复之任务排序封包,并据以透过连接接口对储存装置依序发出上述任务之执行命令。
从另一观点来看,本发明也提出一种上述主机的任务执行方法,包括有下列步骤:传送任务指派封包给储存装置,此任务指派封包中包含有多个任务,每一任务具有一任务编号;以及接收储存装置所回复之任务排序封包并据以对储存装置依序发出上述任务之执行命令。
本发明系使主机能传送包含有多个任务的任务指派封包给储存装置,并使储存装置能对任务指派封包中之任务进行执行顺序之排序,并据以回复主机任务排序封包,使得主机能够据以对储存装置依序发出上述任务之执行命令。据此,储存装置在任务的执行效率上便可达到优化。
上述说明仅是本发明技术方案的概述,为了能够更清楚了解本发明的技术手段,而可依照说明书的内容予以实施,并且为了让本发明的上述和其他目的、特征和优点能够更明显易懂,以下特举优选实施例,并配合附图,详细说明如下。
附图说明
图1系绘示依照本发明一实施例之主机与储存装置以及二者的电性耦接关系。
图2揭示了读取命令与写入命令这二者的其中一种定义。
图3揭示了任务指派封包的其中一种定义。
图4揭示了任务排序封包的其中一种定义。
图5用以说明中央处理单元与微处理器之间的其中一种操作范例。
图6为依照本发明一实施例之储存装置的任务执行方法。
图7为依照本发明一实施例之主机的任务执行方法。
具体实施方式
图1系绘示依照本发明一实施例之主机与储存装置以及二者的电性耦接关系。如图1所示,主机100主要包括有中央处理单元110与连接接口120。连接接口120适于电性耦接储存装置200。中央处理单元110用以透过连接接口120传送任务指派封包给储存装置200,所述任务指派封包中包含有多个任务,每一任务具有一任务编号(详后述)。上述的这些任务之至少其中之一为读取任务或是写入任务。而在此例中,主机100包括以计算机、手机、平板、相机或是其他具运算功能的掌上型电子装置来实现。
储存装置200主要包括有控制单元210与数据储存媒体220。控制单元210系电性耦接数据储存媒体220,并用以控制数据储存媒体220的操作(例如进行数据的存取与抹除)。在此例中,数据储存媒体220包括以非挥发性内存来实现,例如是以闪存(Flash memory)、磁阻式随机存取内存(Magnetoresistive RAM)、铁电随机存取内存(Ferroelectric RAM)等具有长时间数据保存之内存装置来实现。控制单元210主要包括有接口逻辑212、微处理器214与控制逻辑216。微处理器214电性耦接接口逻辑212与控制逻辑214。微处理器214用以透过控制逻辑216存取数据储存媒体220中的数据,且微处理器214还用以透过接口逻辑212接收来自主机100之命令或数据,例如:写入命令、读取命令、抺除命令、任务指派封包等。在接收到任务指派封包之后,微处理器214便对任务指派封包中之任务进行执行顺序之排序,并依据主机100之要求而回复任务排序封包;或于排序完成后主动将任务排序封包传送至主机100。在此例中,任务排序封包中包含有上述这些任务的执行顺序以及所对应之任务编号。而中央处理单元110在透过连接接口120接收储存装置200所回复的任务排序封包之后,便可据以再透过连接接口120对储存装置200依序发出上述任务之执行命令。
据此,微处理器214会接收到来自主机100之至少一任务编号,例如32个,并执行所接收到的这些任务编号所对应的任务,而在其中,至少有一个任务编号系对应至任务排序封包所排序之任务中具有最高执行顺序者。换句话说,微处理器214可依照其本身的资源分配状况与任务实际的处理需求来妥善安排任务的执行顺序,并回复主机100其所安排之执行顺序,以便主机100依照微处理器214所安排之执行顺序来依序发出上述任务之执行命令。藉由上述操作,储存装置200在任务的执行效率上便可达到优化。此外,由于后续处理中微处理器214与中央处理单元110皆以任务编号进行沟通,因此数据传输量可有效地降低。
另外,在其他的实施方式中,上述的每一任务亦可具有一优先权设定,以便让微处理器214可进一步依据这些任务的优先权设定来对这些任务进行执行顺序之排序,并据以回复主机100任务排序封包。可想而知,具有优先权设定之任务具有最高或较高之执行顺序。此外,在其他的实施方式中,上述的任务排序封包的内容也可进一步包括每一任务之处理状态,例如:状态良好(good)、违反写入保护(write protection violation)、超出范围(out of range)等,以便让主机100可以知道上述这些任务的处理状况。当然,为了运作顺畅,中央处理单元110在传送任务指派封包给微处理器214之前,更可先传送给微处理器214写入命令,以便通知微处理器214准备接收任务指派封包。同理,中央处理单元110若想要取得任务排序封包,更可先传送给微处理器214读取命令,以便通知微处理器214可以开始传送任务排序封包。
为了让读者能更具体了解本发明,以下将举出一个以闪存来作为数据储存媒体220的操作范例。先来介绍在此操作范例中,中央处理单元110所会传送给微处理器214之读取命令与写入命令这二者的定义、中央处理单元110所会传送给微处理器214之任务指派封包的定义、以及微处理器214所会回复给中央处理单元110之任务排序封包的定义。
请参照图2,其揭示了读取命令与写入命令这二者的其中一种定义。如图2所示,在此例中,读取命令CMD46系以32个位(bit)来储存执行读取任务的相关信息,其中当位[31]所储存的值为1时,即是告知微处理器214中央处理单元110将要自储存装置200取得任务排序封包,而当位[31]所储存的值为0时,即是告知微处理器214去执行任务排序封包中,对应于位[20:16]所指定之任务编号所对应的读取任务。另外,微处理器214仅需要在位[31]的值为0时才需要去执行位[20:16]所指定之任务编号所对应的读取任务。
另外,在此例中,写入命令CMD47亦以32个位来储存执行写入任务的相关信息,其中当位[31]所储存的值为1时,即是告知微处理器214中央处理单元110将要传送任务指派封包,而当位[31]所储存的值为0时,即是告知微处理器214去执行任务排序封包中,对应于位[20:16]所指定之任务编号所对应的写入任务。另外,微处理器214仅需要在位[31]的值为0时才需要去执行位[20:16]所指定之任务编号所对应的写入任务。
请参照图3,其揭示了任务指派封包的其中一种定义。如图3所示,在此例中,此任务指派封包的长度为512字节(byte),其包括的任务总数有N个,且每一任务系以8个字节来储存其相关信息,而所储存的这些信息包括有设置任务或取消任务的设定、读取任务或写入任务的设定、优先权设定、任务编号的设定、区块长度的设定以及地址的设定。在此例中,任务编号的设定可以由上至下依序设定为第1个任务至第N个任务。
请参照图4,其揭示了任务排序封包的其中一种定义。如图4所示,在此例中,此任务排序封包的长度为512字节(byte),其包括的任务总数亦有N个,也就是微处理器214会对任务指派封包中的N个任务皆予以回复,且每一任务系以2个字节来储存其相关信息,而所储存的这些信息包括有读取任务或写入任务的设定、优先权设定、任务编号的设定以及任务的执行状态。在此例中,这些任务的执行顺序系将由上而下地依序执行。此外,前述之任务的处理状态可以包括有良好、超出范围与违反写入保护等。
在介绍完上述各定义后,接下来请参照图5,其用以说明中央处理单元110与微处理器214之间的其中一种操作范例。在图5中的二个纵轴系皆表示时间轴T。
当中央处理单元110要开始指派任务给微处理器214时,中央处理单元110会先传送一个写入命令CMD47给微处理器214,此写入命令CMD47之位[31]所储存的值为1,以便告知微处理器214要准备接收任务指派封包。接着,中央处理单元110会便传送一个任务指派封包给微处理器214。在此例中,此任务指派封包中包含有三个任务,第1个任务是读取任务(以1,R来表示),第2个任务是写入任务(以2,W来表示),而第3个任务是读取任务(以3,R来表示)。因此,微处理器214就会依照其本身的资源分配状况与任务实际的处理需求来妥善安排这三个任务的执行顺序。
接下来,中央处理单元110会传送一个读取命令CMD46给微处理器214,此读取命令CMD46之位[31]所储存的值为1,以便告知微处理器214可以开始传送任务排序封包。在此例中,任务排序封包所告知中央处理单元110的讯息,是微处理器214欲先处理第3个任务(以3,R来表示),接下来是依序处理第1个任务(以1,R来表示)与第2个任务(以2,W来表示)。因此,中央处理单元110会依照上述的执行顺序来依序发出这三个任务的执行命令给微处理器214。以目前的状况来说,中央处理单元110会先传送一个读取命令CMD46给微处理器214,此读取命令CMD46之位[31]所储存的值为0,且任务编号表示为3,以便告知微处理器214先去执行任务排序封包中具有最高执行顺序的第3个任务(以3,R来表示)。
假设在微处理器214执行完第3个任务(以3,R来表示)后,在传送第1个任务(以1,R来表示)对应的读取命令CMD46给微处理器214之前,中央处理单元110又有新的任务要指派给微处理器214,那么中央处理单元110又会先传送一个写入命令CMD47给微处理器214,此写入命令CMD47之位[31]所储存的值为1,以便告知微处理器214要准备再接收一个任务指派封包。接着,中央处理单元110会便再传送一个任务指派封包给微处理器214。在此例中,此第2个任务指派封包中包含有三个任务,分别是新指派的第4个任务(以4,W来表示)、新指派的第5个任务(以5,R来表示),以及将原先的第2个任务的优先权设定改成优先处理(以2,W.H来表示)。因此,微处理器214就会依据目前所接收到但尚未执行之任务的优先权设定、微处理器214本身的资源分配状况与任务实际的处理需求来妥善安排目前手边这些任务的执行顺序。
假设在此时,中央处理单元110又还有新的任务要指派给微处理器214,那么中央处理单元110又会再传送一个写入命令CMD47给微处理器214,此写入命令CMD47之位[31]所储存的值为1,以便告知微处理器214要准备再接收一个任务指派封包。接着,中央处理单元110会便再传送一个任务指派封包给微处理器214。在此例中,此第3个任务指派封包中包含有二个任务,分别是新指派的第6个任务(以6,R来表示)与新指派的第7个任务(以7,W来表示)。因此,微处理器214就会依据目前所接收到但尚未执行之任务的优先权设定、微处理器214本身的资源分配状况与任务实际的处理需求来重新安排目前手边这些任务的执行顺序。
接下来,中央处理单元110会再传送一个读取命令CMD46给微处理器214,此读取命令CMD46之位[31]所储存的值为1,以便告知微处理器214可以开始传送第2个任务排序封包,也就是最新的任务排序封包。在此例中,此第2个任务排序封包所告知中央处理单元110的讯息,是微处理器214会先处理已改设定成优先处理的第2个任务(以2,W.H来表示),接下来是依序处理第1个任务(以1,R来表示)、第4个任务(以4,W来表示)、第7个任务(以7,W来表示)、第6个任务(以6,R来表示)以及第5个任务(以5,R来表示)。因此,中央处理单元110会依照上述的执行顺序来依序发出这六个任务的执行命令给微处理器214。以目前的状况来说,中央处理单元110会先传送一个写入命令CMD47给微处理器214,此写入命令CMD47之位[31]所储存的值为0,且任务编号表示为2,以便告知微处理器214先去执行第2个任务排序封包中具有最高执行顺序的第2个任务(以2,W.H来表示)。
尽管在上述操作范例中,系以闪存作为数据储存媒体220来举例,然此并非用以限制本发明,本领域具有通常知识者当可将上述操作方式扩展到其他种类的数据储存媒体。
藉由上述教示,本领域具有通常知识者当可归纳出本发明之储存装置的一些基本操作步骤,一如图6所示。图6即为依照本发明一实施例之储存装置的任务执行方法。请参照图6,本发明之储存装置的任务执行方法包括有:接收来自主机之任务指派封包,此任务指派封包中包含有多个任务,每一任务具有一任务编号(如步骤S610所示);以及对任务指派封包中之任务进行执行顺序之排序,并据以回复主机任务排序封包(如步骤S620所示)。
此外,藉由上述教示,本领域具有通常知识者当可归纳出本发明之主机的一些基本操作步骤,一如图7所示。图7即为依照本发明一实施例之主机的任务执行方法。请参照图7,本发明之主机的任务执行方法包括有:传送任务指派封包给储存装置,此任务指派封包中包含有多个任务,每一任务具有一任务编号(如步骤S710所示);以及接收储存装置所回复之任务排序封包并据以对储存装置依序发出上述任务之执行命令(如步骤S720所示)。
综上所述,本发明系使主机能传送包含有多个任务的任务指派封包给储存装置,并使储存装置能对任务指派封包中之任务进行执行顺序之排序,并据以回复主机任务排序封包,使得主机能够据以对储存装置依序发出上述任务之执行命令。据此,储存装置在任务的执行效率上便可达到优化。
虽然本发明以前述的实施例揭露如上,然其并非用以限定本发明,任何熟习此技艺者,在不脱离本发明的精神和范围内,当可作些许的更动与润饰,因此本发明的专利保护范围须视本说明书所附的申请专利范围所界定者为准。

Claims (32)

1.一种储存装置,其特征在于,包括:
数据储存媒体;以及
控制单元,电性耦接及控制所述数据储存媒体,所述控制单元用以接收来自主机之任务指派封包,所述任务指派封包中包含有多个任务,每一所述任务具有任务编号,所述控制单元还用以对所述任务指派封包中之所述任务进行执行顺序之排序,并据以回复所述主机任务排序封包。
2.如权利要求1所述的储存装置,其特征在于,所述控制单元更用以接收来自所述主机之至少一所述任务编号并执行所述至少一任务编号所对应之任务,其中,至少一所述任务编号系对应至所述任务中具有最高执行顺序者。
3.如权利要求1所述的储存装置,其特征在于,每一所述任务皆具有优先权设定,且所述控制单元更依据所述任务之所述优先权设定来对所述任务进行执行顺序之排序,并据以回复所述主机所述任务排序封包。
4.如权利要求1所述的储存装置,其特征在于,所述任务之至少其中之一为读取任务或是写入任务。
5.如权利要求1所述的储存装置,其特征在于,所述控制单元在接收所述任务指派封包之前,更先接收来自所述主机之写入命令。
6.如权利要求1所述的储存装置,其特征在于,所述控制单元在回复所述主机所述任务排序封包之前,更先接收来自所述主机之读取命令。
7.如权利要求1所述的储存装置,其特征在于,所述任务排序封包的内容更包括每一任务之处理状态。
8.如权利要求1所述的储存装置,其特征在于,所述任务排序封包中包含有所述任务之执行顺序以及所对应之所述任务编号。
9.如权利要求1所述的储存装置,其特征在于,所述数据储存媒体系为非挥发性内存。
10.如权利要求9所述的储存装置,其特征在于,所述非挥发性内存系为闪存、磁阻式随机存取内存、或铁电随机存取内存。
11.一种主机,其特征在于,包括:
连接接口,适于电性耦接储存装置;以及
中央处理单元,用以透过所述连接接口传送任务指派封包给所述储存装置,所述任务指派封包中包含有多个任务,每一所述任务具有任务编号,所述中央处理单元还用以透过所述连接接口接收所述储存装置所回复之任务排序封包,并据以透过所述连接接口对所述储存装置依序发出所述任务之执行命令。
12.如权利要求11所述的主机,其特征在于,每一所述任务皆具有优先权设定。
13.如权利要求11所述的主机,其特征在于,所述任务之至少其中之一为读取任务或是写入任务。
14.如权利要求11所述的主机,其特征在于,所述中央处理单元在传送所述任务指派封包之前,更先传送给所述储存装置写入命令。
15.如权利要求11所述的主机,其特征在于,所述中央处理单元在接收所述任务排序封包之前,更先传送给所述储存装置读取命令。
16.如权利要求11所述的主机,其特征在于,所述任务排序封包的内容更包括每一任务之处理状态。
17.如权利要求11所述的主机,其特征在于,所述任务排序封包中包含有所述任务之执行顺序以及所对应之所述任务编号。
18.一种可用于储存装置的任务执行方法,其特征在于,包括:
接收来自主机之任务指派封包,所述任务指派封包中包含有多个任务,每一所述些任务具有任务编号;以及
对所述任务指派封包中之所述任务进行执行顺序之排序,并据以回复所述主机任务排序封包。
19.如权利要求18所述之可用于储存装置的任务执行方法,其特征在于,更包括接收来自所述主机之至少一所述任务编号并执行所述至少一任务编号所对应之所述任务,其中,至少一所述任务编号系对应至所述任务中具有最高执行顺序者。
20.如权利要求18所述之可用于储存装置的任务执行方法,其特征在于,每一所述任务皆具有优先权设定,且在进行执行顺序之排序时,更依据所述任务之所述优先权设定来对所述任务进行执行顺序之排序,并据以回复所述主机所述任务排序封包。
21.如权利要求18所述之可用于储存装置的任务执行方法,其特征在于,所述任务之至少其中之一为读取任务或是写入任务。
22.如权利要求18所述之可用于储存装置的任务执行方法,其特征在于,更包括在接收所述任务指派封包之前,更先接收来自所述主机之写入命令。
23.如权利要求18所述之可用于储存装置的任务执行方法,其特征在于,更包括在回复所述主机所述任务排序封包之前,更先接收来自所述主机之读取命令。
24.如权利要求18所述之可用于储存装置的任务执行方法,其特征在于,所述任务排序封包的内容更包括每一任务之处理状态。
25.如权利要求18所述之可用于储存装置的任务执行方法,其特征在于,所述任务排序封包中包含有所述任务之执行顺序以及所对应之所述任务编号。
26.一种可用于主机的任务执行方法,其特征在于,包括:
传送任务指派封包给储存装置,所述任务指派封包中包含有多个任务,每一所述任务具有任务编号;以及
接收所述储存装置所回复之任务排序封包并据以对所述储存装置依序发出所述任务之执行命令。
27.如权利要求26所述的可用于主机的任务执行方法,其特征在于,每一所述任务皆具有优先权设定
28.如权利要求26所述之可用于主机的任务执行方法,其特征在于,所述任务之至少其中之一为读取任务或是写入任务。
29.如权利要求26所述之可用于主机的任务执行方法,其特征在于,在传送所述任务指派封包之前,更先传送给所述储存装置写入命令。
30.如权利要求26所述之可用于主机的任务执行方法,其特征在于,在接收所述任务排序封包之前,更先传送给所述储存装置读取命令。
31.如权利要求26所述之可用于主机的任务执行方法,其特征在于,所述任务排序封包的内容更包括每一任务之处理状态。
32.如权利要求26所述之可用于主机的任务执行方法,其特征在于,所述任务排序封包中包含有所述任务之执行顺序以及所对应之所述任务编号。
CN201610654917.2A 2015-11-10 2016-08-11 储存装置、对应于储存装置的主机以及其任务执行方法 Active CN106681804B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201562253611P 2015-11-10 2015-11-10
USUS62/253611 2015-11-10

Publications (2)

Publication Number Publication Date
CN106681804A true CN106681804A (zh) 2017-05-17
CN106681804B CN106681804B (zh) 2020-05-19

Family

ID=58663742

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610654917.2A Active CN106681804B (zh) 2015-11-10 2016-08-11 储存装置、对应于储存装置的主机以及其任务执行方法

Country Status (3)

Country Link
US (1) US10248455B2 (zh)
CN (1) CN106681804B (zh)
TW (2) TWI582684B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6773458B2 (ja) * 2016-06-08 2020-10-21 日本電気通信システム株式会社 パケット処理装置、パケット処理方法、およびプログラム
WO2020252142A1 (en) * 2019-06-11 2020-12-17 Burlywood, Inc. Telemetry capture system for storage systems

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101639817A (zh) * 2009-03-13 2010-02-03 青岛海信信芯科技有限公司 一种存储器的控制方法、存储器控制器和存储器控制系统
CN101770438A (zh) * 2008-12-31 2010-07-07 凌阳科技股份有限公司 存储器存取的控制系统和方法
US8037276B2 (en) * 2005-10-26 2011-10-11 Hitachi, Ltd. Computer system, storage area allocation method, and management computer

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6954387B2 (en) * 2003-07-15 2005-10-11 International Business Machines Corporation Dynamic random access memory with smart refresh scheduler
US8412880B2 (en) * 2009-01-08 2013-04-02 Micron Technology, Inc. Memory system controller to manage wear leveling across a plurality of storage nodes
US20100262979A1 (en) * 2009-04-08 2010-10-14 Google Inc. Circular command queues for communication between a host and a data storage device
US8806090B2 (en) * 2011-05-31 2014-08-12 Micron Technology, Inc. Apparatus including buffer allocation management and related methods
CN102855218A (zh) * 2012-05-14 2013-01-02 中兴通讯股份有限公司 数据处理系统、方法及装置
US9058208B2 (en) * 2012-11-12 2015-06-16 Skymedi Corporation Method of scheduling tasks for memories and memory system thereof
US10075523B2 (en) * 2013-04-01 2018-09-11 International Business Machines Corporation Efficient storage of data in a dispersed storage network
US20150033234A1 (en) * 2013-07-23 2015-01-29 Qualcomm Incorporated Providing queue barriers when unsupported by an i/o protocol or target device
CN104572667A (zh) 2013-10-15 2015-04-29 富泰华工业(深圳)有限公司 网页服务系统、网页服务器及网页提供方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8037276B2 (en) * 2005-10-26 2011-10-11 Hitachi, Ltd. Computer system, storage area allocation method, and management computer
CN101770438A (zh) * 2008-12-31 2010-07-07 凌阳科技股份有限公司 存储器存取的控制系统和方法
CN101639817A (zh) * 2009-03-13 2010-02-03 青岛海信信芯科技有限公司 一种存储器的控制方法、存储器控制器和存储器控制系统

Also Published As

Publication number Publication date
TWI582684B (zh) 2017-05-11
CN106681804B (zh) 2020-05-19
TWI629638B (zh) 2018-07-11
US10248455B2 (en) 2019-04-02
TW201716978A (zh) 2017-05-16
TW201721404A (zh) 2017-06-16
US20170132035A1 (en) 2017-05-11

Similar Documents

Publication Publication Date Title
CN106055267A (zh) 包括主机命令队列的存储器控制器及操作其的方法
US10802960B2 (en) Flash medium access method and controller
US7640367B2 (en) Method for executing a software updating process and computer for implementing the method
CN105988953A (zh) 一种直接内存存取dma控制器及数据传输的方法
US20150296325A1 (en) Data transmission system and method for bluetooth interface
CN110719345B (zh) 虚拟机mac地址生成方法、系统、设备及计算机介质
CN1146804C (zh) 快速16位分离事务i/o总线
CN104967585A (zh) 一种远程调试移动终端的方法和装置
CN105094983A (zh) 计算机,控制设备和数据处理方法
CN104635659A (zh) 多选项设备的设备类别信息支持
JPS63245784A (ja) カ−ド認証端末装置
CN106681804A (zh) 储存装置及其任务执行方法以及对应于储存装置的主机及其任务执行方法
CN103365810A (zh) 在c.a.n.总线上减少闪速存储装置编程时间的方法和设备
CN104965738A (zh) 机顶盒数据写入方法及系统
CN107025131A (zh) 一种任务调度方法及装置
CN103299298A (zh) 处理业务的方法和系统
CN102694712B (zh) 网络系统及网络至网络桥接器
CN101488910B (zh) 用于在多个套接字之间通信的方法
JP4941574B2 (ja) レジスタコンフィギュレータおよびレジスタコンフィギュレーション方法
CN111782425A (zh) 基于索引队列的任务间通信方法、装置、计算机设备
CN101398884B (zh) 智能卡读卡器及其工作方法
EP2453360A2 (en) Method and apparatus for translating memory access address
US20220147024A1 (en) Assigning tools to spaces in a tool magazine
CN107566287B (zh) 消息流量的控制方法及装置
CN114095303B (zh) 通信设备、数据传输方法及电子设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant