CN106598864B - 一种多通道总线时序监测系统、方法及微型计算机系统 - Google Patents
一种多通道总线时序监测系统、方法及微型计算机系统 Download PDFInfo
- Publication number
- CN106598864B CN106598864B CN201611180387.9A CN201611180387A CN106598864B CN 106598864 B CN106598864 B CN 106598864B CN 201611180387 A CN201611180387 A CN 201611180387A CN 106598864 B CN106598864 B CN 106598864B
- Authority
- CN
- China
- Prior art keywords
- time sequence
- bus
- channel
- graph
- timing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 36
- 238000012544 monitoring process Methods 0.000 title claims abstract description 28
- 238000012216 screening Methods 0.000 claims description 10
- 238000004891 communication Methods 0.000 claims description 7
- 238000009877 rendering Methods 0.000 claims 1
- 230000000694 effects Effects 0.000 abstract description 6
- 238000012360 testing method Methods 0.000 description 6
- 238000013522 software testing Methods 0.000 description 2
- 238000010586 diagram Methods 0.000 description 1
- 238000004088 simulation Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/36—Preventing errors by testing or debugging software
- G06F11/362—Software debugging
- G06F11/3636—Software debugging by tracing the execution of the program
- G06F11/364—Software debugging by tracing the execution of the program tracing values on a bus
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Quality & Reliability (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Debugging And Monitoring (AREA)
Abstract
本申请公开了一种应用于时序监测的微型计算机系统,包括:驱动模块,用于生成驱动指令,并将驱动指令发送至总线接口数据收发装置,通过总线接口数据收发装置将驱动指令转发至被测嵌入式软件;数据获取模块,用于在被测嵌入式软件运行的过程中,分别实时获取总线接口数据收发装置上的各个通道所传输的总线数据帧;时序管理模块,用于确定并存储各个通道所对应的总线数据帧之间的时序关系;图形绘制模块,用于根据时序管理模块存储的各个通道所对应的时序关系,绘制相应的时序图形,并将时序图形发送至显示终端。本申请进一步提升了对总线接口数据的时序监测效果。另外,本申请还相应公开了一种多通道总线时序监测系统及方法。
Description
技术领域
本发明涉及嵌入式软件测试技术领域,特别涉及一种多通道总线时序监测系统、方法及微型计算机系统。
背景技术
目前,嵌入式系统在航天、航空、通信、网络等各种行业均占用重要的地位。为确保嵌入式系统中嵌入式软件的可靠性和质量,需要对嵌入式软件的各个方面进行全面地测试。
在嵌入式软件测试过程的配置项测试阶段,需要针对该嵌入式软件的分系统级别的功能、性能、接口等进行全方位的测试。此时,经常需要通过与被测试软件的分系统相连的总线接口来激励该分系统运行,进而利用总线接口数据来观察并判断分系统的功能、性能等多方面指标的实时状况。这种情况下,不仅需要测试被测试软件分系统所发出数据的内容,还需要测试不同总线数据之间的时序关系。
在现有技术中,有各种各样的接口仿真设备或工具,但是他们都只能测试数据的内容,不能展现不同总线的接口数据的时序,不满足时序测试的要求;利用示波器可以观测各个总线数据的时序关系,但是示波器的通道数一般都是2、4通道,基本不能满足时序观测要求。
综上所述可以看出,如何进一步提升对总线接口数据的时序监测效果是目前有待解决的问题。
发明内容
有鉴于此,本发明的目的在于提供一种多通道总线时序监测系统、方法及微型计算机系统,进一步提升了对总线接口数据的时序监测效果。其具体方案如下:
一种应用于时序监测的微型计算机系统,包括:
驱动模块,用于生成驱动指令,并将所述驱动指令发送至总线接口数据收发装置,通过所述总线接口数据收发装置将所述驱动指令转发至被测嵌入式软件,以驱动所述被测嵌入式软件运行;
数据获取模块,用于在所述被测嵌入式软件运行的过程中,分别实时获取所述总线接口数据收发装置上的各个通道所传输的总线数据帧,得到相应的多组总线数据帧;
时序管理模块,用于确定并存储各个通道所对应的总线数据帧之间的时序关系;
图形绘制模块,用于根据所述时序管理模块存储的各个通道所对应的时序关系,绘制相应的时序图形,并将所述时序图形发送至显示终端。
可选的,所述数据获取模块,还包括:
格式配置单元,用于在所述驱动模块生成所述驱动指令之前,根据所述被测嵌入式软件的应用层通信协议,配置相应的数据帧收发格式。
可选的,所述时序管理模块,包括:
时序关系确定单元,用于根据波特率、字节长度和数据帧采集时间,确定不同通道所对应的总线数据帧之间的时序关系;
时序关系存储单元,用于存储所述时序关系确定单元所确定的时序关系。
可选的,所述图形绘制模块,包括:
图形绘制单元,用于根据所述时序管理模块存储的各个通道所对应的时序关系,绘制所述时序图形;
显示器筛选单元,用于根据所述时序图形对应的通道总数量,从预先搭建的显示终端集群中筛选出显示分辨率与所述时序图形相适应的显示终端,以确定出目标显示终端;其中,所述时序图形对应的通道总数量与所述目标显示终端的显示分辨率之间呈正相关关系;
图形发送单元,用于将所述时序图形发送至所述目标显示终端。
本发明还公开了一种多通道总线时序监测系统,包括前述公开的微型计算机系统、总线接口数据收发装置和显示终端。
本发明进一步公开了一种多通道总线时序监测方法,包括:
生成驱动指令,并将所述驱动指令发送至总线接口数据收发装置,通过所述总线接口数据收发装置将所述驱动指令转发至被测嵌入式软件,以驱动所述被测嵌入式软件运行;
在所述被测嵌入式软件运行的过程中,分别实时获取所述总线接口数据收发装置上的各个通道所传输的总线数据帧,得到相应的多组总线数据帧;
确定并存储各个通道所对应的总线数据帧之间的时序关系;
根据存储的各个通道所对应的时序关系,绘制相应的时序图形,并将所述时序图形发送至显示终端。
可选的,在生成驱动指令之前,还包括:
根据所述被测嵌入式软件的应用层通信协议,配置相应的数据帧收发格式。
可选的,所述确定并存储各个通道所对应的总线数据帧之间的时序关系的过程,包括:
根据波特率、字节长度和数据帧采集时间,确定不同通道所对应的总线数据帧之间的时序关系,并对该时序关系进行存储。
可选的,所述根据存储的各个通道所对应的时序关系,绘制相应的时序图形,并将所述时序图形发送至显示终端的过程,包括:
根据存储的各个通道所对应的时序关系,绘制所述时序图形;
根据所述时序图形对应的通道总数量,从预先搭建的显示终端集群中筛选出显示分辨率与所述时序图形相适应的显示终端,以确定出目标显示终端;其中,所述时序图形对应的通道总数量与所述目标显示终端的显示分辨率之间呈正相关关系;
将所述时序图形发送至所述目标显示终端。
本发明中,应用于时序监测的微型计算机系统,包括:驱动模块,用于生成驱动指令,并将驱动指令发送至总线接口数据收发装置,通过总线接口数据收发装置将驱动指令转发至被测嵌入式软件,以驱动被测嵌入式软件运行;数据获取模块,用于在被测嵌入式软件运行的过程中,分别实时获取总线接口数据收发装置上的各个通道所传输的总线数据帧,得到相应的多组总线数据帧;时序管理模块,用于确定并存储各个通道所对应的总线数据帧之间的时序关系;图形绘制模块,用于根据时序管理模块存储的各个通道所对应的时序关系,绘制相应的时序图形,并将时序图形发送至显示终端。
可见,本发明在对被测嵌入式软件进行驱动运行之后,将会分别实时获取总线接口数据装置的各个通道上的总线数据帧,然后确定并且存储各个通道所对应的总线数据帧之间的时序关系,后续便可根据这些保存下来的时序关系,绘制各个通道对应的时序图形,并将该时序图形发送至相应的显示终端,这样,用户通过显示终端便可看到各个通道所对应的时序图形。由于在对各个通道所对应的总线数据帧之间的时序关系进行保存的时候,不会受到通道数量的影响,所以可以实现对更多通道的时序关系的存储,从而使得后续根据上述保存下来的时序关系所绘制的时序图形能够反映出更多通道的时序数据,由此进一步提升了对总线接口数据的时序监测效果。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本发明实施例公开的一种微型计算机系统的应用结构示意图;
图2为本发明实施例公开的一种多通道总线时序监测方法流程图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明实施例公开了一种应用于时序监测的微型计算机系统,参见图1所示,该系统包括:
驱动模块11,用于生成驱动指令,并将驱动指令发送至总线接口数据收发装置,通过总线接口数据收发装置将驱动指令转发至被测嵌入式软件,以驱动被测嵌入式软件运行。
数据获取模块12,用于在被测嵌入式软件运行的过程中,分别实时获取总线接口数据收发装置上的各个通道所传输的总线数据帧,得到相应的多组总线数据帧。可以理解的是,上述总线接口数据收发装置上的通道数量与最终得到的总线数据帧的组数相一致。
时序管理模块13,用于确定并存储总线接口数据收发装置上的各个通道所对应的总线数据帧之间的时序关系。
图形绘制模块14,用于根据时序管理模块13存储的各个通道所对应的时序关系,绘制相应的时序图形,并将时序图形发送至显示终端。
本实施例中,上述时序管理模块13在确定出上述各个通道所对应的总线数据帧之间的时序关系之后,可以将这些时序关系保存至存储容量大于预设容量阈值的存储系统中,其中,上述预设容量阈值具体可以根据实际需要进行设定,例如可将上述预设容量阈值设为50G。
另外,为了保证具有较高的存储速率,可以选取分布式存储系统作为上述存储系统。
本实施例中,上述显示终端的显示屏具体为分辨率较高的显示屏,例如可以采用1080P或以上的高清显示屏。可以理解的是,上述显示终端的显示屏分辨率越高,便可显示更多通道的时序数据。另外,本实施例中公开的技术方案具体可以实现同时对32个通道甚至更多通道的时序数据进行显示。
可见,本发明实施例在对被测嵌入式软件进行驱动运行之后,将会分别实时获取总线接口数据装置的各个通道上的总线数据帧,然后确定并且存储各个通道所对应的总线数据帧之间的时序关系,后续便可根据这些保存下来的时序关系,绘制各个通道对应的时序图形,并将该时序图形发送至相应的显示终端,这样,用户通过显示终端便可看到各个通道所对应的时序图形。由于在对各个通道所对应的总线数据帧之间的时序关系进行保存的时候,不会受到通道数量的影响,所以可以实现对更多通道的时序关系的存储,从而使得后续根据上述保存下来的时序关系所绘制的时序图形能够反映出更多通道的时序数据,由此进一步提升了对总线接口数据的时序监测效果。
本发明实施例公开了一种具体的应用于时序监测的微型计算机系统,相对于上一实施例,本实施例对技术方案作了进一步的说明和优化。具体的:
上一实施例的微型计算机系统中,需要利用数据获取模块来分别实时获取总线接口数据收发装置上的各个通道所传输的总线数据帧,得到相应的多组总线数据帧。
本实施例中,上述数据获取模块,还可以进一步包括:
格式配置单元,用于在驱动模块生成驱动指令之前,根据被测嵌入式软件的应用层通信协议,配置相应的数据帧收发格式。这样,数据获取模块后续便可按照上述数据帧收发格式来获取各个通道所传输的相应的总线数据帧。
另外,上一实施例中的时序管理模块,具体可以包括时序关系确定单元和时序关系存储单元;其中,
时序关系确定单元,用于根据波特率、字节长度和数据帧采集时间,确定不同通道所对应的总线数据帧之间的时序关系;
时序关系存储单元,用于存储时序关系确定单元所确定的时序关系。
进一步的,上一实施例中的图形绘制模块,具体可以包括图形绘制单元、显示器筛选单元和图形发送单元;其中,
图形绘制单元,用于根据时序管理模块存储的各个通道所对应的时序关系,绘制时序图形。
显示器筛选单元,用于根据时序图形对应的通道总数量,从预先搭建的显示终端集群中筛选出显示分辨率与时序图形相适应的显示终端,以确定出目标显示终端;其中,时序图形对应的通道总数量与目标显示终端的显示分辨率之间呈正相关关系。也即,时序图形对应的通道总数量越多,则所筛选到的显示终端的显示分辨率便越大。
图形发送单元,用于将时序图形发送至目标显示终端。
另外,本发明实施例还公开了一种多通道总线时序监测系统,包括前述实施例中公开的微型计算机系统、总线接口数据收发装置和显示终端。
其中,关于本实施例多通道总线时序监测系统中的微型计算机系统、总线接口数据收发装置以及显示终端的具体构造,可以参考前述实施例中公开的相应内容,在此不再进行赘述。
进一步的,本发明实施例还公开了一种多通道总线时序监测方法,参见图2所示,该方法包括:
步骤S11:生成驱动指令,并将驱动指令发送至总线接口数据收发装置,通过总线接口数据收发装置将驱动指令转发至被测嵌入式软件,以驱动被测嵌入式软件运行。
步骤S12:在被测嵌入式软件运行的过程中,分别实时获取总线接口数据收发装置上的各个通道所传输的总线数据帧,得到相应的多组总线数据帧。
本实施例中,在上述步骤S11生成驱动指令之前,还可以进一步包括:根据被测嵌入式软件的应用层通信协议,配置相应的数据帧收发格式。这样,后续在上述步骤S12中便可按照上述数据帧收发格式来获取各个通道所传输的相应的总线数据帧。
步骤S13:确定并存储各个通道所对应的总线数据帧之间的时序关系。
具体的,在确定出上述各个通道所对应的总线数据帧之间的时序关系之后,可以将这些时序关系保存至存储容量大于预设容量阈值的存储系统中,其中,上述预设容量阈值具体可以根据实际需要进行设定,例如可将上述预设容量阈值设为50G。
另外,为了保证具有较高的存储速率,可以选取分布式存储系统作为上述存储系统。
步骤S14:根据存储的各个通道所对应的时序关系,绘制相应的时序图形,并将时序图形发送至显示终端。
本实施例中,上述显示终端的显示屏具体为分辨率较高的显示屏,例如可以采用1080P或以上的高清显示屏。可以理解的是,上述显示终端的显示屏分辨率越高,便可显示更多通道的时序数据。另外,本实施例中公开的技术方案具体可以实现同时对32个通道甚至更多通道的时序数据进行显示。
可见,本发明实施例在对被测嵌入式软件进行驱动运行之后,将会分别实时获取总线接口数据装置的各个通道上的总线数据帧,然后确定并且存储各个通道所对应的总线数据帧之间的时序关系,后续便可根据这些保存下来的时序关系,绘制各个通道对应的时序图形,并将该时序图形发送至相应的显示终端,这样,用户通过显示终端便可看到各个通道所对应的时序图形。由于在对各个通道所对应的总线数据帧之间的时序关系进行保存的时候,不会受到通道数量的影响,所以可以实现对更多通道的时序关系的存储,从而使得后续根据上述保存下来的时序关系所绘制的时序图形能够反映出更多通道的时序数据,由此进一步提升了对总线接口数据的时序监测效果。
另外,本发明实施例还公开了一种具体的多通道总线时序监测方法,包括如下步骤:
步骤S21:生成驱动指令,并将驱动指令发送至总线接口数据收发装置,通过总线接口数据收发装置将驱动指令转发至被测嵌入式软件,以驱动被测嵌入式软件运行。
步骤S22:在被测嵌入式软件运行的过程中,分别实时获取总线接口数据收发装置上的各个通道所传输的总线数据帧,得到相应的多组总线数据帧。
步骤S23:根据波特率、字节长度和数据帧采集时间,确定不同通道所对应的总线数据帧之间的时序关系,并对该时序关系进行存储。
步骤S24:根据存储的各个通道所对应的时序关系,绘制时序图形。
步骤S25:根据时序图形对应的通道总数量,从预先搭建的显示终端集群中筛选出显示分辨率与时序图形相适应的显示终端,以确定出目标显示终端;其中,时序图形对应的通道总数量与目标显示终端的显示分辨率之间呈正相关关系。
步骤S26:将上述时序图形发送至目标显示终端。
最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
以上对本发明所提供的一种多通道总线时序监测系统、方法及微型计算机系统进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。
Claims (9)
1.一种应用于时序监测的微型计算机系统,其特征在于,包括:
驱动模块,用于生成驱动指令,并将所述驱动指令发送至总线接口数据收发装置,通过所述总线接口数据收发装置将所述驱动指令转发至被测嵌入式软件,以驱动所述被测嵌入式软件运行;
数据获取模块,用于在所述被测嵌入式软件运行的过程中,分别实时获取所述总线接口数据收发装置上的各个通道所传输的总线数据帧,得到相应的多组总线数据帧;
时序管理模块,用于确定并存储各个通道所对应的总线数据帧之间的时序关系;
图形绘制模块,用于根据所述时序管理模块存储的各个通道所对应的时序关系,绘制相应的时序图形,并将所述时序图形发送至显示终端。
2.根据权利要求1所述的微型计算机系统,其特征在于,所述数据获取模块,还包括:
格式配置单元,用于在所述驱动模块生成所述驱动指令之前,根据所述被测嵌入式软件的应用层通信协议,配置相应的数据帧收发格式。
3.根据权利要求1所述的微型计算机系统,其特征在于,所述时序管理模块,包括:
时序关系确定单元,用于根据波特率、字节长度和数据帧采集时间,确定各个通道所对应的总线数据帧之间的时序关系;
时序关系存储单元,用于存储所述时序关系确定单元所确定的时序关系。
4.根据权利要求1至3任一项所述的微型计算机系统,其特征在于,所述图形绘制模块,包括:
图形绘制单元,用于根据所述时序管理模块存储的各个通道所对应的时序关系,绘制所述时序图形;
显示器筛选单元,用于根据所述时序图形对应的通道总数量,从预先搭建的显示终端集群中筛选出显示分辨率与所述时序图形相适应的显示终端,以确定出目标显示终端;其中,所述时序图形对应的通道总数量与所述目标显示终端的显示分辨率之间呈正相关关系;
图形发送单元,用于将所述时序图形发送至所述目标显示终端。
5.一种多通道总线时序监测系统,其特征在于,包括如权利要求1至4任一项所述的微型计算机系统、总线接口数据收发装置和显示终端。
6.一种多通道总线时序监测方法,其特征在于,包括:
生成驱动指令,并将所述驱动指令发送至总线接口数据收发装置,通过所述总线接口数据收发装置将所述驱动指令转发至被测嵌入式软件,以驱动所述被测嵌入式软件运行;
在所述被测嵌入式软件运行的过程中,分别实时获取所述总线接口数据收发装置上的各个通道所传输的总线数据帧,得到相应的多组总线数据帧;
确定并存储各个通道所对应的总线数据帧之间的时序关系;
根据存储的各个通道所对应的时序关系,绘制相应的时序图形,并将所述时序图形发送至显示终端。
7.根据权利要求6所述的多通道总线时序监测方法,其特征在于,在生成驱动指令之前,还包括:
根据所述被测嵌入式软件的应用层通信协议,配置相应的数据帧收发格式。
8.根据权利要求6所述的多通道总线时序监测方法,其特征在于,所述确定并存储各个通道所对应的总线数据帧之间的时序关系的过程,包括:
根据波特率、字节长度和数据帧采集时间,确定各个通道所对应的总线数据帧之间的时序关系,并对该时序关系进行存储。
9.根据权利要求6至8任一项所述的多通道总线时序监测方法,其特征在于,所述根据存储的各个通道所对应的时序关系,绘制相应的时序图形,并将所述时序图形发送至显示终端的过程,包括:
根据存储的各个通道所对应的时序关系,绘制所述时序图形;
根据所述时序图形对应的通道总数量,从预先搭建的显示终端集群中筛选出显示分辨率与所述时序图形相适应的显示终端,以确定出目标显示终端;其中,所述时序图形对应的通道总数量与所述目标显示终端的显示分辨率之间呈正相关关系;
将所述时序图形发送至所述目标显示终端。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201611180387.9A CN106598864B (zh) | 2016-12-19 | 2016-12-19 | 一种多通道总线时序监测系统、方法及微型计算机系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201611180387.9A CN106598864B (zh) | 2016-12-19 | 2016-12-19 | 一种多通道总线时序监测系统、方法及微型计算机系统 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN106598864A CN106598864A (zh) | 2017-04-26 |
CN106598864B true CN106598864B (zh) | 2019-06-11 |
Family
ID=58601859
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201611180387.9A Active CN106598864B (zh) | 2016-12-19 | 2016-12-19 | 一种多通道总线时序监测系统、方法及微型计算机系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN106598864B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114236256A (zh) * | 2020-09-09 | 2022-03-25 | 维谛技术有限公司 | 电磁类器件的测试系统、测试方法及测试仪器 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1773466A (zh) * | 2004-11-08 | 2006-05-17 | 上海环达计算机科技有限公司 | Pcix总线的运行模式及仲裁判定测试卡 |
CN103677849A (zh) * | 2013-12-26 | 2014-03-26 | 北京控制工程研究所 | 一种嵌入式软件可信性保障方法 |
CN104345262A (zh) * | 2014-10-27 | 2015-02-11 | 华南农业大学 | 一种通用电路板测试系统 |
CN104346254A (zh) * | 2013-07-25 | 2015-02-11 | 鸿富锦精密电子(天津)有限公司 | I2c总线监控装置 |
CN104598373A (zh) * | 2013-10-30 | 2015-05-06 | 北京精密机电控制设备研究所 | 一种多技术融合的嵌入式软件测试方法 |
CN104866615A (zh) * | 2015-06-05 | 2015-08-26 | 四川大学 | 一种时序数据时序关系演变的可视化方法 |
-
2016
- 2016-12-19 CN CN201611180387.9A patent/CN106598864B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1773466A (zh) * | 2004-11-08 | 2006-05-17 | 上海环达计算机科技有限公司 | Pcix总线的运行模式及仲裁判定测试卡 |
CN104346254A (zh) * | 2013-07-25 | 2015-02-11 | 鸿富锦精密电子(天津)有限公司 | I2c总线监控装置 |
CN104598373A (zh) * | 2013-10-30 | 2015-05-06 | 北京精密机电控制设备研究所 | 一种多技术融合的嵌入式软件测试方法 |
CN103677849A (zh) * | 2013-12-26 | 2014-03-26 | 北京控制工程研究所 | 一种嵌入式软件可信性保障方法 |
CN104345262A (zh) * | 2014-10-27 | 2015-02-11 | 华南农业大学 | 一种通用电路板测试系统 |
CN104866615A (zh) * | 2015-06-05 | 2015-08-26 | 四川大学 | 一种时序数据时序关系演变的可视化方法 |
Non-Patent Citations (3)
Title |
---|
"基于PXI总线多通道时序监测电路系统设计";杨光等;《计算机测量与控制》;20160325;第24卷(第3期);第214页到第217页 * |
"基于PXI的时序信号监测设备设计";卢逸斌等;《电子设计工程》;20160228;第24卷(第3期);第76页到第77页 * |
"总线监控技术的研究与应用";季健;《中国优秀硕士学位论文全文数据库·信息科技辑》;20130430;第2013年卷(第4期);I137-69 * |
Also Published As
Publication number | Publication date |
---|---|
CN106598864A (zh) | 2017-04-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110320891B (zh) | 轨道车辆制动系统can总线报文维护监控系统及监控方法 | |
US10409251B2 (en) | Automatic inspection and monitoring method based on time domain slotting control | |
US9424221B2 (en) | Automated cabling process for a complex environment | |
CN106649057A (zh) | 一种服务器压力测试的方法及装置 | |
CN107547309B (zh) | 一种安全网关性能的自动化测试方法及装置 | |
US9311758B2 (en) | Vehicle control device and method | |
CN107733720B (zh) | 便携式固件升级方法及装置 | |
EP4246965A2 (en) | Method and device, equipment, and storage medium for data processing | |
CN105302709B (zh) | 测试数据生成方法及设备 | |
CN107360036B (zh) | 一种网络故障定位方法、终端和服务器 | |
CN109062820A (zh) | 一种软件性能测试方法和装置 | |
CN114745514B (zh) | 视频信号扩展方法、装置、计算机设备及存储介质 | |
CN110704148B (zh) | 设备页面元素的获取方法、装置、服务器及存储介质 | |
CN106598864B (zh) | 一种多通道总线时序监测系统、方法及微型计算机系统 | |
IL270195B2 (en) | Wireless communication method, terminal device and network device | |
CN101262371A (zh) | 网络设备的配置方法和设备 | |
CN105991700A (zh) | 处理语音数据的方法、云端服务器系统和终端设备 | |
CN103716374A (zh) | 分享文件的方法和服务器 | |
CN109358820A (zh) | 数据访问方法、装置、电子设备及计算机可读存储介质 | |
US11281611B2 (en) | General purpose interface bus (GPIB) sniffer system and method | |
KR102365743B1 (ko) | 다중 지상국의 장비 상태 감시 및 제어 시스템 및 그 방법 | |
CN108289165B (zh) | 一种基于手机控制相机的实现方法、装置及终端设备 | |
CN113960991B (zh) | 车辆故障诊断系统、方法、装置、片上系统芯片及车辆 | |
CN115567431A (zh) | 一种网络稳定性测试方法、装置、被测设备及存储介质 | |
CN115436744A (zh) | 一种基于tdd技术的s参数测试系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |