CN106559356A - 音频数据处理 - Google Patents

音频数据处理 Download PDF

Info

Publication number
CN106559356A
CN106559356A CN201610828833.6A CN201610828833A CN106559356A CN 106559356 A CN106559356 A CN 106559356A CN 201610828833 A CN201610828833 A CN 201610828833A CN 106559356 A CN106559356 A CN 106559356A
Authority
CN
China
Prior art keywords
packet stream
buffer
bag
audio
reading pointer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201610828833.6A
Other languages
English (en)
Inventor
马丁·克塞尔
塞巴斯蒂安·伯恩
马特西亚斯·斯塔克
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NXP BV
Original Assignee
NXP BV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NXP BV filed Critical NXP BV
Publication of CN106559356A publication Critical patent/CN106559356A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/10Flow control; Congestion control
    • H04L47/32Flow control; Congestion control by discarding or delaying data units, e.g. packets or frames
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/90Buffering arrangements
    • H04L49/901Buffering arrangements using storage descriptor, e.g. read or write pointers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04HBROADCAST COMMUNICATION
    • H04H40/00Arrangements specially adapted for receiving broadcast information
    • H04H40/18Arrangements characterised by circuits or components specially adapted for receiving
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/70Admission control; Resource allocation
    • H04L47/80Actions related to the user profile or the type of traffic
    • H04L47/806Broadcast or multicast traffic
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/90Buffering arrangements
    • H04L49/9021Plurality of buffers per packet
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/90Buffering arrangements
    • H04L49/9026Single buffer per packet
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04HBROADCAST COMMUNICATION
    • H04H20/00Arrangements for broadcast or for distribution combined with broadcast
    • H04H20/20Arrangements for broadcast or distribution of identical information via plural systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

本发明提供一种装置和方法。第一缓冲器被配置成存储第一包流,所述第一缓冲器包括指向所述第一包流中的第一位置的第一读取指针。第二缓冲器被配置成存储第二包流。所述第二包流对应于所述第一包流,并且所述第二缓冲器包括第二读取指针。控制器被配置成确定对应于所述第一包流中的所述第一位置的所述第二包流中的第二位置,并调节所述第二读取指针指向所述第二位置。

Description

音频数据处理
技术领域
本发明涉及广播数据的处理,具体来说(但非排他地)涉及来自多个音频源的广播音频数据的处理。
背景技术
一些现代广播接收器被设计成支持来自不同的广播域的多个音频输入。例如,可通过来自调频广播(FM)、数字音频广播(DAB)和/或互联网电台等域的音频输入接收终端用户内容(诸如电台节目)。这些音频输入在时间上通常可能不与终端用户内容对准,并且音频输入可另外具有系统内在的抖动。
广播接收器可能需要从一个音频输入转换到另一个,例如,当接收器移动到输入音频源的范围之外时,可能会丢失输入。由于未对准,过渡可能不顺畅。在一些系统中,可处理音频输入以计算两个或更多个音频输入之间的延迟。这一延迟可应用于音频输入以尝试跨音频输入对准终端用户内容。
本申请案的实施例可涉及此对准的质量。
发明内容
根据本发明的第一方面,提供一种装置,该装置包括:第一缓冲器,该第一缓冲器被配置成存储第一包流,该第一缓冲器包括指向第一包流中的第一位置的第一读取指针;第二缓冲器,该第二缓冲器被配置成存储对应于第一包流的第二包流,并包括第二读取指针;以及控制器,该控制器被配置成确定对应于第一位置的第二包流中的第二位置,并调节第二读取指针指向第二位置。
控制器可另外被配置成确定第一包流和第二包流之间的对应关系。第一指针可指向第一包流的第一包中的位置,第二指针可指向第二包的对应包中的对应位置。控制器可另外被配置成当第一和第二包的接收时间的差值小于预定值时,确定第一包流的第一包对应于第二包流的第二包。预定值可为接收第一或第二包流上的一个包所耗费的时间。预定值可为包流之间的最大偏移。
第一包流的每个包和第二包流的每个包可包括接收到相应的包的时间的指示。控制器可被配置成在已经调节第二读取指针之后,将第二读取指针锁定到第一读取指针。可响应于对第二缓冲器中的数据的请求调节第二读取指针。装置可另外包括一个或多个另外的缓冲器,其中另外的缓冲器中的每一个缓冲器可被配置成根据第二缓冲器操作。
根据第二方面,提供一种接收器,该接收器包括:根据第一方面所述的装置,其中第一和第二包流包括对应的广播内容;以及处理器,该处理器被配置成从第一和第二缓冲器中读取第一和第二包流,并确定第一包流中的广播内容和第二包流中的对应的广播内容之间的延迟。
处理器可另外被配置成以所确定的延迟来延迟第一和第二包流中的一个,以对准第一和第二包流中的广播内容。处理器可被配置成取决于广播相关性算法确定延迟。
根据第三方面,提供一种方法,该方法包括:在第一缓冲器中存储第一包流,该第一缓冲器具有指向第一包流中的第一位置的第一读取指针;在第二缓冲器中存储对应于第一包流的第二包流,该第二缓冲器具有第二读取指针;确定对应于第一位置的第二包流中的第二位置;以及调节第二读取指针指向第二位置。
该方法可另外包括:确定第一包流和第二包流之间的对应关系。第一指针可指向第一包流的第一包中的位置,第二指针可指向第二包的对应包中的对应位置。该方法可另外包括:当第一和第二包的接收时间的差值小于预定值时,确定第一包流的第一包对应于第二包流的第二包。预定值可为接收第一或第二包流上的一个包所耗费的时间。预定值可为包流之间的最大偏移。
第一包流的每个包和第二包流的每个包可包括接收到相应的包的时间的指示。该方法可另外包括:在已经调节第二读取指针之后,将第二读取指针锁定到第一读取指针。可响应于对第二缓冲器中的数据的请求调节第二读取指针。该方法可另外包括相对于一个或多个另外的缓冲器,实施关于第二缓冲器的方法步骤。
第一和第二包流可包括对应的广播内容,该方法可另外包括:从第一和第二缓冲器读取第一和第二包流;以及确定第一包流中的广播内容和第二包流中的对应的广播内容之间的延迟。该方法可另外包括以所确定的延迟来延迟第一和第二包流中的一个,以对准第一和第二包流中的广播内容。该方法可另外包括取决于广播相关性算法确定延迟。
附图说明
将参看图式仅借助于例子描述实施例,在附图中:
图1是接收器的示例示意图;
图2是示出根据实施例的接收器的例子的示意图;
图3是示出根据实施例的接收器的另一例子的示意图;
图4是描绘根据实施例实施的方法步骤的流程图;以及
图5是示出根据实施例的接收器的另一例子的示意图。
应了解,对于跨越超过一个图式的特征,类似附图标记指示类似特性。
具体实施方式
以下实施例可参考携载音频数据的包流加以描述。这仅为了易于解释而进行,且应了解,至少一些实施例可适用于其它类型的广播或流数据,例如视频数据。应了解,此处,术语广播意图涵盖从一个实体到多个其它实体的包流广播,以及从一个实体到几个特定的或一个具体的其它实体的包流广播。例如,广播包流可为单播流。
图1示出了具有携载音频内容的多个音频输入的广播接收器100的例子。接收器100可从第一音频源A 101接收第一音频输入,并从第二音频源B 102接收第二音频输入。第一音频输入101和第二音频输入102可包括音频信号,该音频信号从相应的音频源A和B广播,并在接收器100处接收。第一音频源101和第二音频源102可广播相同音频数据或内容,例如以电台节目的形式,然而可能会根据它们的类型广播数据。例如,音频源A 101可为FM发射器并可相应地传输数据,而音频源B可为DAB发射器并相应地广播数据。在此情况下,由于发射器101和102的各种特征,数据或终端用户内容在时间上可能不对准。
来自第一和第二音频源101和102的传输可被提供到接收器100的音频处理器103。音频处理器103可被配置成计算第一音频输入和第二音频输入中携载的数据或内容之间在时间上的延迟。这一延迟值可用于以延迟调节音频输入中的一个,使得第一和第二音频输入的内容对准。将理解,在一些情况下,音频处理器103可对音频输入中的一个或两个实施另外的处理。
接收器100可另外包括输出模块104,该输出模块104可从音频处理器103接收音频输入中的一个的处理后的形式。在一个例子中,提供到输出模块的处理后的音频输入可作为音频信号另外提供给用户。
接收器100可决定从音频数据或内容的一个音频源转换到另一个音频源,例如在从第一音频源101提供音频数据给用户到从第二音频源102提供音频数据给用户之间的转换。可例如响应于用户对音频源的偏好或音频源101和102的信号特征完成这一转换。在此情况下,可提供来自第二音频输入的处理后的音频数据到输出模块,而不提供第一音频源的处理后的音频数据。
对准第一和第二音频输入的音频内容可使从来自第一音频源101的音频数据到来自第二音频源102的音频数据的过渡更不引人注意。
在图1的例子中,可计算出两个音频源的音频输入之间的延迟,接着应用该延迟以延迟提前的音频源的音频输入。这一延迟计算可通过音频相关性算法完成。音频相关性算法可能需要一些时间以找到可靠的延迟值。
然而,即使计算出音频内容之间的延迟,并且相应地延迟音频输入中的一个或多个,但是在音频源之间过渡和/或交叉衰减时,第一和第二音频信号可能仍然未精确地对准。这是因为从最后一次延迟计算开始,随时间的推移,调节后的音频输入可因为存在于音频输入上的抖动而变得越来越不对准。这一抖动可具有各种原因,例如,可为音频源内在的内容抖动、由处理延迟导致的音频源可用性抖动、系统设计中固有的抖动和/或其它来源的抖动。
中断音频流的用户与接收器的交互(例如,转换频率或服务)可能需要存储和恢复这个计算出的延迟值。由于输入之间的转换可发生在任何时间(尤其是对于移动接收器来说),可能没有足够的时间重新计算和调节输入延迟。因此,可能会经历不顺畅转换,因为这只依靠输入之间的最近的延迟计算。
本申请案的实施例尝试解决这一抖动的存在,以将音频源的转换变为对用户来说是更加顺畅的经历。通过提供用于音频输入中的每一个的缓冲器,并调节与缓冲器相关的一个或多个读取指针以相对于抖动来对准音频输入,实施例可解决这一问题。
图2示出了根据本申请案的接收器200的例子。
图2示出了接收器200、第一音频数据源101和第二音频数据源102。接收器200可包括音频处理器103和输出模块104。第一音频源101和第二音频源102可被配置成通过相应的第一和第二音频输入将音频内容传输到接收器200音频处理器103可被配置成接收音频输入并计算音频输入之间的音频内容延迟。音频处理器103可另外将计算出的延迟应用到提前的一个或多个音频输入,以对准音频输入的音频内容。输出模块104可从音频处理器103接收处理后的音频输入,并且,在一些例子中,提供音频内容给用户。
接收器200可另外包括被耦合成从第一音频源101接收第一音频输入的第一缓冲器201和被耦合成从第二音频源102接收第二音频输入的第二缓冲器202。第一缓冲器201和第二缓冲器202可提供相应的缓冲后的第一和第二音频输入到音频处理器103。
第一和第二音频输入可包括相应的第一和第二包流,每个包流包括多个包。第一包流的包可存储在第一缓冲器201中,第二包流的包可存储在第二缓冲器202中。另外,第一包流的包可被视为对应于第二包流中的包。这一对应关系可(例如)基于接收器200接收到包的时间。缓冲器中的每一个可具有:读取指针,该读取指针指向音频处理器103从缓冲器中读取数据的位置;以及写入指针,该写入指针指示来自相应音频输入的数据写入到缓冲器中的位置。
应了解,由于抖动,第一和第二包流将不能精确地对准,因此存储在缓冲器中的数据也将不能精确地对准。缓冲器201和202可允许相对于抖动调节缓冲器的读取指针。即使对应的数据存储在缓冲器内不对应的位置处,这也可允许第一和第二缓冲器的读取指针指向缓冲器中对应的数据。
应了解,包流内的数据包被视为取决于它们的接收时间来对应。对应的数据包不必含有对应的内容,因为在后续阶段,音频处理器103可针对内容对准数据流。
图3示出了存储在第一和第二缓冲器中的数据包以及读取指针对准的例子。
图3示出了接收器200的示例实施方案。图3示出了第一音频源101、第二音频源102以及接收器200。接收器200包括:第一缓冲器301,该第一缓冲器301被配置成从第一音频源101接收和缓冲第一包流;和第二缓冲器302,该第二缓冲器302被配置成从第二音频源102接收和缓冲第二包流。第一缓冲器301和第二缓冲器302的输出耦合到音频处理器103的输入。在图3的例子中,并未示出输出模块104。
应了解,第一音频源101可广播第一包流,第二音频源102可广播第二包流,且第一和第二包流可通过接收器200接收。
在开始时间t0处,第一缓冲器301可开始存储第一包流上接收到的包。出于说明的目的,示出了存储第一包流的包0到3的第一缓冲器。在这个例子中,开始时间t0对准第一包流的第一包0的开始时间,并且该包存储在第一缓冲器301中的下一个可用空间处。在这个例子中,该下一个可用空间是缓冲器的起点,但应了解,该下一个可用空间可处于缓冲器301中由第一缓冲器301的写入指针310指示的任一部位处。
在开始时间t0处,第二缓冲器也开始存储第二包流的包。然而,由于系统中的抖动,第二缓冲器接收到第二包流的第一包0的时间偏移了时间值Δ。在时间t0处,包-1在第二包流上被接收到,并存储在第二缓冲器302中。在时间t0+Δ处,第二包流的第一包0被接收到,并存储在缓冲器302中。从图3中可见,相对于第一包流的对应的包0、1和2在第一缓冲器301中的位置,第二包流的包0、1和2的位置在第二缓冲器302中偏移。这归因于由抖动导致的时间偏移Δ。
缓冲器中的每一个包括指示待读取数据的下一位置的读取指针311、312,和指示待写入数据的下一位置的写入指针310、313。当数据流被写入到缓冲器上时,写入指针310、313可更新。可选择缓冲器301、302中的一个作为主缓冲器,而另一个缓冲器为次缓冲器。在此情况下,第一缓冲器301可选定为主缓冲器,而第二缓冲器302可选定为次缓冲器。因此,第一读取指针311可为主读取指针,而第二读取指针312可为次读取指针。缓冲器301和302可操作使得缓冲器的读取指针同步。具体来说,次读取指针可同步到或锁定到主读取指针。当移动主读取指针时,可相同程度地移动次读取指针。
一开始,读取指针311、312a可指向缓冲器内的对应位置。在图3的例子中,假定缓冲器301和302在t0时是空的,并且音频处理器103尚未从缓冲器301和302中的任一个读取任何数据。因此,第一缓冲器301的第一读取指针311指向第一缓冲器中的第一位置,在此情况下,该第一位置是缓冲器的起点。第二缓冲器的第二读取指针312a指向第二缓冲器302中的第一位置,在此情况下,该第一位置是缓冲器的起点。
然而,由于抖动,尽管第一读取指针311和第二读取指针312a指向第一缓冲器301和第二缓冲器302中对应的位置(在此情况下,缓冲器的起点),但它们没有指向第一和第二包流中对应的位置。可见,第一读取指针指向包0的起点,而第二读取指针312a指向包-1的中间。因此,当从第一缓冲器301和第二缓冲器302读取包流时,来自相应的流的包的起点时间可能不对准。
在图3的例子中,可调节第二读取指针312a,以考虑第一和第二包流的未对准。主读取指针311可指向相对于第一包流的第一位置。相对于第二包流的第二位置可确定为对应相对于第一包流的第一位置,并且第二读取指针312a可被调节为指向这个第二位置。调节后的读取指针由读取指针312b示出。
例如,第一读取指针311可指向第一数据流中的第一位置,例如,第一读取指针311可指向数据包0的起点。可确定第二数据流中的第二位置,其中第一和第二位置在它们相应的数据流中对应。例如,第二位置可确定为第二数据流中的数据包0的起点,因为第一数据流的包0和第二数据流的包0对应。可调节第二读取指针以指向对应于第一数据流中的第一位置的第二数据流中的第二位置。
应了解,第二读取指针312a可通过由抖动导致的缓冲器偏移x调节到读取指针位置312b。第一读取指针311和调节后的第二读取指针312b可锁定或同步,使得它们被同步调节。
在这个例子中,第一读取指针和调节后的第二读取指针指向相对于第一和第二包流的同一位置,而不是指向相对于缓冲器的同一位置。
在一些例子中,音频处理器103可从第一缓冲器301和第二缓冲器302读取包流,并确定包流内的音频内容的对准。音频处理器103可计算流之间的延迟,并延迟提前的包流,使得来自这些包流的对准后的音频内容是可用的。在一些情况下,音频处理器可使用音频相关性算法计算延迟,并且确定精确的延迟可能耗费一段时间。在这段时间内,传入包流中的抖动可导致那些流的音频内容之间的延迟改变。例如,抖动可导致频率漂移,频率漂移可造成音频内容之间的延迟改变。
在图3的例子中,去除由抖动导致的传入包流之间的偏移,使得音频处理器计算出的延迟可在更长时段内有效。应了解,取决于接收到包的时间可确定包流对应,而那些包的音频内容可不必对应。
图4是描绘在一些例子中实施的方法步骤的流程图。
在步骤401中,确定第一传入包流和第二传入包流之间的对应关系。在一些例子中,通过缓冲控制器确定对应关系,然而应了解,在其它例子中,可通过另一实体或控制器确定对应关系。可通过接收到相应的流的包的时间确定对应关系。例如,如果接收到每个包的相应时间之间的差值小于指定时段,那么第一包流上的第一包可被视为对应于第二包流上的第二包。这一指定时段可对应于接收包所耗费的时间,例如从接收包的起点到接收包的终点所耗费的时间。在额外或另外的例子中,指定时段可对应于可由抖动导致的最大时间偏移。
在一些例子中,对应的包可标记有指示,例如,它们对应的编号或标识。在图3的例子中,包可标记有指示0、1、2和3,它们与具有对应指示的对应包相对应。
在步骤402中,第一包流存储在第一缓冲器中。在这个例子中,第一缓冲器301被视为主缓冲器。第一缓冲器301可包括第一读取指针311,该第一读取指针311指向相对于第一包流的第一位置。
在步骤403中,第二包流存储在第二缓冲器302中。在这个例子中,第二缓冲器可为次缓冲器。第二缓冲器302可包括第二读取指针。
在步骤404中,确定相对于第二包流的第二位置,该位置对应于第一位置。当已知第一和第二包流之间的对应关系时,可确定第二数据流中的位置,该位置对应于第一数据流中的位置。例如,可确定对应于第一包流中的包的第二包流中的包的位置,第一读取指针指向该位置。
在步骤405中,可调节第二读取指针指向第二位置。
音频处理器103接着可从第一缓冲器301和第二缓冲器302读取数据,并确定与流之间的音频内容中的延迟相对应的延迟。音频处理器103可将延迟应用到提前的流,因此对准的音频数据流可用于在其之间转换。
在图4的方法中,示出了可确定第一和第二包流之间对应关系的确定。参考图5描述了取决于包的接收时间作出这一确定的例子。
图5示出了接收器500、第一音频源A 101以及第二音频源B 102。图5另外示出了第一传入包流501、第二传入包流502、第一缓冲器301、第二缓冲器302、音频处理器103以及输出模块104。
在图5的例子中,第一缓冲器301和第二缓冲器302可由第一和第二先入先出缓冲器(FIFO)提供。FIFO中的每一个包括读取指针和写入指针。额外地,每个FIFO可指示它的空满程度。FIFO的空满程度可被认作写入指针的位置减去读取指针的位置,换句话说,认作可以从FIFO读取多少数据。应了解,FIFO可实施为循环缓冲器,其中当读取和写入指针到达缓冲器的终点时,它们绕回到缓冲器的起点。
在图5中,第一包流的包标记有接收器500接收到它们的时间。在这个例子中,第一包流包括在t-1、t0、t1、t2、t3...tn时接收到的包。在图5中示出的时间中,在时间t-1、t0和t1处接收到的第一包流的包已经被写入到FIFO 301。传入的第一包流501指示另外的包在t2、t3至tn时到达。
主读取指针511指向第一包流中的第一位置,在此情况下,该位置是所存储的包t-1的中途位置。主指针511额外地对应于第一缓冲器中的位置y。主写入指针510指向可用于写入的第一FIFO 301中的下一个位置。
第二数据流的包也标记有接收器500接收到它们的时间。第二数据流的包的到达滞后于第一数据流的包的到达,滞后了偏移或延迟Δ。在这个例子中,第一包流包括在t-2+Δ、t-1+Δ、t0+Δ、t1+Δ、t2+Δ,...tn+Δ时接收到的包。如果第一和第二包流上的传入包的接收时间的差值在预定范围内,那么可确定它们对应。在此情况下,第一包流上的包tx和第二包流上的包tx+Δ之间的接收时间的差值是Δ。预定时段可被认为小于包的时间长度。例如,包流中的包的接收和下一个相连的包的接收之间所耗费的时间(例如,t1-t2)。在图5的例子中,可确定第一包流的包t-1、t0、t1、t2、t3...tn对应于第二包流的相应的包t-1+Δ、t0+Δ、t1+Δ、t2+Δ、t3+Δ...tn+Δ,其中Δ小于预定时段。
因此,在第一FIFO 301和第二FIFO 302开始存储传入的数据流时的时间t-1处,包t-1存在于第一包流上,而对应于第一包流上的包t-1的第二包流上的包(包t-1+Δ)还未到达。实际上,先前包t-2的一部分在第二包流上仍是可用的,且存储在第二FIFO 302中。第二FIFO302中的包t-1+Δ的位置不对应于第一FIFO 301中对应的包t-1的位置。调节第二FIFO 302的读取指针512b指向第二包流中的位置,该位置对应于由主读取指针511指向的第一数据流中的位置。这可意味着将读取指针512a的位置调节了偏移值x。偏移值x对应于第二FIFO302中在时段Δ期间填满的空间。
第一FIFO 301和第二FIFO 302可被配置成提供它们的空满程度。缓冲器的空满程度可对应于它们相应的读取和写入指针之间的差值。在这个例子中,主缓冲器301的空满程度可为第一读取指针511的位置减去第一写入指针510的位置。第二缓冲器302的空满可为调节后的读取指针512b的位置减去写入指针513的位置。第二读取指针512b的位置与第一读取指针511的位置的差值可为偏移x。这一偏移可对应于在时段Δ期间填满的缓冲器的部分。换句话说,当第一读取指针511指向第一缓冲器中的位置y时,第二读取指针512b可指向第二缓冲器中的位置(y+x)。存储在第一缓冲器301中的位置y处的数据可对应于存储在第二缓冲器中的位置(y+x)处的数据。
每个FIFO 301和302可被配置成存储比一次提取的数据加上将抵消(equal out)的抖动x的总和更多的数据。FIFO可另外被配置成提供它们内容的定时信息。在此情况下,可通过FIFO控制器或其它实体,基于所提供的定时信息,作出第一和第二包流的对应关系的确定。FIFO可另外具有获取它们的数据空满程度的介面。
在前文中,已论述第二缓冲器的读取指针的调节。在一些情况下,第一包流和第二包流之间的延迟Δ可为一个值,该值使得可调节第二读取指针指向第二缓冲器中的位置,数据尚未写入到该位置上。在此情况下,缓冲器可被配置成提供空值,例如,零。如果次缓冲器调节后的读取指针同步/锁定到主读取指针上,那么可发生“负”空满程度这一情况。如果同步后的缓冲器在读取时没有足够可用的数据,那么该缓冲器可自动充当虚拟数据(例如,零),并且它的空满程度可变为负的。必要时重新填满负空满程度可通过丢弃已虚拟读取的数据来恰当地插入新数据。
尽管已描述具有两个音频源(具有两个包流和两个缓冲器)的实施例,但应了解,在其它实施例中,可存在超过两个音频源。如上文所描述,缓冲器301中的一个被选定为主缓冲器。其余的缓冲器和包流可全部如参考第二音频源和缓冲器302所描述的那样处理。换句话说,可调节其余的缓冲器的读取指针指向相对于它们的另外包流的位置,该位置对应于主读取指针指向的相对于第一包流的位置。在例子中,次缓冲器可通过根据主缓冲器读取指针调节它们相应的读取指针而将它们的包流对准到主包流。次缓冲器的读取指针可锁定到主读取指针上,并同步更新。
尽管已描述针对次缓冲器中的一个或多个调节读取指针,但应了解,在一些例子中,可响应于需要该缓冲器中的数据的请求或指示而进行调节。在一些例子中,可响应于(例如)来自音频处理器的需要第二缓冲器中存储的数据的请求而调节第二读取指针。在具有多个次缓冲器的系统的情况下,可取决于次缓冲器中的哪些次缓冲器存储所请求的包流的指示而调节仅一个次缓冲器的读取指针或仅次缓冲器的一个子集的读取指针。
在一些例子中,第一和第二包流可具有相同取样速率。在此情况下,针对抖动的调节,例如次缓冲器读取指针的调节,可将次读取指针持续一段时间地同步到主读取指针。在其它例子中,主缓冲器中的包流可具有与次缓冲器中的包流不同的取样速率。在此情况下,次读取指针的调节可用来持续一段时间地同步主读取指针和次读取指针,该段时间短于包流同步的情况的时间段。然而,这个可用于为音频处理器103计算出的延迟值提供更长时段的有效性。

Claims (10)

1.一种装置,其特征在于,包括:
第一缓冲器,所述第一缓冲器被配置成存储第一包流,所述第一缓冲器包括指向所述第一包流中的第一位置的第一读取指针;
第二缓冲器,所述第二缓冲器被配置成存储对应于所述第一包流的第二包流,并包括第二读取指针;以及
控制器,所述控制器被配置成确定对应于所述第一位置的所述第二包流中的第二位置,并调节所述第二读取指针指向所述第二位置。
2.根据权利要求1所述的装置,其特征在于,所述控制器另外被配置成确定所述第一包流和所述第二包流之间的对应关系。
3.根据权利要求1或2中任一权利要求所述的装置,其特征在于,所述第一指针指向所述第一包流的第一包中的位置,所述第二指针指向所述第二包的对应包中的对应位置。
4.根据在前的任一项权利要求所述的装置,其特征在于,所述控制器另外被配置成当所述第一和第二包的接收时间的差值小于预定值时,确定所述第一包流的第一包对应于所述第二包流的第二包。
5.根据权利要求4所述的装置,其特征在于,所述预定值是接收所述第一或第二包流上的一个包所耗费的时间。
6.根据权利要求4或5所述的装置,其特征在于,所述预定值是所述包流之间的最大偏移。
7.根据在前的任一项权利要求所述的装置,其特征在于,所述第一包流的每个包和所述第二包流的每个包包括接收到相应的包的时间的指示。
8.根据在前的任一项权利要求所述的装置,其特征在于,所述控制器被配置成在已经调节所述第二读取指针之后,将所述第二读取指针锁定到所述第一读取指针。
9.一种接收器,其特征在于,包括:
根据在前的任一项权利要求所述的装置,其中所述第一和第二包流包括对应的广播内容;以及
处理器,所述处理器被配置成从所述第一和第二缓冲器读取所述第一和第二包流,并确定所述第一包流中的所述广播内容和所述第二包流中对应的广播内容之间的延迟。
10.一种方法,其特征在于,包括:
在第一缓冲器中存储第一包流,所述第一缓冲器具有指向所述第一包流中的第一位置的第一读取指针;
在第二缓冲器中存储对应于所述第一包流的第二包流,所述第二缓冲器具有第二读取指针;
确定对应于所述第一位置的所述第二包流中的第二位置;以及
调节所述第二读取指针指向所述第二位置。
CN201610828833.6A 2015-09-28 2016-09-18 音频数据处理 Pending CN106559356A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP15187134.0A EP3148103B1 (en) 2015-09-28 2015-09-28 Audio data processing
EP15187134.0 2015-09-28

Publications (1)

Publication Number Publication Date
CN106559356A true CN106559356A (zh) 2017-04-05

Family

ID=54293028

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610828833.6A Pending CN106559356A (zh) 2015-09-28 2016-09-18 音频数据处理

Country Status (3)

Country Link
US (1) US10212094B2 (zh)
EP (1) EP3148103B1 (zh)
CN (1) CN106559356A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108989241A (zh) * 2017-05-31 2018-12-11 恩智浦有限公司 接收路径延迟机制

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3567485B1 (en) * 2018-05-09 2020-11-25 Nxp B.V. A writing block for a receiver

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070177701A1 (en) * 2006-01-27 2007-08-02 Ati Technologies Inc. Receiver and method for synchronizing and aligning serial streams
CN101496307A (zh) * 2006-07-24 2009-07-29 艾利森电话股份有限公司 用于在分集信号接收中码元对准的方法和设备
US20100027719A1 (en) * 2008-07-31 2010-02-04 Ashwini Pahuja Systems and methods for fine alignment of analog and digital signal pathways
US20130003904A1 (en) * 2011-06-29 2013-01-03 Javier Elenes Delay estimation based on reduced data sets
US20130279700A1 (en) * 2012-04-21 2013-10-24 Texas Instruments Incorporated Undetectable Combining of Nonaligned Concurrent Signals
US20130322557A1 (en) * 2010-12-08 2013-12-05 Enensys Technologies Device for Selecting Digital Service Streams, and Method, Computer Program and Storage Means Corresponding Thereto

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5852612A (en) * 1995-03-16 1998-12-22 Bell Atlantic Network Services, Inc. Terminal for receiving simulcast digital video programs
TW591611B (en) * 2002-03-01 2004-06-11 Mediatek Inc Method to control the integrated decoding unit to read the data in the merged memory device
KR100652246B1 (ko) * 2005-07-20 2006-12-01 우리산업 주식회사 자동차 컴프레서에 결합되는 마그네틱 클러치용 필드코일어셈블리의 전원 연결부

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070177701A1 (en) * 2006-01-27 2007-08-02 Ati Technologies Inc. Receiver and method for synchronizing and aligning serial streams
CN101496307A (zh) * 2006-07-24 2009-07-29 艾利森电话股份有限公司 用于在分集信号接收中码元对准的方法和设备
US20100027719A1 (en) * 2008-07-31 2010-02-04 Ashwini Pahuja Systems and methods for fine alignment of analog and digital signal pathways
US20130322557A1 (en) * 2010-12-08 2013-12-05 Enensys Technologies Device for Selecting Digital Service Streams, and Method, Computer Program and Storage Means Corresponding Thereto
US20130003904A1 (en) * 2011-06-29 2013-01-03 Javier Elenes Delay estimation based on reduced data sets
US20130279700A1 (en) * 2012-04-21 2013-10-24 Texas Instruments Incorporated Undetectable Combining of Nonaligned Concurrent Signals

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108989241A (zh) * 2017-05-31 2018-12-11 恩智浦有限公司 接收路径延迟机制
CN108989241B (zh) * 2017-05-31 2023-09-01 恩智浦有限公司 接收路径延迟机制

Also Published As

Publication number Publication date
US20170093733A1 (en) 2017-03-30
US10212094B2 (en) 2019-02-19
EP3148103A1 (en) 2017-03-29
EP3148103B1 (en) 2022-04-20

Similar Documents

Publication Publication Date Title
US8605848B2 (en) Arrangement for synchronizing high-frequency transmitters of a common-wave network
CN101809965B (zh) 将接收的流与发送至另外装置的流同步的通信技术
CN113839731B (zh) 具有用于分组的所需物理传输时间的分组调度系统
US8737532B2 (en) Sample rate estimator for digital radio reception systems
US9264754B2 (en) Packet synchronization receiver
US9402092B2 (en) Communication device, communication program, and communication method
US10200741B2 (en) Content output device and program
KR102675843B1 (ko) 송신 장치, 수신 장치 및 데이터 처리 방법
US11184655B1 (en) System and method for intelligent delivery of segmented media streams
TW201731279A (zh) 收訊裝置、及資料處理方法
CN107066402B (zh) 接收路径延迟机制
JP2024129068A (ja) 送信装置、及び、送信方法
US9326022B2 (en) Wireless communication system, wireless communication device, and wireless communication method
CN106559356A (zh) 音频数据处理
TW201906311A (zh) 解調裝置、處理裝置、收訊裝置、及資料處理方法
US7636359B2 (en) Received packet processing method and received packet processing apparatus for a packet having a sequence number and a time stamp
CN112118063B (zh) 一种时钟同步装置、光发射器、光接收器及方法
US20140362873A1 (en) Method and a device for signalling transmission time and/or a system clock
JP2013009332A5 (zh)
US20130322572A1 (en) Asynchronous sample rate converter for digital radio tuners
US10567099B2 (en) Receive path quality information
KR20070063009A (ko) 저장된 서비스 정보 관리 방법
Savino et al. Program clock reference correction in transport stream processors with rate adaptation
Savino et al. A framework for adaptive PCR jitter correction in MPEG-2 TS processors
CN117856959A (zh) 数据流的同步方法、装置、电子设备和存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20170405