CN106339066B - 一种功耗控制方法、电路及穿戴类电子产品 - Google Patents
一种功耗控制方法、电路及穿戴类电子产品 Download PDFInfo
- Publication number
- CN106339066B CN106339066B CN201611003085.4A CN201611003085A CN106339066B CN 106339066 B CN106339066 B CN 106339066B CN 201611003085 A CN201611003085 A CN 201611003085A CN 106339066 B CN106339066 B CN 106339066B
- Authority
- CN
- China
- Prior art keywords
- circuit
- channel mos
- energy storage
- standby
- storage capacitor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
Abstract
本发明公开了一种功耗控制方法、电路及穿戴类电子产品,在系统电路待机时存在漏电流的常规线路上增设电流分支,并通过所述电流分支连接至储能电容;在系统电路进入待机状态时连通所述的电流分支,将漏电流传送至所述储能电容为其充电;在系统电路转入运行状态后,切断所述的电流分支,并将储能电容储存的电能传输至系统的主电源电路,为系统电路中的用电负载供电。本发明针对待机时存在系统漏电的电子产品提出了一种对漏电流进行回收再利用的控制策略,通过对待机时导致系统功耗增加的漏电流进行回收,并为产品自身的系统电路供电,由此可以补偿一部分因系统待机功耗损失的电能,以降低电子产品的总耗电量,延长电子产品的待机和使用时间。
Description
技术领域
本发明属于系统电路设计技术领域,具体地说,是涉及一种系统电路的功耗控制方法及电路设计。
背景技术
随着穿戴类电子产品的快速发展和迅速普及,在穿戴类电子产品上集成的功能越来越多,不同类型的传感器、功能芯片等外围器件被越来越多的整合到系统方案中,使得连接主控芯片的通信总线上挂载的外围芯片越来越多。这些外围芯片在通过通信总线与主控芯片连接通信时,为了确保信号传输的稳定性,通常需要在每一根总线上连接上拉电路,如图1所示,例如通过上拉电阻R连接至系统电源VDD,以将高电平信号的电位稳定在统一的VDD电位上,避免信号在传输过程中因受噪声干扰而出现错误。
采用在通信总线上连接上拉电路的系统设计,虽然可以解决信号传输稳定性的问题,但是,为了保证响应速度,上拉电阻R的阻值不能设置得过大,这就导致电子产品在待机时通信总线上会存在微安级的系统漏电。并且,随着通信总线上挂载的外围芯片逐渐增多,系统漏电也会逐渐增大,继而导致电子产品的待机功耗随之增大。
此外,大多数功能芯片的电源端子都是通过供电线路连接至系统电源,接收系统电源提供的工作电压的。当电子产品待机时,为降低系统功耗,这些功能芯片往往处于不工作状态。但是,系统电源在待机期间仍然存在,这就导致供电线路上仍会有微安级的系统漏电存在。并且,随着穿戴类电子产品内部集成的功能芯片的数量的不断增加,这种系统漏电也在逐渐的增大,继而导致电子产品的待机功耗随之增大。
产品待机功耗的增大,导致系统消耗的电量增加,但由于穿戴类电子产品受制于外形设计,其内部所使用的电池的体积不能太大,电池的电能储存能力偏低,因而日渐增大的待机功耗无疑会导致产品工作时间的不断缩短,使得用户在使用时需要频繁充电,严重影响了用户的使用体验。
基于此,如何降低系统功耗,延长产品的待机和工作时间,是目前穿戴类电子产品面临的主要问题之一。
发明内容
本发明针对存在系统漏电的电子产品提出了一种降低系统功耗的控制方法,在产品待机时通过对系统的漏电流进行回收,并在产品运行时将回收的电能回馈至系统电源,由此可以补偿一部分因系统待机功耗损失的电能,以延长电子产品的续航时间。
为解决上述技术问题,本发明采用以下技术方案予以实现:
本发明在一个方面提出了一种功耗控制方法,包括:在系统电路待机时存在漏电流的常规线路上增设电流分支,并通过所述电流分支连接至储能电容;在系统电路进入待机状态时,连通所述的电流分支,将漏电流传送至所述的储能电容,为所述储能电容充电;在系统电路转入运行状态后,切断所述的电流分支,并将所述储能电容储存的电能通过放电线路传输至系统的主电源电路,为系统电路中的用电负载供电。
为了对所述储能电容的充放电时序实现准确地控制,并且确保增设的储能电容不会影响到原系统电路的正常运行,本发明在系统电路进入待机状态时,切断所述的常规线路和所述的放电线路,连通所述的电流分支,进入充电过程;而在系统电路转入运行状态后,切断所述的电流分支,并连通所述的常规线路和所述的放电线路,进入能量回馈过程。
为了确保储能电容中储存的电能在系统电路正常运行时充分放电,以便于在下次待机时储能电容能够回收足够多的系统漏电,本发明在系统电路转入运行状态后,首先利用所述储能电容储存的电能为系统电路中的用电负载供电,待所述储能电容放电结束后,自动切换至主电源为所述系统电路中的用电负载供电。
本发明在另一方面提出了一种功耗控制电路,包括储能电容、主电源电路和控制电路;所述储能电容通过电流分支连接至系统电路在待机时存在漏电流的常规线路上;所述主电源电路连接系统电路中的用电负载,为用电负载提供工作电压;所述控制电路在系统电路进入待机状态时,连通所述的电流分支,使所述常规线路中的漏电流传送至所述的储能电容,为所述储能电容充电;在系统电路转入运行状态后,切断所述的电流分支,并控制所述储能电容将储存的电能通过放电线路传输至所述的主电源电路,为所述用电负载供电。
进一步的,在所述功耗控制电路还包括连接在所述待机时存在漏电流的常规线路中的第一开关、连接在所述电流分支中的第二开关和连接在所述放电线路中的第三开关;其中,所述控制电路在系统电路进入待机状态时,控制所述第一开关切断所述常规线路,控制所述第三开关切断所述放电线路,并控制所述第二开关连通所述电流分支,使漏电流传送至所述的储能电容,为所述储能电容充电;在系统电路转入运行状态后,所述控制电路控制所述第一开关连通所述常规线路,控制所述第二开关切断所述电流分支,并控制所述第三开关连通所述放电线路,控制所述储能电容放电,为所述用电负载供电。
优选的,所述第一开关和第三开关优选采用N沟道MOS管,分别称为第一N沟道MOS管和第二N沟道MOS管,所述第二开关优选采用P沟道MOS管,称为第一P沟道MOS管;将所述第一N沟道MOS管的源极和漏极连接在所述常规线路中,将所述第一P沟道MOS管的源极和漏极连接在所述电流分支中,将所述第二N沟道MOS管的源极和漏极连接在所述放电线路中;通过所述控制电路输出一路使能信号分别传输至第一N沟道MOS管的栅极、第二N沟道MOS管的栅极和第一P沟道MOS管的栅极;在系统电路待机时,置所述使能信号为低电平,控制第一N沟道MOS管和第二N沟道MOS管截止,第一P沟道MOS管饱和导通,以控制所述储能电容充电;在系统电路转入运行状态后,置所述使能信号为高电平,控制所述第一N沟道MOS管和第二N沟道MOS管饱和导通,第一P沟道MOS管截止,以控制所述储能电容放电,且连通所述常规线路,确保系统电路正常运行。
为了使通过储能电容回馈至主电源电路的电压稳定,本发明优选在所述功耗控制电路中进一步设置稳压电路,连接所述的放电线路,接收所述储能电容放电输出的电能,并进行稳压处理后,输出至所述的主电源电路;其中,在所述主电源电路中设置有主电源,所述主电源电路在系统电路转入运行状态后,首先输出所述储能电容释放的电能,为所述用电负载供电,待所述储能电容放电结束后,自动切换至所述主电源为所述用电负载供电。
为了实现储能电容优先放电,本发明在所述主电源电路中还设置有供电输出端、第三N沟道MOS管和第二P沟道MOS管,将所述稳压电路的输出端分别与所述第三N沟道MOS管的栅极、漏极以及第二P沟道MOS管的栅极对应连接,将所述第二P沟道MOS管的源极连接所述主电源,第二P沟道MOS管的漏极和第三N沟道MOS管的源极均连接至所述的供电输出端,通过所述供电输出端输出所述用电负载所需的工作电压,或者将所述供电输出端连接至电压转换电路,通过电压转换电路转换输出所述用电负载所需的工作电压,以满足系统电路中各用电负载的用电需求。
进一步的,所述控制电路通过通信总线连接外围芯片,所述常规线路为连接在所述通信总线上的上拉电路;和/或,在所述系统电路中设置有若干待机时进入不工作状态的功能芯片,所述常规线路为连接所述功能芯片的电源端子的供电线路。
本发明在又一方面还提出了一种穿戴类电子产品,包括系统电路、储能电容、主电源电路和控制电路;所述储能电容通过电流分支连接至在系统电路待机时存在漏电流的常规线路上;所述主电源电路连接系统电路中的用电负载,为用电负载提供工作电压;所述控制电路在系统电路进入待机状态时,连通所述的电流分支,使所述常规线路中的漏电流传送至所述的储能电容,为所述储能电容充电;在系统电路转入运行状态后,切断所述的电流分支,并控制所述储能电容将储存的电能通过放电线路传输至所述的主电源电路,为所述用电负载供电。
与现有技术相比,本发明的优点和积极效果是:本发明针对待机时存在系统漏电的电子产品提出了一种对漏电流进行回收再利用的控制策略,通过对待机时导致系统功耗增加的漏电流进行回收,并为产品自身的系统电路供电,由此可以补偿一部分因系统待机功耗损失的电能,以降低电子产品的总耗电量,提升电能的使用效率,延长电子产品的待机和使用时间。本发明的功耗控制电路结构简单,占用PCB板的面积小,尤其适合应用在尺寸受限、电池容量较小的穿戴类电子产品中,以延长该类电子产品的续航时间,改善用户的使用体验。
结合附图阅读本发明实施方式的详细描述后,本发明的其他特点和优点将变得更加清楚。
附图说明
图1是现有技术中连接在通信总线上的上拉电路的一种实施例的电路原理图;
图2是本发明所提出的功耗控制方法的一种实施例的控制流程图;
图3是本发明所提出的功耗控制电路的一种实施例的电路原理图;
图4是图3中主电源电路的一种实施例的电路原理图。
具体实施方式
下面结合附图对本发明的具体实施方式作进一步详细地说明。
本实施例针对待机时系统电路中存在漏电流的电子产品,提出了一种功耗控制方法,通过对系统电路在待机时产生的漏电流进行回收再利用,以期达到降低系统功耗的设计目的。为了实现待机漏电流的有效回收,本实施例在电子产品的现有系统电路中增设储能电容,并通过电流分支连接至系统电路在待机时存在漏电流的常规线路上,在系统待机时,连通所述的电流分支,将漏电流传送至所述的储能电容,为所述储能电容充电,实现系统漏电流的有效回收。当系统转入运行状态后,切断所述的电流分支,并连通储能电容的放电回路,将储能电容储存的电能释放出来,并通过放电线路传输至系统的主电源电路,为系统电路中的用电负载供电,由此便可补偿因漏电流而产生的待机功耗,以实现对系统总功耗的有效控制,达到节能降耗的控制效果。
下面结合图2,对本实施例的功耗控制方法的具体控制流程进行详细阐述,具体包括以下步骤:
S201、检测电子产品的工作状态,若电子产品处于待机状态,则执行步骤S202;若电子产品处于运行状态,则执行步骤S205。
S202、切断系统电路中在待机时存在漏电流的常规线路;
在本实施例中,若系统电路中存在主控芯片通过通信总线连接外围芯片,且在通信总线上连接有上拉电路的情况,则所述上拉电路就是在待机时易产生漏电流的线路。将所述上拉电路作为所述的常规线路,外接电流分支,并通过电流分支连接至储能电容。在系统待机时,切断所述的上拉电路,以将漏电流引导至所述的电流分支。
除了上拉电路以外,对于系统电路中的某些功能芯片,其在系统待机时是处于不工作状态的,当这些功能芯片的电源端子通过供电线路直接或者经由限流电阻连接至系统的主电源电路时,由于主电源电路在系统待机时仍然输出待机电源,因此,连接这些功能芯片的电源端子的供电线路即为在待机时易产生漏电流的线路。将这些供电线路作为所述的常规线路,连接电流分支,并通过增设的所述电流分支连接至储能电容。在系统待机时,切断所述的供电线路,以将供电线路中出现的漏电流引导至所述的电流分支。
当然,针对不同的系统电路,可能还存在除上述上拉电路和供电线路以外的其他待机时存在漏电流的线路,只需将这些线路作为本实施例所述的常规线路,并采用本实施例所提出的线路连接和控制方式,即可对这些线路上的漏电流实现有效地回收和再利用。
S203、连通与所述常规线路连接的电流分支,将所述常规线路中产生的漏电流传输至储能电容;
在本实施例中,当系统电路进入待机状态时,切断在待机时易出现漏电流的常规线路,并控制与所述常规线路连接的电流分支连通,使所述常规线路中产生的漏电流经由所述电流分支传输至储能电容,为储能电容充电,以实现电能的有效回收。
S204、切断储能电容的放电回路,进入充电过程;
在本实施例中,将所述储能电容通过放电线路连接至系统的主电源电路。为了使储能电容能够尽量多地储存系统的待机漏电,本实施例在系统电路处于待机状态时,切断连接储能电容的放电线路,以避免回收的电能无谓消耗。
在系统待机过程中,循环执行上述步骤S202-S204的漏电流回收过程,直到系统转入开机运行状态。
S205、在系统进入开机运行状态后,连通系统电路中在待机时存在漏电流的常规线路,以保证系统电路正常运行。
S206、切断与所述常规线路连接的电流分支,停止储能电容的充电过程。
S207、连通储能电容的放电回路,释放储能电容中储存的电荷;
在本实施例中,当系统转入开机运行状态后,将连接在储能电容与系统的主电源电路之间的放电线路接通,连通储能电容的放电回路,控制储能电容放电,进而利用储能电容储存的电能为系统电路中的用电负载供电,即,进入能量回馈过程,以实现回收电能的再利用。
S208、待储能电容放电结束后,切换至主电源为系统电路中的用电负载供电,直至系统电路接收到待机指令后,返回步骤S201,进入待机充电过程;
在本实施例中,为了实现回收能源的充分利用,并使储能电容在系统再次转入待机状态前能够将其储存的电能全部释放掉,以便于其在再次待机过程中能够最大限度地吸收系统电路的待机漏电,本实施例优选设计系统中的主电源电路在从待机状态转入开机运行状态后,首先输出储能电容储存的电能,为系统电路中的用电负载供电。待储能电容中的电能释放结束后,自动切换至主电源电路中原有的主电源为系统电路中的用电负载供电,在满足用电负载用电需求的前提下,实现回收能源的最大化利用。
系统电路在正常运行的期间内,若接收到待机指令,则进入待机状态,返回步骤S201,再次进入待机漏电流的回收过程。
为实现上述功耗控制方法,本实施例对电子产品中现有的系统电路进行改进,提出了如下功耗控制电路。
如图3所示,本实施例以连接在主控芯片与外围芯片之间的通信总线上的上拉电路为待机时存在漏电流的常规线路为例进行说明(当然,所述主控芯片也可以是控制电路中的其他通过通信总线与外围芯片连接的芯片,本实施例对此不进行具体限制)。所述通信总线优选为串行总线,例如I2C总线、SPI总线等,图3以I2C总线为例进行说明。主控芯片通过I2C总线与外围芯片连接通信时,为提高信号传输的稳定性,在数据总线SDA和时钟总线SCL上分别连接有上拉电路,例如,数据总线SDA通过上拉电阻R1连接至系统电源VDD,时钟总线SCL通过上拉电阻R2连接至系统电源VDD,上拉电阻R1和系统电源VDD组成第一上拉电路,上拉电阻R2和系统电源VDD组成第二上拉电路。为了在系统电路进入待机状态时能够切断所述的上拉电路,本实施例分别在所述第一上拉电路和第二上拉电路中增设第一开关,例如连接在第一上拉电路中的N沟道MOS管Q11和连接在第二上拉电路中的N沟道MOS管Q21,定义所述N沟道MOS管Q11和N沟道MOS管Q21为第一N沟道MOS管,将其漏极分别通过上拉电阻R1、R2连接至系统电源VDD,源极对应连接至数据总线SDA和时钟总线SCL,以用于对所述第一上拉电路和第二上拉电路进行通断控制。
在所述上拉电路上外接电流分支,并通过所述电流分支连接至储能电容C1、C2。为了对所述电流分支进行通断控制,本实施例在所述电流分支中增设第二开关,如3图所示的第一P沟道MOS管Q12、Q22。具体来讲,可以将第一P沟道MOS管Q12/Q22的源极连接至所述上拉电路,具体可以连接至第一N沟道MOS管Q11/Q12与上拉电阻R1/R2之间,将第一P沟道MOS管Q12、Q22的漏极对应连接至储能电容C1、C2的正极,将储能电容C1、C2的负极接地,通过控制所述第一P沟道MOS管Q12、Q22导通或截止,以改变储能电容C1、C2的充放电状态。
为了将储能电容C1、C2中储存的电能提供给系统电路中的用电负载,以实现回收电能的再利用,本实施例在所述储能电容C1、C2的正极与系统的主电源电路之间还连接有放电线路。在所述放电线路中可以进一步连接第三开关,例如图3中所示的第二N沟道MOS管Q13、Q23,以实现对所述放电线路的通断控制。具体来讲,可以将所述第二N沟道MOS管Q13、Q23的漏极对应连接至储能电容C1、C2的正极,源极连接至主电源电路,通过控制第二N沟道MOS管Q13、Q23饱和导通,以连通储能电容C1、C2的放电回路,将储能电容C1、C2中储存的电能释放至主电源电路。
为了确保通过储能电容C1、C2释放至主电源电路的电压稳定,本实施例优选在储能电容C1、C2的正极与主电源电路之间增设稳压电路,通过稳压电路对储能电容C1、C2输出的电能进行稳压处理后,再传输至所述的主电源电路,以用于为系统电路中的用电负载供电。
将所述第一N沟道MOS管Q11、Q21、第一P沟道MOS管Q12、Q22和第二N沟道MOS管Q13、Q23的栅极分别连接至系统中的控制电路,例如,连接至所述的主控芯片,通过主控芯片输出的使能信号VEN控制各路MOS管准确通断。为了节约主控芯片的接口资源,本实施例采用N沟道MOS管Q11、Q21作为第一开关,P沟道MOS管Q12、Q22作为第二开关,N沟道MOS管Q13、Q23作为第三开关,将各路MOS管的栅极连接至主控芯片的同一路IO口,利用主控芯片输出的一路脉冲使能信号VEN即可对各路MOS管实现准确的开关控制。
具体来讲,当主控芯片检测到系统进入待机状态时,置其所述IO口输出的使能信号VEN为低电平,继而控制第一N沟道MOS管Q11、Q21和第二N沟道MOS管Q13、Q23截止,切断上拉电路和放电线路,并控制第一P沟道MOS管Q12、Q22饱和导通,连通电流分支,使上拉电路中产生的漏电流经由第一P沟道MOS管Q12、Q22传输至储能电容C1、C2,为储能电容C1、C2充电,实现待机漏电流的有效回收。
当主控芯片检测到系统由待机转入正常运行状态时,置其所述IO口输出的使能信号VEN为高电平,继而控制第一N沟道MOS管Q11、Q21饱和导通,连通上拉电路,使主控芯片与外围芯片可以正常通信,同时控制第一P沟道MOS管Q12、Q22截止,切断所述的电流分支,结束储能电容C1、C2的充电过程,并控制第二N沟道MOS管Q13、Q23饱和导通,连通放电线路,将储能电容C1、C2待机时回收到的电能通过第一P沟道MOS管Q12、Q22传输至主电源电路,为系统中的用电负载供电。
此外,对于系统电路中其他待机时存在系统漏电的常规线路,例如某些功能芯片在待机时不需要工作,但其电源端子由于连接至系统电源,因此在其连接系统电源的供电线路上也会存在待机漏电流。为了将待机时产生的漏电流尽可能多地进行回收再利用,本实施例在除上述通信总线以外的其他待机时存在系统漏电的常规线路上也设置有如图3所示的功耗控制电路,利用回收到的待机漏电弥补系统主电源的能量消耗,以期最大限度地降低系统功耗。
为了使储能电容C1、C2中储存的电能在系统电路转入开机运行状态后能够释放完毕,以便于在下次待机时能够最大限度地回收系统漏电,本实施例设计所述储能电容C1、C2在系统电路转入开机运行状态后先行放电,待储能电容C1、C2中储存的电能释放结束后,再切换至系统原有的主电源供电。
为达到上述控制目的,本实施例在所述功耗控制电路中还设置有第三N沟道MOS管Q14和第二P沟道MOS管Q15,如图4所示。将稳压电路的输入端连接至储能电容C1、C2的正极,稳压电路的输出端分别与第三N沟道MOS管Q14的栅极、漏极以及第二P沟道MOS管Q15的栅极对应连接,将所述第二P沟道MOS管Q15的源极连接至主电源电路中的主电源,第二P沟道MOS管Q15的漏极和第三N沟道MOS管Q14的源极均连接至供电输出端Vout。其工作原理是:当系统电路从待机转入开机运行状态时,由于储能电容C1、C2中储存有电能,因此通过稳压电路输出的电位为高,此高电平作用于第三N沟道MOS管Q14和第二P沟道MOS管Q15的栅极,进而控制第三N沟道MOS管Q14饱和导通,第二P沟道MOS管Q15截止,从而将稳压电路稳压输出的电能传输至供电输出端Vout,以用于为系统电路中的用电负载供电。当储能电容C1、C2中储存的电能释放结束时(即,储能电容C1、C2的正极电压低于稳压电路所要求的输入电压范围的下限值时),通过稳压电路输出的电压为低,此时第三N沟道MOS管Q14截止,第二P沟道MOS管Q15饱和导通,从而切换至主电源向所述供电输出端Vout输出供电。
若通过稳压电路和主电源输出的直流电源能够满足系统电路中各用电负载的用电需求,则可以将所述供电输出端Vout直接连接至各用电负载的电源端子,为各用电负载提供其所需的工作电压。若通过稳压电路和主电源输出的直流电源不能满足所有用电负载的用电需求,则可以将所述供电输出端Vout连接至电压转换电路,通过电压转换电路转换输出各用电负载所需的工作电压,以满足各用电负载的用电需求。
在本实施例中,所述第一N沟道MOS管Q11、Q21、第一P沟道MOS管Q12、Q22、第二N沟道MOS管Q13、Q23、第三N沟道MOS管Q14和第二P沟道MOS管Q15也可以采用其他具有开关作用的开关元件进行功耗控制电路的具体设计,本实施例并不仅限于以上举例。
本实施例针对多总线、多外围芯片的便携式电子产品,例如穿戴类电子产品等,提出了一种漏电流回收再利用的控制策略,通过对系统待机时产生的漏电流进行回收并在系统运行后进行再利用,从而有效提升了电子产品的电能使用效率,延长了产品的待机和使用时间。
当然,上述说明并非是对本发明的限制,本发明也并不仅限于上述举例,本技术领域的普通技术人员在本发明的实质范围内所做出的变化、改型、添加或替换,也应属于本发明的保护范围。
Claims (10)
1.一种功耗控制方法,其特征在于,
对于系统电路中存在主控芯片通过通信总线连接外围芯片,且在通信总线上连接有上拉电路的情况,将所述上拉电路作为系统电路待机时存在漏电流的常规线路;
对于系统电路中存在系统待机时处于不工作状态的功能芯片,且所述功能芯片的电源端子通过供电线路连接至系统的主电源电路的情况,将所述供电线路作为系统电路待机时存在漏电流的常规线路;
在所述系统电路待机时存在漏电流的常规线路上增设电流分支,并通过所述电流分支连接至储能电容;
在系统电路进入待机状态时,连通所述电流分支,将漏电流传送至所述储能电容,为所述储能电容充电;
在系统电路转入运行状态后,切断所述电流分支,并将所述储能电容储存的电能通过放电线路传输至系统的主电源电路,为系统电路中的用电负载供电。
2.根据权利要求1所述的功耗控制方法,其特征在于,
在系统电路进入待机状态时,切断所述常规线路和所述放电线路,连通所述电流分支,进入充电过程;
在系统电路转入运行状态后,切断所述电流分支,并连通所述常规线路和所述放电线路,进入能量回馈过程。
3.根据权利要求1或2所述的功耗控制方法,其特征在于,在系统电路转入运行状态后,首先利用所述储能电容储存的电能为系统电路中的用电负载供电,待所述储能电容放电结束后,自动切换至主电源为所述系统电路中的用电负载供电。
4.一种功耗控制电路,其特征在于,包括:
储能电容,其通过电流分支连接至系统电路在待机时存在漏电流的常规线路上;
主电源电路,其连接系统电路中的用电负载,为用电负载提供工作电压;
控制电路,其在系统电路进入待机状态时,连通所述电流分支,使所述常规线路中的漏电流传送至所述储能电容,为所述储能电容充电;在系统电路转入运行状态后,切断所述电流分支,并控制所述储能电容将储存的电能通过放电线路传输至所述主电源电路,为所述用电负载供电;
其中,所述系统电路在待机时存在漏电流的常规线路为以下任意一种线路:
对于系统电路中存在主控芯片通过通信总线连接外围芯片,且在通信总线上连接有上拉电路的情况,将所述上拉电路作为系统电路待机时存在漏电流的常规线路;
对于系统电路中存在系统待机时处于不工作状态的功能芯片,且所述功能芯片的电源端子通过供电线路连接至系统的主电源电路的情况,将所述供电线路作为系统电路待机时存在漏电流的常规线路。
5.根据权利要求4所述的功耗控制电路,其特征在于,还包括:
第一开关,其连接在所述待机时存在漏电流的常规线路中;
第二开关,其连接在所述电流分支中;
第三开关,其连接在所述放电线路中;
其中,所述控制电路在系统电路进入待机状态时,控制所述第一开关切断所述常规线路,控制所述第三开关切断所述放电线路,并控制所述第二开关连通所述电流分支,使漏电流传送至所述储能电容,为所述储能电容充电;在系统电路转入运行状态后,所述控制电路控制所述第一开关连通所述常规线路,控制所述第二开关切断所述电流分支,并控制所述第三开关连通所述放电线路,控制所述储能电容放电,为所述用电负载供电。
6.根据权利要求5所述的功耗控制电路,其特征在于,所述第一开关和第三开关均为N沟道MOS管,分别为第一N沟道MOS管和第二N沟道MOS管,所述第二开关为第一P沟道MOS管;所述第一N沟道MOS管的源极和漏极连接在所述常规线路中,所述第一P沟道MOS管的源极和漏极连接在所述电流分支中,所述第二N沟道MOS管的源极和漏极连接在所述放电线路中;
所述控制电路输出一路使能信号分别传输至第一N沟道MOS管的栅极、第二N沟道MOS管的栅极和第一P沟道MOS管的栅极;在系统电路待机时,置所述使能信号为低电平,控制第一N沟道MOS管和第二N沟道MOS管截止,第一P沟道MOS管饱和导通,以控制所述储能电容充电;在系统电路转入运行状态后,置所述使能信号为高电平,控制所述第一N沟道MOS管和第二N沟道MOS管饱和导通,第一P沟道MOS管截止,以控制所述储能电容放电。
7.根据权利要求4至6中任一项所述的功耗控制电路,其特征在于,还包括:
稳压电路,其连接所述放电线路,接收所述储能电容放电输出的电能,并进行稳压处理后,输出至所述主电源电路;
其中,在所述主电源电路中设置有主电源,所述主电源电路在系统电路转入运行状态后,首先输出所述储能电容释放的电能,为所述用电负载供电,待所述储能电容放电结束后,自动切换至所述主电源为所述用电负载供电。
8.根据权利要求7所述的功耗控制电路,其特征在于,在所述主电源电路中还设置有供电输出端、第三N沟道MOS管和第二P沟道MOS管,所述稳压电路的输出端分别与所述第三N沟道MOS管的栅极、漏极以及第二P沟道MOS管的栅极对应连接,所述第二P沟道MOS管的源极连接所述主电源,第二P沟道MOS管的漏极和第三N沟道MOS管的源极均连接至所述的供电输出端,通过所述供电输出端输出所述用电负载所需的工作电压,或者将所述供电输出端连接至电压转换电路,通过电压转换电路转换输出所述用电负载所需的工作电压。
9.根据权利要求4至7中任一项所述的功耗控制电路,其特征在于,所述控制电路通过通信总线连接外围芯片,所述常规线路为连接在所述通信总线上的上拉电路;和/或,
在所述系统电路中设置有若干待机时进入不工作状态的功能芯片,所述常规线路为连接所述功能芯片的电源端子的供电线路。
10.一种穿戴类电子产品,包括系统电路,其特征在于,还设置有如权利要求4至9中任一项所述的功耗控制电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201611003085.4A CN106339066B (zh) | 2016-11-15 | 2016-11-15 | 一种功耗控制方法、电路及穿戴类电子产品 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201611003085.4A CN106339066B (zh) | 2016-11-15 | 2016-11-15 | 一种功耗控制方法、电路及穿戴类电子产品 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN106339066A CN106339066A (zh) | 2017-01-18 |
CN106339066B true CN106339066B (zh) | 2023-10-20 |
Family
ID=57841923
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201611003085.4A Active CN106339066B (zh) | 2016-11-15 | 2016-11-15 | 一种功耗控制方法、电路及穿戴类电子产品 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN106339066B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109188241B (zh) * | 2018-08-28 | 2021-07-09 | Oppo(重庆)智能科技有限公司 | 电路检测方法、装置、电子设备和计算机可读存储介质 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102256087A (zh) * | 2011-07-12 | 2011-11-23 | 青岛海信电器股份有限公司 | 一种低功耗待机电路及电视机 |
CN202735879U (zh) * | 2012-09-03 | 2013-02-13 | 珠海格力电器股份有限公司 | 家用电器的待机电路 |
CN103066690A (zh) * | 2013-01-04 | 2013-04-24 | 广东美的制冷设备有限公司 | 低功耗待机电路 |
CN203193589U (zh) * | 2013-04-27 | 2013-09-11 | 青岛海信宽带多媒体技术有限公司 | 一种带缓起控制的电源控制电路及电子产品 |
CN103425056A (zh) * | 2012-05-15 | 2013-12-04 | 珠海格力电器股份有限公司 | 准零功耗待机控制电路装置及控制方法 |
CN104731305A (zh) * | 2015-04-03 | 2015-06-24 | 青岛歌尔声学科技有限公司 | 关机控制电路及具有所述关机控制电路的电子产品 |
CN206162381U (zh) * | 2016-11-15 | 2017-05-10 | 歌尔科技有限公司 | 一种功耗控制电路及穿戴类电子产品 |
-
2016
- 2016-11-15 CN CN201611003085.4A patent/CN106339066B/zh active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102256087A (zh) * | 2011-07-12 | 2011-11-23 | 青岛海信电器股份有限公司 | 一种低功耗待机电路及电视机 |
CN103425056A (zh) * | 2012-05-15 | 2013-12-04 | 珠海格力电器股份有限公司 | 准零功耗待机控制电路装置及控制方法 |
CN202735879U (zh) * | 2012-09-03 | 2013-02-13 | 珠海格力电器股份有限公司 | 家用电器的待机电路 |
CN103066690A (zh) * | 2013-01-04 | 2013-04-24 | 广东美的制冷设备有限公司 | 低功耗待机电路 |
CN203193589U (zh) * | 2013-04-27 | 2013-09-11 | 青岛海信宽带多媒体技术有限公司 | 一种带缓起控制的电源控制电路及电子产品 |
CN104731305A (zh) * | 2015-04-03 | 2015-06-24 | 青岛歌尔声学科技有限公司 | 关机控制电路及具有所述关机控制电路的电子产品 |
CN206162381U (zh) * | 2016-11-15 | 2017-05-10 | 歌尔科技有限公司 | 一种功耗控制电路及穿戴类电子产品 |
Also Published As
Publication number | Publication date |
---|---|
CN106339066A (zh) | 2017-01-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109787318B (zh) | 一种放电电路和电子设备 | |
CN109194317B (zh) | 一种复位电路及可穿戴设备 | |
JP7237238B2 (ja) | バッテリー管理装置 | |
CN102761161B (zh) | 移动电源 | |
US20200083725A1 (en) | Hibernate mode for battery pack protection circuitry | |
CN103064376B (zh) | 集中供电机架式设备功能模块热插拔控制系统 | |
US9350167B2 (en) | Electronic device, power supply control chip and power supply control method | |
CN201569970U (zh) | 一种适用于usb接口设备的电源缓启动装置 | |
CN105811493A (zh) | 电源电路及其放电方法、对其进行充电的方法、控制器 | |
CN102148564B (zh) | 电压转换电路 | |
CN206162381U (zh) | 一种功耗控制电路及穿戴类电子产品 | |
CN106339066B (zh) | 一种功耗控制方法、电路及穿戴类电子产品 | |
CN102346529B (zh) | 电源控制电路 | |
CN209948734U (zh) | 自动负载检测电路 | |
CN112256120A (zh) | 保护电路及电子设备 | |
CN107733413B (zh) | 一种预装电池系统的智能开关电路和智能终端 | |
CN103107577B (zh) | 电池管理电路及终端 | |
CN107436671B (zh) | 一种掉电保护结构及方法 | |
CN210776579U (zh) | 掉电保护电路与电子装置 | |
CN112133238B (zh) | 驱动电路与电子设备 | |
CN102570789A (zh) | 一种高压启动电路 | |
CN112703653B (zh) | 充电系统和方法 | |
CN209805473U (zh) | 一种供电的控制电路及充电器 | |
CN113572357A (zh) | 电子设备 | |
CN113612275A (zh) | 一种低功耗休眠唤醒电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |