CN106294053A - 一种内存性能测试方法及装置 - Google Patents

一种内存性能测试方法及装置 Download PDF

Info

Publication number
CN106294053A
CN106294053A CN201610607521.2A CN201610607521A CN106294053A CN 106294053 A CN106294053 A CN 106294053A CN 201610607521 A CN201610607521 A CN 201610607521A CN 106294053 A CN106294053 A CN 106294053A
Authority
CN
China
Prior art keywords
test
internal memory
memory performance
source file
thread
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201610607521.2A
Other languages
English (en)
Inventor
徐伟超
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Inspur Electronic Information Industry Co Ltd
Original Assignee
Inspur Electronic Information Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inspur Electronic Information Industry Co Ltd filed Critical Inspur Electronic Information Industry Co Ltd
Priority to CN201610607521.2A priority Critical patent/CN106294053A/zh
Publication of CN106294053A publication Critical patent/CN106294053A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/26Functional testing

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)

Abstract

本发明提供了一种内存性能测试方法及装置,其中,所述方法包括:S1:获取内存性能测试源文件以及包括N个测试指令的指令集,其中,N为不小于1的整数;S2:编译所述内存性能测试源文件;S3:根据所述指令集运行N个测试线程,其中,所述N个测试线程与所述指令集中的N个测试指令一一对应;S4:根据编译后的所述内存性能测试源文件,对目标内存在N个测试线程下的性能进行测试。本发明提供的内存性能测试方法及装置,适用性较高。

Description

一种内存性能测试方法及装置
技术领域
本发明涉及计算机技术领域,特别涉及一种内存性能测试方法及装置。
背景技术
随着计算机应用技术的不断发展,服务器需要负载越来越多的数据处理业务,由于决定服务器中处理器最高数据处理能力的并不是处理器本身的数据处理时间,而是处理器针对于内存的带宽、访问时间和数据传输时间等,在服务器上线之前,通常需要对服务器的内存性能进行测试。
目前,针对服务器内存性能进行测试的方法局限于X86平台,即局限于搭载因特尔处理器的服务器,可通过专用的硬件检测设备来测试搭载有因特尔处理器的服务器的内存性能;因不同类型的服务器平台中搭载的处理器架构设计及工作逻辑并不不同,该硬件检测设备并不能实现针对ARM处理器等新型处理器架构的服务器进行内存性能测试,适用性较低。
发明内容
本发明实施例提供了一种内存性能测试方法及装置,适用性较高。
第一方面,本发明实施例提供了一种内存性能测试方法,包括:
S1:获取内存性能测试源文件以及包括N个测试指令的指令集,其中,N为不小于1的整数;
S2:编译所述内存性能测试源文件;
S3:根据所述指令集运行N个测试线程,其中,所述N个测试线程与所述指令集中的N个测试指令一一对应;
S4:根据编译后的所述内存性能测试源文件,对目标内存在N个测试线程下的性能进行测试。
优选地,
在所述根据编译后的所述内存性能测试源文件,对目标内存在N个测试线程下的性能进行测试之前,还包括:预先设置测试结果存储路径;
所述根据编译后的所述内存性能测试源文件,对目标内存在N个测试线程下的性能进行测试,进一步包括:生成测试结果,并根据预先设置的测试结果存储路径存储所述测试结果。
优选地,
还包括:获取目标处理器的运行参数;
所述根据所述指令集运行N个测试线程,包括:根据所述运行参数配置目标处理器,利用配置后的目标处理器根据所述指令集运行N个测试线程。
优选地,
所述运行参数包括如下参数中的一个或多个:一级缓存大小以及二级缓存大小。
优选地,
所述内存性能测试源文件,包括:lmbench-3.0-a9源文件;
所述包括N个测试指令的指令集,包括:对应所述lmbench-3.0-a9源文件的csv-strm.sh指令集。
优选地,
所述利用编译后的所述内存性能测试源文件,对目标内存在N个测试线程下的性能进行测试,包括:
根据编译后的lmbench-3.0-a9源文件,对目标内存在N个测试线程下对应的带宽进行测试。
第二方面,本发明实施例提供了一种内存性能测试装置,包括:
第一获取单元,用于获取内存性能测试源文件以及包括N个测试指令的指令集,其中,N为不小于1的整数;
编译单元,用于编译所述内存性能测试源文件;
处理单元,用于根据所述指令集运行N个测试线程,其中,所述N个测试线程与所述指令集中的N个测试指令一一对应;
测试单元,用于根据编译后的所述内存性能测试源文件,对目标内存在N个测试线程下的性能进行测试。
优选地,
还包括:设置单元,用于预先设置测试结果存储路径;
所述测试单元,进一步用于生成测试结果,并根据预先设置的测试结果存储路径存储所述测试结果。
优选地,
还包括:第二获取单元,用于获取目标处理器的运行参数;
所述处理单元,用于根据所述运行参数配置目标处理器,利用配置后的目标处理器根据所述指令集运行N个测试线程。
优选地,
所述测试单元,用于根据编译后的lmbench-3.0-a9源文件,对目标内存在N个测试线程下对应的带宽进行测试。
本发明实施例提供了一种内存性能测试方法及装置,通过在获取内存性能测试源文件以及包括N个测试指令的指令集之后,对内存性能测试源文件进行编译,并运行N个分别与指令集中的N个测试指令一一对应的测试线程,即可根据编译后的内存性能测试源文件对目标内存在N个测试线程下的性能进行测试;可见,本发明实施例提供的技术方案,对服务器中目标内存的内存性能进行测试时,不再需要专用的设备对相应服务器的内存性能进行测试,即不再局限于服务器平台的类型,适用性较高。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明一实施例提供的一种内存性能测试方法的流程图;
图2是本发明一实施例提供的另一种内存性能测试方法的流程图;
图3是本发明一实施例提供的一种内存性能测试装置的结构图;
图4是本发明一实施例提供的另一种内存性能测试装置的结构图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例,基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
如图1所示,本发明实施例提供了一种内存性能测试方法,包括:
S1:获取内存性能测试源文件以及包括N个测试指令的指令集,其中,N为不小于1的整数;
S2:编译所述内存性能测试源文件;
S3:根据所述指令集运行N个测试线程,其中,所述N个测试线程与所述指令集中的N个测试指令一一对应;
S4:根据编译后的所述内存性能测试源文件,对目标内存在N个测试线程下的性能进行测试。
本发明上述实施例中,通过在获取内存性能测试源文件以及包括N个测试指令的指令集之后,对内存性能测试源文件进行编译,并运行N个分别与指令集中的N个测试指令一一对应的测试线程,即可根据编译后的内存性能测试源文件对目标内存在N个测试线程下的性能进行测试;可见,本发明实施例提供的技术方案,对服务器中目标内存的内存性能进行测试时,不再需要专用的设备对相应服务器的内存性能进行测试,即不再局限于服务器平台的类型,适用性较高。
进一步的,为了方便用户提取相应的测试结果,以实现根据测试结果分析目标内存的性能,本发明一个优选实施例中,在所述根据编译后的所述内存性能测试源文件,对目标内存在N个测试线程下的性能进行测试之前,还包括:预先设置测试结果存储路径;
所述根据编译后的所述内存性能测试源文件,对目标内存在N个测试线程下的性能进行测试,进一步包括:生成测试结果,并根据预先设置的测试结果存储路径存储所述测试结果。
处理器以不同的配置运行相应数量的测试线程,或者处理器以相同的配置运行不同数量的测试线程时,内存与处理器之间的实时带宽、访问时间及数据传输时间等可能并不相同,因此,在针对服务器的内存进行性能测试时,需要对处理器进行相应的设置,使得处理器能够以特定的配置运行指定数量的测试线程;相应的,本发明一个优选实施例中,还包括:获取目标处理器的运行参数;
所述根据所述指令集运行N个测试线程,包括:根据所述运行参数配置目标处理器,利用配置后的目标处理器根据所述指令集运行N个测试线程。
具体地,本发明一个优选实施例中,所述运行参数包括如下参数中的一个或多个:一级缓存大小以及二级缓存大小。
本发明上述实施例中,处理器在运行过程中,首先从一级缓存中读取业务数据,然后从二级缓存中读取业务数据,最后才从内存中读取业务数据,一级缓存和二级缓存的容量直接影响处理器的数据处理效率,为了确保处理器在正常工作时不会因数据处理效率较低而导致无法准确检测出内存的性能,处理器中一级缓存的大小以及二级缓存的大小需要合理设置。
进一步的,针对内存的性能进行检测时,通常需要检测内存的容量及带宽,为了节约成本,缩短软件开发时间,部分功能模块可采用现有技术中已经开源的技术方案;相应的,本发明一个优选实施例中,所述内存性能测试源文件,包括:lmbench-3.0-a9源文件;
所述包括N个测试指令的指令集,包括:对应所述lmbench-3.0-a9源文件的csv-strm.sh指令集。
进一步的,由于处理器在工作过程中需要从内存中读取数据并针对读取的数据进行相应的处理,内存的带宽直接影响处理器从内存中读取数据的速度,可能导致处理器的数据处理效率较低而影响服务器的整体性能,因此,测试服务器内存性能时,通常需要对内存的带宽进行相应的测试;具体地,本发明一个优选实施例中,所述利用编译后的所述内存性能测试源文件,对目标内存在N个测试线程下的性能进行测试,包括:
根据编译后的lmbench-3.0-a9源文件,对目标内存在N个测试线程下对应的带宽进行测试。
如图2所示,本发明实施例提供了一种内存性能测试方法,以对一台ARM服务器中的目标内存进行性能测试为例,可以包括如下步骤:
步骤201,利用ARM处理器搭建ARM服务器平台。
本发明实施例中,可利用64位的ARM处理器搭建Ubuntu 14.04ARM服务器平台。
步骤202,获取lmbench-3.0-a9源文件及包括N个测试指令的csv-strm.sh指令集。
本发明实施例中,N为不小于1的自然数,表征针对ARM服务器平台中目标内存的性能进行测试时,ARM处理器中需要并行N个测试线程;通常来说,ARM处理器可并行的测试线程数量可以是1个、2个、4个、8个、16个、64个或96;为了提高测试结果的准确性,应当尽可能的使ARM服务器平台中的目标内存满负载运行,即处理器中运行N个测试线程,N可以是ARM处理器可运行的最大测试线程数量。
需要说明的是,lmbench-3.0-a9是现有技术中已经开源的且能够用于针对内存进行性能测试的工具。
步骤203,在ARM服务器平台中编译lmbench-3.0-a9源文件。
步骤201至步骤202中可实现内存性能测试的环境搭建,具体地,步骤202至步骤203中,可将内存性能测试源文件lmbench-3.0-a9以及对应内存性能测试源文件mbench-3.0-a9的csv-strm.sh指令集存储到ARM服务器系统的操作系统目录/opt/benchmarks\lmbench下,然后对内存性能测试源文件mbench-3.0-a9进行编译;如此,即实现将内存性能测试工具lmbench-3.0-a9安装到ARM服务器平台中。
步骤204,设置测试结果存储路径。
具体地,步骤204可通过如下代码来实现:
##Memory considerations to run LMbench##
pwd=$(pwd)
date=$(date--rfc-3339=seconds|cut-c 1-10)
步骤205,获取ARM服务器平台中ARM处理器的运行参数。
本发明实施例中,运行参数包括:一级缓存大小以及二级缓存大小。
本发明实施例中,由于处理器以不同的配置运行相应数量的测试线程,或者处理器以相同的配置运行不同数量的测试线程时,内存与处理器之间的实时带宽、访问时间及数据传输时间等可能并不相同,因此,需要对ARM处理器进行相应的设置。
具体地,处理器中设置有一级缓存和二级缓存,处理器的内核在工作时首先从一级缓存中读取业务数据,其次从二级缓存中读取业务数据,最后才从内存中读取业务数据,当一级缓存及二级缓存的容量较小时,影响内存与处理器内核之间的数据传输速度,导致处理器的工作效率较低,此时检测的目标内存的带宽比较于目标内存的实际带宽相对较小,准确性较低;因此,需要对处理器的以及一级缓存大小、二级缓存大小等进行合理的设置。
步骤206,根据运行参数配置ARM处理器,并利用配置后的ARM处理器根据csv-strm.sh指令集运行N个测试线程。
本发明实施例中,N个测试线程与csv-strm.sh指令集中的N个测试指令一一对应,每一个测试线程均可在相应测试指令的触发下以相应的逻辑从目标内存中读取业务数据。
具体地,步骤206中,可通过如下代码实现配置ARM处理器的一级缓存大小为32KB以及二级缓存大小为16384KB:
L1cacheinBytes=32KB
L2cacheinBytes=16384KB
L1cache=32
L2cache=16384
步骤207,根据编译后的lmbench-3.0-a9源文件,对目标内存在N个测试线程下对应的带宽进行测试。
本发明实施例子中,编译后的lmbench-3.0-a9源文件可通过相应算法实现获取ARM处理器中每一个测试线程分别从ARM服务器平台的目标内存中读取业务时的平均数据传输速度,并根据该数据传输速度确定出ARM服务器平台中目标内存的带宽。
具体地,所述步骤207中,可通过编译后的lmbench-3.0-a9源文件调用如下代码来实现:
步骤208,生成测试结果,并根据预先设置的测试结果存储路径存储测试结果。
本发明实施例中,根据指定的存储路径存储相应的测试结果,方便用户通过该存储路径提取测试结果,以根据该测试结果对ARN服务器平台中目标内存的性能进行分析。
如图3所示,本发明实施例提供了内存性能测试装置,包括:
第一获取单元301,用于获取内存性能测试源文件以及包括N个测试指令的指令集,其中,N为不小于1的整数;
编译单元302,用于编译所述内存性能测试源文件;
处理单元303,用于根据所述指令集运行N个测试线程,其中,所述N个测试线程与所述指令集中的N个测试指令一一对应;
测试单元304,用于根据编译后的所述内存性能测试源文件,对目标内存在N个测试线程下的性能进行测试。
进一步的,为了方便用户提取相应的测试结果,并根据测试结果分析目标内存的性能,如图4所示,本发明一个优选实施例中,还包括:设置单元401,用于预先设置测试结果存储路径;
所述测试单元304,进一步用于生成测试结果,并根据预先设置的测试结果存储路径存储所述测试结果。
进一步的,为了实现在针对服务器的内存进行性能测试时,对处理器进行相应的设置,使得处理器能够以特定的配置运行指定数量的测试线程,如图所示,本发明一个优选实施例中,还包括:第二获取单元402,用于获取目标处理器的运行参数;
所述处理单元303,用于根据所述运行参数配置目标处理器,利用配置后的目标处理器根据所述指令集运行N个测试线程。
本发明一个优选实施例中,所述测试单元,用于根据编译后的lmbench-3.0-a9源文件,对目标内存在N个测试线程下对应的带宽进行测试。
如图3、图4所示,本发明实施例提供了一种内存性能测试装置。装置实施例可以通过软件实现,也可以通过硬件或者软硬件结合的方式实现。以软件实现为例,如图4所示,作为一个逻辑意义上的装置,是通过其所在设备的处理器或网络接口等将非易失性存储器中存储的相应计算机程序指令读取到内存中运行形成的。
上述装置内的各单元之间的信息交互、执行过程等内容,由于与本发明方法实施例基于同一构思,具体内容可参见本发明方法实施例中的叙述,此处不再赘述。
本发明各个实施例至少具有如下有益效果:
1、本发明一实施例中,通过在获取内存性能测试源文件以及包括N个测试指令的指令集之后,对内存性能测试源文件进行编译,并运行N个分别与指令集中的N个测试指令一一对应的测试线程,即可根据编译后的内存性能测试源文件对目标内存在N个测试线程下的性能进行测试;可见,本发明实施例提供的技术方案,对服务器中目标内存的内存性能进行测试时,不再需要专用的设备对相应服务器的内存性能进行测试,即不再局限于服务器平台的类型,适用性较高。
2、本发明一实施例中,通过预先设置测试结果存储路径,并根据设置的存储路径存储针对目标内存进行性能测试时生成的测试结果,方便用户根据该存储路径提取对应的测试结果,以实现根据测试结果分析目标内存的性能。
3、本发明一实施例中,由于处理器以不同的配置运行相应数量的测试线程,或者处理器以相同的配置运行不同数量的测试线程时,内存与处理器之间的实时带宽、访问时间及数据传输时间等可能并不相同,因此,在针对服务器的内存进行性能测试时,对处理器的以及缓存大小以及二级缓存大小进行合理设置,使得处理器能够以特定的配置运行指定数量的测试线程;同时,合理设置处理器的一级缓存大小和二级缓存大小,避免一级缓存和二级缓存的容量较小而导致处理器的数据处理效率较低,可提高内存性能检测的准确性。
4、通过在ARM服务器平台中安装lmbench-3.0-a9内存性能测试工具,以根据lmbench-3.0-a9内存性能测试工具对向前ARM服务器平台中目标内存的性能进行测试;通过使用开源的lmbench-3.0-a9内存性能测试工具以及其对应的csv-strm.sh指令集,节约成本,缩短了软件开发时间。
需要说明的是,在本文中,诸如第一和第二之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个······”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同因素。
本领域普通技术人员可以理解:实现上述方法实施例的全部或部分步骤可以通过程序指令相关的硬件来完成,前述的程序可以存储在计算机可读取的存储介质中,该程序在执行时,执行包括上述方法实施例的步骤;而前述的存储介质包括:ROM、RAM、磁碟或者光盘等各种可以存储程序代码的介质中。
最后需要说明的是:以上所述仅为本发明的较佳实施例,仅用于说明本发明的技术方案,并非用于限定本发明的保护范围。凡在本发明的精神和原则之内所做的任何修改、等同替换、改进等,均包含在本发明的保护范围内。

Claims (10)

1.一种内存性能测试方法,其特征在于,包括:
获取内存性能测试源文件以及包括N个测试指令的指令集,其中,N为不小于1的整数;
编译所述内存性能测试源文件;
根据所述指令集运行N个测试线程,其中,所述N个测试线程与所述指令集中的N个测试指令一一对应;
根据编译后的所述内存性能测试源文件,对目标内存在N个测试线程下的性能进行测试。
2.根据权利要求1所述的内存性能测试方法,其特征在于,
在所述根据编译后的所述内存性能测试源文件,对目标内存在N个测试线程下的性能进行测试之前,还包括:预先设置测试结果存储路径;
所述根据编译后的所述内存性能测试源文件,对目标内存在N个测试线程下的性能进行测试,进一步包括:生成测试结果,并根据预先设置的测试结果存储路径存储所述测试结果。
3.根据权利要求1所述的内存性能测试方法,其特征在于,
还包括:获取目标处理器的运行参数;
所述根据所述指令集运行N个测试线程,包括:根据所述运行参数配置目标处理器,利用配置后的目标处理器根据所述指令集运行N个测试线程。
4.根据权利要求3所述的内存性能测试方法,其特征在于,
所述运行参数包括如下参数中的一个或多个:一级缓存大小以及二级缓存大小。
5.根据权利要求1至4中任一所述的内存性能测试方法,其特征在于,
所述内存性能测试源文件,包括:lmbench-3.0-a9源文件;
所述包括N个测试指令的指令集,包括:对应所述lmbench-3.0-a9源文件的csv-strm.sh指令集。
6.根据权利要求5所述的内存性能测试方法,其特征在于,
所述利用编译后的所述内存性能测试源文件,对目标内存在N个测试线程下的性能进行测试,包括:
根据编译后的lmbench-3.0-a9源文件,对目标内存在N个测试线程下对应的带宽进行测试。
7.一种内存性能测试装置,其特征在于,包括:
第一获取单元,用于获取内存性能测试源文件以及包括N个测试指令的指令集,其中,N为不小于1的整数;
编译单元,用于编译所述内存性能测试源文件;
处理单元,用于根据所述指令集运行N个测试线程,其中,所述N个测试线程与所述指令集中的N个测试指令一一对应;
测试单元,用于根据编译后的所述内存性能测试源文件,对目标内存在N个测试线程下的性能进行测试。
8.根据权利要求7所述的内存性能测试装置,其特征在于,
还包括:设置单元,用于预先设置测试结果存储路径;
所述测试单元,进一步用于生成测试结果,并根据预先设置的测试结果存储路径存储所述测试结果。
9.根据权利要求7所述的内存性能测试装置,其特征在于,
还包括:第二获取单元,用于获取目标处理器的运行参数;
所述处理单元,用于根据所述运行参数配置目标处理器,利用配置后的目标处理器根据所述指令集运行N个测试线程。
10.根据权利要求7至9中任一所述的内存性能测试装置,其特征在于,
所述测试单元,用于根据编译后的lmbench-3.0-a9源文件,对目标内存在N个测试线程下对应的带宽进行测试。
CN201610607521.2A 2016-07-28 2016-07-28 一种内存性能测试方法及装置 Pending CN106294053A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610607521.2A CN106294053A (zh) 2016-07-28 2016-07-28 一种内存性能测试方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610607521.2A CN106294053A (zh) 2016-07-28 2016-07-28 一种内存性能测试方法及装置

Publications (1)

Publication Number Publication Date
CN106294053A true CN106294053A (zh) 2017-01-04

Family

ID=57663110

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610607521.2A Pending CN106294053A (zh) 2016-07-28 2016-07-28 一种内存性能测试方法及装置

Country Status (1)

Country Link
CN (1) CN106294053A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108446195A (zh) * 2018-05-30 2018-08-24 郑州云海信息技术有限公司 一种服务器内存性能测试方法和装置
CN112382334A (zh) * 2020-11-06 2021-02-19 润昇系统测试(深圳)有限公司 用于行动内存的测试装置以及测试方法
CN113297023A (zh) * 2021-06-23 2021-08-24 东莞市小精灵教育软件有限公司 一种emmc验证方法、系统及存储介质

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1983209A (zh) * 2005-12-14 2007-06-20 中兴通讯股份有限公司 一种软件单元测试自动化系统及其方法
CN102567164A (zh) * 2011-12-23 2012-07-11 中国科学院自动化研究所 用于处理器的指令集批量测试装置与方法
CN105740115A (zh) * 2016-02-02 2016-07-06 浪潮电子信息产业股份有限公司 一种Linux下lmbench内存自动化测试的方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1983209A (zh) * 2005-12-14 2007-06-20 中兴通讯股份有限公司 一种软件单元测试自动化系统及其方法
CN102567164A (zh) * 2011-12-23 2012-07-11 中国科学院自动化研究所 用于处理器的指令集批量测试装置与方法
CN105740115A (zh) * 2016-02-02 2016-07-06 浪潮电子信息产业股份有限公司 一种Linux下lmbench内存自动化测试的方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108446195A (zh) * 2018-05-30 2018-08-24 郑州云海信息技术有限公司 一种服务器内存性能测试方法和装置
CN112382334A (zh) * 2020-11-06 2021-02-19 润昇系统测试(深圳)有限公司 用于行动内存的测试装置以及测试方法
CN113297023A (zh) * 2021-06-23 2021-08-24 东莞市小精灵教育软件有限公司 一种emmc验证方法、系统及存储介质

Similar Documents

Publication Publication Date Title
Xu et al. Finding low-utility data structures
CN102799529B (zh) 一种动态的二进制代码测试用例生成方法
CN105787367B (zh) 一种软件更新的补丁安全性检测方法及系统
US10664601B2 (en) Method and system automatic buffer overflow warning inspection and bug repair
Bento et al. Automated analysis of distributed tracing: Challenges and research directions
US9836379B2 (en) Method and system for generating a memory trace of a program code executable on a programmable target
CN102243609A (zh) 一种基于嵌入式软件的测试分析方法及系统
CN102567200A (zh) 基于函数调用图的并行化安全漏洞检测方法
Gupta et al. Package level cohesion measurement in object-oriented software
CN109656917A (zh) 多数据源的数据检测方法、装置、设备及可读存储介质
CN110399303A (zh) 用于准备测试数据的方法、数据准备装置和电子设备
CN114546868A (zh) 代码覆盖率测试方法、装置和电子设备
CN106407112A (zh) 基于Selenium和TestNG的自动化测试方法
CN106933715A (zh) 一种基于不同测试场景的服务器性能测试方法
CN107250988A (zh) 应用程序测试
CN106294053A (zh) 一种内存性能测试方法及装置
CN108897686A (zh) 全分录自动化测试方法和装置
Drebes et al. Interactive visualization of cross-layer performance anomalies in dynamic task-parallel applications and systems
CN106557412A (zh) 一种模糊测试的方法及装置
Pan et al. Class structure refactoring of object-oriented softwares using community detection in dependency networks
CN109564507B (zh) 数据处理方法、系统和存储介质
Padmanabhuni et al. Predicting buffer overflow vulnerabilities through mining light-weight static code attributes
Mazaheri et al. Characterizing loop-level communication patterns in shared memory
Severin et al. Smart money wasting: Analyzing gas cost drivers of ethereum smart contracts
Jibaja et al. Deferred gratification: Engineering for high performance garbage collection from the get go

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20170104