CN106021164A - 一种基于kvm系统更新edid的方法及系统 - Google Patents

一种基于kvm系统更新edid的方法及系统 Download PDF

Info

Publication number
CN106021164A
CN106021164A CN201610315950.2A CN201610315950A CN106021164A CN 106021164 A CN106021164 A CN 106021164A CN 201610315950 A CN201610315950 A CN 201610315950A CN 106021164 A CN106021164 A CN 106021164A
Authority
CN
China
Prior art keywords
ram
module
edid
control module
flash memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201610315950.2A
Other languages
English (en)
Inventor
张孝飞
金长新
刘强
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Inspur Group Co Ltd
Original Assignee
Inspur Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inspur Group Co Ltd filed Critical Inspur Group Co Ltd
Priority to CN201610315950.2A priority Critical patent/CN106021164A/zh
Publication of CN106021164A publication Critical patent/CN106021164A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/363Graphics controllers

Abstract

本发明公开一种基于KVM系统更新EDID的方法及系统,属于EDID管理技术领域;本发明对内部FPGA设置单片机控制模块、I2C Master模块、I2C Slave模块、SPI 控制模块、RAM及RAM读写控制模块,外部外挂FLASH存储器,存储需更新的EDID数据;利用FPGA的模块可重构性和一个外挂的FLASH存储EDID数据,FPGA上电后可以从FLASH中load EDID数据到FPGA内部RAM供KVM系统的多个主机读取,实现实时更新EDID数据,不仅利用FPGA实现KVM功能可以减少板卡占用面积,而且提高速度及稳定性,节省了成本。

Description

一种基于KVM系统更新EDID的方法及系统
技术领域
本发明公开一种更新EDID的方法及系统,属于EDID管理技术领域,具体地说是一种基于KVM系统更新EDID的方法及系统。
背景技术
EDID: Extended Display Identification Data,扩展显示标识数据,是一种VESA 标准数据格式,其中包含有关监视器及其性能的参数,包括供应商信息、最大图像大小、颜色设置、厂商预设置、频率范围的限制以及显示器名和序列号的字符串。这些信息保存在display节中,用来通过一个 DDC(Display Data Channel)与系统进行通信,这是在显示器和PC图形适配器之间进行的。EDID可以在CRT、LCD以及将来的显示器类型中使用,EDID 提供了几乎所有显示参数的通用描述。更新EDID数据时,现有设计中,管理板的KVM更新EDID数据的功能实现是通过C8051单片机模拟I2C Master,通过模拟的I2C Master 从显示器上读取EDID数据后存储到单片机外挂的EEPROM中;真正的主机读取EEPROM的数据是通过单片机+CPLD+N个PCA9511芯片实现。这种设计板卡面积占用较大,而且不利用于更新速度的提高。本发明提供一种基于KVM系统更新EDID的方法及系统,利用FPGA的模块可重构性和一个外挂的FLASH存储EDID数据,FPGA上电后可以从FLASH中load EDID数据到FPGA内部RAM供KVM系统的多个主机读取,实现实时更新EDID数据,不仅利用FPGA实现KVM功能可以减少板卡占用面积,而且提高速度及稳定性,节省了成本。
发明内容
本发明针对现有技术的问题,提供一种基于KVM系统更新EDID的方法及系统,具有通用性强、实施简便等特点,具有广阔的应用前景。
本发明提出的具体方案是:
一种基于KVM系统更新EDID的方法,对内部FPGA设置单片机控制模块、I2C Master模块、I2C Slave模块、SPI 控制模块、RAM及RAM读写控制模块,外部外挂FLASH存储器,存储需更新的EDID数据;
利用单片机控制模块控制EDID数据进行更新的过程:单片机控制模块控制SPI控制模块从FLASH存储器中load EDID数据并存储到RAM中,I2C Master模块判断显示器是否接入,如果有显示器接入通过RAM读写控制模块读取RAM中的EDID数据,并存储在其他RAM中,RAM互相同步数据,I2C slave模块与RAM连接,当有主机连接到I2C slave模块时,从I2C slave模块读取FLASH存储器中EDID数据。
是所述I2C slave模块至少为两个以上,I2C slave模块连接的RAM与其数量相等。
一种基于KVM系统更新EDID的系统,包括FPGA模块、FLASH存储器,
其中FLASH存储器存储需更新的EDID数据,
FPGA模块内部包括单片机控制模块、I2C Master模块、I2C Slave模块、SPI 控制模块、RAM及RAM读写控制模块,
单片机控制模块控制EDID数据进行更新的过程,
SPI 控制模块从FLASH存储器中load EDID数据并存储到RAM中,
I2C Master模块判断显示器是否接入,如果有显示器接入通过RAM读写控制模块读取RAM中的EDID数据,并存储在其他RAM中,
RAM互相同步数据,当有主机连接到I2C slave模块时,从I2C slave模块连接的RAM读取FLASH存储器中EDID数据。
所述I2C slave模块至少为两个以上,I2C slave模块连接的RAM与其数量相等。
所述RAM为双口RAM或三口RAM。
本发明的有益之处是:
本发明提供一种基于KVM系统更新EDID的方法及系统,对内部FPGA设置单片机控制模块、I2C Master模块、I2C Slave模块、SPI 控制模块、RAM及RAM读写控制模块,外部外挂FLASH存储器,存储需更新的EDID数据;
利用单片机控制模块控制EDID数据进行更新的过程:单片机控制模块控制SPI控制模块从FLASH存储器中load EDID数据并存储到RAM中,I2C Master模块判断显示器是否接入,如果有显示器接入通过RAM读写控制模块读取RAM中的EDID数据,并存储在其他RAM中,RAM互相同步数据,I2C slave模块与RAM连接,当有主机连接到I2C slave模块时,从I2C slave模块读取FLASH存储器中EDID数据;
本发明方法及系统适用于信息控制中心、呼叫中心、证券/金融交易、银行数据中心、工业控制环境、教学环境、测试中心等利用KVM的环境,利用FPGA的模块可重构性和一个外挂的FLASH存储EDID数据,FPGA上电后可以从FLASH中load EDID数据到FPGA内部RAM供KVM系统的多个主机读取,实现实时更新EDID数据,不仅利用FPGA实现KVM功能可以减少板卡占用面积,而且提高速度及稳定性,节省了成本。
附图说明
图1本发明系统架构示意图。
具体实施方式
一种基于KVM系统更新EDID的系统,包括FPGA模块、FLASH存储器,
其中FLASH存储器存储需更新的EDID数据,
FPGA模块内部包括单片机控制模块、I2C Master模块、I2C Slave模块、SPI 控制模块、RAM及RAM读写控制模块,
单片机控制模块控制EDID数据进行更新的过程,
SPI 控制模块从FLASH存储器中load EDID数据并存储到RAM中,
I2C Master模块判断显示器是否接入,如果有显示器接入通过RAM读写控制模块读取RAM中的EDID数据,并存储在其他RAM中,
RAM互相同步数据,当有主机连接到I2C slave模块时,从I2C slave模块连接的RAM读取FLASH存储器中EDID数据。
根据上述系统及对应的方法,结合附图对本发明做进一步说明。
将载有KVM模块的管理板及多单元服务器环境准备完毕,利用本发明系统,单片机控制模块选择8051单片机内核的控制模块,通过串口控制EDID数据进行更新的过程:单片机控制模块控制SPI控制模块从FLASH存储器中load EDID数据并存储到RAM中,I2C Master模块判断显示器是否接入,如果有显示器接入通过RAM读写控制模块读取RAM中的EDID数据,并存储在其他RAM中,RAM互相同步数据,I2C slave模块与RAM连接,当有主机连接到I2C slave模块时,从I2C slave模块读取FLASH存储器中EDID数据,
其中I2C slave模块如附图中设置为N个,I2C slave模块连接的RAM与其数量相等,同样为N个,且为三口RAM;而I2C Master模块读取的EDID数据存储在一个双口RAM中,I2C Master模块判断显示器是否接入,双口RAM三口RAM互相同步数据,当有主机连接到I2C slave模块时,从I2C slave模块读取FLASH存储器中EDID数据。
可以准备几个不同的EDID数据的显示器,先将一个默认的EDID数据通过串口写入到FLASH存储器中。将一个满足高分辨率的显示器接入KVM系统中,将KVM系统上电,切换到1通道后调节主机的现实分辨率,和当前显示器支持的最高分辨率匹配后,发现显示器显示后,拔掉高分辨率的显示器,更换一个分辨率低的显示器后发现显示器没有显示,关掉主机后重新开启主机发现显示器可以显示,但是显示的分辨率不是前一个显示器设置的最高分辨率,显示的是这个显示器支持推荐的分辨率,说明EDID数据已经更新完毕。

Claims (5)

1.一种基于KVM系统更新EDID的方法,其特征是对内部FPGA设置单片机控制模块、I2C Master模块、I2C Slave模块、SPI 控制模块、RAM及RAM读写控制模块,外部外挂FLASH存储器,存储需更新的EDID数据;
利用单片机控制模块控制EDID数据进行更新的过程:单片机控制模块控制SPI控制模块从FLASH存储器中load EDID数据并存储到RAM中,I2C Master模块判断显示器是否接入,如果有显示器接入通过RAM读写控制模块读取RAM中的EDID数据,并存储在其他RAM中,RAM互相同步数据,I2C slave模块与RAM连接,当有主机连接到I2C slave模块时,从I2C slave模块读取FLASH存储器中EDID数据。
2.根据权利要求1所述的方法,其特征是所述I2C slave模块至少为两个以上,I2C slave模块连接的RAM与其数量相等。
3.一种基于KVM系统更新EDID的系统,其特征是包括FPGA模块、FLASH存储器,
其中FLASH存储器存储需更新的EDID数据,
FPGA模块内部包括单片机控制模块、I2C Master模块、I2C Slave模块、SPI 控制模块、RAM及RAM读写控制模块,
单片机控制模块控制EDID数据进行更新的过程,
SPI 控制模块从FLASH存储器中load EDID数据并存储到RAM中,
I2C Master模块判断显示器是否接入,如果有显示器接入通过RAM读写控制模块读取RAM中的EDID数据,并存储在其他RAM中,
RAM互相同步数据,当有主机连接到I2C slave模块时,从I2C slave模块连接的RAM读取FLASH存储器中EDID数据。
4.根据权利要求3所述的系统,其特征是所述I2C slave模块至少为两个以上,I2C slave模块连接的RAM与其数量相等。
5.根据权利要求3或4所述的系统,其特征是所述RAM为双口RAM或三口RAM。
CN201610315950.2A 2016-05-13 2016-05-13 一种基于kvm系统更新edid的方法及系统 Pending CN106021164A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610315950.2A CN106021164A (zh) 2016-05-13 2016-05-13 一种基于kvm系统更新edid的方法及系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610315950.2A CN106021164A (zh) 2016-05-13 2016-05-13 一种基于kvm系统更新edid的方法及系统

Publications (1)

Publication Number Publication Date
CN106021164A true CN106021164A (zh) 2016-10-12

Family

ID=57100673

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610315950.2A Pending CN106021164A (zh) 2016-05-13 2016-05-13 一种基于kvm系统更新edid的方法及系统

Country Status (1)

Country Link
CN (1) CN106021164A (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106933757A (zh) * 2017-03-14 2017-07-07 郑州云海信息技术有限公司 一种扩展fpga存储资源的方法
CN107256200A (zh) * 2017-07-13 2017-10-17 北京无线电测量研究所 一种多种edid数据选择性输出的系统及方法
CN107424548A (zh) * 2017-09-25 2017-12-01 郑州云海信息技术有限公司 一种显示器分辨率的测试系统及方法
CN109388247A (zh) * 2018-09-28 2019-02-26 南京贤隆信息智能科技有限公司 一种kvm切换器的aux自动应答装置及方法

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN201204030Y (zh) * 2008-04-11 2009-03-04 左瑞娟 一种更新液晶显示器的edid的装置
CN101883204A (zh) * 2009-05-05 2010-11-10 康佳集团股份有限公司 一种电视机edid的自我检验和更新方法和电视机芯板
CN102223732A (zh) * 2011-06-14 2011-10-19 南京信息工程大学 无线多点ddc edid信息共享装置及方法
CN101887710B (zh) * 2010-06-30 2012-05-09 福建捷联电子有限公司 第一次开机时edid自动烧录的显示器
US20130050084A1 (en) * 2009-11-10 2013-02-28 High Sec Labs Ltd. Secure kvm system having multiple emulated edid functions
CN104615401A (zh) * 2015-02-25 2015-05-13 浪潮集团有限公司 一种基于fpga实现kvm方法
CN105204670A (zh) * 2015-09-14 2015-12-30 浪潮集团有限公司 一种基于fpga实现多单元服务器usb-ps2键鼠接口互转的方法

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN201204030Y (zh) * 2008-04-11 2009-03-04 左瑞娟 一种更新液晶显示器的edid的装置
CN101883204A (zh) * 2009-05-05 2010-11-10 康佳集团股份有限公司 一种电视机edid的自我检验和更新方法和电视机芯板
US20130050084A1 (en) * 2009-11-10 2013-02-28 High Sec Labs Ltd. Secure kvm system having multiple emulated edid functions
CN101887710B (zh) * 2010-06-30 2012-05-09 福建捷联电子有限公司 第一次开机时edid自动烧录的显示器
CN102223732A (zh) * 2011-06-14 2011-10-19 南京信息工程大学 无线多点ddc edid信息共享装置及方法
CN104615401A (zh) * 2015-02-25 2015-05-13 浪潮集团有限公司 一种基于fpga实现kvm方法
CN105204670A (zh) * 2015-09-14 2015-12-30 浪潮集团有限公司 一种基于fpga实现多单元服务器usb-ps2键鼠接口互转的方法

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106933757A (zh) * 2017-03-14 2017-07-07 郑州云海信息技术有限公司 一种扩展fpga存储资源的方法
CN107256200A (zh) * 2017-07-13 2017-10-17 北京无线电测量研究所 一种多种edid数据选择性输出的系统及方法
CN107424548A (zh) * 2017-09-25 2017-12-01 郑州云海信息技术有限公司 一种显示器分辨率的测试系统及方法
CN109388247A (zh) * 2018-09-28 2019-02-26 南京贤隆信息智能科技有限公司 一种kvm切换器的aux自动应答装置及方法
CN109388247B (zh) * 2018-09-28 2021-04-06 南京贤隆信息智能科技有限公司 一种kvm切换器的aux自动应答装置及方法

Similar Documents

Publication Publication Date Title
CN106021164A (zh) 一种基于kvm系统更新edid的方法及系统
US7342571B2 (en) Interchangeable display modules for portable handheld devices
CN107240372B (zh) 显示器驱动电路和包括显示器驱动电路的显示装置
US9997096B2 (en) Display apparatus, electronic device including the same, and method of operating the same
US7176864B2 (en) Display memory, driver circuit, display, and cellular information apparatus
CN101719356B (zh) 一种液晶显示器多接口同时烧录edid的烧录方法
US20170229093A1 (en) Display system for an array of video displays
CN204613927U (zh) 多主机共用显示器扩充显示器识别数据的电子装置与系统
CN103105684A (zh) 液晶显示模块测试方法、装置、系统及测试设备
CN201514768U (zh) Fpga控制设备的在线flash烧写器
US20030184550A1 (en) Virtual frame buffer control system
KR20190055355A (ko) 픽셀 그룹별 독립적 제어가 가능한 디스플레이 장치 및 방법
KR20160031088A (ko) 표시장치용 데이터 구동장치와 그를 포함하는 표시장치
US8122173B2 (en) Serial peripheral interface (SPI) circuit having driving circuit with data input and output common pin and display using the same
CN101257591A (zh) 数字多媒体接收设备及其扩展显示标识数据读取方法
CN201204030Y (zh) 一种更新液晶显示器的edid的装置
CN103902493A (zh) 显示芯片应用装置、系统、方法及服务器平台
CN100375072C (zh) 一种电脑主机的延伸装置
CN100461087C (zh) 具模拟数字视频输出的计算机系统、主机与视频传输装置
CN206741445U (zh) 一种具有kvm功能的国产化瘦客户机系统
CN210721438U (zh) 连接器组件及显示装置
CN104282293A (zh) 具有同步控制亮度的显示装置的电子装置及其运作方法
US20160124469A1 (en) Digital business card
CN101089808A (zh) 电脑主机的延伸装置的工作方法
US9824051B2 (en) Access appliance providing direct display data channel (DDC) interface connection and stored monitor calibration information

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20161012