CN105807887B - CPU和SoC桥片构架的节能型系统、处理装置及方法 - Google Patents

CPU和SoC桥片构架的节能型系统、处理装置及方法 Download PDF

Info

Publication number
CN105807887B
CN105807887B CN201410854138.8A CN201410854138A CN105807887B CN 105807887 B CN105807887 B CN 105807887B CN 201410854138 A CN201410854138 A CN 201410854138A CN 105807887 B CN105807887 B CN 105807887B
Authority
CN
China
Prior art keywords
cpu
energy
saving system
processing unit
soc
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201410854138.8A
Other languages
English (en)
Other versions
CN105807887A (zh
Inventor
朱琛
王洪虎
宋建平
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Loongson Technology Corp Ltd
Original Assignee
Loongson Technology Corp Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Loongson Technology Corp Ltd filed Critical Loongson Technology Corp Ltd
Priority to CN201410854138.8A priority Critical patent/CN105807887B/zh
Publication of CN105807887A publication Critical patent/CN105807887A/zh
Application granted granted Critical
Publication of CN105807887B publication Critical patent/CN105807887B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Power Sources (AREA)

Abstract

本发明提供一种CPU和SoC桥片构架的节能型系统、处理装置及方法。本发明提供的节能型系统,包括:第一处理器CPU、配置有第二CPU的片上系统SoC桥片和处理装置,其中,第一CPU与第二CPU连接,使得第一CPU和第二CPU具有相同的物理地址空间;处理装置分别与第一CPU和第二CPU连接,用于获取节能型系统的操作系统OS的负载状态,并根据节能型系统的OS的负载状态,控制第一CPU和第二CPU的运行状态。本发明提供的节能型系统解决了现有技术中的3A+2H型的计算机在运行时,由于只有处理器3A处于运行状态,SoC桥片2H中的CPU处于休眠状态,而导致该3A+2H型的计算机的资源使用效率较差的问题。

Description

CPU和SoC桥片构架的节能型系统、处理装置及方法
技术领域
本发明涉及计算机技术,尤其涉及一种CPU和SoC桥片构架的节能型系统、处理装置及方法。
背景技术
目前,为了提升计算机的使用性能,通常可以使用处理器(Central ProcessingUnit,简称为:CPU)和片上系统(System on Chip,简称为:SoC)芯片一种计算机构架;在这种计算机构架中,SoC芯片仅仅作为CPU的桥片使用,即直接与CPU进行数据和指令交互,充当连接桥梁的处理芯片。上述CPU和SoC桥片构架的计算机例如可以为3A+2H型的计算机,其中,3A是主CPU,2H本身是一块SoC芯片;该SoC芯片包括独立的内核,在该系统中作为3A的桥片使用。具体地,该3A+2H型的计算机在运行过程中,2H中的内核启动该2H芯片的相关功能后,由3A对该2H中的相关功能进行控制。
但是,现有技术中的3A+2H型的计算机在运行时,由于只有作为处理器的3A处于运行状态,而作为SoC桥片使用的2H中的处理器基本上不需要进行任何处理,因此导致了该3A+2H型的计算机的处理器资源使用效率较差。
发明内容
本发明提供一种CPU和SoC桥片构架的节能型系统、处理装置及方法,以解决现有技术中的3A+2H型的计算机在运行时,由于只有处理器3A处于运行状态,SoC桥片2H中的CPU处于休眠状态,而导致该3A+2H型的计算机的资源使用效率较差的问题。
第一方面,本发明提供一种CPU和SoC桥片构架的节能型系统,包括:第一处理器CPU、配置有第二CPU的片上系统SoC桥片和处理装置,其中,所述第一CPU和所述第二CPU具有相同的物理地址空间;
所述处理装置,用于获取所述节能型系统的操作系统OS的负载状态,并根据所述节能型系统的OS的负载状态,控制所述第一CPU和所述第二CPU的运行状态。
第二方面,本发明提供一种处理装置,包括:所述处理装置设置于第一处理器CPU和配置有第二CPU的片上系统SoC桥片构架的节能型系统中,其中,所述第一CPU和所述第二CPU具有相同的物理地址空间;
所述处理装置如本发明上述CPU和SoC桥片构架的节能型系统中的处理装置。
第三方面,本发明提供一种处理方法,适用于第一处理器CPU和配置有第二CPU的片上系统SoC桥片架构的节能型系统,其中,所述第一CPU和所述第二CPU具有相同的物理地址空间;所述方法包括:
所述处理装置获取所述节能型系统的操作系统OS的负载状态;
所述处理装置根据所述节能型系统的OS的负载状态,控制所述第一CPU和所述第二CPU的运行状态。
本发明提供一种CPU和SoC桥片构架的节能型系统、处理装置及方法,该节能型系统包括第一CPU、配置有第二CPU的SoC桥片和处理装置,其中,相互连接的第一CPU和第二CPU具有相同的物理地址空间,保证了该两个CPU数据的一致性,从而使得分别与第一CPU和第二CPU连接的处理装置,可以通过该节能型系统的OS的负载状态,控制该第一CPU和该第二CPU的运行状态,实现了节能型系统中第一CPU和第二CPU的运行状态具体由OS的负载状态确定,解决了现有技术中的3A+2H型的计算机在运行时,由于只有处理器3A处于运行状态,SoC桥片2H中的CPU处于休眠状态,而导致该3A+2H型的计算机的资源使用效率较差的问题,相应地提高了节能型系统在使用中的灵活性和智能性。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例所提供的一种CPU和SoC桥片构架的节能型系统的结构示意图;
图2为本发明实施例所提供的另一种CPU和SoC桥片构架的节能型系统的结构示意图;
图3为本发明实施例所提供的又一种CPU和SoC桥片构架的节能型系统的结构示意图;
图4为本发明实施例所提供的一种节能型系统的处理方法的流程图;
图5为本发明实施例所提供的另一种节能型系统的处理方法的流程图;
图6为本发明实施例所提供的又一种节能型系统的处理方法的流程图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
图1为本发明实施例所提供的一种CPU和SoC桥片构架的节能型系统的结构示意图。如图1所示,本实施例所提供的CPU和SoC桥片构架的节能型系统(以下简称为:节能型系统)10,具体包括:第一CPU110、配置有第二CPU121的SoC桥片120和处理装置130;其中,第一CPU110与第二CPU121连接,使得该第一CPU110和该第二CPU121具有相同的物理地址空间;处理装置130分别与第一CPU110和第二CPU121连接,用于获取该节能型系统10的操作系统(Operation System,简称为:OS)的负载状态,并根据该节能型系统10的OS的负载状态,控制第一CPU110和第二CPU121的运行状态。
本实施例提供的节能型系统10的构造,相比于现有技术的龙芯3A+2H型的计算机,分别从硬件和软件上进行优化;首先,在硬件方面,第一CPU110为主CPU,SoC桥片120中配置的第二CPU121为从CPU,第一CPU110和第二CPU121各自配置有基本输入输出系统(BasicInput Output System,简称为:BIOS),在启动操作系统(Operating System,简称为:OS)时分别启动第一CPU110和第二CPU121,在具体实现中,第一CPU110通过总线(HyperTransport,简称为:HT)和第二CPU121连接,该总线例如可以为地址总线和数据总线,具体可以为HT0,从而使得第一CPU110和第二CPU121具有相同的物理地址空间,也就是说,通过上述第一CPU110和第二CPU121的连接关系,使得该节能型系统10的内核由第一CPU110的内核和第二CPU121的内核构成,从而使得第一CPU110与第二CPU121在物理地址空间上保持一致;与现有技术不同的,第一CPU110和SoC桥片120中第二CPU121的互连实现了该两个CPU之间物理地址空间的一致性,即,第二CPU121可以看到第一CPU110的内存。
需要说明的是,现有技术中的龙芯3A+2H型的计算机,采用彼此独立的主CPU和从CPU,在从CPU启动并配置SoC的相关功能后,由主CPU控制该SoC中的相关功能,该相关功能例如可以包括:对CPU类型和主频的支持;对系统高速缓存的支持;对主板的系统总线频率、内存管理(内存类型、容量和性能)、显卡插槽规格、英特尔(Intel)公司定义的局部总线的标准(Peripheral Component Interconnect,简称为:PCI)/新一代的总线接口(PCIExpress,简称为:PCI-E)插槽等支持;对输入输出端口(Input/Output,简称为:I/O)的支持;对键盘控制器(Key Board Controller,简称为:KBC)、实时时钟(Real-Time Clock,简称为:RTC)控制器、通用串行总线(Universal Serial Bus,简称为:USB)、串行高级技术附件,即一种基于行业标准的串行硬件驱动器接口(Serial Advanced TechnologyAttachment,简称为:SATA)、电子集成驱动器(Integrated Drive Electronics,简称为:IDE)数据传输方式,和高级配置和电源管理接口(Advanced Configuration and PowerManagement Interface,简称为:ACPI)等的支持,以及决定扩展槽的种类与数量、扩展接口的类型和数量;该SoC中的内核基本处于闲置状态。在本实施例中,由第一CPU110,例如为n核,和SoC桥片120中的第二CPU121,例如为一个64位内核,构成的节能型系统10具体包括(n+1)个内核,拥有共同的物理地址空间。并且通过对两个CPU高速缓冲存储器(Cache)进行一些相关的技术上常识性的配置,还可以保证两个CPU高速缓冲存储器(Cache)的一致性。本发明实施例提供的节能型系统10与现有技术在硬件上的区别为:将现有的主CPU和从CPU中彼此独立的内核通过HT0总线的互连,作为一个(n+1)核的系统使用,提高了系统的使用性能;在软件上的区别为:新增的处理装置130可以分别与主CPU和从CPU进行信息交互(本实施例以及下述各实施例中所说的处理装置分别与第一CPU和第二CPU连接主要是用来说明:处理装置可以分别于与第一CPU和第二CPU进行信息交互),由于本发明实施例中两个CPU在物理地址空间上保持一致,因此,该处理装置130在获取到节能型系统10的OS的负载状态后,可以选择性的采用第一CPU110和/或第二CPU121中的内核运行OS中的程序,相比于现有技术中仅仅通过主CPU中的内核运行线程,具有更高的灵活性和智能性。
本实施例所提供节能型系统,包括第一CPU、配置有第二CPU的SoC桥片和处理装置,其中,相互连接的第一CPU和第二CPU具有相同的物理地址空间,保证了该两个CPU数据的一致性,从而使得能够分别与第一CPU和第二CPU进行信息交互的处理装置,可以通过获知该节能型系统的OS的负载状态,控制该第一CPU和该第二CPU的运行状态,实现了节能型系统中第一CPU和第二CPU的运行状态具体由OS的负载状态确定,解决了现有技术中的3A+2H型的计算机在运行时,由于只有处理器3A处于运行状态,SoC桥片2H中的CPU处于休眠状态,而导致该3A+2H型的计算机的资源使用效率较差的问题,相应地提高了节能型系统在使用中的灵活性和智能性。进一步地,本实施例提供的节能型系统的内核包括第一CPU的内核和第二CPU的内核,提高了系统中内核的数量,有利于提高系统的使用性能。
本实施例在具体实现中,在该节能型系统10处于低负载状态下时,可以仅由SoC桥片120中的第二CPU121控制该SoC中的相关功能,此时,第一CPU110完全处于关闭状态,因此,降低了该节能型系统10的功耗。以下通过一个具体的实施例予以说明。
图2为本发明实施例所提供的另一种CPU和SoC桥片构架的节能型系统的结构示意图。本实施例提供的节能型系统10在上述图1所示实施例的基础上,本实施例提供的节能型系统10可以设置在终端设备中,以使终端设备在其特定的OS下通过该节能型系统10实现各项功能,该节能型系统10中的处理装置130可以包括:相连接的判断模块131和处理模块132,该判断模块131还可以与第一CPU110连接,用于判断该第一CPU110中运行的内核数量,以及节能型系统10的OS的负载状态;处理模块132,可以分别与第一CPU110和第二CPU121连接,用于在判断模块131判断出第一CPU110中运行的内核数量等于内核休眠阈值,且节能型系统10的OS的负载小于第一负载阈值时,关闭该第一CPU110中运行的内核,并将已关闭的内核中的线程加载到第二CPU121的内核中运行。
本实施例在具体实现中,可以将第一CPU110中的内核休眠阈值设置为1,具体地,第一CPU110中仅有一个内核运行时,节能型系统10的OS的负载还小于第一负载阈值,说明节能型系统10的负载很低,系统中第一CPU110处于运行状态,SoC桥片120需要实现上述相关功能,因此也处于运行状态,本实施例通过采用SoC桥片120中的第二CPU121中的内核替代上述第一CPU110中当前运行的一个内核,实现了在节能型系统10的OS的负载小于第一负载阈值时,关闭该第一CPU110中当前运行的一个内核,即实现了该节能型系统10中,仅有SoC桥片120处于使用状态,而第一CPU110完全处于关闭状态,因此,降低了该节能型系统10的功耗。
进一步地,本发明上述各实施例中的处理装置130对第一CPU110和第二CPU121的控制方式例如可以为:处理装置130具体用于根据节能型系统10的OS中待运行程序的启动状态,确定由第一CPU110或者第二CPU121运行该待运行程序。如图3所示,为本发明实施例所提供的又一种CPU和SoC桥片构架的节能型系统的结构示意图,本实施例提供的节能型系统10在上述图1所示实施例的基础上,该节能型系统10可以设置在终端设备中,以使终端设备在其特定的OS下通过该节能型系统10实现各项功能,与上述图2所示实施例类似地,本实施例中的处理装置130同样可以包括相连接的判断模块131和处理模块132,不同的是,本实施例中的判断模块131分别与第一CPU110和第二CPU121连接,用于判断OS中待运行程序的启动状态;则处理模块132用于在判断模块131判断出在OS中启动程序时,将该程序的线程加载到第二CPU121中运行,并关闭第一CPU110,其中,SoC桥片120的相关功能具体由该第二CPU121控制;另外,该处理模块132还用于在判断模块131判断出在OS中不启动程序时,由第一CPU110运行程序,并关闭第二CPU121,其中,SoC桥片120的相关功能由第一CPU110控制。
本实施例在具体实现中,处理装置130还可以包括启动模块133,该启动模块133分别与第一CPU110和第二CPU121连接,用于通过启动第一CPU110和第二CPU121,初始化所述节能型系统中的第一CPU110、第二CPU121以及SoC桥片120的相关功能。上述实施例中已经介绍过该SoC桥片120的相关功能,在此不再赘述。需要说明的是,具体通过图3所示实施例说明该启动模块133的连接关系,该启动模块133通常在判断模块131判断节能型系统10的OS中待运行程序的启动状态之前,执行启动任务,因此,图3中的启动模块133还可以与判断模块131连接。
在本实施例中,配置了节能型系统10的系统启动流程具体为:通过启动模块133分别启动第一CPU110的BIOS和SoC桥片120中的第二CPU121的BIOS,以完成对第一CPU110、第二CPU121和SoC桥片120中相关功能的初始化,本实施例不限制对该第一CPU110和第二CPU121的启动顺序;进而根据OS中待运行程序的启动状态,确定运行该程序的CPU,例如该程序可以为Linux系统中的Linux图形系统(X Windows),也可以在其它OS中使用,通常在源代码可以更改的OS中通过本实施例提供的节能型系统10进行程序处理,例如还包括:FreeBSD操作系统或中国操作系统(China Operating System,简称为:COS);具体地,启动Linux系统内核后,在运行Linux图形系统时,显示服务器线程(X Server)会与其它线程争夺内核的时间片资源,针对上述问题,通过一个具体的实例予以说明,在启动模块133执行启动的任务之后,本实施例以Linux图形系统为待运行程序为例进行说明,具体地,处理模块132在判断模块131判断出在OS中启动该Linux图形系统时,以将该Linux图形系统的线程加载到第二CPU121中运行,并关闭第一CPU110;或者,处理模块132在判断模块131判断出在OS中不启动该Linux图形系统时,由第一CPU110运行该Linux图形系统,并关闭第二CPU121。
可选地,上述图2和图3所示实施例提供的节能型系统10中处理装置130的处理方式还可以为:判断模块131,用于判断节能型系统的OS的负载状态,以及判断第一CPU110中运行的内核数量;则处理模块132,用于在判断模块131判断出节能型系统10的OS的负载小于第一负载阈值时,根据第一CPU110中处于运行状态的内核数量,关闭该第一CPU110中预设数量的内核,具体地,该预设数量小于等于第一CPU110中处于运行状态的内核数量;相应地,处理模块132,还用于将已关闭的内核中的线程加载到该第一CPU110中当前运行的内核或第二CPU121的内核中运行;或者,该处理模块132,还用于在判断模块131判断出节能型系统10的OS的负载大于第二负载阈值时,根据该第一CPU110中处于运行状态的内核数量,开启该第一CPU110和/或第二CPU121中处于关闭状态的内核。
在本实施例中,举例来说,例如第一CPU110中包括5个内核,第二CPU中通常有1个内核,当OS的负载小于第一负载阈值的下限时,说明该OS的负载很低,对该OS中第一CPU110中目前处于运行状态的内核数量进行判断,例如判断该第一CPU110中处于运行状态的内核的数量是否大于等于1,若是,则说明该第一CPU110处于运行状态,可以关闭该第一CPU110中正在运行的预设数量的内核,该关闭的内核数量可以是根据OS的负载程度预先设置的,并将已关闭的内核中的线程加载到该第一CPU110中未关闭的内核中运行;也可关闭该第一CPU110中的全部内核,则将该线程加载到第二CPU的内核中运行。
类似地,当OS的负载大于第二负载阈值的上限时,说明该OS的负载很高,同样对该OS中第一CPU110中目前处于运行状态的内核数量进行判断,例如判断该第一CPU110中处于运行状态的内核的数量是否小于该第一CPU110的内核总数,若是,例如该第一CPU110中处于运行状态的内核的数量为3,由于其小于内核总数5,则可以开启该第一CPU110中处于关闭状态的2个内核或者其中一个,若第二CPU121中的内核处于关闭状态,也可以开启该第二CPU121中的内核同时运行程序。本实施例提供的节能型系统10,通过判断节能型系统10的OS的负载状态,和当前负载下第一CPU110中运行内核的数量,选择性的开启或关闭第一CPU110的部分或全部内核和/或第二CPU121中的内核,以适应OS的当前使用状态,并在一定程度上降低了该OS的功耗。
在具体实现中,在OS处于低负载状态,并且第一CPU110中的内核均处于关闭状态;或者,在OS处于高负载状态,并且该第一CPU110中的内核均处于运行状态时,不能再通过开启或关闭该第一CPU110和/或第二CPU121中的内核来适应OS的使用状态;可选地,该节能型系统10的处理装置130还包括:调节模块,用于根据OS的负载状态,调节第一CPU110和/或第二CPU121中处于运行状态的内核频率;调节模块可以分别与第一CPU110和第二CPU121连接,具体通过对内核频率的控制来调节内核的运行速度,进一步该OS的功耗。
需要说明的是,本发明各实施例不限制处理装置130的具体设置方式,例如可以独立设置于第一CPU110和第二CPU121之外,图1到图3所示实施例以处理装置130独立设置于第一CPU110和第二CPU121之外为例予以示出;可选地,该处理装置130还可以集成与该第一CPU110和/或第二CPU121中,只要满足本发明各实施例中处理装置130与第一CPU110和第二CPU121的连接关系,并且可以执行上述各实施中所述的处理操作,均可以作为本发明中处理装置130的设置方式。
本发明实施例还提供一种处理装置,该处理装置的结构可以参考上述图1到图3所示实施例中的处理装置,本发明实施例提供的处理装置可以设置于上述图1到图3所示实施例提供的节能型系统10中,其中,本实施例提供的处理装置所实现的功能,与其在节能型系统10中的连接方式,以及其内部各功能模块在节能型系统10中的连接方式和各功能模块具体实现的功能,均可以参考上述图1到图3所示实施例中的处理装置130;类似地,本实施例提供的处理装置的具体设置方式也与上述各实施例相同,可以如图1到图3所示,独立设置于第一CPU110和第二CPU121之外,也可以集成与该第一CPU110和/或第二CPU121中。
本实施例所提供处理装置,设置于第一CPU和配置有第二CPU的SoC桥片构架的节能型系统中,相互连接的第一CPU和第二CPU具有相同的物理地址空间,保证了该两个CPU数据的一致性,该处理装置分别与第一CPU和第二CPU连接的处理装置,可以通过获取该节能型系统的OS的负载状态,控制该第一CPU和该第二CPU的运行状态,实现了通过本实施例提供的处理装置控制节能型系统中第一CPU和第二CPU的运行状态,以提高配置有该处理装置的节能型系统的灵活性和智能性。
图4为本发明实施例所提供的一种节能型系统的处理方法的流程图。本实施例提供的处理方法可以由第一CPU和配置有第二CPU的SoC桥片架构的节能型系统来执行,该节能型系统的具体结构可以参考图1到图3所示实施例提供的节能型系统,与其具有相同的功能模块和结构,该节能型系统通常以硬件和软件的方法来实现,该节能型系统的硬件包括具有相同的物理地址空间的第一CPU和第二CPU,该第二CPU配置于SoC桥片中,以及分别与第一CPU和第二CPU连接的处理装置,该节能型系统可以设置于终端设备中。如图4所示,本实施例的方法包括如下步骤:
S110,处理装置获取节能型系统的OS的负载状态。
S120,处理装置根据该节能型系统的OS的负载状态,控制第一CPU和第二CPU的运行状态。
用于执行本实施例提供的处理方法的该节能型系统具体包括图1所示节能型系统10中的第一CPU110、配置有第二CPU121的SoC桥片120和处理装置130,具体地,该第一CPU110通过总线和第二CPU121连接,该总线例如可以为地址总线和数据总线,具体可以为HT0,从而使得第一CPU110和第二CPU121具有相同的物理地址空间,也就是说,通过上述第一CPU110和第二CPU121的连接关系,使得该节能型系统10的内核由第一CPU110的内核和第二CPU121的内核构成,从而使得第一CPU110与第二CPU121在物理地址空间上保持一致。
本发明实施例提供的处理方法可以由本发明图1所示实施例提供的节能型系统10执行,方法的各步骤与本发明实施例提供的节能型系统10的各模块功能对应,其实现原理和技术效果类似,此处不再赘述。
可选地,本实施例中的S120可以替换为:当第一CPU中运行的内核数量等于内核休眠阈值,且节能型系统的OS的负载小于第一负载阈值时,处理装置关闭该第一CPU中运行的内核,并将已关闭的内核中的线程加载到第二CPU的内核中运行。
本实施例在具体实现中,可以将第一CPU110中的内核休眠阈值设置为1,具体地,第一CPU110中仅有一个内核运行时,节能型系统10的OS的负载还小于第一负载阈值,说明节能型系统10的负载很低,系统中第一CPU110处于运行状态,SoC桥片120需要实现上述相关功能,因此也处于运行状态,本实施例通过采用SoC桥片120中的第二CPU121中的内核替代上述第一CPU110中当前运行的一个内核,实现了在节能型系统10的OS的负载小于第一负载阈值时,关闭该第一CPU110中当前运行的一个内核,即实现了该节能型系统10中,仅有SoC桥片120处于使用状态,而第一CPU110完全处于关闭状态,因此,降低了该节能型系统10的功耗。
本发明实施例提供的处理方法可以由本发明图2所示实施例提供的节能型系统10执行,方法的各步骤与本发明实施例提供的节能型系统10的各模块功能对应,其实现原理和技术效果类似,此处不再赘述。
在本实施例的另一种可能的实现方式中,S120还可以替换为:处理装置根据节能型系统的OS中待运行程序的启动状态,确定由该第一CPU或者该第二CPU运行该程序。本实施例的具体实现方式如图5所示,为本发明实施例所提供的另一种节能型系统的处理方法的流程图。具体的,本实施例中的S120可以包括:S121,处理装置判断OS中待运行程序的启动状态;若启动,则执行S122;若不启动,则执行123。
S122,处理装置将程序的线程加载到第二CPU中运行,并关闭第一CPU,其中,SoC桥片的相关功能由该第二CPU控制。
S123,处理装置确定由第一CPU运行该程序,并关闭第二CPU,其中,SoC桥片的相关功能由该第一CPU控制。
本发明实施例提供的处理方法可以由本发明图3所示实施例提供的节能型系统10执行,方法的各步骤与本发明实施例提供的节能型系统10的各模块功能对应,其实现原理和技术效果类似,此处不再赘述。
本发明上述各实施例提供的处理方法在具体实现中,在S110之前还可以包括:S100,处理装置通过启动第一CPU和第二CPU,初始化节能型系统中的第一CPU、第二CPU以及SoC桥片的相关功能。
进一步地,图6为本发明实施例所提供的又一种节能型系统的处理方法的流程图。本实施例的方法包括如下步骤:
S201,处理装置通过启动第一CPU和第二CPU,初始化节能型系统中的第一CPU、第二CPU以及SoC桥片的相关功能。
本实施例提供的方法同样采用上述图1到图3中任意实施例提供的节能型系统10执行,该节能型系统10包括该第一CPU110和配置有第二CPU121的SoC桥片120,该处理装置130分别与第一CPU110和第二CPU121连接。
S202,处理装置根据节能型系统的OS中待运行程序的启动状态,确定由该第一CPU或者该第二CPU运行该程序。
S203,判断OS的负载是否小于第一负载阈值下限,若是,则执行S204;若否,则执行S207;
S204,判断第一CPU中处于运行状态的内核的数量是否大于等于1;若是,则执行S205;若否,则执行S210。
S205,关闭该第一CPU中正在运行的部分内核或全部内核。
S206,将已关闭的内核中的线程加载到第一CPU中未关闭的内核或第二CPU的内核中运行。
S207,判断OS的负载是否大于第二负载阈值上限,若是,则执行S208;若否,则执行S210。
S208,判断第一CPU中处于运行状态的内核的数量是否小于该第一CPU的内核总数;若是,则执行S209;若否,则执行210。
S209,开启第一CPU中处于关闭状态的内核。
S210,调节第一CPU和/或第二CPU中处于运行状态的内核频率。
需要说明的是,在S206和S209之后,同样可以调节第一CPU或第二CPU的内核频率,即可以执行S210。
本发明实施例提供的处理方法可以由本发明上述图1到图3所示实施例提供的节能型系统10执行,方法的各步骤与本发明实施例提供的节能型系统10的各模块功能对应,其实现原理和技术效果类似,此处不再赘述。
本领域普通技术人员可以理解:实现上述各方法实施例的全部或部分步骤可以通过程序指令相关的硬件来完成。前述的程序可以存储于一计算机可读取存储介质中。该程序在执行时,执行包括上述各方法实施例的步骤;而前述的存储介质包括:ROM、RAM、磁碟或者光盘等各种可以存储程序代码的介质。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。

Claims (9)

1.一种CPU和SoC桥片构架的节能型系统,其特征在于,包括:第一处理器CPU、配置有第二CPU的片上系统SoC桥片和处理装置,其中,所述第一CPU和所述第二CPU具有相同的物理地址空间;
所述处理装置,用于获取所述节能型系统的操作系统OS的负载状态,并根据所述节能型系统的OS的负载状态,控制所述第一CPU和所述第二CPU的运行状态;
所述第一CPU和所述第二CPU为彼此独立的CPU,所述第二CPU上配置有SOC的相关功能,所述第一CPU和所述第二CPU通过HT总线连接;
所述处理装置具体用于根据所述节能型系统的OS中待运行程序的启动状态,确定由所述第一CPU或者所述第二CPU运行所述待运行程序;
所述处理装置包括:判断模块和处理模块;
所述判断模块,用于判断所述OS中待运行程序的启动状态;
所述处理模块,用于在所述判断模块判断出在所述OS中启动所述程序时,将所述程序的线程加载到所述第二CPU中运行,并关闭所述第一CPU,其中,所述SoC桥片的相关功能由所述第二CPU控制;
所述处理模块,还用于在所述判断模块判断出在所述OS中不启动所述程序时,由所述第一CPU运行所述程序,并关闭所述第二CPU,其中,所述SoC桥片的相关功能由所述第一CPU控制。
2.根据权利要求1所述的CPU和SoC桥片构架的节能型系统,其特征在于,所述第一CPU和所述第二CPU具有相同的物理地址空间,具体为;
所述第一CPU具体通过总线与所述第二CPU连接;通过所述连接,所述节能型系统的内核由所述第一CPU的内核和所述第二CPU的内核构成,使得所述第一CPU与所述第二CPU在物理地址空间上保持一致。
3.根据权利要求1或2所述的CPU和SoC桥片构架的节能型系统,其特征在于,所述处理装置包括:判断模块和处理模块;
所述判断模块,用于判断所述第一CPU中运行的内核数量,以及节能型系统的OS的负载状态;
所述处理模块,用于在所述判断模块判断出所述第一CPU中运行的内核数量等于内核休眠阈值,且所述节能型系统的OS的负载小于第一负载阈值时,关闭所述第一CPU中运行的内核,并将所述已关闭的内核中的线程加载到所述第二CPU的内核中运行。
4.根据权利要求1或2所述的CPU和SoC桥片构架的节能型系统,其特征在于,所述处理装置还包括启动模块,用于通过启动所述第一CPU和所述第二CPU,初始化所述节能型系统中的所述第一CPU、所述第二CPU以及所述SoC桥片的相关功能。
5.一种处理装置,其特征在于,所述处理装置设置于具有第一处理器CPU和配置有第二CPU的片上系统SoC桥片构架的节能型系统中,其中,所述第一CPU和所述第二CPU具有相同的物理地址空间;
其中,所述处理装置为权利要求1~4中任意一项所述的处理装置。
6.一种处理方法,其特征在于,适用于具有第一处理器CPU和配置有第二CPU的片上系统SoC桥片架构的节能型系统,其中,所述第一CPU和所述第二CPU具有相同的物理地址空间;所述方法包括:
处理装置获取所述节能型系统的操作系统OS的负载状态;
所述处理装置根据所述节能型系统的OS的负载状态,控制所述第一CPU和所述第二CPU的运行状态;
所述第一CPU和所述第二CPU为彼此独立的CPU,所述第二CPU上配置有SOC的相关功能,所述第一CPU和所述第二CPU通过HT总线连接;
所述处理装置根据所述节能型系统的OS的负载状态,控制所述第一CPU和所述第二CPU的运行状态,包括:
所述处理装置根据所述节能型系统的OS中待运行程序的启动状态,确定由所述第一CPU或者所述第二CPU运行所述程序;
所述处理装置根据所述节能型系统的OS中待运行程序的启动状态,确定由所述第一CPU或者所述第二CPU运行所述程序,包括:
所述处理装置判断所述OS中待运行程序的启动状态;
所述处理装置在所述OS中启动所述程序时,将所述程序的线程加载到所述第二CPU中运行,并关闭所述第一CPU,其中,所述SoC桥片的相关功能由所述第二CPU控制;
所述处理装置在所述OS中不启动所述程序时,由所述第一CPU运行所述程序,并关闭所述第二CPU,其中,所述SoC桥片的相关功能由所述第一CPU控制。
7.根据权利要求6所述的处理方法,其特征在于,所述第一CPU和所述第二CPU具有相同的物理地址空间,具体为:
所述第一CPU通过总线与所述第二CPU连接;通过所述连接所述节能型系统的内核由所述第一CPU的内核和所述第二CPU的内核构成,使得所述第一CPU与所述第二CPU在物理地址空间上保持一致。
8.根据权利要求6或7所述的处理方法,其特征在于,所述处理装置根据所述节能型系统的OS的负载状态,控制所述第一CPU和所述第二CPU的运行状态,包括:
当所述第一CPU中运行的内核数量等于内核休眠阈值,且所述节能型系统的OS的负载小于第一负载阈值时,所述处理装置关闭所述第一CPU中运行的内核,并将所述已关闭的内核中的线程加载到所述第二CPU的内核中运行。
9.根据权利要求6或7所述的处理方法,其特征在于,所述方法还包括:
所述处理装置通过启动所述第一CPU和所述第二CPU,初始化所述节能型系统中的所述第一CPU、所述第二CPU以及所述SoC桥片的相关功能。
CN201410854138.8A 2014-12-31 2014-12-31 CPU和SoC桥片构架的节能型系统、处理装置及方法 Active CN105807887B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410854138.8A CN105807887B (zh) 2014-12-31 2014-12-31 CPU和SoC桥片构架的节能型系统、处理装置及方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410854138.8A CN105807887B (zh) 2014-12-31 2014-12-31 CPU和SoC桥片构架的节能型系统、处理装置及方法

Publications (2)

Publication Number Publication Date
CN105807887A CN105807887A (zh) 2016-07-27
CN105807887B true CN105807887B (zh) 2018-11-30

Family

ID=56464968

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410854138.8A Active CN105807887B (zh) 2014-12-31 2014-12-31 CPU和SoC桥片构架的节能型系统、处理装置及方法

Country Status (1)

Country Link
CN (1) CN105807887B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1860446A (zh) * 2003-12-16 2006-11-08 苹果计算机公司 支持高性能和高能效执行的准对称多处理器
CN101739380A (zh) * 2009-12-11 2010-06-16 中国航空无线电电子研究所 基于共享内存结构的多处理机通信装置及其方法
CN102955549A (zh) * 2011-08-29 2013-03-06 华为技术有限公司 一种多核cpu的电源管理方法、系统及cpu
CN104102535A (zh) * 2013-04-01 2014-10-15 华为技术有限公司 进程迁移方法和可迁移操作系统
CN204009695U (zh) * 2014-08-21 2014-12-10 刘文君 一种拥有高性能芯片组的龙芯服务器主板

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1860446A (zh) * 2003-12-16 2006-11-08 苹果计算机公司 支持高性能和高能效执行的准对称多处理器
CN101739380A (zh) * 2009-12-11 2010-06-16 中国航空无线电电子研究所 基于共享内存结构的多处理机通信装置及其方法
CN102955549A (zh) * 2011-08-29 2013-03-06 华为技术有限公司 一种多核cpu的电源管理方法、系统及cpu
CN104102535A (zh) * 2013-04-01 2014-10-15 华为技术有限公司 进程迁移方法和可迁移操作系统
CN204009695U (zh) * 2014-08-21 2014-12-10 刘文君 一种拥有高性能芯片组的龙芯服务器主板

Also Published As

Publication number Publication date
CN105807887A (zh) 2016-07-27

Similar Documents

Publication Publication Date Title
US20240028094A1 (en) Techniques To Enable Communication Between A Processor And Voltage Regulator
US11181970B2 (en) System and method for performing distributed power management without power cycling hosts
US9442559B2 (en) Exploiting process variation in a multicore processor
US10401945B2 (en) Processor including multiple dissimilar processor cores that implement different portions of instruction set architecture
US20090187777A1 (en) Increasing workload performance of one or more cores on multiple core processors
US11157064B2 (en) Techniques to dynamically enable and disable accelerator devices in compute environments
US9081577B2 (en) Independent control of processor core retention states
JP5734211B2 (ja) 異種計算機システム
BR102014006299A2 (pt) método para inicializar um sistema heterogêneo e apresentar uma vista simétrica do núcleo
US11693466B2 (en) Application processor and system on chip
CN107145211B (zh) 用于移动平台的功率管理的方法、设备和系统
US10564986B2 (en) Methods and apparatus to suspend and resume computing systems
KR101930659B1 (ko) 다수의 비유사 프로세서 코어들을 포함하는 프로세서
CN107408034B (zh) 执行上下文迁移方法和装置
CN115686558A (zh) 固件更新
CN114902158A (zh) 长空闲状态系统和方法
BR112020019437A2 (pt) sistema, aparelho e método para controle de estado de desempenho de hardware autônomo responsivo de um processador
CN105807887B (zh) CPU和SoC桥片构架的节能型系统、处理装置及方法
CN112771470A (zh) 用于对多个知识产权主体和共享电源轨进行共同功率控制的系统、装置及方法
EP3475783B1 (en) Systems, methods and devices for standby power entry without latency tolerance information
CN109478086B (zh) 至少部分地基于平台电容来控制处理器的电流消耗
US11809875B2 (en) Low-power pre-boot operations using a multiple cores for an information handling system
US20240028222A1 (en) Sleep mode using shared memory between two processors of an information handling system
Wright et al. Vision: The case for context-aware selective resume

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder
CP01 Change in the name or title of a patent holder

Address after: 100095 Building 2, Longxin Industrial Park, Zhongguancun environmental protection technology demonstration park, Haidian District, Beijing

Patentee after: Loongson Zhongke Technology Co.,Ltd.

Address before: 100095 Building 2, Longxin Industrial Park, Zhongguancun environmental protection technology demonstration park, Haidian District, Beijing

Patentee before: LOONGSON TECHNOLOGY Corp.,Ltd.