CN105607861A - 数据处理方法及装置 - Google Patents

数据处理方法及装置 Download PDF

Info

Publication number
CN105607861A
CN105607861A CN201410682651.3A CN201410682651A CN105607861A CN 105607861 A CN105607861 A CN 105607861A CN 201410682651 A CN201410682651 A CN 201410682651A CN 105607861 A CN105607861 A CN 105607861A
Authority
CN
China
Prior art keywords
data
flash memory
written
storing
writing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201410682651.3A
Other languages
English (en)
Inventor
桑庆双
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
ZTE Corp
Original Assignee
ZTE Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ZTE Corp filed Critical ZTE Corp
Priority to CN201410682651.3A priority Critical patent/CN105607861A/zh
Priority to PCT/CN2015/083682 priority patent/WO2016082555A1/zh
Publication of CN105607861A publication Critical patent/CN105607861A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/445Program loading or initiating

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Read Only Memory (AREA)

Abstract

本发明提供了一种数据处理方法及装置,其中,该方法包括:将闪存中存储的数据与待写入该闪存的待写入数据进行分块比较;根据比较结果对待写入数据进行写入处理,通过本发明,解决了相关技术中存在的闪存存储器的写入速率慢的问题,进而达到了提高闪存存储器的写入速率的效果。

Description

数据处理方法及装置
技术领域
本发明涉及通信领域,具体而言,涉及一种数据处理方法及装置。
背景技术
随着闪存存储技术的发展,闪存已经广泛应用于各种移动设备、个人计算机(PersonalComputer,简称为PC)和服务器中,作为一种完全不同于磁盘的新型存储介质,闪存具有非易失性、低延迟、高并发、低能耗、体积小、抗震性等特性。
闪存的一种限制在于即使它可以以单一字节的方式读或写入,但是擦除一定是一整个区块。一般来说都是设置某一区中的所有比特为“1”,刚开始区块内的所有部分都可以写入,然而当有任何一个比特被设为“0”时,就只能借由清除整个区块来恢复“1”的状态。换句话说闪存能提供随机读取与写入操作,却无法提供任意的随机改写。
闪存存储系统普遍存在写性能较差,读写速度上存在较大的不对称性的问题,这些问题是闪存存储系统广泛应用的主要障碍。
CN102880432A专利公开了一种利用数据有限寿命提高闪存芯片写入速度的方法;CN102915211A专利公开了一种提高闪存芯片写入速度的方法,其中每一闪存芯片封装体内设有闪存芯片和加热芯片,且每一闪存芯片具有多个存储单元,该方法包括:在编程/擦除闪存芯片的存储单元之后检测所述存储单元的噪音容限;当所述闪存芯片的存储单元的噪音容限过差以致无法保证当前的数据写入速度时,启动所述闪存芯片封装体内的加热芯片以对所述闪存芯片进行修复。但是采用上述技术均无法很好的解决相关技术中存在的闪存存储器的写入速率慢的问题。
针对相关技术中存在的闪存存储器的写入速率慢的问题,目前尚未提出有效的解决方案。
发明内容
本发明提供了一种数据处理方法及装置,以至少解决相关技术中存在的闪存存储器的写入速率慢的问题。
根据本发明的一个方面,提供了一种数据处理方法,包括:将闪存中存储的数据与待写入所述闪存的待写入数据进行分块比较;根据比较结果对所述待写入数据进行写入处理。
进一步地,将所述闪存中存储的数据与待写入所述闪存的数据进行分块比较包括:以按位比较的方式将所述闪存中存储的数据与待写入所述闪存的数据进行分块比较。
进一步地,根据比较结果对所述待写入数据进行写入处理包括:当所述比较结果为所述待写入数据与所述闪存中存储的数据完全相等时,放弃写入所述待写入数据。
进一步地,根据比较结果对所述待写入数据进行写入处理包括:当所述比较结果为所述待写入数据与所述闪存中存储的数据按位与的结果与所述待写入数据完全相等时,将所述待写入数据写入所述闪存的对应分块区域中。
进一步地,根据比较结果对所述待写入数据进行写入处理包括:当所述比较结果为所述待写入数据与所述闪存中存储的数据按位与的结果与所述待写入数据不完全相等时,擦除所述闪存的对应分块区域中存储的数据;将所述待写入数据写入所述闪存的对应分块区域中。
根据本发明的另一方面,提供了一种数据处理装置,包括:比较模块,用于将闪存中存储的数据与待写入所述闪存的待写入数据进行分块比较;处理模块,用于根据比较结果对所述待写入数据进行写入处理。
进一步地,所述比较模块包括:以按位比较的方式将所述闪存中存储的数据与待写入所述闪存的数据进行比较。
进一步地,所述处理模块包括:放弃单元,用于当所述比较结果为所述待写入数据与所述闪存中存储的数据完全相等时,放弃写入所述待写入数据。
进一步地,所述处理模块包括:第一写入单元,用于当所述比较结果为所述待写入数据与所述闪存中存储的数据按位与的结果与所述待写入数据完全相等时,将所述待写入数据写入所述闪存的对应分块区域中。
进一步地,所述处理模块包括:擦除单元,用于当所述比较结果为所述待写入数据与所述闪存中存储的数据按位与的结果与所述待写入数据不完全相等时,擦除所述闪存的对应分块区域中存储的数据;第二写入单元,用于将所述待写入数据写入所述闪存的对应分块区域中。
通过本发明,采用将闪存中存储的数据与待写入所述闪存的待写入数据进行分块比较;根据比较结果对所述待写入数据进行写入处理,解决了相关技术中存在的闪存存储器的写入速率慢的问题,进而达到了提高闪存存储器的写入速率的效果。
附图说明
此处所说明的附图用来提供对本发明的进一步理解,构成本申请的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:
图1是根据本发明实施例的数据处理方法的流程图;
图2是根据本发明实施例的数据处理装置的结构框图;
图3是根据本发明实施例的数据处理装置中处理模块24的结构框图一;
图4是根据本发明实施例的数据处理装置中处理模块24的结构框图二;
图5是根据本发明实施例的数据处理装置中处理模块24的结构框图三;
图6是根据本发明实施例的提高闪存写入速率的方法流程图;
图7是根据本发明实施例的硬件的结构框图;
图8是根据本发明实施例的升级闪存中的boot文件的流程图;
图9是根据本发明实施例的升级闪存中的版本文件的流程图;
图10是根据本发明实施例的升级内存中的逻辑文件的流程图。
具体实施方式
下文中将参考附图并结合实施例来详细说明本发明。需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。
在本实施例中提供了一种数据处理方法,图1是根据本发明实施例的数据处理方法的流程图,如图1所示,该流程包括如下步骤:
步骤S102,将闪存中存储的数据与待写入该闪存的待写入数据进行分块比较;
步骤S104,根据比较结果对待写入数据进行写入处理。
通过上述步骤,采用将闪存中存储的数据与待写入该闪存的待写入数据进行分块比较,根据比较结果再对待写入数据进行处理,其中,该写入处理可以包括放弃将待写入数据写入闪存中的处理、直接将待写入数据写入闪存中的处理、将闪存中的相应区域中的数据擦除后再将待写入数据写入闪存中的处理等,从而避免了只要闪存中存储的数据存在比特位为0的情况下,就擦除整个区块的问题,解决了相关技术中存在的闪存存储器的写入速率慢的问题,进而达到了提高闪存存储器的写入速率的效果。
在将闪存中存储的数据与待写入该闪存的待写入数据进行分块比较时,可以按位进行比较,也可以按照字节进行比较,在一个可选的实施例中,将闪存中存储的数据与待写入该闪存的数据进行分块比较包括:以按位比较的方式将闪存中存储的数据与待写入该闪存的数据进行分块比较。从而提高了比对的准确性。
根据比较结果对待写入数据进行写入处理可以包括以下之一:
当比较结果为待写入数据与闪存中存储的数据完全相等时,放弃写入待写入数据。
当比较结果为待写入数据与闪存中存储的数据按位与的结果与待写入数据完全相等时,将待写入数据写入闪存的对应分块区域中。
当比较结果为待写入数据与闪存中存储的数据按位与的结果与待写入数据不完全相等时,擦除闪存的对应分块区域中存储的数据;将待写入数据写入闪存的对应分块区域中。从而保证在待写入数据与闪存中存储的数据完全相等以及待写入数据与闪存中存储的数据按位与的结果与待写入数据完全相等的情况下,不对闪存中存储的数据进行擦除,并且,在待写入数据与闪存中存储的数据完全相等的情况下,无需写入待写入数据,并继续对后续数据进行写入处理,从而加快了待写入数据整体的写入速度,节省闪存写入时间。
在本实施例中还提供了一种数据处理装置,该装置用于实现上述实施例及优选实施方式,已经进行过说明的不再赘述。如以下所使用的,术语“模块”可以实现预定功能的软件和/或硬件的组合。尽管以下实施例所描述的装置较佳地以软件来实现,但是硬件,或者软件和硬件的组合的实现也是可能并被构想的。
图2是根据本发明实施例的数据处理装置的结构框图,如图2所示,该装置包括比较模块22和处理模块24,下面对该装置继续说明。
比较模块22,用于将闪存中存储的数据与待写入该闪存的待写入数据进行分块比较;处理模块24,连接至上述比较模块22,用于根据比较结果对待写入数据进行写入处理。
其中,该比较模块22可以包括:以按位比较的方式将闪存中存储的数据与待写入该闪存的数据进行比较。
图3是根据本发明实施例的数据处理装置中处理模块24的结构框图一,如图3所示,该处理模块24包括放弃单元32,下面对该其进行说明。
放弃单元32,用于当比较结果为待写入数据与闪存中存储的数据完全相等时,放弃写入该待写入数据。
图4是根据本发明实施例的数据处理装置中处理模块24的结构框图二,如图4所示,该处理模块24包括第一写入单元42,下面对该其进行说明。
第一写入单元42,用于当比较结果为待写入数据与闪存中存储的数据按位与的结果与待写入数据完全相等时,将待写入数据写入闪存的对应分块区域中。
图5是根据本发明实施例的数据处理装置中处理模块24的结构框图三,如图5所示,该处理模块24包括擦除单元52和第二写入单元54,下面对该其进行说明。
擦除单元52,用于当比较结果为待写入数据与闪存中存储的数据按位与的结果与待写入数据不完全相等时,擦除闪存的对应分块区域中存储的数据;第二写入单元54,连接至上述擦除单元52,用于将待写入数据写入闪存的对应分块区域中。
在本发明实施例中,还提供了一种提高闪存写入速率的方法,实现该方法的装置包括如下模块:闪存、擦除模块(同上述的处理模块24)、写入模块(同上述的处理模块24)、读取模块(同上述的处理模块24)和数据分析模块(同上述的比较模块22),其中,擦除模块、写入模块及读取模块都是针对闪存进行的基本操作,而数据分析模块,是将从闪存中读取的一块数据与要写入闪存的一块数据进行按位比较,然后再根据分析结果进一步对闪存进行擦除和写入操作。
图6是根据本发明实施例的提高闪存写入速率的方法流程图,如图6所示,该方法包括如下步骤:
步骤S602,读出闪存的块大小;
步骤S604,计算要写入闪存的数据一共有多少块,假设计算出来有N块,如果不是整数块,最后一块的多余数据可以用任意值填充,可以用m来代表写入数据块计数,m初始化值为0;
步骤S606,判断m是否小于N,如果小于N,则继续步骤S608,否则整个操作结束,转至步骤S620;
步骤S608,从要写入闪存的数据中读出第m块数据,假设该数据块为A;
步骤S610,读出闪存要写入地址后第m块的数据,假设该数据块为B;
步骤S612,判断A数据块与B数据块是否完全相等,如果完全相等,则m+1,跳到步骤S606;否则继续下一步骤;
步骤S614,判断A数据块与B数据块按位与的结果与A数据块是否完全相等,如果相等则跳到步骤S618执行,否则继续下一步骤;
步骤S616,对闪存相应地址后的第m块进行擦除操作;
步骤S618,对闪存相应地址后的第m块进行写入操作,写入后m+1,继续跳到步骤S606执行;
步骤S620,结束。
下面分别以升级闪存中的boot文件、升级闪存中的版本文件、升级闪存中的逻辑文件为例对本发明进行说明。
图7是根据本发明实施例的硬件的结构框图,如图7所示,该硬件模块部分包括:CPU和闪存。
图8是根据本发明实施例的升级闪存中的boot文件的流程图,如图8所示,该流程包括如下步骤:
步骤S802,读闪存的块大小;
步骤S804,计算要写入闪存boot文件数据一共有多少块,假设计算出来有N块,如果不是整数块,最后一块的多余数据可以用任意值填充,假设用m来代表写入数据块计数,m初始化值为0;
步骤S806,判断m是否小于N,如果小于N,则继续步骤S808,否则升级闪存中的boot文件结束,转至步骤S820;
步骤S808,从要写入闪存的boot文件数据中读出第m块数据,假设该数据块为A;
步骤S810,读出闪存要写入地址后第m块的数据,假设该数据块为B;
步骤S812,判断A数据块与B数据块是否完全相等,如果完全相等,则m+1,跳到步骤S806;否则继续下一步骤;
步骤S814,判断A数据块与B数据块按位与的结果与A数据块是否完全相等,如果相等则跳到步骤S818执行,否则继续下一步骤;
步骤S816,对闪存相应地址后的第m块进行擦除操作;
步骤S818,对闪存相应地址后的第m块进行写入操作,写入后m+1,继续跳到步骤S806执行;
步骤S820,结束。
图9是根据本发明实施例的升级闪存中的版本文件的流程图,如图9所示,该流程包括如下步骤:
步骤S902,读闪存的块大小;
步骤S904,计算要写入闪存版本文件数据一共有多少块,假设计算出来有N块,如果不是整数块,最后一块的多余数据可以用任意值填充,假设用m来代表写入数据块计数,m初始化值为0;
步骤S906,判断m是否小于N,如果小于N,则继续步骤S908,否则升级闪存中的版本文件结束,转至步骤S920;
步骤S908,从要写入闪存的版本文件数据中读出第m块数据,假设该数据块为A;
步骤S910,读出闪存要写入地址后第m块的数据,假设该数据块为B;
步骤S912,判断A数据块与B数据块是否完全相等,如果完全相等,则m+1,跳到步骤S906;否则继续下一步骤;
步骤S914,判断A数据块与B数据块按位与的结果与A数据块是否完全相等,如果相等则跳到步骤S918执行,否则继续下一步骤;
步骤S916,对闪存相应地址后的第m块进行擦除操作;
步骤S918,对闪存相应地址后的第m块进行写入操作,写入后m+1,继续跳到步骤S906执行;
步骤S920,结束。
图10是根据本发明实施例的升级内存中的逻辑文件的流程图,如图10所示,该流程包括如下步骤:
步骤S1002,读闪存的块大小;
步骤S1004,计算要写入闪存逻辑文件数据一共有多少块,假设计算出来有N块,如果不是整数块,最后一块的多余数据可以用任意值填充,假设用m来代表写入数据块计数,m初始化值为0;
步骤S1006,判断m是否小于N,如果小于N,则继续步骤S1008,否则升级闪存中的逻辑文件结束,转至步骤S1020;
步骤S1008,从要写入闪存的逻辑文件数据中读出第m块数据,假设该数据块为A;
步骤S1010,读出闪存要写入地址后第m块的数据,假设该数据块为B;
步骤S1012,判断A数据块与B数据块是否完全相等,如果完全相等,则m+1,跳到步骤S1006;否则继续下一步骤;
步骤S1014,判断A数据块与B数据块按位与的结果与A数据块是否完全相等,如果相等则跳到步骤S1018执行,否则继续下一步骤;
步骤S1016,对闪存相应地址后的第m块进行擦除操作;
步骤S1018,对闪存相应地址后的第m块进行写入操作,写入后m+1,继续跳到步骤S1006执行;
步骤S1020,结束。
通过上述各实施例,提高了闪存存储器的写入速率,缩短了闪存读与写的时间差,节省了闪存写入时间。
显然,本领域的技术人员应该明白,上述的本发明的各模块或各步骤可以用通用的计算装置来实现,它们可以集中在单个的计算装置上,或者分布在多个计算装置所组成的网络上,可选地,它们可以用计算装置可执行的程序代码来实现,从而,可以将它们存储在存储装置中由计算装置来执行,并且在某些情况下,可以以不同于此处的顺序执行所示出或描述的步骤,或者将它们分别制作成各个集成电路模块,或者将它们中的多个模块或步骤制作成单个集成电路模块来实现。这样,本发明不限制于任何特定的硬件和软件结合。
以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (10)

1.一种数据处理方法,其特征在于,包括:
将闪存中存储的数据与待写入所述闪存的待写入数据进行分块比较;
根据比较结果对所述待写入数据进行写入处理。
2.根据权利要求1所述的方法,其特征在于,将所述闪存中存储的数据与待写入所述闪存的数据进行分块比较包括:
以按位比较的方式将所述闪存中存储的数据与待写入所述闪存的数据进行分块比较。
3.根据权利要求2所述的方法,其特征在于,根据比较结果对所述待写入数据进行写入处理包括:
当所述比较结果为所述待写入数据与所述闪存中存储的数据完全相等时,放弃写入所述待写入数据。
4.根据权利要求2所述的方法,其特征在于,根据比较结果对所述待写入数据进行写入处理包括:
当所述比较结果为所述待写入数据与所述闪存中存储的数据按位与的结果与所述待写入数据完全相等时,将所述待写入数据写入所述闪存的对应分块区域中。
5.根据权利要求2所述的方法,其特征在于,根据比较结果对所述待写入数据进行写入处理包括:
当所述比较结果为所述待写入数据与所述闪存中存储的数据按位与的结果与所述待写入数据不完全相等时,擦除所述闪存的对应分块区域中存储的数据;
将所述待写入数据写入所述闪存的对应分块区域中。
6.一种数据处理装置,其特征在于,包括:
比较模块,用于将闪存中存储的数据与待写入所述闪存的待写入数据进行分块比较;
处理模块,用于根据比较结果对所述待写入数据进行写入处理。
7.根据权利要求6所述的装置,其特征在于,所述比较模块包括:
以按位比较的方式将所述闪存中存储的数据与待写入所述闪存的数据进行比较。
8.根据权利要求7所述的装置,其特征在于,所述处理模块包括:
放弃单元,用于当所述比较结果为所述待写入数据与所述闪存中存储的数据完全相等时,放弃写入所述待写入数据。
9.根据权利要求7所述的装置,其特征在于,所述处理模块包括:
第一写入单元,用于当所述比较结果为所述待写入数据与所述闪存中存储的数据按位与的结果与所述待写入数据完全相等时,将所述待写入数据写入所述闪存的对应分块区域中。
10.根据权利要求7所述的装置,其特征在于,所述处理模块包括:
擦除单元,用于当所述比较结果为所述待写入数据与所述闪存中存储的数据按位与的结果与所述待写入数据不完全相等时,擦除所述闪存的对应分块区域中存储的数据;
第二写入单元,用于将所述待写入数据写入所述闪存的对应分块区域中。
CN201410682651.3A 2014-11-24 2014-11-24 数据处理方法及装置 Pending CN105607861A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201410682651.3A CN105607861A (zh) 2014-11-24 2014-11-24 数据处理方法及装置
PCT/CN2015/083682 WO2016082555A1 (zh) 2014-11-24 2015-07-09 数据处理方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410682651.3A CN105607861A (zh) 2014-11-24 2014-11-24 数据处理方法及装置

Publications (1)

Publication Number Publication Date
CN105607861A true CN105607861A (zh) 2016-05-25

Family

ID=55987829

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410682651.3A Pending CN105607861A (zh) 2014-11-24 2014-11-24 数据处理方法及装置

Country Status (2)

Country Link
CN (1) CN105607861A (zh)
WO (1) WO2016082555A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108984111A (zh) * 2017-05-30 2018-12-11 希捷科技有限公司 具有可重写原地存储器的数据存储设备

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1492447A (zh) * 2003-09-22 2004-04-28 中兴通讯股份有限公司 一种快闪存储设备的驱动方法
US20040141379A1 (en) * 2002-10-16 2004-07-22 Stmicroelectronics S.R.L. Structure for updating a block of memory cells in a flash memory device with erase and program operation reduction
CN1536481A (zh) * 2003-04-09 2004-10-13 英业达股份有限公司 更新闪存存储器内容的装置及方法
CN101131649A (zh) * 2006-08-23 2008-02-27 乐金电子(昆山)电脑有限公司 设有闪存的装置的只读存储器升级速度改善方法
CN102541463A (zh) * 2010-12-28 2012-07-04 慧荣科技股份有限公司 快闪存储装置及其数据存取方法
CN103885720A (zh) * 2012-12-24 2014-06-25 鸿富锦精密工业(深圳)有限公司 存储设备、数据传输系统及方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20130075018A (ko) * 2011-12-27 2013-07-05 한국전자통신연구원 플래시 메모리 파일 시스템에 적용 가능한 데이터 업데이트 장치 및 방법

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040141379A1 (en) * 2002-10-16 2004-07-22 Stmicroelectronics S.R.L. Structure for updating a block of memory cells in a flash memory device with erase and program operation reduction
CN1536481A (zh) * 2003-04-09 2004-10-13 英业达股份有限公司 更新闪存存储器内容的装置及方法
CN1492447A (zh) * 2003-09-22 2004-04-28 中兴通讯股份有限公司 一种快闪存储设备的驱动方法
CN101131649A (zh) * 2006-08-23 2008-02-27 乐金电子(昆山)电脑有限公司 设有闪存的装置的只读存储器升级速度改善方法
CN102541463A (zh) * 2010-12-28 2012-07-04 慧荣科技股份有限公司 快闪存储装置及其数据存取方法
CN103885720A (zh) * 2012-12-24 2014-06-25 鸿富锦精密工业(深圳)有限公司 存储设备、数据传输系统及方法

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
张起贵: "《最新DSP技术-"达芬奇"系统、框架和组件》", 31 August 2009 *
葛本修: "《计算机组织与结构》", 31 May 1992 *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108984111A (zh) * 2017-05-30 2018-12-11 希捷科技有限公司 具有可重写原地存储器的数据存储设备
CN108984111B (zh) * 2017-05-30 2021-09-14 希捷科技有限公司 具有可重写原地存储器的数据存储设备

Also Published As

Publication number Publication date
WO2016082555A1 (zh) 2016-06-02

Similar Documents

Publication Publication Date Title
CN111009269B (zh) 用于存储及写入存储器操作参数的多重参数代码的设备及方法
US7356755B2 (en) Error correction for multi-level cell memory with overwrite capability
US10049005B2 (en) Flash memory control apparatus utilizing buffer to temporarily storing valid data stored in storage plane, and control system and control method thereof
US8943384B2 (en) Using a soft decoder with hard data
CN106448733B (zh) 非易失性存储器设备、编程方法和其编程验证方法
US20070300130A1 (en) Method of Error Correction Coding for Multiple-Sector Pages in Flash Memory Devices
US20160283401A1 (en) Memory system and operating method for improving rebuild efficiency
CN106802867B (zh) 固态储存装置及其数据编程方法
US20070271494A1 (en) Error Correction Coding for Multiple-Sector Pages in Flash Memory Devices
US9733861B2 (en) Data temperature profiling by smart counter
CN106847340A (zh) 用于非易失性存储器系统以及存储器控制器的操作的方法
CN104461401A (zh) Spi闪速存储器的数据读写管理方法及数据读写管理装置
CN106021120B (zh) 存储系统及其操作方法
US9998151B2 (en) Data storage device and operating method thereof
US20140337681A1 (en) Data writing method, memory storage device, and memory controller
CN106095699A (zh) 用于快闪存储器的可扩展spor算法
CN105718383A (zh) 存储系统及其操作方法
CN100458697C (zh) 用户程序引导方法及用户程序引导系统
CN104991738A (zh) 一种固态盘及其读写操作方法
CN106776104B (zh) 一种Nand Flash控制器和终端以及控制Nand Flash的方法
CN104391727A (zh) 数据烧写方法、系统、烧写设备以及目标设备
CN105511803A (zh) 一种存储介质的擦除中断处理方法
CN106372011A (zh) 用于pcie ssd控制器的高性能主机队列监控器
CN107153510A (zh) 存储器控制器及用于管理存储器的方法
CN104408126A (zh) 一种数据库的持久化写入方法、装置和系统

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20160525