CN105511806B - 处理写请求的方法和移动终端 - Google Patents

处理写请求的方法和移动终端 Download PDF

Info

Publication number
CN105511806B
CN105511806B CN201510856803.1A CN201510856803A CN105511806B CN 105511806 B CN105511806 B CN 105511806B CN 201510856803 A CN201510856803 A CN 201510856803A CN 105511806 B CN105511806 B CN 105511806B
Authority
CN
China
Prior art keywords
write request
request
object synchronization
flash memory
scheduler
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201510856803.1A
Other languages
English (en)
Other versions
CN105511806A (zh
Inventor
薛春
石亮
高聪明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Guangdong Gaohang Intellectual Property Operation Co ltd
Haining hi tech Zone Science and Innovation Center Co.,Ltd.
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN201510856803.1A priority Critical patent/CN105511806B/zh
Publication of CN105511806A publication Critical patent/CN105511806A/zh
Priority to KR1020187017980A priority patent/KR20180088419A/ko
Priority to PCT/CN2016/106959 priority patent/WO2017092596A1/zh
Priority to EP16869906.4A priority patent/EP3376359A4/en
Priority to US15/992,516 priority patent/US10437519B2/en
Application granted granted Critical
Publication of CN105511806B publication Critical patent/CN105511806B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0629Configuration or reconfiguration of storage systems
    • G06F3/0634Configuration or reconfiguration of storage systems by changing the state or mode of one or more devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0659Command handling arrangements, e.g. command buffers, queues, command scheduling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • G06F12/0246Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/061Improving I/O performance
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/061Improving I/O performance
    • G06F3/0611Improving I/O performance in relation to response time
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0646Horizontal data movement in storage systems, i.e. moving data in between storage devices or systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M1/00Substation equipment, e.g. for use by subscribers
    • H04M1/72Mobile telephones; Cordless telephones, i.e. devices for establishing wireless links to base stations without route selection
    • H04M1/725Cordless telephones
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W8/00Network data management
    • H04W8/02Processing of mobility data, e.g. registration information at HLR [Home Location Register] or VLR [Visitor Location Register]; Transfer of mobility data, e.g. between HLR, VLR or external networks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W88/00Devices specially adapted for wireless communication networks, e.g. terminals, base stations or access point devices
    • H04W88/02Terminal devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Databases & Information Systems (AREA)
  • Memory System (AREA)
  • Telephone Function (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

本发明实施例公开了一种处理写请求的方法和移动终端,该方法包括:移动终端中的IO调度器确定当前的IO调度处于阻塞状态;该IO调度器从待处理的IO请求中选取目标同步写请求;该IO调度器在该目标同步写请求中添加加速标志,该加速标志用于指示闪存控制器利用该闪存的空闲空间利用该闪存的空闲空间对该目标同步写请求进行加速处理;该闪存控制器从该IO调度器接收包含该加速标志的该目标同步写请求之后,该闪存控制器确定该闪存的空闲空间的大小;当该闪存的空闲空间的大小大于第二预设阈值时,该闪存控制器对该目标同步写请求进行加速处理。本发明实施例的处理写请求的方法和移动终端能够减少移动终端中系统卡顿的情况。

Description

处理写请求的方法和移动终端
技术领域
本发明实施例涉及移动终端领域,尤其涉及处理写请求的方法和移动终端。
背景技术
近年来,移动终端已经成为人们生活中不可或缺的电子产品。移动终端的操作系统可视作一系列软硬件构成的层级结构。例如,在安卓(Android)操作系统中进行数据管理和维护的层级架构从上到下主要包括:数据库管理系统、文件系统、块设备驱动以及底层存储设备。其中,块设备驱动主要采用输入输出(Input Output,IO)调度器进行IO请求的调度。而底层存储设备通常是基于闪存的存储设备,例如,底层存储设备可以是嵌入式多媒体卡(Embedded Multi Media Card,eMMC)存储设备,eMMC存储设备包括闪存芯片以及控制闪存芯片进行读取操作的eMMC控制器。
在移动终端的文件系统从底层存储设备读写数据的过程中,IO调度器中将产生相应的IO请求。其中,IO请求包括同步请求和异步请求。当IO调度器处理同步请求时,所述请求的数据必须全部写入存储设备或者全部从存储设备读出之后才能向系统返回确认值,从而所述同步请求才能够执行完毕。如果同步请求的处理时间过长或待处理的同步请求过多,即IO调度阻塞时,会造成移动终端中的系统卡顿、性能下降等问题,影响用户体验。
发明内容
本发明实施例公开了一种处理写请求的方法和移动终端,以减少移动终端中的系统卡顿的情况。
第一方面,提供一种处理写请求的方法,所述方法包括:移动终端中的输入输出IO调度器确定当前的IO调度处于阻塞状态,该阻塞状态包括该IO调度器处理IO请求的处理时间大于第一预设阈值的状态;该IO调度器从待处理的IO请求中选取目标同步写请求,该目标同步写请求用于向该移动终端的闪存写入数据;该IO调度器在该目标同步写请求中添加加速标志,该加速标志用于指示闪存控制器利用该闪存的空闲空间对该目标同步写请求进行加速处理;该闪存控制器从该IO调度器接收包含该加速标志的该目标同步写请求之后,该闪存控制器确定该闪存的空闲空间的大小;当该闪存的空闲空间的大小大于第二预设阈值时,该闪存控制器利用该闪存的空闲空间对该目标同步写请求进行加速处理。
结合第一方面,在第一方面的第一种可能的实现方式中,该方法还包括:该该IO调度器从待处理的IO请求中选取目标同步写请求,包括:该IO调度器从IO请求队列中选取排序最靠前的同步写请求;该IO调度器将该排序最靠前的同步写请求确定为该目标同步写请求。
结合第一方面或第一方面的第一种可能的实现方式,在第一方面的第二种可能的实现方式中,该方法还包括:该移动终端中的IO调度器确定当前的IO调度处于阻塞状态,包括:该IO调度器确定IO请求队列中的待处理的IO请求的个数;当该待处理的IO请求的个数大于第一阈值时,该IO调度器确定当前的IO调度处于阻塞状态。
结合第一方面或第一方面的第一种可能的实现方式,在第一方面的第三种可能的实现方式中,该方法还包括:该移动终端中的IO调度器确定IO调度处于阻塞状态,包括:该IO调度器确定当前正在处理的写请求或读请求的处理时间;当该处理时间大于第二阈值时,该IO调度器确定当前IO调度处于阻塞状态。
结合第一方面、第一方面的第一种至第三种可能的实现方式中的任一种可能的实现方式,在第一方面的第四种可能的实现方式中,该闪存控制器对该目标同步写请求进行加速处理,包括:该闪存控制器为该目标同步写请求分配快速编程页;该闪存控制器使用该快速编程页,对该目标同步写请求进行加速处理。
结合第一方面的第四种可能的实现方式中的任一种可能的实现方式,在第一方面的第五种可能的实现方式中,在该闪存控制器利用该闪存的空闲空间对该目标同步写请求进行加速处理之后,确定该闪存的空闲空间的大小;当该闪存的空闲空间的大小小于第三阈值时,该闪存控制器回收为该目标同步写请求分配该快速编程页时产生的损失页。
第二方面,提供了一种处理写请求的移动终端,该移动终端包括:处理器,用于利用输入输出IO调度器,确定当前的IO调度处于阻塞状态,该阻塞状态包括该IO调度器处理IO请求的处理时间大于第一预设阈值的状态;从待处理的IO请求中选取目标同步写请求,该目标同步写请求用于向该移动终端的闪存写入数据,在该目标同步写请求中添加加速标志,该加速标志用于指示闪存控制器利用该闪存的空闲空间对该目标同步写请求进行加速处理;闪存控制器,用于从该处理器接收包含该加速标志的该目标同步写请求之后,确定该闪存的空闲空间的大小,当该闪存的空闲空间的大小大于第二预设阈值时,利用该闪存的空闲空间对该目标同步写请求进行加速处理。
结合第二方面,在第二方面的第一种可能的实现方式中,该处理器具体用于:利用该IO调度器从IO请求队列中选取排序最靠前的同步写请求;将该排序最靠前的同步写请求确定为该目标同步写请求。
结合第二方面或第二方面的第一种可能的实现方式,在第二方面的第二种可能的实现方式中,该处理器具体用于:利用该IO调度器确定IO请求队列中的待处理的IO请求的个数;当该待处理的IO请求的个数大于第一阈值时,确定当前的IO调度处于阻塞状态。
结合第二方面或第二方面的第一种可能的实现方式,在第二方面的第三种可能的实现方式中,该处理器具体用于:利用该IO调度器确定当前正在处理的写请求或读请求的处理时间;当该处理时间大于第二阈值时,确定当前IO调度处于阻塞状态。
结合第二方面、第二方面的第一种至第三种可能的实现方式中的任一种可能的实现方式,在第二方面的第四种可能的实现方式中,该闪存控制器具体用于:为该目标同步写请求分配快速编程页;使用该快速编程页,对该目标同步写请求进行加速处理。
结合第二方面的第四种可能的实现方式,在第二方面的第五种可能的实现方式中,该闪存控制器具体用于:在利用该闪存的空闲空间对该目标同步写请求进行加速处理之后,确定该闪存的空闲空间的大小;当该闪存的空闲空间的大小小于第三阈值时,回收为该目标同步写请求分配该快速编程页时产生的损失页。
在本发明实施例中,移动终端中的IO调度器在确定当前的IO调度处于阻塞状态之后,从待处理的IO请求中选取目标同步写请求,并在该目标同步写请求中添加加速标志,以使闪存控制器在接收到包含该加速标志的目标同步写请求、并确定闪存的空闲空间的大小大于第二预设阈值之后,对该目标同步写请求进行加速处理,从而能够减少移动终端中的由于处理同步请求造成的系统卡顿的情况。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对本发明实施例中所需要使用的附图作简单地介绍,显而易见地,下面所描述的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是根据本发明实施例的移动终端的示意性结构图。
图2是根据本发明实施例的处理写请求的方法的示意性流程图。
图3是根据本发明实施例的处理写请求的移动终端300的示意图。
图4是根据本发明实施例的处理写请求的移动终端400的示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明的一部分实施例,而不是全部实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都应属于本发明保护的范围。
应理解,本发明实施例的处理写请求的方法可以应用于移动终端(MobileTerminal),所述移动终端可以称之为终端(Terminal)、移动台(Mobile Station,简称为“MS”)或用户设备(User Equipment,简称为“UE”)等。所述移动终端可以经无线接入网(Radio Access Network,简称为“RAN”)与一个或多个核心网进行通信,例如,移动终端可以是移动电话(或称为“蜂窝”电话)。例如,所述移动终端还可以是便携式、袖珍式、手持式、计算机内置的或者车载的移动装置。
应理解,本发明实施例中的移动终端可以包括主机、闪存以及闪存控制器,主机通过闪存控制器读写闪存中的数据。例如,图1示出了本发明实施例中的移动终端的示意性结构图。如图1所示,主机中的IO调度器可以通过闪存控制器控制闪存的读写操作。其中,IO调度器可以通过接口与闪存控制器相连,闪存控制器可以通过闪存接口与闪存连接,以实现对闪存的控制。
应理解,本发明实施例中的闪存可以是嵌入式多媒体卡(Embedded Multi MediaCard,eMMC)存储设备中的闪存芯片,闪存控制器可以是eMMC存储设备中的eMMC控制器。闪存也可以是其它基于闪存的存储设备,闪存控制器也可以是其它能够实现控制闪存读写操作的控制器,本发明实施例对此不作具体限定。
图2示出了本发明实施例的处理写请求的方法200的示意性流程图,如图2所示,所述方法200包括:
S210,移动终端中的IO调度器确定当前的IO调度处于阻塞状态,该阻塞状态包括该IO调度器处理IO请求的处理时间大于第一预设阈值的状态;
S220,该IO调度器从待处理的IO请求中选取目标同步写请求,该目标同步写请求用于向该移动终端的闪存写入数据;
S230,该IO调度器在该目标同步写请求中添加加速标志,该加速标志用于指示闪存控制器利用该闪存的空闲空间对该目标同步写请求进行加速处理;
S240,该闪存控制器从该IO调度器接收包含该加速标志的该目标同步写请求之后,该闪存控制器确定该闪存的空闲空间的大小;
S250,当该闪存的空闲空间的大小大于第二预设阈值时,该闪存控制器利用该闪存的空闲空间对该目标同步写请求进行加速处理。
在本发明实施例中,移动终端中的IO调度器在确定当前的IO调度处于阻塞状态之后,从待处理的IO请求中选取目标同步写请求,并在所述目标同步写请求中添加加速标志,以使闪存控制器在接收到包含所述加速标志的目标同步写请求、并确定闪存的空闲空间的大小大于第二预设阈值之后,对所述目标同步写请求进行加速处理,从而能够减少移动终端中的由于处理同步请求造成的系统卡顿的情况。
应理解,本发明实施例中,上述IO调度器处理IO请求的处理时间,可以包括IO调度器在产生IO请求(包括读请求和写请求)之后到所述IO请求被处理并向系统返回确认值所使用的时间。或者,上述处理IO请求的处理时间,可以包括IO请求等待被处理的等待时间或执行IO请求的执行时间。另外,上述处理IO请求可以包括根据IO请求,将IO请求写入闪存或从闪存中读取出来的过程。
应理解,本发明实施例中的阻塞状态,可以指IO调度器当前处理的IO请求的处理时间超过第一预设阈值,也可以指IO调度器处理IO请求队列中的所有IO请求的处理时间超过第一预设阈值。或者,阻塞状态可以包括IO调度器中待处理的IO请求的等待时间超过第一预设阈值的情况。本发明实施例中对第一预设阈值的取值不作具体限定,可以是根据实际操作时IO调度器的处理能力确定,也可以根据经验确定。
应理解,本发明实施例对IO调度器确定当前的IO调度处于阻塞状态所采用的方法不作限定,可以是先确定当前IO调度器处理IO请求的处理时间超过某个阈值,从而确定当前的IO调度处于阻塞状态。也可以是先确定当前IO调度器中待处理的IO请求个数超过一定个数,从而确定当前的IO调度处于阻塞状态。或者也可以包括其它本领域技术人员定义的确定IO调度处于阻塞状态的方法。
可选地,从IO请求中选取目标同步写请求,可以是选取待处理的IO请求中的一个或几个同步写请求。上述IO调度器从待处理的IO请求中选取目标同步写请求,可以理解为,IO调度器从待处理的IO请求中的同步写请求中,选出至少一个同步写请求,并将所述至少一个同步写请求确定为目标同步写请求。所述至少一个目标同步写请求可以是待处理的同步写请求中的其中一个或几个,也可以是待处理的同步写请求中的全部。
可选地,本发明实施例对IO调度器添加加速标志的方法不作限定,例如,IO调度器可以在同步写请求之中增加一个标志位,所述标志位可以为1个比特或几个比特。当IO调度器确定目标同步写请求之后,可以在目标同步写请求中的标志位放置加速标志。或者,在同步写请求中增加标志位,也可以理解为,在同步写请求所对应的数据参数中增加一个加速标志位参数,如果确定同步写请求为目标同步写请求之后,可以将所述加速标志位参数置为预先规定的数值。例如,当标志位为1个比特位时,可以设定标志位的符号为1时,表示对所述目标同步写请求进行加速处理。
可选地,作为一个实施例,闪存控制器在从IO调度器接收到目标同步写请求之后,可以确定所述目标同步写请求中是否包括加速标志。以所述闪存控制器是eMMC控制器为例,可以对现有技术中的eMMC控制器的功能进行扩展,使eMMC控制器能够识别在IO调度器中被添加加速标志的目标同步写请求。若eMMC控制器确定收到的同步写请求中不包含加速标志时,则可以按照普通模式处理所述同步写请求。可选地,当eMMC控制器接收到目标同步写请求之后,可以通过加速标志确定所述目标同步写请求,然后确定闪存的空闲空间的大小,以确定是否对所述目标同步写请求进行加速处理。若闪存的空闲空间的大小大于第二预设阈值时,对所述目标同步写请求进行加速处理,若闪存的空闲空间的大小小于第二预设阈值时,则可以按照普通模式处理所述目标同步写请求。
应理解,闪存控制器对目标同步写请求进行加速处理时,将对闪存的空间产生一定的浪费,即跟普通处理模式相比,闪存控制器对目标同步写请求进行加速处理时,会占用更多的空间。所以在本发明实施例中,当闪存控制器接收到包含加速标志的目标同步写请求时,可以确定当前的空闲空间的大小是否能够进行加速处理,当空闲空间的大小大于第二预设阈值时,表示空闲空间的大小能够进行加速处理。当空闲空间的大小小于第二预设阈值时,表示空闲空间的大小不能够进行加速处理。应理解,对于第二预设阈值的设定,可以以不影响对闪存读写数据为准,本发明实施例对此并不作具体限定。例如,第二预设阈值可以设定为略大于闪存的垃圾回收阈值。
应理解,本发明实施例对闪存控制器对目标同步写请求进行加速处理的具体方法不作限制。例如,可以使用现有技术中的加速方法对目标同步写请求进行加速处理。
可选地,作为一个实施例,本发明实施例的处理写请求的方法200中,该IO调度器从待处理的IO请求中选取目标同步写请求,包括:该IO调度器从IO请求队列中选取排序最靠前的同步写请求;该IO调度器将该排序最靠前的同步写请求确定为该目标同步写请求。
应理解,本发明实施例对IO调度器选取目标同步写请求的方法不作限定,例如,IO调度器可以采取某种遍历的方法遍历IO请求队列,从IO请求队列中选取排序最靠前的同步写请求,并将所述排序最靠前的同步写请求确定为目标同步写请求。
应理解,通常情况下,IO调度器根据IO请求队列的排序从前至后依次处理IO请求。换句话说,IO请求在IO请求队列的排序越靠前,就越先被处理。当IO调度处于阻塞状态时,选取在IO请求队列中最靠前的同步写请求为目标同步写请求,并在所述目标同步写请求中添加加速标志,因为所述目标同步写请求排序在前,相比排序在后的同步写请求,可以更早地被IO调度器发送至闪存控制器,从而由闪存控制器执行加速处理,进而可以在更短的时间内缓解IO阻塞状态,减少系统卡顿的情况。
可选地,作为一个实施例,本发明实施例的处理写请求的方法200中,该移动终端中的IO调度器确定当前的IO调度处于阻塞状态,包括:该IO调度器确定IO请求队列中的待处理的IO请求的个数;当该待处理的IO请求的个数大于第一阈值时,该IO调度器确定当前的IO调度处于阻塞状态。
应理解,在本发明实施例中,当IO请求队列中的待处理的IO请求的个数较多时,代表着IO请求队列中的待处理的IO请求要等待较长的时间才能被写入闪存,由此可以确定当前IO调度器处于阻塞状态。应理解,对于第一阈值的设定并不作具体限定。例如,可以根据当前系统需求来设置第一阈值,也可以根据经验设置。
可选地,作为一个实施例,本发明实施例的处理写请求的方法200中,该移动终端中的IO调度器确定IO调度处于阻塞状态,包括:该IO调度器确定当前正在处理的写请求或读请求的处理时间;当该处理时间大于第二阈值时,该IO调度器确定当前IO调度处于阻塞状态。
应理解,在本发明实施例中,根据IO调度器当前在处理的IO请求的处理时间,可以获知当前IO调度器处理IO请求的能力,进而确定当前IO调度器是否处于阻塞状态。其中,本发明实施例中的写请求可以包括同步写请求,也可以包括异步写请求。应理解,移动终端中的IO调度器在读写操作过程中产生的所有读请求都属于同步请求。本发明实施例对于第二阈值的设定并不作具体限定。例如,可以根据当前系统需求来设置第二阈值,也可以根据经验设置。
可选地,作为一个实施例,本发明实施例中的处理写请求的方法200中,该闪存控制器利用该闪存的空闲空间对该目标同步写请求进行加速处理,包括:该闪存控制器为该目标同步写请求分配快速编程页;该闪存控制器使用该快速编程页,对该目标同步写请求进行加速处理。
应理解,在本发明实施例中,对闪存控制器使用快速编程页进行加速处理的具体方法不作限制。例如,以闪存是多级存储单元(Multiple Level Cell,MLC)闪存为例,MLC闪存中的每个存储单元可以编程两个比特位,分别为最高有效位(Most Significant Bit,MSB)和最低有效位(Least Significant,LSB),对应的MLC闪存中存在MSB页和LSB页,MSB页全部由MSB组成,LSB页全部由LSB组成。在编程过程中,MSB页的编程速度要快于LSB页。在为目标同步写请求写分配快速编程页时,可以设定为数据只写入MSB页,而跳过LSB页,从而加快了闪存控制器处理目标同步写请求的速度。
可选地,作为一个实施例,本发明实施例中的处理写请求的方法200中,还包括:在该闪存控制器利用该闪存的空闲空间对该目标同步写请求进行加速处理之后,确定该闪存的空闲空间的大小;当该闪存的空闲空间的大小小于第三阈值时,该闪存控制器回收为该目标同步写请求分配该快速编程页时产生的损失页。
应理解,本发明实施例中,对所述第三阈值的设定不作具体限定。所述第三阈值可以为所述闪存的垃圾回收阈值,当闪存的空闲空间小于垃圾回收阈值时,闪存控制器需要对闪存的空间进行清理回收,从而回收对目标同步写请求分配快速编程页时产生的损失页。
例如,前例中的MLC闪存在对目标同步写请求进行加速处理时,闪存中的LSB页并未写入数据,但是占据了闪存的存储空间,LSB页即是对目标同步写请求分配快速编程页时产生的损失页。优先回收损失页,能够及时减少对闪存空间的浪费,提高对闪存空间的利用率。以闪存控制器是eMMC控制器为例,可以对eMMC控制器的中的功能机制进行设置,将损失页设置为无效页,则在垃圾回收过程中,即可将加速处理时产生的损失页回收,以提高闪存空间的利用率。
上文结合图1和图2详细阐述了本发明实施例的处理写请求的方法的具体实施例,下文将结合图3和图4,详细阐述本发明实施例的处理写请求的移动终端。
图3示出了根据本发明实施例的处理写请求的移动终端300的示意图,应理解,本发明实施例的移动终端300中的各个模块的下述和其他操作和/或功能分别为了实现图2中的各个方法的相应流程,为了简洁,在此不再赘述,如图3所示,所述移动终端300包括:
处理器310,用于利用IO调度器,确定当前的IO调度处于阻塞状态,该阻塞状态包括该IO调度器处理IO请求的处理时间大于第一预设阈值的状态;从待处理的IO请求中选取目标同步写请求,该目标同步写请求用于向该移动终端的闪存写入数据,在该目标同步写请求中添加加速标志,该加速标志用于指示闪存控制器利用该闪存的空闲空间对该目标同步写请求进行加速处理;
闪存控制器320,用于从该处理器接收包含该加速标志的该目标同步写请求之后,确定该闪存的空闲空间的大小,当该闪存的空闲空间的大小大于第二预设阈值时,利用该闪存的空闲空间对该目标同步写请求进行加速处理。
在本发明实施例中,移动终端中的处理器利用IO调度器在确定当前的IO调度处于阻塞状态之后,从待处理的IO请求中选取目标同步写请求,并在所述目标同步写请求中添加加速标志,以使闪存控制器在接收到包含所述加速标志的目标同步写请求、并确定闪存的空闲空间的大小大于第二预设阈值之后,对所述目标同步写请求进行加速处理,从而能够减少移动终端中的由于处理同步请求造成的系统卡顿的情况。
如图3所示,处理器310和闪存控制器320之间可以通过总线系统连接。
应理解,在本发明实施例中,所述处理器310可以是中央处理单元(CentralProcessing Unit,CPU),所述处理器310还可以是其他通用处理器、数字信号处理器(Digital Signal Processor,DSP)、专用集成电路(Application Specific IntegratedCircuit,ASIC)、现成可编程门阵列(Field Programmable Gate Array,FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件等。通用处理器可以是微处理器或者所述处理器也可以是任何常规的处理器等。
可选地,作为一个实施例,该处理器310具体用于:利用该IO调度器从IO请求队列中选取排序最靠前的同步写请求;将该排序最靠前的同步写请求确定为该目标同步写请求。
可选地,作为一个实施例,该处理器310具体用于:利用该IO调度器确定IO请求队列中的待处理的IO请求的个数;当该待处理的IO请求的个数大于第一阈值时,确定当前的IO调度处于阻塞状态。
可选地,作为一个实施例,该处理器310具体用于:利用该IO调度器确定当前正在处理的写请求或读请求的处理时间;当该处理时间大于第二阈值时,确定当前IO调度处于阻塞状态。
可选地,作为一个实施例,该闪存控制器320具体用于:为该目标同步写请求分配快速编程页;使用该快速编程页,对该目标同步写请求进行加速处理。
可选地,作为一个实施例,该闪存控制器320具体用于:在利用该闪存的空闲空间对该目标同步写请求进行加速处理之后,确定该闪存的空闲空间的大小;当该闪存的空闲空间的大小小于第三阈值时,回收为该目标同步写请求分配该快速编程页时产生的损失页。
图4示出了根据本发明实施例的处理写请求的移动终端400的示意图。所述移动终端400可以为一种处理写请求的装置。应理解,本发明实施例的移动终端400中的各个模块的下述和其他操作和/或功能分别为了实现图2中的各个方法的相应流程,为了简洁,在此不再赘述,所述移动终端400可以为移动终端,如图4所示,所述移动终端400包括:
IO调度模块410,用于确定当前的IO调度处于阻塞状态,该阻塞状态包括该IO调度器处理IO请求的处理时间大于第一预设阈值;从待处理的IO请求中选取目标同步写请求,该目标同步写请求用于向该移动终端的闪存写入数据,在该目标同步写请求中添加加速标志,该加速标志用于指示闪存控制器利用该闪存的空闲空间对该目标同步写请求进行加速处理;
闪存控制模块420,用于从该处理器接收包含该加速标志的该目标同步写请求之后,确定该闪存的空闲空间的大小,当该闪存的空闲空间的大小大于第二预设阈值时,利用该闪存的空闲空间对该目标同步写请求进行加速处理。
在本发明实施例中,移动终端中的IO调度模块在确定当前的IO调度处于阻塞状态之后,从待处理的IO请求中选取目标同步写请求,并在所述目标同步写请求中添加加速标志,以使闪存控制模块在接收到包含所述加速标志的目标同步写请求、并确定闪存的空闲空间的大小大于第二预设阈值之后,对所述目标同步写请求进行加速处理,从而能够减少移动终端中的由于处理同步请求造成的系统卡顿的情况。
可选地,作为一个实施例,该IO调度模块410具体用于:从IO请求队列中选取排序最靠前的同步写请求;将该排序最靠前的同步写请求确定为该目标同步写请求。
可选地,作为一个实施例,该IO调度模块410具体用于:确定IO请求队列中的待处理的IO请求的个数;当该待处理的IO请求的个数大于第一阈值时,确定当前的IO调度处于阻塞状态。
可选地,作为一个实施例,该IO调度模块410具体用于:确定当前正在处理的写请求或读请求的处理时间;当该处理时间大于第二阈值时,确定当前IO调度处于阻塞状态。
可选地,作为一个实施例,该闪存控制模块420具体用于:为该目标同步写请求分配快速编程页;使用该快速编程页,对该目标同步写请求进行加速处理。
可选地,作为一个实施例,该闪存控制模块420具体用于:在利用该闪存的空闲空间对该目标同步写请求进行加速处理之后,确定该闪存的空闲空间的大小;当该闪存的空闲空间的大小小于第三阈值时,回收为该目标同步写请求分配该快速编程页时产生的损失页。
应理解,在本发明的各种实施例中,上述各过程的序号的大小并不意味着执行顺序的先后,各过程的执行顺序应以其功能和内在逻辑确定,而不应对本发明实施例的实施过程构成任何限定。
本领域普通技术人员可以意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、计算机软件或者二者的结合来实现,为了清楚地说明硬件和软件的可互换性,在上述说明中已经按照功能一般性地描述了各示例的组成及步骤。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本发明的范围。
所属领域的技术人员可以清楚地了解到,为了描述的方便和简洁,上述描述的系统、装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
在本申请所提供的几个实施例中,应所述理解到,所揭露的系统、移动终端和方法,可以通过其它的方式实现。例如,以上所描述的移动终端实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另外,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口、移动终端或单元的间接耦合或通信连接,也可以是电的,机械的或其它的形式连接。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本发明实施例方案的目的。
另外,在本发明各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以是两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
所述集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分,或者所述技术方案的全部或部分可以以软件产品的形式体现出来,所述计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本发明各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-OnlyMemory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。
以上某一实施例中的技术特征和描述,为了使申请文件简洁清楚,可以理解适用于其他实施例,在其他实施例不再一一赘述。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到各种等效的修改或替换,这些修改或替换都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以权利要求的保护范围为准。

Claims (12)

1.一种处理写请求的方法,其特征在于,包括:
移动终端中的输入输出IO调度器确定当前的IO调度处于阻塞状态,所述阻塞状态包括所述IO调度器处理IO请求的处理时间大于第一预设阈值的状态;
所述IO调度器从待处理的IO请求中选取目标同步写请求,所述目标同步写请求用于向所述移动终端的闪存写入数据;
所述IO调度器在所述目标同步写请求中添加加速标志,所述加速标志用于指示闪存控制器利用所述闪存的空闲空间对所述目标同步写请求进行加速处理;
所述闪存控制器从所述IO调度器接收包含所述加速标志的所述目标同步写请求之后,所述闪存控制器确定所述闪存的空闲空间的大小;
当所述闪存的空闲空间的大小大于第二预设阈值时,所述闪存控制器利用所述闪存的空闲空间对所述目标同步写请求进行加速处理。
2.如权利要求1所述的方法,其特征在于,所述IO调度器从待处理的IO请求中选取目标同步写请求,包括:
所述IO调度器从IO请求队列中选取排序最靠前的同步写请求;
所述IO调度器将所述排序最靠前的同步写请求确定为所述目标同步写请求。
3.如权利要求1或2所述的方法,其特征在于,所述移动终端中的IO调度器确定当前的IO调度处于阻塞状态,包括:
所述IO调度器确定IO请求队列中的待处理的IO请求的个数;
当所述待处理的IO请求的个数大于第一阈值时,所述IO调度器确定当前的IO调度处于阻塞状态。
4.如权利要求1或2所述的方法,其特征在于,所述移动终端中的IO调度器确定IO调度处于阻塞状态,包括:
所述IO调度器确定当前正在处理的写请求或读请求的处理时间;
当所述处理时间大于第二阈值时,所述IO调度器确定当前IO调度处于阻塞状态。
5.如权利要求1或2所述的方法,其特征在于,所述闪存控制器利用所述闪存的空闲空间对所述目标同步写请求进行加速处理,包括:
所述闪存控制器为所述目标同步写请求分配快速编程页;
所述闪存控制器使用所述快速编程页,对所述目标同步写请求进行加速处理。
6.如权利要求5所述的方法,其特征在于,所述方法还包括:
在所述闪存控制器利用所述闪存的空闲空间对所述目标同步写请求进行加速处理之后,确定所述闪存的空闲空间的大小;
当所述闪存的空闲空间的大小小于第三阈值时,所述闪存控制器回收为所述目标同步写请求分配所述快速编程页时产生的损失页。
7.一种处理写请求的移动终端,其特征在于,包括:
处理器,用于利用输入输出IO调度器,确定当前的IO调度处于阻塞状态,所述阻塞状态包括所述IO调度器处理IO请求的处理时间大于第一预设阈值的状态;从待处理的IO请求中选取目标同步写请求,所述目标同步写请求用于向所述移动终端的闪存写入数据,在所述目标同步写请求中添加加速标志,所述加速标志用于指示闪存控制器利用所述闪存的空闲空间对所述目标同步写请求进行加速处理;
所述闪存控制器,用于从所述处理器接收包含所述加速标志的所述目标同步写请求之后,确定所述闪存的空闲空间的大小,当所述闪存的空闲空间的大小大于第二预设阈值时,利用所述闪存的空闲空间对所述目标同步写请求进行加速处理。
8.如权利要求7所述的移动终端,其特征在于,所述处理器具体用于:利用所述IO调度器从IO请求队列中选取排序最靠前的同步写请求;将所述排序最靠前的同步写请求确定为所述目标同步写请求。
9.如权利要求7或8所述的移动终端,其特征在于,所述处理器具体用于:利用所述IO调度器确定IO请求队列中的待处理的IO请求的个数;当所述待处理的IO请求的个数大于第一阈值时,确定当前的IO调度处于阻塞状态。
10.如权利要求7或8所述的移动终端,其特征在于,所述处理器具体用于:利用所述IO调度器确定当前正在处理的写请求或读请求的处理时间;当所述处理时间大于第二阈值时,确定当前IO调度处于阻塞状态。
11.如权利要求7或8所述的移动终端,其特征在于,所述闪存控制器具体用于:为所述目标同步写请求分配快速编程页;使用所述快速编程页,对所述目标同步写请求进行加速处理。
12.如权利要求11所述的移动终端,其特征在于,所述闪存控制器具体用于:在利用所述闪存的空闲空间对所述目标同步写请求进行加速处理之后,确定所述闪存的空闲空间的大小;当所述闪存的空闲空间的大小小于第三阈值时,回收为所述目标同步写请求分配所述快速编程页时产生的损失页。
CN201510856803.1A 2015-11-30 2015-11-30 处理写请求的方法和移动终端 Active CN105511806B (zh)

Priority Applications (5)

Application Number Priority Date Filing Date Title
CN201510856803.1A CN105511806B (zh) 2015-11-30 2015-11-30 处理写请求的方法和移动终端
KR1020187017980A KR20180088419A (ko) 2015-11-30 2016-11-23 기입 요청 처리 방법 및 이동 단말기
PCT/CN2016/106959 WO2017092596A1 (zh) 2015-11-30 2016-11-23 处理写请求的方法和移动终端
EP16869906.4A EP3376359A4 (en) 2015-11-30 2016-11-23 Write request processing method and mobile terminal
US15/992,516 US10437519B2 (en) 2015-11-30 2018-05-30 Method and mobile terminal for processing write request

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510856803.1A CN105511806B (zh) 2015-11-30 2015-11-30 处理写请求的方法和移动终端

Publications (2)

Publication Number Publication Date
CN105511806A CN105511806A (zh) 2016-04-20
CN105511806B true CN105511806B (zh) 2018-09-07

Family

ID=55719826

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510856803.1A Active CN105511806B (zh) 2015-11-30 2015-11-30 处理写请求的方法和移动终端

Country Status (5)

Country Link
US (1) US10437519B2 (zh)
EP (1) EP3376359A4 (zh)
KR (1) KR20180088419A (zh)
CN (1) CN105511806B (zh)
WO (1) WO2017092596A1 (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105511806B (zh) 2015-11-30 2018-09-07 华为技术有限公司 处理写请求的方法和移动终端
CN106325994B (zh) * 2016-08-24 2018-05-29 广东欧珀移动通信有限公司 一种控制写请求的方法及终端设备
CN108073349B (zh) * 2016-11-08 2021-02-12 北京国双科技有限公司 数据的传输方法及装置
CN109690465B (zh) * 2016-12-07 2020-10-09 华为技术有限公司 一种存储设备管理方法及用户终端
CN109726151B (zh) * 2017-10-27 2022-11-08 伊姆西Ip控股有限责任公司 用于管理输入输出栈的方法、设备和介质
CN109714476B (zh) * 2018-12-19 2021-05-07 惠州Tcl移动通信有限公司 数据处理方法、装置、移动终端及存储介质
US10901622B2 (en) * 2018-12-28 2021-01-26 Micron Technology, Inc. Adjustable NAND write performance
CN114296656B (zh) * 2021-12-31 2024-08-23 深圳大普微电子股份有限公司 平面编程方法及其闪存设备

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1648878A (zh) * 2005-01-07 2005-08-03 清华大学 基于移动存储的计算机系统磁盘同步写性能提高方法
CN101218566A (zh) * 2005-05-09 2008-07-09 晟碟以色列有限公司 用于方便快速唤醒快闪存储器系统的方法和系统
CN101382927A (zh) * 2008-09-25 2009-03-11 杭州爱威芯科技有限公司 集成在芯片内的高速串行外围接口电路
CN102129353A (zh) * 2010-01-13 2011-07-20 群联电子股份有限公司 闪存储存系统、闪存控制器与数据写入方法

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7206866B2 (en) 2003-08-20 2007-04-17 Microsoft Corporation Continuous media priority aware storage scheduler
KR100880425B1 (ko) 2007-02-13 2009-01-29 삼성전자주식회사 메모리 맵 테이블 서치 타임을 최소화 또는 줄일 수 있는방법 및 그에 따른 반도체 메모리 장치
US8756369B2 (en) * 2008-09-26 2014-06-17 Netapp, Inc. Priority command queues for low latency solid state drives
US8347302B1 (en) * 2008-10-09 2013-01-01 Amazon Technologies, Inc. System-aware resource scheduling
US8413161B2 (en) 2009-09-29 2013-04-02 International Business Machines Corporation Work queue selection on a local processor within a multiple processor architecture
US8589655B2 (en) * 2010-09-15 2013-11-19 Pure Storage, Inc. Scheduling of I/O in an SSD environment
KR101824068B1 (ko) 2011-07-28 2018-03-15 삼성전자주식회사 메모리 컨트롤러 구동방법, 및 메모리 컨트롤러를 포함하는 메모리 시스템, 메모리 카드 및 휴대용 전자장치
CN103593271A (zh) * 2012-08-13 2014-02-19 中兴通讯股份有限公司 一种片上系统芯片追踪调试的方法及装置
CN103135945B (zh) * 2013-03-25 2014-11-26 中国人民解放军国防科学技术大学 用于ssd的多通道动态读写调度方法
KR102111741B1 (ko) * 2014-01-10 2020-05-15 삼성전자주식회사 임베디드 멀티미디어 카드 및 이의 동작 방법
KR102182295B1 (ko) * 2014-04-21 2020-11-24 삼성전자 주식회사 하드웨어 기반 태스크 스케쥴링 장치 및 방법
CN104881248B (zh) * 2015-05-11 2018-04-17 中国人民解放军国防科学技术大学 面向ssd的文件系统中自适应直接io加速方法
CN105511806B (zh) * 2015-11-30 2018-09-07 华为技术有限公司 处理写请求的方法和移动终端

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1648878A (zh) * 2005-01-07 2005-08-03 清华大学 基于移动存储的计算机系统磁盘同步写性能提高方法
CN101218566A (zh) * 2005-05-09 2008-07-09 晟碟以色列有限公司 用于方便快速唤醒快闪存储器系统的方法和系统
CN101382927A (zh) * 2008-09-25 2009-03-11 杭州爱威芯科技有限公司 集成在芯片内的高速串行外围接口电路
CN102129353A (zh) * 2010-01-13 2011-07-20 群联电子股份有限公司 闪存储存系统、闪存控制器与数据写入方法

Also Published As

Publication number Publication date
KR20180088419A (ko) 2018-08-03
US20180275925A1 (en) 2018-09-27
EP3376359A4 (en) 2018-11-07
US10437519B2 (en) 2019-10-08
WO2017092596A1 (zh) 2017-06-08
EP3376359A1 (en) 2018-09-19
CN105511806A (zh) 2016-04-20

Similar Documents

Publication Publication Date Title
CN105511806B (zh) 处理写请求的方法和移动终端
JP6713906B2 (ja) ソリッドステートドライブ及びその動作方法
CN106406756B (zh) 一种文件系统的空间分配方法及装置
CN109783007A (zh) 数据储存装置与存储器装置的数据处理方法
CN105677242B (zh) 冷热数据的分离方法和装置
CN108829344A (zh) 数据存储方法、装置及存储介质
CN107122130B (zh) 一种数据重删方法及装置
CN104424015B (zh) 一种虚拟机管理方法和装置
CN108984130A (zh) 一种分布式存储的缓存读取方法及其装置
CN109788489A (zh) 一种基站规划方法及装置
CN104932933B (zh) 一种获取自旋锁的方法及装置
CN105373487B (zh) 一种存储操作系统的碎片整理方法及系统
CN108733324B (zh) 一种固态硬盘的数据读写方法、装置、设备及存储介质
CN104750432B (zh) 一种数据存储方法及装置
CN110515542A (zh) 数据存储方法、装置、计算设备、存储系统及存储介质
CN108351836A (zh) 具有选择性储存的多级非易失性缓存
CN109298888B (zh) 队列的数据存取方法及装置
CN108763082A (zh) 测试数据生成方法、装置、计算机设备及存储介质
CN111813347B (zh) 垃圾回收空间管理方法、装置及计算机可读存储介质
CN106293497A (zh) 瓦记录感知文件系统中垃圾数据的回收方法和装置
US20060095707A1 (en) Bidirectional data storing method
CN105117168A (zh) 一种信息处理方法和电子设备
US20070022269A1 (en) Storage space management methods and systems
CN104050189B (zh) 页面共享处理方法及装置
CN104182280B (zh) 面向混合主存嵌入式系统的低能耗rm实时任务调度方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20191217

Address after: 314400 No.11, Weisan Road, Nongfa District, Chang'an Town, Haining City, Jiaxing City, Zhejiang Province

Patentee after: Haining hi tech Zone Science and Innovation Center Co.,Ltd.

Address before: 510000 unit 2414-2416, building, No. five, No. 371, Tianhe District, Guangdong, China

Patentee before: GUANGDONG GAOHANG INTELLECTUAL PROPERTY OPERATION Co.,Ltd.

Effective date of registration: 20191217

Address after: 510000 unit 2414-2416, building, No. five, No. 371, Tianhe District, Guangdong, China

Patentee after: GUANGDONG GAOHANG INTELLECTUAL PROPERTY OPERATION Co.,Ltd.

Address before: 518129 Bantian HUAWEI headquarters office building, Longgang District, Guangdong, Shenzhen

Patentee before: HUAWEI TECHNOLOGIES Co.,Ltd.

TR01 Transfer of patent right