CN104579535B - Ptp引擎广播时戳的方法、芯片处理时戳的方法及装置 - Google Patents
Ptp引擎广播时戳的方法、芯片处理时戳的方法及装置 Download PDFInfo
- Publication number
- CN104579535B CN104579535B CN201510003305.2A CN201510003305A CN104579535B CN 104579535 B CN104579535 B CN 104579535B CN 201510003305 A CN201510003305 A CN 201510003305A CN 104579535 B CN104579535 B CN 104579535B
- Authority
- CN
- China
- Prior art keywords
- mac
- fts
- message
- processing module
- stab information
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Data Exchanges In Wide-Area Networks (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
本发明揭示了一种PTP引擎广播时戳的方法,PTP引擎减少广播时戳的比特数,将低位的纳秒时戳信息广播给所有报文接收方向的MAC和报文发送方向的MAC,同时将完整的时戳信息传送给入方向处理模块和出方向处理模块。基于该PTP引擎广播时戳的方法,本发明还提出了一种芯片处理时戳的方法,在入方向处理模块内推算出报文进入接收方向的MAC时的时戳信息,在出方向处理模块内计算出报文从接收方向的MAC接收到出方向处理模块的延迟时戳信息,最后在报文发送方向的MAC推算出报文从MAC接收到MAC发送出的延迟时戳信息。本发明大大减少了广播时戳信息在芯片内的走线,降低了芯片后端布线的拥塞以及逻辑资源。
Description
技术领域
本发明涉及网络通信技术领域,尤其是涉及一种减少MAC广播时戳的比特数的PTP引擎广播时戳的方法,以及基于该方法实现的芯片处理时戳的方法及装置。
背景技术
IEEE 1588是网络测量和控制系统的精密时钟同步协议标准,采用精确时间同步协议(Precision Time Synchronization Protocol,PTP),精度可以达到微秒级,目前在以太网的时间同步方案中被大量采用。
PTP协议实现分为一步模式和两步模式,两步模式主要通过软件辅助实现本地时间与远端主时钟的同步,依赖于硬件记录当前PTP事件消息的时戳,软件读取时戳,并把这个时戳放到下一个PTP事件消息中传递给对方。PTP一步模式不需要软件的参与,可以直接把PTP事件消息发送时刻的时戳插入到当前的PTP事件消息中合适的位置,并更新报文的校验值,可以不需要发送follow_up消息。
如图1所示,在以太网交换芯片中由于包含多个媒体访问控制器(MAC),例如目前应用于数据中心的主流以太网交换芯片往往包含96或者128个以上的MAC。通过集中的PTP引擎来实现本地时间与远端时钟的同步,为了降低芯片后端布线的拥塞,采用逐级广播的方式,第一级广播到所有的MAC汇聚单元,第二级再从每个MAC汇聚单元广播到下面的16个MAC中,来实现一步模式的时戳插入和纠正域的计算。
由于时戳信息包括一共62比特纳秒信息数据。因此在由集中的PTP引擎将62比特时戳信息广播到分布在芯片四周96个或者128个以上的MAC中时,会占用大量的走线资源以及MAC中存储时戳信息的资源,从而增加芯片布局布线的难度以及芯片最终的面积与功耗。
发明内容
本发明的目的在于克服现有技术的缺陷,提供一种PTP引擎广播时戳的方法,通过改进集中PTP引擎广播时戳给MAC的方式,以减少广播时戳信息在芯片内的走线。
为实现上述目的,本发明提出如下技术方案:一种PTP引擎广播时戳的方法,包括:PTP引擎将调整后的低位的纳秒时戳信息广播给所有报文接收方向的MAC和报文发送方向的MAC,同时将完整的时戳信息传送给入方向处理模块和出方向处理模块,所述完整的时戳信息包括完整的纳秒时戳信息和调整后的秒加纳秒时戳信息。
优选地,所述PTP引擎将调整后的低位的16比特纳秒时戳信息广播给所有报文接收方向的MAC和报文发送方向的MAC,所述完整的时戳信息包括62比特纳秒时戳信息和调整后的62比特秒加纳秒时戳信息。
优选地,从所述接收方向的MAC接收到报文,到报文传到所述入方向处理模块的延迟不超过216纳秒,以及从所述出方向处理模块发出报文,到报文到达所述发送方向的MAC的延迟同样不超过216纳秒。
本发明还提出一种芯片处理时戳的方法,包括以下步骤:
S1,报文接收方向的MAC收到PTP报文时,将捕捉的由PTP引擎广播的低位的纳秒时戳信息记录下来,和所述PTP报文汇聚后传送给入方向处理模块;
S2,在所述入方向处理模块内,根据所述低位的纳秒时戳信息和自身收到的所述完整的纳秒时戳信息,推算出报文进入所述报文接收方向的MAC时完整的时戳信息;
S3,在所述出方向处理模块内,记录其接收到报文时的纳秒时戳信息,再根据步骤S2中推算的报文进入接收方向的MAC时完整的时戳信息,计算出报文从接收方向的MAC接收到出方向处理模块的延迟时戳信息,所述延迟时戳信息的报文头随着所述PTP报文传送给所述报文发送方向的任意一MAC;
S4,所述报文发送方向的MAC记录接收所述延迟时戳信息的报文头时的纳秒时戳信息,再根据步骤3计算出的所述延迟时戳信息,推算出所述PTP报文从MAC接收到MAC发送出的完整的延迟时戳信息。
优选地,所述S2中,推算出报文进入所述报文接收方向的MAC时完整的时戳信息的过程为:对应的逻辑推算公式为:
FTS_1[61:16]=(FTS_2[15:0]≤FTS_1[15:0])?FTS_2[61:16]-1:FTS_2[61:16],其中,FTS_1[61:16]表示推算出的报文进入接收方向的MAC时的高比特时戳,FTS_1[15:0]表示报文进入接收方向MAC时,PTP引擎广播的低16位纳秒时戳,FTS_2[61:0]表示报文进入入方向处理模块时,接收到的完整的62比特纳秒时戳信息。
优选地,所述S3中,计算所述报文经接收方向的MAC接收到出方向处理模块的延迟时戳信息的公式为:
FTS_4[47:0]=FTS_3[61:0]-FTS_1[61:0];
其中,FTS_4[47:0]表示报文经接收方向的MAC接收到出方向处理模块的延迟时戳;FTS_3[61:0]表示出方向处理模块接收到PTP报文时的纳秒时戳信息;FTS_1[61:0]表示报文进入接收方向的MAC时完整的时戳信息。
优选地,所述S4中,推算出报文从MAC接收到MAC发送出的完整的延迟时戳信息的逻辑推算公式为:
FTS_7[15:0]=FTS_5[15:0]-FTS_3[15:0];
FTS_6[47:0]=FTS_7[15:0]+FTS_4[47:0];
其中,FTS_7[15:0]表示报文从出方向处理模块到发送方向MAC的纳秒延迟时间,FTS_5[15:0]表示报文进入发送方向MAC时广播的低16比特纳秒时戳信息,FTS_3[15:0]表示出方向处理模块接收到PTP报文时的低16比特纳秒时戳,FTS_6[47:0]为报文从MAC接收到MAC发送的纳秒延迟时间,FTS_4[47:0]为报文经接收方向的MAC接收到出方向处理模块的纳秒延迟时间。
本发明还提出一种芯片处理时戳的装置,包括PTP引擎、复数个接收方向的MAC、入方向处理模块、流量控制(TM)模块、出方向处理模块和复数个发送方向的MAC,
所述PTP引擎用于发送低位的16比特纳秒时戳信息给所有所述接收方向的MAC和发送方向的MAC,同时将完整的时戳信息传送给所述入方向处理模块和出方向处理模块;
所述入方向处理模块用于根据所述低位的16比特纳秒时戳信息和自身收到的所述完整的时戳信息,推算出所述PTP报文进入所述报文接收方向的MAC时完整的时戳信息;
所述TM模块用于将所述入方向处理模块发出的报文转发给所述出方向处理模块;
所述出方向处理模块用于记录其接收到所述PTP报文时的纳秒时间戳信息,再根据所述入方向处理模块推算的报文进入接收方向的MAC时完整的时戳信息,计算出报文经接收方向的MAC接收到出方向处理模块的延迟时戳信息,且将所述延迟时戳信息的报文头随着所述PTP报文传送给所述报文发送方向的任意一MAC;
所述发送方向的MAC用于记录接收所述延迟时戳信息的报文头时的纳秒时戳信息,再根据所述出方向处理模块推算出的所述延迟时戳信息,计算出所述PTP报文从MAC接收到MAC发送出的完整的延迟时戳信息。
优选地,所述装置还包括报文汇聚模块和报文分发模块,所述报文汇聚模块用于将复数个所述接收方向的MAC接收的报文汇聚后发送给所述入方向处理模块;所述报文分发模块用于将所述出方向处理模块处理后的报文分发给所述发送方向的MAC。
优选地,所述入方向处理模块推算出报文进入所述报文接收方向的MAC时完整的时戳信息的逻辑公式为:
FTS_1[61:16]=(FTS_2[15:0]≤FTS_1[15:0])?FTS_2[61:16]-1:FTS_2[61:16],其中,FTS_1[61:16]表示推算出的报文进入接收方向的MAC时的高比特时戳,FTS_1[15:0]表示报文进入接收方向MAC时,PTP引擎广播的低16位纳秒时戳,FTS_2[61:0]表示报文进入入方向处理模块时,接收到的完整的62比特纳秒时戳信息;
所述出方向处理模块计算报文经接收方向的MAC接收到出方向处理模块的延迟时戳信息的公式为:
FTS_4[47:0]=FTS_3[61:0]-FTS_1[61:0],
其中,FTS_4[47:0]表示报文经接收方向的MAC接收到出方向处理模块的延迟时戳;FTS_3[61:0]表示出方向处理模块接收到PTP报文时的纳秒时戳信息;FTS_1[61:0]表示报文进入接收方向的MAC时完整的时戳信息;
所述发送方向的MAC计算出报文从MAC接收到MAC发送出的完整的延迟时戳信息的逻辑公式为:
FTS_7[15:0]=FTS_5[15:0]-FTS_3[15:0];
FTS_6[47:0]=FTS_7[15:0]+FTS_4[47:0];
其中,FTS_7[15:0]表示报文从出方向处理模块到发送方向MAC的纳秒延迟时间,FTS_5[15:0]表示报文进入发送方向MAC时广播的低16比特纳秒时戳信息,FTS_3[15:0]表示出方向处理模块接收到PTP报文时的低16比特纳秒时戳,FTS_6[47:0]为报文从MAC接收到MAC发送的纳秒延迟时间,FTS_4[47:0]为报文经接收方向的MAC接收到出方向处理模块的纳秒延迟时间。
本发明的有益效果是:本发明通过减少MAC广播时戳的比特数,大大减少了广播时戳信息在芯片内的走线,降低了芯片后端布线的拥塞以及逻辑资源。
附图说明
图1是现有集中PTP引擎广播时戳的原理示意图;
图2是本发明集中PTP引擎广播时戳的原理示意图;
图3是本发明芯片处理时戳的原理示意图。
具体实施方式
下面将结合本发明的附图,对本发明实施例的技术方案进行清楚、完整的描述。
本发明对集中PTP引擎广播时戳的方式做了改进以及优化,减少PTP引擎广播给MAC的时戳比特数,从而大大减少广播时戳信息在芯片内的走线。
如图2所示,为本发明PTP引擎广播时戳的方法示意图,以以太网芯片为例来描述本发明具体实施方案。图中所示的以太网芯片包括有128个MAC(媒体访问控制器)、一个集中的PTP引擎、一个入方向处理(IPE)引擎和一个出方向处理(EPE)引擎,PTP引擎主要实现两个功能:1、本地时间的调整,2、发送时刻时戳的记录。PTP引擎中包括自由计数器(FRC)、漂移调整(Drift Adjust)和时间差调整(Offset Adjust),FRC用于根据输入的参考时钟频率进行自由计数,Drift Adjust用于纠正本地参考晶振的频偏,OffsetAdjust用于补偿本地时间和远端标准时间的差值,最后得到调整后的时间值应用于接收和发送时刻时戳。
本发明实施例中,PTP引擎将广播时戳由62比特信息减少到16比特信息。具体地,原先由自由计数器得到的62比特纳秒时间戳在PTP引擎内进行漂移调整和时间差调整后,得到调整后的完整的秒加纳秒格式的时间戳,即32比特秒+30比特纳秒时间戳。PTP引擎将调整后的低位的16比特纳秒时戳信息广播给报文接收方向的128个MAC和发送方向的128个MAC,同时将完整的时间戳信息,包括62比特FRC的纳秒时戳信息以及经过调整后的62比特的秒加纳秒时戳信息传给IPE模块与EPE模块,而每个MAC接收或者发送方向的报文完整的时戳信息由上层模块推导计算出来,这里的上层模块指的是IPE引擎和EPE引擎,时间戳的具体处理流程在下面有具体描述。
但是,从接收方向的MAC接收到报文,到报文传到入方向处理模块的延迟不超过216纳秒(即65536ns),同理从出方向处理模块发出报文,到报文到达发送方向的MAC的延迟同样不超过216纳秒,否则报文到达入方向处理模块或者从出方向处理模块到达MAC时16比特的纳秒信息会翻转,无法恢复出完整时间戳信息。
如图3所示,为本发明实施例芯片处理时戳的原理示意图,本发明所揭示一种芯片处理时戳的方法,包括以下步骤:
S1,报文接收方向的MAC收到PTP报文时,将捕捉的由PTP引擎广播的低位的16比特纳秒时戳信息记录下来,和PTP报文经汇聚后传送给入方向处理模块;
S2,在入方向处理模块内,根据PTP引擎广播的低位的纳秒时戳信息和自身收到的完整的纳秒时戳信息,推算出报文进入报文接收方向的MAC时完整的时戳信息;
具体地推算过程为:比较报文进入入方向处理模块时,接收到的完整的62比特纳秒时戳信息的低16位纳秒时戳与报文进入接收方向MAC时,PTP引擎广播的低16位纳秒时戳大小,若小于等于,则将报文进入入方向处理模块时,接收到的完整的62比特纳秒时戳信息的高46位纳秒时戳减去1得到报文进入接收方向的MAC时的高比特时戳;若大于等于,则报文进入接收方向的MAC时的高比特时戳直接等于报文进入入方向处理模块时,接收到的完整的62比特纳秒时戳信息的高46位纳秒时戳。
对应的逻辑推算公式为:
FTS_1[61:16]=(FTS_2[15:0]≤FTS_1[15:0])?FTS_2[61:16]-1:FTS_2[61:16],其中,FTS_1[61:16]表示推算出的报文进入接收方向的MAC时的高比特时戳,FTS_1[15:0]表示报文进入接收方向MAC时,PTP引擎广播的低16位纳秒时戳,FTS_2[61:0]表示报文进入入方向处理模块时,接收到的完整的62比特纳秒时戳信息。
步骤S3,在出方向处理模块内,记录其接收到报文时的纳秒时戳信息,再根据步骤S2中推算的报文进入接收方向的MAC时完整的时戳信息,计算出报文从接收方向的MAC接收到出方向处理模块的延迟时戳信息,延迟时戳信息的报文头随着PTP报文传送给报文发送方向的任意一MAC;
具体的计算过程为:将出方向处理模块接收到PTP报文时的纳秒时戳信息减去报文进入接收方向的MAC时完整的时戳信息,计算得到报文经接收方向的MAC接收到出方向处理模块的延迟时戳信息。
对应的计算公式为:
FTS_4[47:0]=FTS_3[61:0]-FTS_1[61:0];
其中,FTS_4[47:0]表示报文经接收方向的MAC接收到出方向处理模块的延迟时戳;FTS_3[61:0]表示出方向处理模块接收到PTP报文时的纳秒时戳信息;FTS_1[61:0]表示报文进入接收方向的MAC时完整的时戳信息。
步骤S4,报文发送方向的MAC记录接收延迟时戳信息的报文头时的纳秒时戳信息,再根据步骤S3计算出的延迟时戳信息,推算出PTP报文从MAC接收到MAC发送出的完整的延迟时戳信息。
具体的推算过程为:
将报文进入发送方向MAC时广播的低16比特纳秒时戳信息加上出方向处理模块接收到PTP报文时的低16比特纳秒时戳,得出报文从出方向处理模块到发送方向MAC的纳秒延迟时间;再将得出的报文从出方向处理模块到发送方向MAC的纳秒延迟时间加上步骤S3中推算出的报文经接收方向的MAC接收到出方向处理模块的纳秒延迟时间,即可得到报文从MAC接收到MAC发送的纳秒延迟时间。
对应的推算公式为:
FTS_7[15:0]=FTS_5[15:0]-FTS_3[15:0];
FTS_6[47:0]=FTS_7[15:0]+FTS_4[47:0];
其中,FTS_7[15:0]表示报文从出方向处理模块到发送方向MAC的纳秒延迟时间,FTS_5[15:0]表示报文进入发送方向MAC时广播的低16比特纳秒时戳信息,FTS_3[15:0]表示出方向处理模块接收到PTP报文时的低16比特纳秒时戳,FTS_6[47:0]为报文从MAC接收到MAC发送的纳秒延迟时间,FTS_4[47:0]为报文经接收方向的MAC接收到出方向处理模块的纳秒延迟时间。
如图3所示,本发明实施例还揭示了一种芯片处理时戳的装置,图中包括PTP引擎、128个报文接收方向的MAC、报文汇聚模块、入方向处理模块、TM模块、出方向处理模块、报文分发模块和128个发送方向的MAC,PTP引擎用于发送低位的16比特纳秒时戳信息给所有接收方向的MAC和发送方向的MAC,同时将完整的时戳信息传送给入方向处理模块和出方向处理模块,具体过程上面有介绍,这里便不再赘述。
报文汇聚模块用于将128个接收方向的MAC接收的报文汇聚后发送给入方向处理模块。
入方向处理模块用于根据低位的16比特纳秒时戳信息和自身收到的完整的时戳信息,推算出PTP报文进入报文接收方向的MAC时完整的时戳信息。
TM模块用于将入方向处理模块发出的报文转发给出方向处理模块。
出方向处理模块用于记录其接收到PTP报文时的纳秒时间戳信息,再根据入方向处理模块推算的报文进入接收方向的MAC时完整的时戳信息,计算出报文经接收方向的MAC接收到出方向处理模块的延迟时戳信息,且将延迟时戳信息的报文头随着PTP报文传送给报文发送方向的任意一MAC。
报文分发模块用于将出方向处理模块处理后的报文分发给发送方向的任意一个MAC。
发送方向的MAC用于记录接收延迟时戳信息的报文头时的纳秒时戳信息,再根据出方向处理模块推算出的延迟时戳信息,计算出PTP报文从MAC接收到MAC发送出的完整的延迟时戳信息。
入方向处理模块、出方向处理模块和发送方向的MAC中进行的具体的推算过程及相应的计算公式上面有具体介绍,这里便不再赘述。
本发明的技术内容及技术特征已揭示如上,然而熟悉本领域的技术人员仍可能基于本发明的教示及揭示而作种种不背离本发明精神的替换及修饰,因此,本发明保护范围应不限于实施例所揭示的内容,而应包括各种不背离本发明的替换及修饰,并为本专利申请权利要求所涵盖。
Claims (7)
1.一种芯片处理时戳的方法,其特征在于,所述方法基于PTP引擎广播时戳的方法实现,所述PTP引擎广播时戳的方法包括:PTP引擎将调整后的低位的纳秒时戳信息广播给所有报文接收方向的MAC和报文发送方向的MAC,同时将完整的时戳信息传送给入方向处理模块和出方向处理模块,所述完整的时戳信息包括完整的纳秒时戳信息和调整后的秒加纳秒时戳信息,所述芯片处理时戳的方法包括以下步骤:
S1,报文接收方向的MAC收到PTP报文时,将捕捉的由PTP引擎广播的低位的纳秒时戳信息记录下来,和所述PTP报文汇聚后传送给入方向处理模块;
S2,在所述入方向处理模块内,根据所述低位的纳秒时戳信息和自身收到的所述完整的纳秒时戳信息,推算出报文进入所述报文接收方向的MAC时完整的时戳信息;
S3,在所述出方向处理模块内,记录其接收到报文时的纳秒时戳信息,再根据步骤S2中推算的报文进入接收方向的MAC时完整的时戳信息,计算出报文从接收方向的MAC接收到出方向处理模块的延迟时戳信息,所述延迟时戳信息的报文头随着所述PTP报文传送给所述报文发送方向的任意一MAC;
S4,所述报文发送方向的MAC记录接收所述延迟时戳信息的报文头时的纳秒时戳信息,再根据步骤S3计算出的所述延迟时戳信息,推算出所述PTP报文从MAC接收到MAC发送出的完整的延迟时戳信息。
2.根据权利要求1所述的芯片处理时戳的方法,其特征在于,所述S2中,推算出报文进入所述报文接收方向的MAC时完整的时戳信息的过程为:对应的逻辑推算公式为:
FTS_1[61:16]=(FTS_2[15:0]≦FTS_1[15:0])?FTS_2[61:16]–1:FTS_2[61:16];
其中,FTS_1[61:16]表示推算出的报文进入接收方向的MAC时的高比特时戳,FTS_1[15:0]表示报文进入接收方向MAC时,PTP引擎广播的低16位纳秒时戳,FTS_2[61:0]表示报文进入入方向处理模块时,接收到的完整的62比特纳秒时戳信息。
3.根据权利要求1或2所述的芯片处理时戳的方法,其特征在于,所述S3中,计算所述报文经接收方向的MAC接收到出方向处理模块的延迟时戳信息的公式为:
FTS_4[47:0]=FTS_3[61:0]-FTS_1[61:0];
其中,FTS_4[47:0]表示报文经接收方向的MAC接收到出方向处理模块的延迟时戳;FTS_3[61:0]表示出方向处理模块接收到PTP报文时的纳秒时戳信息;FTS_1[61:0]表示报文进入接收方向的MAC时完整的时戳信息。
4.根据权利要求1所述的芯片处理时戳的方法,其特征在于,所述S4中,推算出报文从MAC接收到MAC发送出的完整的延迟时戳信息的逻辑推算公式为:
FTS_7[15:0]=FTS_5[15:0]-FTS_3[15:0];
FTS_6[47:0]=FTS_7[15:0]+FTS_4[47:0];
其中,FTS_7[15:0]表示报文从出方向处理模块到发送方向MAC的纳秒延迟时间,FTS_5[15:0]表示报文进入发送方向MAC时广播的低16比特纳秒时戳信息,FTS_3[15:0]表示出方向处理模块接收到PTP报文时的低16比特纳秒时戳,FTS_6[47:0]为报文从MAC接收到MAC发送的纳秒延迟时间,FTS_4[47:0]为报文经接收方向的MAC接收到出方向处理模块的纳秒延迟时间。
5.一种芯片处理时戳的装置,其特征在于,包括PTP引擎、复数个接收方向的MAC、入方向处理模块、流量控制模块、出方向处理模块和复数个发送方向的MAC,
所述PTP引擎用于发送低位的16比特纳秒时戳信息给所有所述接收方向的MAC和发送方向的MAC,同时将完整的时戳信息传送给所述入方向处理模块和出方向处理模块;
所述入方向处理模块用于根据所述低位的16比特纳秒时戳信息和自身收到的所述完整的时戳信息,推算出所述PTP报文进入所述报文接收方向的MAC时完整的时戳信息;
所述流量控制模块用于将所述入方向处理模块发出的报文转发给所述出方向处理模块;
所述出方向处理模块用于记录其接收到所述PTP报文时的纳秒时间戳信息,再根据所述入方向处理模块推算的报文进入接收方向的MAC时完整的时戳信息,计算出报文经接收方向的MAC接收到出方向处理模块的延迟时戳信息,且将所述延迟时戳信息的报文头随着所述PTP报文传送给所述报文发送方向的任意一MAC;
所述发送方向的MAC用于记录接收所述延迟时戳信息的报文头时的纳秒时戳信息,再根据所述出方向处理模块推算出的所述延迟时戳信息,计算出所述PTP报文从MAC接收到MAC发送出的完整的延迟时戳信息。
6.根据权利要求5所述的芯片处理时戳的装置,其特征在于,所述装置还包括报文汇聚模块和报文分发模块,所述报文汇聚模块用于将复数个所述接收方向的MAC接收的报文汇聚后发送给所述入方向处理模块;所述报文分发模块用于将所述出方向处理模块处理后的报文分发给所述发送方向的MAC。
7.根据权利要求5所述的芯片处理时戳的装置,其特征在于,
所述入方向处理模块推算出报文进入所述报文接收方向的MAC时完整的时戳信息的逻辑公式为:
FTS_1[61:16]=(FTS_2[15:0]≦FTS_1[15:0])?FTS_2[61:16]–1:FTS_2[61:16],其中,FTS_1[61:16]表示推导出的报文进入接收方向的MAC时的高比特时戳,FTS_1[15:0]表示报文进入接收方向MAC时,PTP引擎广播的低16位纳秒时戳,FTS_2[61:0]表示报文进入入方向处理模块时,接收到的完整的62比特纳秒时戳信息;
所述出方向处理模块计算报文经接收方向的MAC接收到出方向处理模块的延迟时戳信息的公式为:
FTS_4[47:0]=FTS_3[61:0]-FTS_1[61:0],
其中,FTS_4[47:0]表示报文经接收方向的MAC接收到出方向处理模块的延迟时戳;FTS_3[61:0]表示出方向处理模块接收到PTP报文时的纳秒时戳信息;FTS_1[61:0]表示报文进入接收方向的MAC时完整的时戳信息;
所述发送方向的MAC计算出报文从MAC接收到MAC发送出的完整的延迟时戳信息的逻辑公式为:
FTS_7[15:0]=FTS_5[15:0]-FTS_3[15:0];
FTS_6[47:0]=FTS_7[15:0]+FTS_4[47:0];
其中,FTS_7[15:0]表示报文从出方向处理模块到发送方向MAC的纳秒延迟时间,FTS_5[15:0]表示报文进入发送方向MAC时广播的低16比特纳秒时戳信息,FTS_3[15:0]表示出方向处理模块接收到PTP报文时的低16比特纳秒时戳,FTS_6[47:0]为报文从MAC接收到MAC发送的纳秒延迟时间,FTS_4[47:0]为报文经接收方向的MAC接收到出方向处理模块的纳秒延迟时间。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510003305.2A CN104579535B (zh) | 2015-01-06 | 2015-01-06 | Ptp引擎广播时戳的方法、芯片处理时戳的方法及装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510003305.2A CN104579535B (zh) | 2015-01-06 | 2015-01-06 | Ptp引擎广播时戳的方法、芯片处理时戳的方法及装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104579535A CN104579535A (zh) | 2015-04-29 |
CN104579535B true CN104579535B (zh) | 2017-08-01 |
Family
ID=53094848
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510003305.2A Active CN104579535B (zh) | 2015-01-06 | 2015-01-06 | Ptp引擎广播时戳的方法、芯片处理时戳的方法及装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN104579535B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112910591B (zh) * | 2021-02-01 | 2023-03-24 | 芯河半导体科技(无锡)有限公司 | 一种以太网接口时戳处理方法 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102420687A (zh) * | 2011-11-09 | 2012-04-18 | 盛科网络(苏州)有限公司 | 在多个mac中实现ieee 1588不同时戳格式包封装的方法及装置 |
CN102447552A (zh) * | 2011-11-08 | 2012-05-09 | 盛科网络(苏州)有限公司 | 在多个mac中实现1588udp封装包的校验和更新的方法及系统 |
CN102983959A (zh) * | 2011-09-05 | 2013-03-20 | 盛科网络(苏州)有限公司 | 在多个mac中实现ptp一步模式和两步模式的方法及装置 |
WO2013124782A2 (en) * | 2012-02-22 | 2013-08-29 | Telefonaktiebolaget L M Ericsson (Publ) | Precision time protocol offloading in a ptp boundary clock |
WO2013189176A2 (zh) * | 2012-08-20 | 2013-12-27 | 中兴通讯股份有限公司 | 一种多同步域的时间同步系统、方法及跨域设备 |
CN103581205A (zh) * | 2013-11-20 | 2014-02-12 | 盛科网络(苏州)有限公司 | 在多个mac中实现精准时戳的方法及系统 |
-
2015
- 2015-01-06 CN CN201510003305.2A patent/CN104579535B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102983959A (zh) * | 2011-09-05 | 2013-03-20 | 盛科网络(苏州)有限公司 | 在多个mac中实现ptp一步模式和两步模式的方法及装置 |
CN102447552A (zh) * | 2011-11-08 | 2012-05-09 | 盛科网络(苏州)有限公司 | 在多个mac中实现1588udp封装包的校验和更新的方法及系统 |
CN102420687A (zh) * | 2011-11-09 | 2012-04-18 | 盛科网络(苏州)有限公司 | 在多个mac中实现ieee 1588不同时戳格式包封装的方法及装置 |
WO2013124782A2 (en) * | 2012-02-22 | 2013-08-29 | Telefonaktiebolaget L M Ericsson (Publ) | Precision time protocol offloading in a ptp boundary clock |
WO2013189176A2 (zh) * | 2012-08-20 | 2013-12-27 | 中兴通讯股份有限公司 | 一种多同步域的时间同步系统、方法及跨域设备 |
CN103581205A (zh) * | 2013-11-20 | 2014-02-12 | 盛科网络(苏州)有限公司 | 在多个mac中实现精准时戳的方法及系统 |
Also Published As
Publication number | Publication date |
---|---|
CN104579535A (zh) | 2015-04-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE102006038896B4 (de) | Zeitsynchronisation und Beacon-Erzeugung für Mesh-Punkte, die in einem drahtlosen Mesh-Netz arbeiten | |
EP1212889B1 (de) | Verfahren und anordnung zum synchronisieren von basisstationen eines mobilen kommunikationsnetzes | |
US7035246B2 (en) | Maintaining a global time reference among a group of networked devices | |
CN101399757B (zh) | 跟踪时钟源的方法和装置 | |
CN103796296B (zh) | 长期演进系统中的时间同步方法、用户设备及基站 | |
CN109639470B (zh) | 基于星型组网的vsat卫星通信系统带宽分配方法 | |
DE10319096A1 (de) | Sanftes Übergabeverfahren für einen Multimedia-Rundsende/Multimedia-Dienst in einem mobilen CDMA Kommunikationssystem | |
CN103607737A (zh) | 一种异构网络业务分流方法及系统 | |
CN102572706B (zh) | 在无线多播系统中用于检测传输时延的方法、设备与系统 | |
CN104853375A (zh) | 一种增强型无线局域网中避免信标帧碰撞的发送方法 | |
CN112714353B (zh) | 一种多媒体流分布式同步方法 | |
CN103001686B (zh) | 一种分布式天线系统的上行接收方法 | |
CN105306190A (zh) | 基于累积正反馈的闭环式相位同步方法及分布式通信系统 | |
CN104579535B (zh) | Ptp引擎广播时戳的方法、芯片处理时戳的方法及装置 | |
CN106973391A (zh) | 一种共享信道的接入方法和接入设备 | |
CN103581205B (zh) | 在多个mac中实现精准时戳的方法及系统 | |
CN113904948A (zh) | 基于跨层的多维参数的5g网络带宽预测系统及方法 | |
CN102364982A (zh) | 一种混合自组网络中群间同步方法及终端 | |
CN107645768B (zh) | 一种用于局内分配的时间同步方法和装置 | |
CN103701581B (zh) | 一种ieee1588主时钟实现方法 | |
CN110366101B (zh) | 一种uwb集中式计算实现大规模定位的方法 | |
CN104579625B (zh) | 基于arm和cpld的drm单频网同步实现方法 | |
CN103152134B (zh) | 基于rtp协议的接收端重排语音包的方法和系统 | |
CN107371232A (zh) | 一种同步信息的发送时间间隔的处理方法及装置 | |
CN102983959B (zh) | 在多个mac中实现ptp一步模式和两步模式的方法及装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CP03 | Change of name, title or address |
Address after: 215101 unit 13 / 16, 4th floor, building B, No. 5, Xinghan street, Suzhou Industrial Park, Jiangsu Province Patentee after: Suzhou Shengke Communication Co.,Ltd. Address before: 215021 unit 13 / 16, floor 4, building B, No. 5, Xinghan street, industrial park, Suzhou, Jiangsu Province Patentee before: CENTEC NETWORKS (SU ZHOU) Co.,Ltd. |
|
CP03 | Change of name, title or address |