发明内容
本发明的主要目的为提供基于ATCA架构的装置及其时钟信号同步的方法,旨在实现提高时钟信号的质量,以满足高质量时钟信号的应用。
为了达到以上目的,本发明提供一种基于ATCA架构的装置,包括前插板、后插板、背板、第一连接部、位于所述第一连接部上方的第二连接部及位于所述第二连接部上方的第三连接部;所述前插板经所述第一连接部和第二连接部,与所述背板连接;所述前插板经所述第三连接部与所述后插板连接,所述第三连接部在靠近所述第二连接部的一端设有第一连接组件;所述前插板设有第一插槽,所述背板上设有第二插槽,所述第一连接组件的一端与所述第一插槽插接适配,所述第一连接组件的另一端与所述第二插槽插接适配;所述第二插槽经所述第一连接组件及所述第一插槽,与所述前插板的时钟电路信号连接;所述第一连接组件,通过所述第一插槽接收所述前插板的时钟信号,并将接收到的时钟信号传送给所述第二插槽。
优选地,所述前插板上设置有多个第一插槽,所述背板上设置有多个第二插槽,所述第一连接组件包括多个第一连接器,各个所述第一连接器的一端与对应的第一插槽插接适配,各个所述第一连接器的另一端与对应的第二插槽插接适配。
优选地,所述背板包括本体及由本体靠近所述第三连接部的一端朝所述第三连接部延伸的延伸部,所述第二插槽设置在所述延伸部上。
优选地,所述延伸部还设有与所述第二插槽插接适配的第二连接组件,所述本体包括业务板,所述业务板设置有第三插槽,所述第二连接组件远离所述第二插槽的一端与所述第三插槽插接适配。
优选地,所述延伸部的顶端到所述第二连接部顶端的距离小于所述第三连接部的顶端到所述第二连接部顶端的距离。
优选地,所述第三连接部在所述第一连接组件的上方设置有第三连接组件,所述前插板经所述第三连接组件与所述后插板连接,所述第三连接组件用于满足所述后插板业务需求。
本发明进一步提供一种适用于上述基于ATCA架构的装置的时钟信号同步的方法,该方法包括步骤:
第一连接组件通过第一插槽接收前插板传送的时钟信号和同步信号;
所述第一连接组件将接收的时钟信号和同步信号发送至对应的第二插槽。
优选地,所述将前插板提供的时钟信号和同步信号发送至确定的背板插槽的步骤之后,该方法还包括:
接收到第一连接组件传送来的时钟信号和同步信号的第二插槽,将接收的时钟信号和同步信号发送至对应的业务板;
所述业务板根据接收的时钟信号,将时钟调整至与所述前插板同步。
优选地,该方法还包括:
第一连接组件通过第二插槽接收背板提供的参考时钟信号;
第一连接组件将接收的参考时钟信号发送对应的第一插槽。
相对现有技术,本发明在所述第三连接部靠近所述第二连接部的一端设有第一连接组件;所述前插板设有第一插槽,所述背板上设有第二插槽,所述第一连接组件的一端与所述第一插槽插接适配,所述第一连接组件的另一端与所述第二插槽插接适配;所述第二插槽经所述第一连接组件及所述第一插槽,与所述前插板的时钟电路信号连接;所述第一连接组件,通过所述第一插槽接收所述前插板的时钟信号,并将接收到的时钟信号传送给所述第二插槽。实现点对点的将所述前插板的时钟电路信号发送给对应的第二插槽,避免由于总线负载影响导致时钟信号质量降低的问题,提高时钟信号的质量,以满足高质量时钟信号的应用。
具体实施方式
应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
本发明提供一种基于ATCA架构的装置,参照图1,在一实施例中,该基于ATCA架构的装置包括前插板10、后插板20、背板30、第一连接部40、位于所述第一连接部40上方的第二连接部50及位于所述第二连接部50上方的第三连接部60;所述前插板10经所述第一连接部40和第二连接部50,与所述背板30连接;所述前插板10经所述第三连接部60与所述后插板20连接,所述第三连接部60在靠近所述第二连接部50的一端设有第一连接组件601;所述前插板10设有第一插槽101,所述背板30上设有第二插槽3201,所述第一连接组件601的一端与所述第一插槽101插接适配,所述第一连接组件601的另一端与所述第二插槽3201插接适配;所述第二插槽3201经所述第一连接组件601及所述第一插槽101,与所述前插板10的时钟电路信号连接;所述第一连接组件601,通过所述第一插槽101接收所述前插板10的时钟信号,并将接收到的时钟信号传送给所述第二插槽3201。
在本实施例中,所述前插板10经所述第一连接部40和所述第二连接部50与所述背板30连接,在所述第一连接部40和所述第二连接部50处不与所述后插板20连接;所述前插板10经所述第三连接部60与所述后插板20直接连接;所述第三连接部60靠近所述第二连接部50的一端设有第一连接组件601;所述前插板10设有第一插槽101,所述背板30上设有第二插槽3201,所述第一连接组件601的一端与所述第一插槽101插接适配,所述第一连接组件601的另一端与所述第二插槽3201插接适配;所述第二插槽3201经所述第一连接组件601及所述第一插槽101,与所述前插板10的时钟电路信号连接;所述第一连接组件601,通过所述第一插槽101接收所述前插板10的时钟信号,并将接收到的时钟信号传送给所述第二插槽3201。所述前插板10在所述第一插槽101处与所述背板30连接,不与所述后插板20连接。在本实施例中,优选为所述前插板10上设置有多个第一插槽101,所述背板30上设置有多个第二插槽3201,所述第一连接组件601包括多个第一连接器(图中未示出),各个所述第一连接器的一端与对应的第一插槽101插接适配,各个所述第一连接器的另一端与对应的第二插槽3201插接适配;通过对应连接的各个第一插槽101和第一连接器,将所述前插板10的时钟电路信号发送至对应的第二插槽3201。对各个对应连接的所述第一插槽101、所述第二插槽3201和所述第一连接器进行顺序编号,例如,第一个第一插槽101和第一个第二插槽3201与第一个第一连接器连接;第二个第一插槽101和第二个第二插槽3201与第二个第一连接器连接等。参考表1,TCLK1/P和TCLK1/N为前插板10发送至第一个第一插槽101的时钟信号,TFS1/P和TFS1/N为前插板10发送至第一个第一插槽101的同步信号;TCLK2P和TCLK2/N为前插板10发送至第二个第一插槽101的时钟信号,TFS2/P和TFS2/N为前插板10发送至第n个第一插槽101的同步信号;以此类推,TCLKn/P和TCLKn/N为前插板10发送至第一个第一插槽101的时钟信号,TFSn/P和TFSn/N为前插板10发送至第n个第一插槽101的同步信号。
TCLK1/P |
TCLK1/N |
TFS1/P |
TFS1/N |
TCLK2/P |
TCLK2/N |
TFS2/P |
TFS2/N |
TCLK3/P |
TCLK3/N |
TFS3/P |
TFS3/N |
TCLK4/P |
TCLK4/N |
TFS4/P |
TFS4/N |
TCLK5/P |
TCLK5/N |
TFS5/P |
TFS5/N |
TCLK6/P |
TCLK6/N |
TFS6/P |
TFS6/N |
TCLK7/P |
TCLK7/N |
TFS7/P |
TFS7/N |
TCLK8/P |
TCLK8/N |
TFS8/P |
TFS8/N |
TCLK9/P |
TCLK9/N |
TFS9/P |
TFS9/N |
TCLK10/P |
TCLK10/N |
TFS10/P |
TFS10/N |
TCLK11/P |
TCLK11/N |
TFS11/P |
TFS11/N |
TCLK12/P |
TCLK12/N |
TFS12/P |
TFS12/N |
RCLK1/P |
RCLK1/N |
RCLK2/P |
RCLK2/N |
RCLK3/P |
RCLK3/N |
RCLK4/P |
RCLK4/N |
RCLK5/P |
RCLK5/N |
RCLK6/P |
RCLK6/N |
RCLK7/P |
RCLK7/N |
RCLK8/P |
RCLK8/N |
RCLK9/P |
RCLK9/N |
RCLK10/P |
RCLK10/N |
RCLK11/P |
RCLK11/N |
RCLK12/P |
RCLK12/N |
表1
在本发明其他实施例中,所述前插板10上可以是设置有一个第一插槽101,所述背板30上设置有一个第二插槽3201,所述第一连接组件601包括一个第一连接器,所述第一连接组件601的一端与所述第一插槽101插接适配,所述第一连接组件601的另一端与所述第二插槽3201插接适配,将所述前插板10的时钟电路信号发送至所述第二插槽3201。
在本实施例通过在所述第三连接部60靠近所述第二连接部50的一端设有第一连接组件601;所述前插板10设有第一插槽101,所述背板30上设有第二插槽3201,所述第一连接组件601的一端与所述第一插槽101插接适配,所述第一连接组件601的另一端与所述第二插槽3201插接适配;所述第二插槽3201经所述第一连接组件601及所述第一插槽101,与所述前插板10的时钟电路信号连接;所述第一连接组件601,通过所述第一插槽101接收所述前插板10的时钟信号,并将接收到的时钟信号传送给所述第二插槽3201。实现点对点的将所述前插板10的时钟电路信号发送给对应的第二插槽3201,避免由于总线负载影响导致时钟信号质量降低的问题,提高时钟信号的质量,以满足高质量时钟信号的应用。
进一步地,所述背板30包括本体301及由本体301靠近所述第三连接部60的一端朝所述第三连接部60延伸的延伸部302,所述第二插槽3201设置在所述延伸部302上;所述延伸部302还设有与所述第二插槽3201插接适配的第二连接组件,所述本体301包括业务板(图中未示出),所述业务板设置有第三插槽(图中未示出),所述第二连接组件远离所述第二插槽3201的一端与所述第三插槽插接适配。
在本实施例中,所述延伸部302包括多个第二插槽3201,所述第二连接组件包括多个第二连接器(图中未示出),所述本体301包括多个业务板,各个所述第二插槽3201经各个所述第二连接器对应与各个业务板连接,以将所述第二插槽3201接收的前插板10传送过来的时钟信号和同步信号,传送给对应的业务板,进而使得所述背板30本体301上的各个业务板根据接收的对应时钟信号和同步信号对自身的时钟进行调整,以与所述前插板10的时钟同步。所述前插板10通过点对点的将时钟信号和同步信号发送至所述背板30上的对应的业务板,提高时钟信号的质量,进而使得各个业务板接收的时钟信号能满足高质量时钟需求的应用,提高各个业务板应用的范围。
在本发明其他实施例中,所述第一连接组件601通过第二插槽3201接收背板30提供的参考时钟信号,并将接收的参考时钟信号发送至对应的第一插槽101,以使对应与第一插槽101连接的前插板10的时钟电路根据接收到时钟信号调整自身的时钟,进而使得对应与第一插槽101连接的前插板10的时钟电路的时钟与对应的业务板的时钟同步。例如,参考表1,RCLK1/P和RCLK1/N为第一个第二插槽发送至第一个第一插槽的参考时钟信号;RCLK2/P和RCLK2/N为第二个第二插槽发送至第二个第一插槽的参考时钟信号;以此类推,RCLKn/P和RCLKn/N为第n个第二插槽发送至第n个第一插槽的参考时钟信号。
进一步地,为了在提高所述前插板10发送至各个业务板的时钟信号的质量的同时,保证所述前插板10与所述后插板20之间业务。所述第三连接部60在所述第一连接组件601的上方设置有第三连接组件602,所述前插板10经所述第三连接组件602与所述后插板20连接,所述第三连接组件602用于满足所述后插板20业务需求。所述前插板10在所述第三连接组件602处不与所述背板30连接。通过设置在所述前插板10和所述后插板20之间的第三连接组件602将所述前插板10与所述后插板20连接起来,以便所数据前插板10与所述后插板20之间的业务需求。
进一步地,为了避免所述延伸部302影响,所述前插板10和所述后插板20通过所述第三连接组件602的连接,所述延伸部302的顶端到所述第二连接部50顶端的距离小于所述第三连接部60的顶端到所述第二连接部50顶端的距离。
如图2所示,为本发明基于ATCA结构的装置的时钟信号同步的方法的第一实施例的流程示意图。
以下是实现基于ATCA架构的装置的时钟同步的具体步骤:
步骤S11,第一连接组件通过第一插槽接收前插板传送的时钟信号和同步信号;
步骤S12,所述第一连接组件将接收的时钟信号和同步信号发送至对应的第二插槽。
在本实施例中,该基于ATCA架构的装置包括前插板、后插板、背板、第一连接部、位于所述第一连接部上方的第二连接部及位于所述第二连接部上方的第三连接部;所述前插板经所述第一连接部和第二连接部,与所述背板连接;所述前插板经所述第三连接部与所述后插板连接,所述第三连接部靠近所述第二连接部的一端设有第一连接组件;所述前插板设有第一插槽,所述背板上设有第二插槽,所述第一连接组件的一端与所述第一插槽插接适配,所述第一连接组件的另一端与所述第二插槽插接适配;所述第二插槽经所述第一连接组件及所述第一插槽,与所述前插板的时钟电路信号连接;所述第一连接组件,通过所述第一插槽接收所述前插板的时钟信号,并将接收到的时钟信号传送给所述第二插槽。
在本实施例中优选为有多个第一插槽,多个第二插槽,所述第一连接组件包括多个第一连接器,各个所述第一连接器的一端与对应的第一插槽插接适配,各个所述第一连接器的另一端与对应的第二插槽插接适配;各个第一连接器通过对应连接的第一插槽接收前插板传送的时钟信号和同步信号,接收到时钟信号和同步信号的第一连接器将接收的时钟信号和同步信号将发送至各个对应的第二插槽。对各个对应连接的所述第一插槽、所述第二插槽和所述第一连接器进行顺序编号,例如,第一个第一插槽和第一个第二插槽与第一个第一连接器连接;第二个第一插槽和第二个第二插槽与第二个第一连接器连接等。参考表1,TCLK1/P和TCLK1/N为前插板发送至第一个第一插槽的时钟信号,TFS1/P和TFS1/N为前插板发送至第一个第一插槽的同步信号;TCLK2P和TCLK2/N为前插板发送至第二个第一插槽的时钟信号,TFS2/P和TFS2/N为前插板发送至第n个第一插槽的同步信号;以此类推,TCLKn/P和TCLKn/N为前插板发送至第一个第一插槽的时钟信号,TFSn/P和TFSn/N为前插板发送至第n个第一插槽的同步信号。
在本发明其他实施例中,所述前插板上可以是设置有一个第一插槽,所述背板上设置有一个第二插槽,所述第一连接组件包括一个第一连接器,所述第一连接组件的一端与所述第一插槽插接适配,所述第一连接组件的另一端与所述第二插槽插接适配,将所述前插板的时钟电路信号发送至所述第二插槽。
在本实施例通过在所述第三连接部靠近所述第二连接部的一端设有第一连接组件;所述前插板设有第一插槽,所述背板上设有第二插槽,所述第一连接组件的一端与所述第一插槽插接适配,所述第一连接组件的另一端与所述第二插槽插接适配;所述第二插槽经所述第一连接组件及所述第一插槽,与所述前插板的时钟电路信号连接;所述第一连接组件,通过所述第一插槽接收所述前插板的时钟信号,并将接收到的时钟信号传送给所述第二插槽。实现点对点的将所述前插板的时钟电路信号发送给对应的第二插槽,避免由于总线负载影响导致时钟信号质量降低的问题,提高时钟信号的质量,以满足高质量时钟信号的应用。
如图3所示,为本发明基于ATCA结构的装置的时钟信号同步的方法的第二实施例的流程示意图。
基于上述第一实施例,在所述步骤S12之后,该方法还包括:
步骤S13,接收到第一连接组件传送来的时钟信号和同步信号的第二插槽,将接收的时钟信号和同步信号发送至对应的业务板;
步骤S14,所述业务板根据接收的时钟信号,将时钟调整至与所述前插板同步。
在本实施例中,该基于ATCA架构的装置中的背板包括本体及由本体靠近所述第三连接部的一端朝所述第三连接部延伸的延伸部,所述第二插槽设置在所述延伸部上;所述延伸部还设有与所述第二插槽插接适配的第二连接组件,所述本体包括业务板,所述业务板设置有第三插槽,所述第二连接组件远离所述第二插槽的一端与所述第三插槽插接适配。
所述延伸部包括多个第二插槽,所述第二连接组件包括多个第二连接器,所述本体包括多个业务板,各个所述第二插槽经各个所述第二连接器对应与各个业务板连接,以将所述第二插槽接收的前插板传送过来的时钟信号和同步信号,传送给对应的业务板,进而使得所述背板本体上的各个业务板根据接收的对应时钟信号和同步信号对自身的时钟进行调整,以与所述前插板的时钟同步。所述前插板通过点对点的将时钟信号和同步信号发送至所述背板上的对应的业务板,提高时钟信号的质量,进而使得各个业务板接收的时钟信号能满足高质量时钟需求的应用,提高各个业务板应用的范围。
在本发明其他实施例中,所述第一连接组件通过第二插槽接收背板提供的参考时钟信号,并将接收的参考时钟信号发送至对应的第一插槽,以使对应与第一插槽连接的前插板的时钟电路根据接收到时钟信号调整自身的时钟,进而使得对应与第一插槽连接的前插板的时钟电路的时钟与对应的业务板的时钟同步。例如,参考表1,RCLK1/P和RCLK1/N为第一个第二插槽发送至第一个第一插槽的参考时钟信号;RCLK2/P和RCLK2/N为第二个第二插槽发送至第二个第一插槽的参考时钟信号;以此类推,RCLKn/P和RCLKn/N为第n个第二插槽发送至第n个第一插槽的参考时钟信号。
上述本发明实施例序号仅仅为了描述,不代表实施例的优劣。通过以上的实施方式的描述,本领域的技术人员可以清楚地了解到上述实施例方法可借助软件加必需的通用硬件平台的方式来实现,当然也可以通过硬件,但很多情况下前者是更佳的实施方式。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质(如ROM/RAM、磁碟、光盘)中,包括若干指令用以使得一台终端设备(可以是手机,计算机,服务器,或者网络设备等)执行本发明各个实施例所述的方法。
以上所述仅为本发明的优选实施例,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。