CN104239264B - 基于atca架构的装置及其时钟信号同步的方法 - Google Patents

基于atca架构的装置及其时钟信号同步的方法 Download PDF

Info

Publication number
CN104239264B
CN104239264B CN201310740564.4A CN201310740564A CN104239264B CN 104239264 B CN104239264 B CN 104239264B CN 201310740564 A CN201310740564 A CN 201310740564A CN 104239264 B CN104239264 B CN 104239264B
Authority
CN
China
Prior art keywords
slot
clock signal
connection component
connecting portion
front card
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201310740564.4A
Other languages
English (en)
Other versions
CN104239264A (zh
Inventor
吴球
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Bangyan Technology Co ltd
Original Assignee
Bangyan Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Bangyan Technology Co ltd filed Critical Bangyan Technology Co ltd
Priority to CN201310740564.4A priority Critical patent/CN104239264B/zh
Publication of CN104239264A publication Critical patent/CN104239264A/zh
Application granted granted Critical
Publication of CN104239264B publication Critical patent/CN104239264B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

本发明公开了一种基于ATCA架构的装置,该装置在所述第三连接部靠近所述第二连接部的一端设有第一连接组件;所述前插板设有第一插槽,所述背板上设有第二插槽,所述第一连接组件的一端与所述第一插槽插接适配,所述第一连接组件的另一端与所述第二插槽插接适配;所述第二插槽经所述第一连接组件及所述第一插槽,与所述前插板的时钟电路信号连接;所述第一连接组件,通过所述第一插槽接收所述前插板的时钟信号,并将接收到的时钟信号传送给所述第二插槽。本发明还公开一种基于ATCA架构的装置的时钟信号同步的方法,实现点对点的将所述前插板的时钟电路信号发送给对应的第二插槽,提高时钟信号的质量,以满足高质量时钟信号的应用。

Description

基于ATCA架构的装置及其时钟信号同步的方法
技术领域
本发明涉及ATCA架构领域,尤其涉及基于ATCA架构的装置及其时钟信号同步的方法。
背景技术
ATCA(Advanced Telecom Computing Architecture,高级通信计算架构),是为融合通信及数据网络应用而提供的一个高性价比的、基于模块化结构的、兼容的并可扩展的硬件架构。
ATCA作为一种主要面向分组应用的平台,采用的是总线型时钟结构,仅定义了6组时钟信号,对时钟信号同步方面的支持较弱。
同时,由于ATCA采用的是总线型时钟结构,因此,时钟信号的驱动和接收都在同一总线上进行,即通过时钟总线共享方式实现时钟的同步。该总线型时钟结构虽然简化了设计,但由于受总线上的负载影响,降低了时钟信号的质量,无法提供高质量的时钟信号,导致该平台不能满足高质量时钟信号的应用。
上述内容仅用于辅助理解本发明的技术方案,并不代表承认上述内容是现有技术。
发明内容
本发明的主要目的为提供基于ATCA架构的装置及其时钟信号同步的方法,旨在实现提高时钟信号的质量,以满足高质量时钟信号的应用。
为了达到以上目的,本发明提供一种基于ATCA架构的装置,包括前插板、后插板、背板、第一连接部、位于所述第一连接部上方的第二连接部及位于所述第二连接部上方的第三连接部;所述前插板经所述第一连接部和第二连接部,与所述背板连接;所述前插板经所述第三连接部与所述后插板连接,所述第三连接部在靠近所述第二连接部的一端设有第一连接组件;所述前插板设有第一插槽,所述背板上设有第二插槽,所述第一连接组件的一端与所述第一插槽插接适配,所述第一连接组件的另一端与所述第二插槽插接适配;所述第二插槽经所述第一连接组件及所述第一插槽,与所述前插板的时钟电路信号连接;所述第一连接组件,通过所述第一插槽接收所述前插板的时钟信号,并将接收到的时钟信号传送给所述第二插槽。
优选地,所述前插板上设置有多个第一插槽,所述背板上设置有多个第二插槽,所述第一连接组件包括多个第一连接器,各个所述第一连接器的一端与对应的第一插槽插接适配,各个所述第一连接器的另一端与对应的第二插槽插接适配。
优选地,所述背板包括本体及由本体靠近所述第三连接部的一端朝所述第三连接部延伸的延伸部,所述第二插槽设置在所述延伸部上。
优选地,所述延伸部还设有与所述第二插槽插接适配的第二连接组件,所述本体包括业务板,所述业务板设置有第三插槽,所述第二连接组件远离所述第二插槽的一端与所述第三插槽插接适配。
优选地,所述延伸部的顶端到所述第二连接部顶端的距离小于所述第三连接部的顶端到所述第二连接部顶端的距离。
优选地,所述第三连接部在所述第一连接组件的上方设置有第三连接组件,所述前插板经所述第三连接组件与所述后插板连接,所述第三连接组件用于满足所述后插板业务需求。
本发明进一步提供一种适用于上述基于ATCA架构的装置的时钟信号同步的方法,该方法包括步骤:
第一连接组件通过第一插槽接收前插板传送的时钟信号和同步信号;
所述第一连接组件将接收的时钟信号和同步信号发送至对应的第二插槽。
优选地,所述将前插板提供的时钟信号和同步信号发送至确定的背板插槽的步骤之后,该方法还包括:
接收到第一连接组件传送来的时钟信号和同步信号的第二插槽,将接收的时钟信号和同步信号发送至对应的业务板;
所述业务板根据接收的时钟信号,将时钟调整至与所述前插板同步。
优选地,该方法还包括:
第一连接组件通过第二插槽接收背板提供的参考时钟信号;
第一连接组件将接收的参考时钟信号发送对应的第一插槽。
相对现有技术,本发明在所述第三连接部靠近所述第二连接部的一端设有第一连接组件;所述前插板设有第一插槽,所述背板上设有第二插槽,所述第一连接组件的一端与所述第一插槽插接适配,所述第一连接组件的另一端与所述第二插槽插接适配;所述第二插槽经所述第一连接组件及所述第一插槽,与所述前插板的时钟电路信号连接;所述第一连接组件,通过所述第一插槽接收所述前插板的时钟信号,并将接收到的时钟信号传送给所述第二插槽。实现点对点的将所述前插板的时钟电路信号发送给对应的第二插槽,避免由于总线负载影响导致时钟信号质量降低的问题,提高时钟信号的质量,以满足高质量时钟信号的应用。
附图说明
图1为本发明基于ATCA结构的装置的较佳实施例的结构示意图;
图2为本发明基于ATCA结构的装置的时钟信号同步的方法的第一实施例的流程示意图;
图3为本发明基于ATCA结构的装置的时钟信号同步的方法的第二实施例的流程示意图。
本发明目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。
具体实施方式
应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
本发明提供一种基于ATCA架构的装置,参照图1,在一实施例中,该基于ATCA架构的装置包括前插板10、后插板20、背板30、第一连接部40、位于所述第一连接部40上方的第二连接部50及位于所述第二连接部50上方的第三连接部60;所述前插板10经所述第一连接部40和第二连接部50,与所述背板30连接;所述前插板10经所述第三连接部60与所述后插板20连接,所述第三连接部60在靠近所述第二连接部50的一端设有第一连接组件601;所述前插板10设有第一插槽101,所述背板30上设有第二插槽3201,所述第一连接组件601的一端与所述第一插槽101插接适配,所述第一连接组件601的另一端与所述第二插槽3201插接适配;所述第二插槽3201经所述第一连接组件601及所述第一插槽101,与所述前插板10的时钟电路信号连接;所述第一连接组件601,通过所述第一插槽101接收所述前插板10的时钟信号,并将接收到的时钟信号传送给所述第二插槽3201。
在本实施例中,所述前插板10经所述第一连接部40和所述第二连接部50与所述背板30连接,在所述第一连接部40和所述第二连接部50处不与所述后插板20连接;所述前插板10经所述第三连接部60与所述后插板20直接连接;所述第三连接部60靠近所述第二连接部50的一端设有第一连接组件601;所述前插板10设有第一插槽101,所述背板30上设有第二插槽3201,所述第一连接组件601的一端与所述第一插槽101插接适配,所述第一连接组件601的另一端与所述第二插槽3201插接适配;所述第二插槽3201经所述第一连接组件601及所述第一插槽101,与所述前插板10的时钟电路信号连接;所述第一连接组件601,通过所述第一插槽101接收所述前插板10的时钟信号,并将接收到的时钟信号传送给所述第二插槽3201。所述前插板10在所述第一插槽101处与所述背板30连接,不与所述后插板20连接。在本实施例中,优选为所述前插板10上设置有多个第一插槽101,所述背板30上设置有多个第二插槽3201,所述第一连接组件601包括多个第一连接器(图中未示出),各个所述第一连接器的一端与对应的第一插槽101插接适配,各个所述第一连接器的另一端与对应的第二插槽3201插接适配;通过对应连接的各个第一插槽101和第一连接器,将所述前插板10的时钟电路信号发送至对应的第二插槽3201。对各个对应连接的所述第一插槽101、所述第二插槽3201和所述第一连接器进行顺序编号,例如,第一个第一插槽101和第一个第二插槽3201与第一个第一连接器连接;第二个第一插槽101和第二个第二插槽3201与第二个第一连接器连接等。参考表1,TCLK1/P和TCLK1/N为前插板10发送至第一个第一插槽101的时钟信号,TFS1/P和TFS1/N为前插板10发送至第一个第一插槽101的同步信号;TCLK2P和TCLK2/N为前插板10发送至第二个第一插槽101的时钟信号,TFS2/P和TFS2/N为前插板10发送至第n个第一插槽101的同步信号;以此类推,TCLKn/P和TCLKn/N为前插板10发送至第一个第一插槽101的时钟信号,TFSn/P和TFSn/N为前插板10发送至第n个第一插槽101的同步信号。
TCLK1/P TCLK1/N TFS1/P TFS1/N TCLK2/P TCLK2/N TFS2/P TFS2/N
TCLK3/P TCLK3/N TFS3/P TFS3/N TCLK4/P TCLK4/N TFS4/P TFS4/N
TCLK5/P TCLK5/N TFS5/P TFS5/N TCLK6/P TCLK6/N TFS6/P TFS6/N
TCLK7/P TCLK7/N TFS7/P TFS7/N TCLK8/P TCLK8/N TFS8/P TFS8/N
TCLK9/P TCLK9/N TFS9/P TFS9/N TCLK10/P TCLK10/N TFS10/P TFS10/N
TCLK11/P TCLK11/N TFS11/P TFS11/N TCLK12/P TCLK12/N TFS12/P TFS12/N
RCLK1/P RCLK1/N RCLK2/P RCLK2/N RCLK3/P RCLK3/N RCLK4/P RCLK4/N
RCLK5/P RCLK5/N RCLK6/P RCLK6/N RCLK7/P RCLK7/N RCLK8/P RCLK8/N
RCLK9/P RCLK9/N RCLK10/P RCLK10/N RCLK11/P RCLK11/N RCLK12/P RCLK12/N
表1
在本发明其他实施例中,所述前插板10上可以是设置有一个第一插槽101,所述背板30上设置有一个第二插槽3201,所述第一连接组件601包括一个第一连接器,所述第一连接组件601的一端与所述第一插槽101插接适配,所述第一连接组件601的另一端与所述第二插槽3201插接适配,将所述前插板10的时钟电路信号发送至所述第二插槽3201。
在本实施例通过在所述第三连接部60靠近所述第二连接部50的一端设有第一连接组件601;所述前插板10设有第一插槽101,所述背板30上设有第二插槽3201,所述第一连接组件601的一端与所述第一插槽101插接适配,所述第一连接组件601的另一端与所述第二插槽3201插接适配;所述第二插槽3201经所述第一连接组件601及所述第一插槽101,与所述前插板10的时钟电路信号连接;所述第一连接组件601,通过所述第一插槽101接收所述前插板10的时钟信号,并将接收到的时钟信号传送给所述第二插槽3201。实现点对点的将所述前插板10的时钟电路信号发送给对应的第二插槽3201,避免由于总线负载影响导致时钟信号质量降低的问题,提高时钟信号的质量,以满足高质量时钟信号的应用。
进一步地,所述背板30包括本体301及由本体301靠近所述第三连接部60的一端朝所述第三连接部60延伸的延伸部302,所述第二插槽3201设置在所述延伸部302上;所述延伸部302还设有与所述第二插槽3201插接适配的第二连接组件,所述本体301包括业务板(图中未示出),所述业务板设置有第三插槽(图中未示出),所述第二连接组件远离所述第二插槽3201的一端与所述第三插槽插接适配。
在本实施例中,所述延伸部302包括多个第二插槽3201,所述第二连接组件包括多个第二连接器(图中未示出),所述本体301包括多个业务板,各个所述第二插槽3201经各个所述第二连接器对应与各个业务板连接,以将所述第二插槽3201接收的前插板10传送过来的时钟信号和同步信号,传送给对应的业务板,进而使得所述背板30本体301上的各个业务板根据接收的对应时钟信号和同步信号对自身的时钟进行调整,以与所述前插板10的时钟同步。所述前插板10通过点对点的将时钟信号和同步信号发送至所述背板30上的对应的业务板,提高时钟信号的质量,进而使得各个业务板接收的时钟信号能满足高质量时钟需求的应用,提高各个业务板应用的范围。
在本发明其他实施例中,所述第一连接组件601通过第二插槽3201接收背板30提供的参考时钟信号,并将接收的参考时钟信号发送至对应的第一插槽101,以使对应与第一插槽101连接的前插板10的时钟电路根据接收到时钟信号调整自身的时钟,进而使得对应与第一插槽101连接的前插板10的时钟电路的时钟与对应的业务板的时钟同步。例如,参考表1,RCLK1/P和RCLK1/N为第一个第二插槽发送至第一个第一插槽的参考时钟信号;RCLK2/P和RCLK2/N为第二个第二插槽发送至第二个第一插槽的参考时钟信号;以此类推,RCLKn/P和RCLKn/N为第n个第二插槽发送至第n个第一插槽的参考时钟信号。
进一步地,为了在提高所述前插板10发送至各个业务板的时钟信号的质量的同时,保证所述前插板10与所述后插板20之间业务。所述第三连接部60在所述第一连接组件601的上方设置有第三连接组件602,所述前插板10经所述第三连接组件602与所述后插板20连接,所述第三连接组件602用于满足所述后插板20业务需求。所述前插板10在所述第三连接组件602处不与所述背板30连接。通过设置在所述前插板10和所述后插板20之间的第三连接组件602将所述前插板10与所述后插板20连接起来,以便所数据前插板10与所述后插板20之间的业务需求。
进一步地,为了避免所述延伸部302影响,所述前插板10和所述后插板20通过所述第三连接组件602的连接,所述延伸部302的顶端到所述第二连接部50顶端的距离小于所述第三连接部60的顶端到所述第二连接部50顶端的距离。
如图2所示,为本发明基于ATCA结构的装置的时钟信号同步的方法的第一实施例的流程示意图。
以下是实现基于ATCA架构的装置的时钟同步的具体步骤:
步骤S11,第一连接组件通过第一插槽接收前插板传送的时钟信号和同步信号;
步骤S12,所述第一连接组件将接收的时钟信号和同步信号发送至对应的第二插槽。
在本实施例中,该基于ATCA架构的装置包括前插板、后插板、背板、第一连接部、位于所述第一连接部上方的第二连接部及位于所述第二连接部上方的第三连接部;所述前插板经所述第一连接部和第二连接部,与所述背板连接;所述前插板经所述第三连接部与所述后插板连接,所述第三连接部靠近所述第二连接部的一端设有第一连接组件;所述前插板设有第一插槽,所述背板上设有第二插槽,所述第一连接组件的一端与所述第一插槽插接适配,所述第一连接组件的另一端与所述第二插槽插接适配;所述第二插槽经所述第一连接组件及所述第一插槽,与所述前插板的时钟电路信号连接;所述第一连接组件,通过所述第一插槽接收所述前插板的时钟信号,并将接收到的时钟信号传送给所述第二插槽。
在本实施例中优选为有多个第一插槽,多个第二插槽,所述第一连接组件包括多个第一连接器,各个所述第一连接器的一端与对应的第一插槽插接适配,各个所述第一连接器的另一端与对应的第二插槽插接适配;各个第一连接器通过对应连接的第一插槽接收前插板传送的时钟信号和同步信号,接收到时钟信号和同步信号的第一连接器将接收的时钟信号和同步信号将发送至各个对应的第二插槽。对各个对应连接的所述第一插槽、所述第二插槽和所述第一连接器进行顺序编号,例如,第一个第一插槽和第一个第二插槽与第一个第一连接器连接;第二个第一插槽和第二个第二插槽与第二个第一连接器连接等。参考表1,TCLK1/P和TCLK1/N为前插板发送至第一个第一插槽的时钟信号,TFS1/P和TFS1/N为前插板发送至第一个第一插槽的同步信号;TCLK2P和TCLK2/N为前插板发送至第二个第一插槽的时钟信号,TFS2/P和TFS2/N为前插板发送至第n个第一插槽的同步信号;以此类推,TCLKn/P和TCLKn/N为前插板发送至第一个第一插槽的时钟信号,TFSn/P和TFSn/N为前插板发送至第n个第一插槽的同步信号。
在本发明其他实施例中,所述前插板上可以是设置有一个第一插槽,所述背板上设置有一个第二插槽,所述第一连接组件包括一个第一连接器,所述第一连接组件的一端与所述第一插槽插接适配,所述第一连接组件的另一端与所述第二插槽插接适配,将所述前插板的时钟电路信号发送至所述第二插槽。
在本实施例通过在所述第三连接部靠近所述第二连接部的一端设有第一连接组件;所述前插板设有第一插槽,所述背板上设有第二插槽,所述第一连接组件的一端与所述第一插槽插接适配,所述第一连接组件的另一端与所述第二插槽插接适配;所述第二插槽经所述第一连接组件及所述第一插槽,与所述前插板的时钟电路信号连接;所述第一连接组件,通过所述第一插槽接收所述前插板的时钟信号,并将接收到的时钟信号传送给所述第二插槽。实现点对点的将所述前插板的时钟电路信号发送给对应的第二插槽,避免由于总线负载影响导致时钟信号质量降低的问题,提高时钟信号的质量,以满足高质量时钟信号的应用。
如图3所示,为本发明基于ATCA结构的装置的时钟信号同步的方法的第二实施例的流程示意图。
基于上述第一实施例,在所述步骤S12之后,该方法还包括:
步骤S13,接收到第一连接组件传送来的时钟信号和同步信号的第二插槽,将接收的时钟信号和同步信号发送至对应的业务板;
步骤S14,所述业务板根据接收的时钟信号,将时钟调整至与所述前插板同步。
在本实施例中,该基于ATCA架构的装置中的背板包括本体及由本体靠近所述第三连接部的一端朝所述第三连接部延伸的延伸部,所述第二插槽设置在所述延伸部上;所述延伸部还设有与所述第二插槽插接适配的第二连接组件,所述本体包括业务板,所述业务板设置有第三插槽,所述第二连接组件远离所述第二插槽的一端与所述第三插槽插接适配。
所述延伸部包括多个第二插槽,所述第二连接组件包括多个第二连接器,所述本体包括多个业务板,各个所述第二插槽经各个所述第二连接器对应与各个业务板连接,以将所述第二插槽接收的前插板传送过来的时钟信号和同步信号,传送给对应的业务板,进而使得所述背板本体上的各个业务板根据接收的对应时钟信号和同步信号对自身的时钟进行调整,以与所述前插板的时钟同步。所述前插板通过点对点的将时钟信号和同步信号发送至所述背板上的对应的业务板,提高时钟信号的质量,进而使得各个业务板接收的时钟信号能满足高质量时钟需求的应用,提高各个业务板应用的范围。
在本发明其他实施例中,所述第一连接组件通过第二插槽接收背板提供的参考时钟信号,并将接收的参考时钟信号发送至对应的第一插槽,以使对应与第一插槽连接的前插板的时钟电路根据接收到时钟信号调整自身的时钟,进而使得对应与第一插槽连接的前插板的时钟电路的时钟与对应的业务板的时钟同步。例如,参考表1,RCLK1/P和RCLK1/N为第一个第二插槽发送至第一个第一插槽的参考时钟信号;RCLK2/P和RCLK2/N为第二个第二插槽发送至第二个第一插槽的参考时钟信号;以此类推,RCLKn/P和RCLKn/N为第n个第二插槽发送至第n个第一插槽的参考时钟信号。
上述本发明实施例序号仅仅为了描述,不代表实施例的优劣。通过以上的实施方式的描述,本领域的技术人员可以清楚地了解到上述实施例方法可借助软件加必需的通用硬件平台的方式来实现,当然也可以通过硬件,但很多情况下前者是更佳的实施方式。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质(如ROM/RAM、磁碟、光盘)中,包括若干指令用以使得一台终端设备(可以是手机,计算机,服务器,或者网络设备等)执行本发明各个实施例所述的方法。
以上所述仅为本发明的优选实施例,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (9)

1.一种基于ATCA架构的装置,包括前插板、后插板、背板、第一连接部、位于所述第一连接部上方的第二连接部及位于所述第二连接部上方的第三连接部;所述前插板经所述第一连接部和第二连接部,与所述背板连接;所述前插板经所述第三连接部与所述后插板连接,其特征在于,所述第三连接部在靠近所述第二连接部的一端设有第一连接组件;所述前插板设有第一插槽,所述背板上设有第二插槽,所述第一连接组件的一端与所述第一插槽插接适配,所述第一连接组件的另一端与所述第二插槽插接适配;所述第二插槽经所述第一连接组件及所述第一插槽,与所述前插板的时钟电路信号连接;所述第一连接组件,通过所述第一插槽接收所述前插板的时钟信号,并将接收到的时钟信号传送给所述第二插槽。
2.根据权利要求1所述的基于ATCA架构的装置,其特征在于,所述前插板上设置有多个第一插槽,所述背板上设置有多个第二插槽,所述第一连接组件包括多个第一连接器,各个所述第一连接器的一端与对应的第一插槽插接适配,各个所述第一连接器的另一端与对应的第二插槽插接适配。
3.根据权利要求2所述的基于ATCA架构的装置,其特征在于,所述背板包括本体及由本体靠近所述第三连接部的一端朝所述第三连接部延伸的延伸部,所述第二插槽设置在所述延伸部上。
4.根据权利要求3所述的基于ATCA架构的装置,其特征在于,所述延伸部还设有与所述第二插槽插接适配的第二连接组件,所述本体包括业务板,所述业务板设置有第三插槽,所述第二连接组件远离所述第二插槽的一端与所述第三插槽插接适配。
5.根据权利要求3或4所述的基于ATCA架构的装置,其特征在于,所述延伸部的顶端到所述第二连接部顶端的距离小于所述第三连接部的顶端到所述第二连接部顶端的距离。
6.根据权利要求1至4任一项所述的基于ATCA架构的装置,其特征在于,所述第三连接部在所述第一连接组件的上方设置有第三连接组件,所述前插板经所述第三连接组件与所述后插板连接,所述第三连接组件用于满足所述后插板业务需求。
7.一种适用于权利要求1-6任一项所述的基于ATCA架构的装置的时钟信号同步的方法,其特征在于,该方法包括步骤:
第一连接组件通过第一插槽接收前插板传送的时钟信号和同步信号;
第一连接组件将接收的时钟信号和同步信号发送至对应的第二插槽。
8.根据权利要求7所述的基于ATCA架构的装置的时钟信号同步的方法,其特征在于,所述第一连接组件将接收的时钟信号和同步信号发送至对应的第二插槽的步骤之后,该方法还包括:
接收到第一连接组件传送来的时钟信号和同步信号的第二插槽,将接收的时钟信号和同步信号发送至对应的业务板;
该业务板根据接收的时钟信号,将时钟调整至与所述前插板同步。
9.根据权利要求7或8所述的基于ATCA架构的装置的时钟信号同步的方法,其特征在于,该方法还包括:
第一连接组件通过第二插槽接收背板提供的参考时钟信号;
第一连接组件将接收的参考时钟信号发送对应的第一插槽。
CN201310740564.4A 2013-12-27 2013-12-27 基于atca架构的装置及其时钟信号同步的方法 Active CN104239264B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201310740564.4A CN104239264B (zh) 2013-12-27 2013-12-27 基于atca架构的装置及其时钟信号同步的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310740564.4A CN104239264B (zh) 2013-12-27 2013-12-27 基于atca架构的装置及其时钟信号同步的方法

Publications (2)

Publication Number Publication Date
CN104239264A CN104239264A (zh) 2014-12-24
CN104239264B true CN104239264B (zh) 2018-01-09

Family

ID=52227365

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310740564.4A Active CN104239264B (zh) 2013-12-27 2013-12-27 基于atca架构的装置及其时钟信号同步的方法

Country Status (1)

Country Link
CN (1) CN104239264B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN2845326Y (zh) * 2005-11-14 2006-12-06 华为技术有限公司 一种atca背板和与该背板连接的交换单板及系统
CN101119171A (zh) * 2007-09-14 2008-02-06 中兴通讯股份有限公司 一种先进电信计算机体系的时钟同步系统及方法
CN202872807U (zh) * 2012-05-14 2013-04-10 中兴通讯股份有限公司 一种atca背板

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7083422B2 (en) * 2004-04-13 2006-08-01 Intel Corporation Switching system
US8498309B2 (en) * 2005-05-18 2013-07-30 Intel Corporation Data transport module

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN2845326Y (zh) * 2005-11-14 2006-12-06 华为技术有限公司 一种atca背板和与该背板连接的交换单板及系统
CN101119171A (zh) * 2007-09-14 2008-02-06 中兴通讯股份有限公司 一种先进电信计算机体系的时钟同步系统及方法
CN202872807U (zh) * 2012-05-14 2013-04-10 中兴通讯股份有限公司 一种atca背板

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
ATCA在信号产品中的应用;周在福等;《铁道通信信号》;20090630;第45卷(第6期);第16-18页 *

Also Published As

Publication number Publication date
CN104239264A (zh) 2014-12-24

Similar Documents

Publication Publication Date Title
US8767806B2 (en) CXP to QSFP+ module form factor adapter
CN201699722U (zh) 拼接式背板
CN103718658A (zh) 背板、插框和网络设备
EP4049477B1 (en) Transmission rate adaptation
CN103703453A (zh) 提供用于消息负载均衡的推送服务的系统及其方法
CN102594802A (zh) 低延迟联网的方法及系统
US8811577B2 (en) Advanced telecommunications computing architecture data exchange system, exchange board and data exchange method
CN104239264B (zh) 基于atca架构的装置及其时钟信号同步的方法
CN101873196A (zh) 用于高速传输数据的方法、系统及板卡
CN201426156Y (zh) 一种双面插背板及背板
CN102043447A (zh) 先进电信计算架构atca扩展背板和系统
CN103582281A (zh) 基于10GBaseKR的高速背板过孔设计方法
CN101651491B (zh) 芯片预加重和均衡参数的动态调整方法及装置
US20090073669A1 (en) Double-width advanced mezzanine card, communication system and unit
CN101217380A (zh) 一种atca机框及机框系统
CN105027518B (zh) 用于通信设备的互连系统
CN201393344Y (zh) 一种双面插背板及槽位连接器
CN102638589A (zh) 一种通道的对应连接关系的确定方法及相关连接端和系统
CN106254024A (zh) 一种数据传输方法、中转设备以及终端
CN102497308A (zh) 一种多槽位交换机
CN104660476A (zh) 一种实时总线及其实现方法
CN202872807U (zh) 一种atca背板
CN1892634B (zh) PCI Express扩展槽电路及其设计方法
CN102624617B (zh) 数据交换系统和方法
CN201259993Y (zh) 高清晰度多媒体接口的连接器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information

Address after: 518057, Shenzhen Province, Nanshan District hi tech Zone, Guangdong hi tech Zone, No. 9, building 8, East

Applicant after: BANGYAN TECHNOLOGY CO., LTD.

Address before: 518057, Shenzhen Province, Nanshan District hi tech Zone, Guangdong hi tech Zone, No. 9, building 8, East

Applicant before: Shenzhen Bangyan Information Technology Co., Ltd.

COR Change of bibliographic data
GR01 Patent grant
GR01 Patent grant
CP02 Change in the address of a patent holder
CP02 Change in the address of a patent holder

Address after: 518000 2101, No. 100, Zhihe Road, Dakang community, Yuanshan street, Longgang District, Shenzhen, Guangdong

Patentee after: BANGYAN TECHNOLOGY Co.,Ltd.

Address before: 518057 East, 8th floor, software building, No. 9, Gaoxin Zhongyi Road, high tech Zone, Nanshan District, Shenzhen, Guangdong Province

Patentee before: BANGYAN TECHNOLOGY Co.,Ltd.