CN103946822B - 用于促进定制在计算设备处的多用途互连代理的机制 - Google Patents

用于促进定制在计算设备处的多用途互连代理的机制 Download PDF

Info

Publication number
CN103946822B
CN103946822B CN201180074653.9A CN201180074653A CN103946822B CN 103946822 B CN103946822 B CN 103946822B CN 201180074653 A CN201180074653 A CN 201180074653A CN 103946822 B CN103946822 B CN 103946822B
Authority
CN
China
Prior art keywords
interconnection
multipurpose
agency
packet
customization
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201180074653.9A
Other languages
English (en)
Other versions
CN103946822A (zh
Inventor
D·齐亚卡斯
Z-N·G·蔡
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Intel Corp
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of CN103946822A publication Critical patent/CN103946822A/zh
Application granted granted Critical
Publication of CN103946822B publication Critical patent/CN103946822B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4027Coupling between buses using bus bridges

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Bus Control (AREA)

Abstract

描述了根据本发明的一种实施例用于促进定制在计算设备处的多用途互连代理的机制。本发明的各实施例的一种方法包括通过把定制模块关联到在计算系统处的多用途互连代理来增强该多用途互连代理。增强可以包括定制多用途互连代理的一种或多种功能性。该方法还可以包括经由定制模块定制经增强的多用途互连代理的一种或多种功能性,其中,定制包括允许携带数据分组的两个或更多个处理器互连的集成。

Description

用于促进定制在计算设备处的多用途互连代理的机制
领域
本领域通常涉及计算设备,且尤其涉及采用促进定制在计算设备处的多用途互连代理的机制。
背景
多用途互连代理是指具有存储器代理和互连代理的功能的实体,其可以帮助管理到计算子系统且跨越这样的存储器和互连子系统的组合的交互。通过软件应用或其他专用ASIC管理计算处理器和它们的相关组件、协议等等的当前互连。多用途互连代理可以与对大的系统可扩展性和性能很重要的存储器和多个不同互连交互并管理它们,这是由于它帮助实现更好的资源共享、通信效率、高带宽、低等待时间等等,同时是完全可定制的。由于某些限制,例如由于缺少在ASIC设计上不能容易地处理的定制选项(例如,不同的协议标准、互连网络流量管理、性能优化等等),同时软件将通常缺少硬件设计的性能,如今的ASIC设计或软件方法不能总是实现这样的配置的全部潜力。
附图简述
作为示例而非限制,在附图的各图中阐释本发明的各实施例,附图中,相似的标号指示相似的元素,附图中:
图1阐释根据本发明的一种实施例采用促进定制在计算设备处的多用途互连代理的定制机制的计算设备;
图2阐释根据本发明的一种实施例在计算设备处采用的定制机制;
图3阐释采用根据本发明的一种实施例的定制机制的经增强的多用途互连代理;
图4A阐释根据本发明的一种实施例在计算设备处采用和促进定制机制的方法;
图4B阐释根据本发明的一种实施例在计算设备处使用定制机制的用于控制和数据流的方法;
图4C阐释根据本发明的一种实施例在计算设备处使用定制机制的安全流的方法;
图4D阐释根据本发明的一种实施例在计算设备处使用定制机制快速转发数据流的方法;以及
图5阐释根据本发明的一种实施例的计算系统。
详细描述
本发明的各实施例提供根据本发明的一种实施例用于促进定制在计算设备处的多用途互连代理的机制。本发明的各实施例的方法包括通过把定制模块关联到在计算系统处的多用途互连代理来增强该多用途互连代理。增强可以包括定制多用途互连代理的一种或多种功能性。该方法还可以包括经由定制模块定制经增强的多用途互连代理的一种或多种功能性,其中,定制包括允许携带数据分组的两个或更多个处理器互连的集成。
在一种实施例中,本发明的各实施例提供改善的网络和互连可管理性和可控制性,保护消费者的新近和过去的投资,并增加用于客户互连网络以便改善可扩展性和灵活性等等的创新的和新颖的特定解决方案。
图1阐释采用根据本发明的一种实施例用于促进定制在计算设备处的多用途互连代理的定制机制的计算设备。在一种实施例中,计算设备100被阐释为具有定制机制108,以便在计算设备处提供多用途互连代理组件的定制。计算设备100可包括台式计算机(例如,个人计算机(PC)等等)、服务器计算机、移动计算设备(例如包括智能电话(例如黑莓(BlackBerry)等等)的蜂窝式电话、手持式计算设备、个人数字助理(PDA)等等)、平板计算机(例如等等)、膝上型计算机(例如,笔记本、上网本等等)、电子阅读器(例如,等等)、机顶盒(例如,基于因特网的有线电视机顶盒)等等。
在一种实施例中,定制机制108促进定制诸如多用途互连代理(例如,英特尔公司的Home Agent(本地代理)等的互连代理的各种组件、特征、功能性等等,以便给用户提供采用和使用这样的多用途互连代理的附加益处。例如,通过把多用途互连代理用作知识协议(“IP”)群集或块(例如,可以携带多用途互连代理功能性的全部或一个子集的逻辑块等等)用户可以定制多用途互连代理的某些组件或功能性,该多用途互连代理可以由标准化应用编程接口(称为“API”或简单地称为“接口”)组成并且传输信号,以便实现IP块的各种组件的更好互连和使用。这种IP群集或块的实现可以允许连接到多个互连和协议(例如,QPI、外围组件互连(“PCI”)、PCI-Express(“PCIe”)、扩展PCI(“PCI-X”)、英特尔快速路径互连(称为“QPI”或“QuickPath”)等等),得到更高的处理器生产力和多用途互连代理的增加的总体效率,且因此得到计算系统100的增加的总体效率。进一步,IP群集或块可以通过前述的API编程,以便允许它集成到其中的任何组件来对它进行编程以便得到感兴趣的特定功能,或者,例如,如果生产商或集成者选择把IP块API直接公开给用户(例如,程序员、软件开发者、系统管理员等等),则允许用户直接地编程其特征和功能。
在一种实施例中,可以把定制机制108作为与在计算系统处的现有多用途互连代理相关联的或在其之内的可定制IP块而提供。定制机制108可以帮助解决原始设备制造商(“OEM”)或原始设计制造商(“ODM”)在开发专用节点控制器(“NC”)、输入/输出(“I/O”)控制器及其他客户解决方案(例如,加速器、专用外部存储器控制器等等)的定制设计中可能所面临的关键设计障碍。这种技术允许用户使用定制机制108的各种组件,以便辅助NC的设计以及各种形式的组织结构、加速器及其他实现(例如可以利用QPI来给OEM/ODM/客户提供某种特定功能和某些区域的差异化的那些实现)。进一步,通过允许定制机制108充当交叉互连和交叉组织结构代理,以便在两个或更多个互连协议之间(例如从QPI到PCIe以及从PCIe到QPI)以及在任何将来的互连和多协议链路接口(例如,PCIe,且反之亦然,等等)之间提供受保护的、快速的交换功能,定制机制108允许通过使用例如QPI等等来管理新的功能性。在一种实施例中,定制机制108充当跨越多个多用途互连代理组件的可扩展互连体系结构,包括提供连接到若干不同的组织结构且不仅限于中央处理单元(“CPU”)到CPU的能力。
定制机制108可以帮助允许OEM/ODM规划和设计它们的NC及其他前述的组件,以便可以提供例如关联的目录特征、快速存储器、数据传递、可靠性可用性可维护性(“RAS”)等等。以这种方式,不仅保护了客户投资,而且也具有在消费者方定制和使用多用途互连代理的新特征的能力,这可以显著地减少多用途互连代理的典型的开发和制造时间。例如,定制机制108可以扩展现有的多用途互连代理的当前范围和功能性,且可以用来在群集或云配置中生成受保护的域和优先域。在这种情况中,例如,使用定制机制108,可以根据指定的分类处理在底层多用途互连代理处的各种分组,且然后可以将其指派给特定的路由/域,以便促进生成受保护的路由/域和/或优先的路由/域,并且防止病毒分组传播。这种技术被用来借助于重新封装和/或重新配置维持与不同的协议标准的兼容性。进一步,在发生经由互连工作和这种定制机制108的、从一个群集到另一群集的传送不需要复杂的重新封装或重新配置时,它可以被用来检测(数据、分组、通信等等的)传送是否可以快速转发和/或加速。
计算设备100可以采用诸如英特尔本地代理等的前述的多用途互连代理,且还包括充当在计算机设备100的任何硬件或物理资源和用户之间接口的操作系统106。计算设备100还包括一个或多个处理器102、存储器设备104、网络设备、驱动器等等,以及输入/输出源,例如触摸屏、触摸板、触摸垫、虚拟键盘或常规键盘、虚拟鼠标或常规鼠标等等。应注意,贯穿本文档,可互换地且同义地使用类似“机器”、“设备”、“计算设备”、“计算机”、“计算系统”等等的术语。
图2阐释根据本发明的一种实施例在计算机处采用的定制机制。在一种实施例中,定制机制108包括互连接口202,互连接口202进一步包括相互交换逻辑222。互连接口202提供到互连组织结构和本地存储/存储器组件等等的一个或多个接口。例如,正如图3中所阐释的,组织结构到数据接口、组织结构到地址和控制接口、组织结构到信用和杂项控制接口等等。这种互连接口202可以容易地集成到前述的OEM节点控制器、存储器控制器、I/O控制器等等,或者充当交叉互连多组织结构代理。
在一种实施例中,相互交换逻辑222促进互连的集成对不同协议的支持。例如,相互交换逻辑222促进QPI到PCIe和PCIe到QPI以及其他前述的组合。逻辑222提供集成和支持多个互连和跨电压/频率边界事务的能力,这提供显著的多用途互连代理实现灵活性。这种功能性对大规模计算系统和云计算来说尤为重要。在一种实施例中,具有相互交换逻辑222以及其他组件204-212的这种互连接口202可以作为定制机制108添加到现有的多用途互连代理,以便用定制机制108的定制特征增强多用途互连代理。进一步,可以支持用于QPI去往/来自PCIe流量等等的一致性存储器读/写、非监听读/写的接收和处理,并且提供存储器、RSL块、寄存器、标准缓冲器和数据路径的访问和控制。
在一种实施例中,提供旁路逻辑204,以便通过旁路复杂冲突检测和解决逻辑来处理经过快速路径的某些类别的包,例如非一致性数据包,从而加速传送。旁路逻辑204也可以用来快速地检查包标识(“ID”)和安全分类(根据需要)、处理和重新格式化数据(例如,根据需要提供多协议支持)、检查路由表和快速转发给出口缓冲器逻辑以便把传递调度给所指派的目的地。由旁路逻辑204提供的这种功能性可以用来在附加区域提供值,例如涉及电信或通信和存储设备、安全设备(或跨越大的群集设施保护服务器群集通信)等等的处理和QoS。
定制机制108还提供监听目录管理208,以便连接到多用途互连代理的监听目录结构,并且管理监听目录;例如,允许控制和冲突逻辑206向远程套接字的目录通知诸如图1的主机计算设备100等的其他计算设备中的高速缓存线的状态。定制机制108还包括存储器存取事务管理210(“事务管理”),以便检查存储器地址并决定哪一存储器通道将是待处理事务的接收者。事务管理210还提供读/写、部分读/写、不同优先级的读/写、非监听读/写和存储器通道负载平衡功能等等,且可以直接地管理去往和来自存储器控制器的高级事务控制和数据流。
定制机制108包括集成和兼容性逻辑212(“重用逻辑”),以便在必要时提供使用定制机制108增强和定制的常规的多用途互连代理的现有的和/或默认的功能性和组件中的一些的重用、与其的兼容性或集成。这种特征还简化了定制机制108的使用和应用,而不会招致附加的设计和制造成本以及复杂性等等。
在一种实施例中,定制机制108包括控制和冲突逻辑206,控制和冲突逻辑206可以用来促进和允许定制机制108的其他组件202-204、208-212的使用,并提供其自己的唯一功能。例如,控制和冲突逻辑206可以促进和允许互连接口202及其相互交换逻辑222处理在诸如QPI、PCIe等的各种互连之间传送的包,如前所示。此外,控制和冲突逻辑206可以保持大的数据缓冲器,该大的数据缓冲期用来临时存储传输状态的所有包,且可以用来解码(例如,使用嵌入式编码器/解码器)包信息、检查目的地地址、执行存储器映射和通道排列、检测和解决可能的一致性冲突等等。定制机制108的附加的特征和/或组件还可以包括(1)跨电压和频率域控制,(2)控制并连接到原生的双倍数据率(“DDR”)和非易失性存储器(“NVM”),(3)在诸如图1的计算设备100等的单个计算设备内的分层存储器结构的创建和管理,包括例如两级存储器(例如,一级在存储器存取时间方面比另一级更快),以及处理分层存储器模型的事务调度和控制,(4)RAS特征和错误报告逻辑,例如镜像、前后紧接、重试、MCA报告、CMCI触发等等,以及(5)局部区域的一致性目录或全局一致性事务性能优化的管理。
预期可以向定制机制108添加或从其移除任何数量和类型的组件,以便促进定制机制108在计算设备处的多用途互连代理的运行和可操作性。出于简短、清晰、易于理解和聚焦于定制机制108起见,在这里不示出或讨论诸如计算设备、照相机等等的各种设备的多个默认的或已知的组件。
图3阐释采用根据本发明的一种实施例的定制机制经增强的多用途互连代理。在所阐释的实施例中,采用图2的定制机制的增强的或定制的多用途互连代理302被示出为具有且提供各种功能性和组件,例如互连接口组织结构到数据306、组织结构到地址和控制308的和组织结构到信用和杂项控制310等等。多用途互连代理的示例可以包括英特尔本地代理,英特尔本地代理可以通过采用图2的定制机制(整体或通过使用它的某些相关的组件)来增强或定制。例如,接口306-310使用入口缓冲器312-316和出口缓冲器322-326来提供到相关的数据342-344和首部332-340的接口,以便与数据存储域352(包括正常的操作数据域354和受保护数据域356)、与冲突地址表358通信的本地跟踪器360以及进一步与信用控制376通信的调度器362一起处理。调度器可以包括包交换和编制器364、安全组件366、信用检查模块368、监听目录370、年龄排序矩阵(AOM)374和杂项组件372。AOM允许把分组/消息调度到出口322-326,以供通过可配置数量的虚拟先进先出(FIFO)分派,且还允许把消息优先级规则应用到队列中等待分派的消息。进一步,经增强的多用途互连代理302与本地存储器和目录304通信。
如参考图2所讨论的,定制机制的监听目录管理可以提供监听目录370的接口和机制。类似地,定制机制的其他组件用于提供经增强的多用途互连代理302,其被定制(或可定制)为执行如图2中所引用的多个附加的和新颖的特征。如参考图2进一步讨论的,控制和冲突逻辑206可以扮演控制、允许和促进定制机制的各种功能性的庇护角色,得到经增强的多用途互连代理302。
图4A阐释采用和促进根据本发明的一种实施例在计算设备处使用的定制机制的方法。方法400可以由可以包括硬件(例如,电路、专用逻辑、可编程逻辑等等)、软件(例如在处理设备上运行的指令)或其组合的处理逻辑执行。在一种实施例中,方法400可以由图1的定制机制108执行。
方法400从在计算系统处采用定制机制开始,同时在框402处维持与本地的多用途互连代理及其标准组件的兼容性。在框404,在一种实施例中,所采用的和可用的定制机制被用来促进多用途互连代理的各种功能性的定制,例如允许在相互独立的多个互连之间的包的接收和传送之间的互连交换。在框406,例如,执行监听目录管理。在框408,例如,通过旁路与传送和/或接收过程相关联的各种所选择的和/或检测到的复杂性,加速包的传送和接收。
图4B阐释根据本发明的一种实施例在计算设备处使用定制机制的控制和数据流的方法。方法420可以由可以包括硬件(例如,电路、专用逻辑、可编程逻辑等等)、软件(例如在处理设备上运行的指令)或其组合的处理逻辑执行。在一种实施例中,方法420可以由图1的定制机制108执行。
方法420从框422开始,控制命令指示在定制机制处接收到存储器事务请求。在框424,控制命令被存储在入口缓冲器处,且通过把控制命令转发至定制机制的控制和冲突逻辑或旁路逻辑来快速地处理。在框426,通过定制机制的互连/组织结构接口接收数据,且然后基于所接收的控制命令处理该数据。如果没有接收到命令,则基于事务ID或其他索引方法的数据被存储在数据缓冲器中以供进一步处理。在框428,基于使用控制和冲突逻辑来处理的数据写入请求,该控制和冲突逻辑例如基于事务类型、优先级及其他相关的事务信息调度其相应的存储器事务。例如,在存储器通道缓冲器可用时,可以快速地处理这种写入,且相关的数据被发送给所指派的存储器通道及其控制器,以便把数据写入到存储器(例如,动态随机存取存储器(“DRAM”)、非易失性存储器等等)或另一组织结构。
在框430,写完成被调度并将其发送给出口缓冲器,且然后将其返回给原始的写事务发起者。在框432,由定制机制的控制和冲突逻辑处理调度存储器读以便例如把资源分配给数据缓冲器或出口缓冲器的读事务。可以基于各种体系结构要求来调度和实现该读取,例如冲突检测、冲突解决、存储器通道配置、读取请求发送给存储器通道以及随后从存储器接收带有错误检查的返回数据。进一步,调度读取以便把资源分配给数据缓冲器或出口缓冲器。在框432,把返回数据分派给相应的请求。
图4C阐释根据本发明的一种实施例在计算设备处使用定制机制的安全流的方法。方法440可以由可以包括硬件(例如,电路、专用逻辑、可编程逻辑等等)、软件(例如在处理设备上运行的指令)或其组合的处理逻辑执行。在一种实施例中,方法440可以由图1的定制机制执行。
方法440从在框442在定制机制处接收对所链接的节点的请求开始。在框444,做出关于请求中是否检测到病毒的判断。如果检测到病毒,则在框446,阻断来自这一具体节点的该请求和其他将来的请求或事务以便避免任何潜在病毒相关的问题。可以用LT锁流响应被感染的节点,可以把1返回给读请求,同时放弃写请求,并且完成。进一步,出于诊断目的,定制机制可以有选择地在一个或多个安全寄存器中记录请求的类型、频率及其他相关的信息。在框448,如果没有检测到病毒,进行到关于受保护标签或ID或节点ID是否与特定的分组密钥匹配的另一判断。在框452,如果标签或ID不匹配密钥和/或未经验证,那么,请求事务进入到LT锁流,且读取返回1作为错误(例如,PCIe错误等等),同时从该流放弃写入并把完成发送回去给请求者。在框450,如果标签或ID匹配密钥,且该事务满足配置寄存器中所指定的其他附加的访问准则,则它可以访问受保护域。
图4D阐释根据本发明的一种实施例在计算设备处使用定制机制快速转发数据流的方法。方法460可以由可以包括硬件(例如,电路、专用逻辑、可编程逻辑等等)、软件(例如在处理设备上运行的指令)或其组合的处理逻辑执行。在一种实施例中,方法460可以由图1的定制机制执行。
方法460从框462开始,定制机制从所链接的节点接收数据事务请求。在框464,定制机制的控制和冲突逻辑推荐和执行对事务数据或数据包的格式改变。进一步,控制和冲突逻辑处的解码器可以查找数据是否对应于非监听事务以及目的地节点链路是空闲的还是忙于从事其他事务。在框466,检查例程表,且选择或决定到目的地的路由。在框468,请求被转发给调度器,并且如果必要的话请求构建新的数据包,并且将其发送给出口缓冲器。在框470,由调度程序分配出口缓冲器资源,且在控制和冲突逻辑处构建新的数据包格式。在框472,把新的或新近格式化的数据包传递给出口缓冲器,同时在框474基于协议要求发送数据事务。
图5阐释根据本发明的一种实施例采用图1的定制机制的计算系统。示例性计算系统500可以与图1的计算设备100相同或相似,且包括:1)一个或多个处理器501,其中的一个可以包括以上所描述的一个或多个特征;2)芯片组502(包括,例如,存储器控制中枢(MCH)、I/O控制器中枢(ICH)、平台控制器中枢(PCH)、片上系统(SoC)等等);3)系统存储器503(存在不同类型的系统存储器,例如双数据率RAM(DDR RAM)、扩展数据输出RAM(EDO RAM)、非易失性存储器等等);4)高速缓存504;5)图形处理器506;6)显示器/屏幕507(存在不同类型的显示器/屏幕,例如阴极射线管(CRT)、薄膜晶体管(TFT)、发光二极管(LED)、分子有机LED(MOLED)、液晶显示器(LCD)、数字光投影仪(DLP)等等;以及7)一个或多个I/O设备508。
一个或多个处理器501执行指令,以便执行计算系统的软件例程实现的任何任务。指令频繁地涉及对数据执行的某种类型的操作。数据和指令两者都被存储在系统存储器503和高速缓存504中。高速缓存504通常被设计成具有比系统存储器503更短的等待时间。例如,高速缓存504可以被集成到与处理器相同的硅芯片上,和/或用较快的静态RAM(SRAM)单元构建,同时系统存储器503可以用较慢的动态RAM(DRAM)单元构建。通过倾向于把更频繁地使用的指令和数据存储在高速缓存504而非系统存储器503中,改善了计算系统的总体性能效率。
系统存储器503蓄意地供计算系统中的其它组件使用。例如,从到计算系统的各种接口(例如,键盘和鼠标、打印机端口、局域网(LAN)端口、调制解调器端口等等)接收的或者从计算机系统的内部存储元素(例如,硬盘驱动器)检索到的数据,在实现软件程序时由一个或多个处理器操作它们之前,常常暂时排队到系统存储器503中。类似地,软件程序确定应当通过一个计算系统接口从计算系统发送到外部实体或被存储到内部存储元件中的数据,在传送或存储它之前常常暂时排队到系统存储器503中。
芯片组502(例如,ICH)可以负责确保在系统存储器503及其适当的相应计算系统接口(以及内部存储设备,如果计算系统被设计成这样的话)之间适当地传送这样的数据。芯片组502(例如,MCH)负责管理在处理器501、接口和内部存储元素当中对系统存储器503进行访问的各种竞争性请求的访问,这些访问可以相对于彼此大致及时出现。
典型的计算系统中也实现一个或多个I/O设备508。I/O设备通常负责传递去往和/或来自计算系统(例如,联网适配器)的数据;或者,用于在计算系统内的大型非易失性存储(例如,硬盘驱动器)。芯片组503的ICH具有在本身和所观察的I/O设备508之间的双向点对点链路。
可以把本发明的各种实施例的各部分提供为计算机程序产品,其可以包括其上存储有计算机程序指令的计算机可读介质,这些计算机程序指令可以用来把计算机(或其他电子设备)编程为执行根据本发明的各实施例的过程。机器可读介质可以包括但不限于光盘、紧致盘只读存储器(CD-ROM)和磁光盘、ROM、RAM、可擦除可编程只读存储器(EPROM)、电EPROM(EEPROM)、磁或光卡、闪速存储器或适用于存储电子指令的其他类型的介质/机器可读介质,例如固态存储设备、快速和可靠的DRAM子系统等等。
可以使用在一个或多个电子设备(例如,终端站、网络元件)上存储和执行代码和数据来实现图中所示出的技术。这样的电子设备使用计算机可读介质存储和传输(内部地和/或与网络上的其他电子设备)代码和数据,计算机可读介质例如非暂态计算机可读存储介质(例如,磁盘;光盘;随机存取存储器;只读存储器;闪速存储器设备;相变存储器)和暂态计算机可读传输介质(例如,电、光、声或其他形式的传播信号,例如载波、红外信号、数字信号)。另外,这样的电子设备通常包括一组一个或多个处理器,其耦合到一个或多个其他组件,例如一个或多个存储设备(非暂态机器可读存储介质)、用户输入/输出设备(例如,键盘、触摸屏和/或显示器)和网络连接。该组处理器和其他组件的耦合通常通过一个或多个总线和桥(也称为总线控制器)来进行。因而,给定的电子设备的存储设备通常存储用于在该电子设备的一组一个或多个处理器上执行的代码和/或数据。当然,可以使用软件、固件和/或硬件的不同组合来实现本发明的一个实施例的一个或多个部分。
在前述的说明书中,已经参考其特定的示例性实施例描述了本发明。然而,将明显看出,可以在不偏离如所附权利要求中所陈述的本发明的宽泛精神和范围的前提下对其做出各种修改和改变。因此,应当以说明性的意义而非限制性的意义来看待说明书和附图。

Claims (17)

1.一种用于促进定制在计算设备处的多用途互连代理的方法,包括:
通过把定制模块关联到在计算系统处的多用途互连代理,增强所述多用途互连代理,其中增强包括定制所述多用途互连代理的一种或多种功能性;
经由所述定制模块定制所述经增强的多用途互连代理的所述一种或多种功能性,其中,定制包括允许携带数据分组的两个或更多个处理器互连的集成;以及
通过快速路径加速所述数据分组中的一个或多个数据分组的传送,其中基于包括与所述一个或多个数据分组有关的标识、安全分类、格式或路由表的一个或多个因素将所述一个或多个数据分组选择用于加速传送,其中在选择后,所述一个或多个数据分组被快速转发给出口缓冲器,以便传递到一个或多个所指派的目的地。
2.如权利要求1所述的方法,其特征在于,所述定制模块包括知识协议(IP)块或群集,其中集成包括在所述两个或更多个处理器互连之间建立双向通信,用于所述数据分组的通信。
3.如权利要求1所述的方法,其特征在于,所述两个或更多个处理器互连包括QuickPath互连(QPI)、外围组件互连(PCI)、扩展PCI(PCI-X)和PCI Express(PCIe)中的一种或多种。
4.如权利要求1所述的方法,其特征在于,定制进一步包括在由所述定制模块提供的新组件和所述多用途互连代理的默认组件之间建立兼容性,其中,建立兼容性包括促进在所述多用途互连代理处的互连可管理性和可控制性。
5.如权利要求1所述的方法,其特征在于,关联包括把所述定制模块应用到所述多用途互连代理中。
6.如权利要求1所述的方法,其特征在于,所述计算设备包括智能电话、个人数字助理(PDA)、手持式计算机、电子阅读器、平板计算机、笔记本、上网本、服务器、机顶盒和台式计算机中的一种或多种。
7.一种用于促进定制在计算设备处的多用途互连代理的系统,包括:
在计算设备处采用的定制机制,其中,所述定制机制用于:
通过把定制模块关联到在计算系统处的多用途互连代理,增强所述多用途互连代理,其中增强包括定制所述多用途互连代理的一种或多种功能性;
经由所述定制模块定制所述经增强的多用途互连代理的所述一种或多种功能性,其中定制包括允许携带数据分组的两个或更多个处理器互连的集成;以及
通过快速路径加速所述数据分组中的一个或多个数据分组的传送,其中基于包括与所述一个或多个数据分组有关的标识、安全分类、格式或路由表的一个或多个因素将所述一个或多个数据分组选择用于加速传送,其中在选择后,所述一个或多个数据分组被快速转发给出口缓冲器,以便传递到一个或多个所指派的目的地。
8.如权利要求7所述的系统,其特征在于,所述定制模块包括知识协议(IP)块或群集,其中集成包括在所述两个或更多个处理器互连之间建立双向通信,用于所述数据分组的通信。
9.如权利要求7所述的系统,其特征在于,所述两个或更多个处理器互连包括QuickPath互连(QPI)、外围组件互连(PCI)、扩展PCI(PCI-X)和PCI Express(PCIe)中的一种或多种。
10.如权利要求7所述的系统,其特征在于,定制进一步包括在由所述定制模块提供的新组件和所述多用途互连代理的默认组件之间建立兼容性,其中建立兼容性包括促进在所述多用途互连代理处的互连可管理性和可控制性。
11.如权利要求7所述的系统,其特征在于,关联包括把所述定制模块应用到所述多用途互连代理。
12.如权利要求7所述的系统,其特征在于,所述计算设备包括智能电话、个人数字助理(PDA)、手持式计算机、电子阅读器、平板计算机、笔记本、上网本、服务器、机顶盒和台式计算机中的一种或多种。
13.一种用于促进定制在计算设备处的多用途互连代理的系统,包括计算机可读介质,具有存储在其上的指令;屠户由计算机,所述计算机用于:
通过把定制模块关联到在计算系统处的多用途互连代理,增强所述多用途互连代理,其中增强包括定制所述多用途互连代理的一种或多种功能性;
经由所述定制模块定制所述经增强的多用途互连代理的所述一种或多种功能性,其中定制包括允许携带数据分组的两个或更多个处理器互连的集成;以及
通过快速路径加速所述数据分组中的一个或多个数据分组的传送,其中基于包括与所述一个或多个数据分组有关的标识、安全分类、格式或路由表的一个或多个因素将所述一个或多个数据分组选择用于加速传送,其中在选择后,所述一个或多个数据分组被快速转发给出口缓冲器,以便传递到一个或多个所指派的目的地。
14.如权利要求13所述的系统,其特征在于,所述定制模块包括知识协议(IP)块或群集,其中集成包括在所述两个或更多个处理器互连之间建立双向通信,用于所述数据分组的通信。
15.如权利要求13所述的系统,其特征在于,所述两个或更多个处理器互连包括QuickPath互连(QPI)、外围组件互连(PCI)、扩展PCI(PCI-X)和PCI Express(PCIe)中的一种或多种。
16.如权利要求13所述的系统,其特征在于,定制进一步包括在由所述定制模块提供的新组件和所述多用途互连代理的默认组件之间建立兼容性,其中建立兼容性包括促进在所述多用途互连代理处的互连可管理性和可控制性。
17.如权利要求13所述的系统,其特征在于,关联包括把所述定制模块应用到所述多用途互连代理。
CN201180074653.9A 2011-09-30 2011-09-30 用于促进定制在计算设备处的多用途互连代理的机制 Active CN103946822B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/US2011/054424 WO2013048494A1 (en) 2011-09-30 2011-09-30 Mechanism for facilitating customization of multipurpose interconnect agents at computing devices

Publications (2)

Publication Number Publication Date
CN103946822A CN103946822A (zh) 2014-07-23
CN103946822B true CN103946822B (zh) 2016-11-09

Family

ID=47996225

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201180074653.9A Active CN103946822B (zh) 2011-09-30 2011-09-30 用于促进定制在计算设备处的多用途互连代理的机制

Country Status (4)

Country Link
US (1) US9361257B2 (zh)
EP (1) EP2761479A4 (zh)
CN (1) CN103946822B (zh)
WO (1) WO2013048494A1 (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2997482A4 (en) * 2013-05-16 2016-11-16 Hewlett Packard Development Co AGENT WITH MULTIPLE MODES
US9372797B2 (en) 2014-02-10 2016-06-21 International Business Machines Corporation Adaptively enabling and disabling snooping fastpath commands
US20160188519A1 (en) * 2014-12-27 2016-06-30 Intel Corporation Method, apparatus, system for embedded stream lanes in a high-performance interconnect
CN104850523A (zh) * 2015-05-26 2015-08-19 四川特伦特科技股份有限公司 一种可扩充多种不同总线结构的总线传输装置
US10034407B2 (en) 2016-07-22 2018-07-24 Intel Corporation Storage sled for a data center
US10846258B2 (en) * 2016-09-30 2020-11-24 Intel Corporation Voltage modulated control lane
US10073629B2 (en) 2016-12-13 2018-09-11 International Business Machines Corporation Memory transaction prioritization
US11036658B2 (en) * 2019-01-16 2021-06-15 Advanced Micro Devices, Inc. Light-weight memory expansion in a coherent memory system
WO2020219807A1 (en) * 2019-04-25 2020-10-29 Liqid Inc. Composed computing systems with converged and disaggregated component pool

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1996321A (zh) * 2006-11-03 2007-07-11 威海渔翁科技开发有限公司 基于PCI Express总线技术的加密卡
CN201526375U (zh) * 2009-11-10 2010-07-14 南京航空航天大学 基于fpga的片内分布式航空发动机电子控制器

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7254603B2 (en) * 2002-05-03 2007-08-07 Sonics, Inc. On-chip inter-network performance optimization using configurable performance parameters
US7257655B1 (en) * 2004-10-13 2007-08-14 Altera Corporation Embedded PCI-Express implementation
US8023937B2 (en) * 2005-03-04 2011-09-20 Qualcomm Incorporated Apparatus and methods for determining voice and/or data processing performance of a wireless device
US20060258342A1 (en) * 2005-04-21 2006-11-16 Kenny Fok Methods and apparatus for providing wireless device-centric control of an external computing device
JP5082479B2 (ja) * 2007-02-08 2012-11-28 日本電気株式会社 データ一貫性制御システム及びデータ一貫性制御方法
US7562176B2 (en) * 2007-02-28 2009-07-14 Lsi Corporation Apparatus and methods for clustering multiple independent PCI express hierarchies
US20090132747A1 (en) * 2007-11-19 2009-05-21 International Business Machines Corporation Structure for universal peripheral processor system for soc environments on an integrated circuit
US7783819B2 (en) * 2008-03-31 2010-08-24 Intel Corporation Integrating non-peripheral component interconnect (PCI) resources into a personal computer system

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1996321A (zh) * 2006-11-03 2007-07-11 威海渔翁科技开发有限公司 基于PCI Express总线技术的加密卡
CN201526375U (zh) * 2009-11-10 2010-07-14 南京航空航天大学 基于fpga的片内分布式航空发动机电子控制器

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Implementing PCI Express Bridging Solutions in an FPGA;Lattice Semiconductor;《A Lattice Semiconductor White Paper》;20100731;正文第3-4页,附图1 *

Also Published As

Publication number Publication date
US20130297845A1 (en) 2013-11-07
EP2761479A1 (en) 2014-08-06
CN103946822A (zh) 2014-07-23
EP2761479A4 (en) 2015-04-15
WO2013048494A1 (en) 2013-04-04
US9361257B2 (en) 2016-06-07

Similar Documents

Publication Publication Date Title
CN103946822B (zh) 用于促进定制在计算设备处的多用途互连代理的机制
US9129052B2 (en) Metering resource usage in a cloud computing environment
US11099894B2 (en) Intermediate host integrated circuit between virtual machine instance and customer programmable logic
CN102567109B (zh) 中断分配方案
US9489329B2 (en) Supporting multiple channels of a single interface
CN105279131B (zh) 用于模块式管芯上相干互连的方法、设备和系统
CN105612502B (zh) 虚拟重试队列
US20160179738A1 (en) Method, apparatus and system for integrating devices in a root complex
US20200076811A1 (en) Data security across data residency restriction boundaries
CN1985247A (zh) 存储器读请求越过存储器写
US10169238B2 (en) Memory access for exactly-once messaging
CN108604209A (zh) 扁平化端口桥
US20210352023A1 (en) Utilizing coherently attached interfaces in a network stack framework
US11372674B2 (en) Method, apparatus and system for handling non-posted memory write transactions in a fabric
US10171370B1 (en) Distribution operating system
CN107003962A (zh) 高速缓存一致代理到一致结构的低开销分层连接
CN107003838A (zh) 解码信息库
US11550674B2 (en) Redundant communications for multi-chip systems
CN103069401A (zh) 维持多数据总线平台中事务连贯性的方法、装置以及系统
US20240020428A1 (en) Methods and apparatus for system firewalls
US20240241775A1 (en) Methods and apparatus to enable inter-process communication using a shared memory with a shared heap
US20230393881A1 (en) Autonomous clusters in a virtualization computing environment
US20230176886A1 (en) Methods and apparatus to manage workload domains in virtualized computing environments

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant