CN103888375B - 基于arinc 429的通信方法、装置及扩展接口 - Google Patents

基于arinc 429的通信方法、装置及扩展接口 Download PDF

Info

Publication number
CN103888375B
CN103888375B CN201210553612.4A CN201210553612A CN103888375B CN 103888375 B CN103888375 B CN 103888375B CN 201210553612 A CN201210553612 A CN 201210553612A CN 103888375 B CN103888375 B CN 103888375B
Authority
CN
China
Prior art keywords
data
data packet
buffer area
arinc
sent
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201210553612.4A
Other languages
English (en)
Other versions
CN103888375A (zh
Inventor
陈志列
熊威
何丽红
袁伟评
刘志永
庞观士
林诗美
陈超
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Yanxiang Smart Technology Co ltd
Original Assignee
EVOC Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by EVOC Intelligent Technology Co Ltd filed Critical EVOC Intelligent Technology Co Ltd
Priority to CN201210553612.4A priority Critical patent/CN103888375B/zh
Publication of CN103888375A publication Critical patent/CN103888375A/zh
Application granted granted Critical
Publication of CN103888375B publication Critical patent/CN103888375B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Small-Scale Networks (AREA)

Abstract

本发明适用于通信技术领域,提供了一种基于ARINC 429的通信方法、装置及扩展接口。包括:接收X86系统总线发送过来的数据发送请求;获取ARINC429收发器预设的数据封装位数,根据数据封装位数将待发送数据封装为待发送的数据包;获取存储数据包的缓存区的标识号,根据所述标识号从预设的多个缓存区中获取所述标识号对应的缓存区,将数据包存储到获取的缓存区中;将所述获取的缓存区中存储的所述数据包发送到所述ARINC 429收发器。本发明通过缓存区的标识号实现了对缓存区的区分,同时实现了将与ARINC 429收发器数据发送和接收过程中涉及的缓存进行了隔离,大大提高了数据通信的效率以及通信的可靠性。

Description

基于ARINC 429的通信方法、装置及扩展接口
技术领域
本发明属于通信技术领域,尤其涉及一种基于ARINC 429的通信方法、装置及扩展接口。
背景技术
由于ARINC(Aeronautical Radio Incorporated)429总线结构简单、性能稳定、抗干扰性强、可靠性高,且采用非集中控制,因此,在航空领域被广泛使用。而使用X86系统的主板常用的X86系统总线有LPC(Low Pin Count),SPI(Serial Peripheral Interface),PCI(Peripheral Component Interconnect)、PCIX(PCI-X)以及I2C(Inter-IntegratedCircuit)等,没有直接和ARINC429总线相连的接口,因此,如果使用X86系统的计算机/设备需要和ARINC 429总线上其它外设通讯时,现有技术就存在扩展性差的现象,无法实现X86系统和ARINC 429总线直接通信。
则需要对现有主板接口进行扩展以实现与ARINC 429总线的通信。
现有技术主要使用可编程逻辑器件来实现现有X86系统主板上通用接口的扩展,以实现与ARINC 429总线的互联互通。同时,为了能够使得操作系统支持对该设备的访问,需要设计相关的驱动软件。此外,为了支持429的多通道,硬件上需要对多个429芯片采用并联的方式,且需要可编程逻辑器件来进行逻辑上的优化处理,确保每一个通道的数据能够收发。所以,现有技术在接口扩展时扩展方式复杂,且扩展后的接口可扩展性差。
发明内容
本发明实施例的目的在于提供一种基于ARINC 429的通信方法,旨在解决由于现有技术无法提供一种有效的扩展方式,导致扩展的ARINC 429总线接口可扩展性差的问题。
本发明实施例是这样实现的,一种基于ARINC 429的通信方法,所述方法包括下述步骤:
接收X86系统总线发送过来的数据发送请求,所述数据发送请求包括待发送数据;
获取ARINC 429收发器预设的数据封装位数,根据所述数据封装位数将所述待发送数据封装为待发送的数据包;
获取存储所述数据包的缓存区的标识号,根据所述标识号从预设的多个缓存区中获取所述标识号对应的缓存区,将所述数据包存储到获取的缓存区中;
将所述获取的缓存区中存储的所述数据包发送到所述ARINC 429收发器。
本发明实施例的另一目的在于提供一种基于ARINC 429的通信装置,其特征在于,所述装置包括:
发送请求接收单元,用于接收X86系统总线发送过来的数据发送请求,所述数据发送请求包括待发送数据;
数据包封装单元,用于获取ARINC 429收发器预设的数据封装位数,根据所述数据封装位数将所述待发送数据封装为待发送的数据包;
数据包存储单元,用于获取存储所述数据包的缓存区的标识号,根据所述标识号从预设的多个缓存区中获取所述标识号对应的缓存区,将所述数据包存储到获取的缓存区中;以及
数据包发送单元,用于将所述获取的缓存区中存储的所述数据包发送到所述ARINC 429收发器。
本发明实施例的另一目的还在于提供一种包括上述基于ARINC 429的通信装置的扩展接口。
本发明实施例通过对一现有X86系统总线发送过来待发送数据根据ARINC 429收发器预设的数据封装位数进行封装,并将封装后的数据包存储到获取的缓存区的标识号在多个缓存区中对应的缓存区中,最后将获取的缓存区中存储的数据包发送到ARINC 429收发器,从而通过缓存区的标识号实现了对缓存区的区分,同时实现了将与ARINC 429收发器通信时数据发送和接收过程中涉及的缓存进行了隔离,大大提高了数据通信的效率以及通信的可靠性。
附图说明
图1是本发明实施例一提供的基于ARINC 429的通信方法的实现流程图;
图2是本发明实施例一提供的基于ARINC 429的通信方法的具体示例示意图;
图3是本发明实施例二提供的基于ARINC 429的通信方法的实现流程图;
图4是本发明实施例三提供的基于ARINC 429的通信装置的结构图;以及
图5是本发明实施例四提供的基于ARINC 429的通信装置的结构图。
具体实施方式
为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
以下结合具体实施例对本发明的具体实现进行详细描述:
实施例一:
图1示出了本发明实施例一提供的基于ARINC 429的通信方法的实现流程,详述如下:
在步骤S101中,接收X86系统总线发送过来的数据发送请求,所述数据发送请求包括待发送数据。
在本发明实施例中,设备驱动程序接收操作系统中文件系统通过X86系统总线发送过来的数据发送请求,其中,数据发送请求包括待发送数据,X86系统总线可以是LPC、SPI、PCI或PCIX等常用X86系统总线。
在步骤S102中,获取ARINC 429收发器预设的数据封装位数,根据所述数据封装位数将所述待发送数据封装为待发送的数据包。
在本发明实施例中,由于ARINC 429收发器(例如,HS-3282控制芯片等)有着本身的规范,因此,需要设备驱动程序获取ARINC 429收发器设置的数据封装格式,例如,封装的数据包的位数,典型地,ARINC 429收发器为HS-3282控制芯片时,HS-3282可支持的数据包位数为32、25位。当设备驱动程序获取到ARINC 429收发器预设的数据封装位数时,根据该数据封装位数将待发送数据封装为待发送的数据包。
在步骤S103中,获取存储所述数据包的缓存区的标识号,根据所述标识号从预设的多个缓存区中获取所述标识号对应的缓存区,将所述数据包存储到获取的缓存区中。
在本发明实施中,预先设置有多个缓存区,每个缓存区对应着不同的标识号,设备驱动程序根据获取的标识号可以获取对应缓存区的地址,从而将数据包存储到获取的缓存区中。优选地,在将数据包存储到获取的缓存区之前,可检测获取的缓存区是否已满,当获取的缓存区未满时,则将数据包存储到获取的缓存区。当获取的缓存区已满时,则需要等待。在具体实施过程中,为了保证发送数据的顺序,多个缓存区可以以队列结构进行组织,从而形成多个FIFO(First Input First Output,FIFO)队列,当然也可以以其它数据结构进行组织,在此不用发限制本发明。
在本发明实施例中,缓存区的标识号可以包含在数据发送请求中,也可以预先设置缓存区的分配规则,从而可以从数据发送请求中或根据分配规则获取缓存区的标识号,进而可根据标识号与缓存区的对应关系获取对应缓存区的地址。
可以看出,在本发明实施例中,通过对多个缓存区的独立操作(例如,读、写操作)实现了数据读、写的分离,从而实现了数据的多通道访问,减少了数据读取中的出错率,提高了数据读取的可靠性。
在步骤S104中,将所述获取的缓存区中存储的所述数据包发送到所述ARINC 429收发器。
在本发明实施例中,设备驱动程序将存储的获取的缓存区中存储的数据包发送到所述ARINC 429收发器之前,可以先检测ARINC 429收发器是否在向获取的缓存区发送数据,是则等待,否则将存储的数据包发送到ARINC 429收发器。
作为示例地,图2示出了本实施例的一具体实施方式。在该示例中包括X86系统总线接口10、现场可编程门阵列(Field Programmable Gate Array,FPGA)20,以及ARINC 429收发器30。其中,ARINC 429收发器由多个HS-3282控制芯片组成,FPGA则提供了多个缓存区,其中的缓存区以FIFO队列的形式表示。FIFI_TX1、FIFI_TX2以及FIFI_TX3表示存储从X86系统总线接口发送过来的数据的缓存区FIFO队列,FIFI_RX1、FIFI_RX2、FIFI_RX3以及FIFI_RX4表示存储从ARINC 429收发器30发送过来的数据的缓存区FIFO队列。
在本发明实施例中,使用FPGA提供多个缓存区,从而可以实现通信通道的快速扩展,提高了扩展接口的可扩展性,另外,由于HS-3282性能稳定,因此,本发明实施例使用多个HS-3282控制芯片作为ARINC 429收发器,可以较大地提高扩展接口的稳定性。
本发明实施例通过对一现有X86系统总线发送过来待发送数据根据ARINC 429收发器预设的数据封装位数进行封装,并将封装后的数据包存储到获取的缓存区的标识号在多个缓存区中对应的缓存区中,最后将获取的缓存区中存储的数据包发送到ARINC 429收发器,从而通过缓存区的标识号实现了对缓存区的区分,同时实现了将与ARINC 429收发器通信时数据发送和接收过程中涉及的缓存进行了隔离,大大提高了数据通信的效率以及通信的可靠性。
实施例二:
图3示出了本发明实施例二提供的基于ARINC 429的通信方法的实现流程,详述如下:
在步骤S301中,接收X86系统总线发送过来的数据发送请求,所述数据发送请求包括待发送数据。
在步骤S302中,获取ARINC 429收发器预设的数据封装位数,根据所述数据封装位数将所述待发送数据封装为待发送的数据包。
在步骤S303中,获取存储所述数据包的缓存区的标识号,根据所述标识号从预设的多个缓存区中获取所述标识号对应的缓存区,将所述数据包存储到获取的缓存区中。
在步骤S304中,将所述获取的缓存区中存储的所述数据包发送到所述ARINC 429收发器。
在本发明实施例中,步骤S301至步骤S304与实施例一中步骤S101至S 104对应相同,在此不再赘述。
在步骤S305中,当接收到所述ARINC 429收发器发送的中断信号后,获取待读取数据包所在的缓存区的标识号以及所述待读取数据包的数量。
在本发明实施例中,当ARINC 429收发器需要向前述X86系统总线发送数据时,可以以中断的方式进行处理。ARINC 429收发器首先发送一中断信号,当中央处理单元(CPU)接收到中断信号后,调用预设的中断服务程序,中断服务程序获取待读取数据包所在的缓存区的标识号以及所述待读取数据包的数量。
可选地,作为一示例,当待读取数据包的数量为空时,则判断待读取数据包所在缓存区的溢出标识,如果该标识为真,则待读取数据包的数量为对应缓存区的最大容量,否则数量为0。
在步骤S306中,根据所述待读取数据包所在的缓存区的标识号以及所述待读取数据包的数量读取所述待读取数据包。
在步骤S307中,从读取到的所述待读取数据包中解析出原始数据,将所述原始数据发送给所述X86系统总线。
在本发明实施例中,当CPU接收到中断信号后,可以通过将包括中断参数的中断信号(例如,中断入口参数)发送给中断服务程序,通过中断服务程序执行获取待读取数据包所在的缓存区的标识号、待读取数据包的数量的步骤,以及步骤S306、S307,具体地,可以调用预设的回调函数,执行获取待读取数据包所在的缓存区的标识号、待读取数据包的数量的步骤,以及步骤S306、S307当X86系统总线(例如,PCI系统总线)接收到数据后,可以根据预设数据封装格式进行封装并输出。具体地,向X86系统发送封装好的数据。
在本发明实施例中,提供了ARINC 429收发器向常用X86系统总线发送数据的方法,实现ARINC 429收发器与常用X86系统总线的通信,保证了数据通信的效率以及通信的可靠性。
本领域普通技术人员可以理解实现上述实施例方法中的全部或部分步骤是可以通过程序来指令相关的硬件来完成,所述的程序可以存储于一计算机可读取存储介质中,所述的存储介质,如ROM/RAM、磁盘、光盘等。
实施例三:
图4示出了本发明实施例三提供的基于ARINC 429的通信装置的结构,为了便于说明,仅示出了与本发明实施例相关的部分,其中包括:
发送请求接收单元41,用于接收X86系统总线发送过来的数据发送请求,所述数据发送请求包括待发送数据。
数据包封装单元42,用于获取ARINC 429收发器预设的数据封装位数,根据所述数据封装位数将所述待发送数据封装为待发送的数据包。
数据包存储单元43,用于获取存储所述数据包的缓存区的标识号,根据所述标识号从预设的多个缓存区中获取所述标识号对应的缓存区,将所述数据包存储到获取的缓存区中。
数据包发送单元44,用于将所述获取的缓存区中存储的所述数据包发送到所述ARINC 429收发器。
在本发明实施例中,各单元的实施方式与实施例中各步骤的实施方式对应相同,在此不再赘述。
实施例四:
图5示出了本发明实施例四提供的基于ARINC 429的通信装置的结构,为了便于说明,仅示出了与本发明实施例相关的部分,其中,基于ARINC 429的通信装置包括发送请求接收单元51、数据包封装单元52、数据包存储单元53、数据包发送单元54、数量获取单元55、数据包读取单元56以及原始数据发送单元57,具体地:
发送请求接收单元51,用于接收X86系统总线发送过来的数据发送请求,所述数据发送请求包括待发送数据。
数据包封装单元52,用于获取ARINC 429收发器预设的数据封装位数,根据所述数据封装位数将所述待发送数据封装为待发送的数据包。
数据包存储单元53,用于获取存储所述数据包的缓存区的标识号,根据所述标识号从预设的多个缓存区中获取所述标识号对应的缓存区,将所述数据包存储到获取的缓存区中。
在本发明实施例中,在将数据包存储到获取的缓存区之前,可检测获取的缓存区是否已满,当获取的缓存区未满时,则将数据包存储到获取的缓存区。当获取的缓存区已满时,则需要等待。因此,优选地,本发明实施例中数据包存储单元53还可以包括缓存区检测单元531。
缓存区检测单元531,用于检测数据包存储单元53获取的缓存区是否已满,当所述获取的缓存区未满时,缓存区检测单元531触发数据包存储单元53执行将所述数据包存储到获取的缓存区中的步骤。
数据包发送单元54,用于将所述获取的缓存区中存储的所述数据包发送到所述ARINC 429收发器。
数量获取单元55,用于当接收到所述ARINC 429收发器发送的中断信号后,获取待读取数据包所在的缓存区的标识号以及所述待读取数据包的数量;
数据包读取单元56,用于根据所述待读取数据包所在的缓存区的标识号以及所述待读取数据包的数量读取所述待读取数据包;以及
原始数据发送单元57,用于从读取到的所述待读取数据包中解析出原始数据,将所述原始数据发送给所述X86系统总线。
在本发明的另一实施例中,还提供了一种扩展接口,所述扩展接口包括前述实施中所述的基于ARINC 429的通信装置。
本发明实施例通过对一现有X86系统总线发送过来待发送数据根据ARINC 429收发器预设的数据封装位数进行封装,并将封装后的数据包存储到获取的缓存区的标识号在多个缓存区中对应的缓存区中,最后将获取的缓存区中存储的数据包发送到ARINC 429收发器,从而通过缓存区的标识号实现了对缓存区的区分,同时实现了将与ARINC 429收发器通信时数据发送和接收过程中涉及的缓存进行了隔离,大大提高了数据通信的效率以及通信的可靠性,同时,本发明实施例还提供了ARINC 429收发器向常用X86系统总线发送数据的方法,实现ARINC 429收发器与常用X86系统总线的通信,保证了数据通信的效率以及通信的可靠性。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。

Claims (10)

1.一种基于ARINC 429的通信方法,其特征在于,所述方法包括下述步骤:
接收X86系统总线发送过来的数据发送请求,所述数据发送请求包括待发送数据;
获取ARINC 429收发器预设的数据封装位数,根据所述数据封装位数将所述待发送数据封装为待发送的数据包;
获取存储所述数据包的缓存区的标识号,根据所述标识号从预设的多个缓存区中获取所述标识号对应的缓存区,将所述数据包存储到获取的缓存区中;
将所述获取的缓存区中存储的所述数据包发送到所述ARINC 429收发器。
2.如权利要求1所述的方法,其特征在于,根据所述标识号从预设的多个缓存区中获取所述标识号对应的缓存区的步骤之后,将所述数据包存储到获取的缓存区中的步骤之前,所述方法还包括:
检测所述获取的缓存区是否已满;
当所述获取的缓存区未满时,执行将所述数据包存储到获取的缓存区中的步骤。
3.如权利要求1所述的方法,其特征在于,所述方法还包括:
当接收到所述ARINC 429收发器发送的中断信号后,获取待读取数据包所在的缓存区的标识号以及所述待读取数据包的数量;
根据所述待读取数据包所在的缓存区的标识号以及所述待读取数据包的数量循环读取所述待读取数据包;
从读取到的所述待读取数据包中解析出原始数据,将所述原始数据发送给所述X86系统总线。
4.如权利要求1至3任一所述的方法,其特征在于,所述X86系统总线为LPC、SPI、PCI、PCIX或I2C总线。
5.如权利要求4所述的方法,其特征在于,所述ARINC 429收发器由多个HS-3282组成。
6.一种基于ARINC 429的通信装置,其特征在于,所述装置包括:
发送请求接收单元,用于接收X86系统总线发送过来的数据发送请求,所述数据发送请求包括待发送数据;
数据包封装单元,用于获取ARINC 429收发器预设的数据封装位数,根据所述数据封装位数将所述待发送数据封装为待发送的数据包;
数据包存储单元,用于获取存储所述数据包的缓存区的标识号,根据所述标识号从预设的多个缓存区中获取所述标识号对应的缓存区,将所述数据包存储到获取的缓存区中;以及
数据包发送单元,用于将所述获取的缓存区中存储的所述数据包发送到所述ARINC429收发器。
7.如权利要求6所述的装置,其特征在于,所述数据包存储单元还包括:
缓存区检测单元,用于检测所述获取的缓存区是否已满。
8.如权利要求6所述的装置,其特征在于,所述装置还包括:
数量获取单元,用于当接收到所述ARINC 429收发器发送的中断信号后,获取待读取数据包所在的缓存区的标识号以及所述待读取数据包的数量;
数据包读取单元,用于根据所述待读取数据包所在的缓存区的标识号以及所述待读取数据包的数量读取所述待读取数据包;以及
原始数据发送单元,用于从读取到的所述待读取数据包中解析出原始数据,将所述原始数据发送给所述X86系统总线。
9.如权利要求6至8任一项所述的装置,其特征在于,所述ARINC 429收发器由多个HS-3282组成。
10.一种扩展接口,所述扩展接口包括权利要求9所述的装置。
CN201210553612.4A 2012-12-19 2012-12-19 基于arinc 429的通信方法、装置及扩展接口 Active CN103888375B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201210553612.4A CN103888375B (zh) 2012-12-19 2012-12-19 基于arinc 429的通信方法、装置及扩展接口

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201210553612.4A CN103888375B (zh) 2012-12-19 2012-12-19 基于arinc 429的通信方法、装置及扩展接口

Publications (2)

Publication Number Publication Date
CN103888375A CN103888375A (zh) 2014-06-25
CN103888375B true CN103888375B (zh) 2018-07-17

Family

ID=50957099

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210553612.4A Active CN103888375B (zh) 2012-12-19 2012-12-19 基于arinc 429的通信方法、装置及扩展接口

Country Status (1)

Country Link
CN (1) CN103888375B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105389282B (zh) * 2015-10-19 2018-09-21 陕西宝成航空仪表有限责任公司 处理器和arinc429总线的通信方法
CN108616368B (zh) * 2016-12-12 2021-02-09 中国航空工业集团公司西安航空计算技术研究所 基于Mi-1394总线协议处理SoC芯片的网络管理消息数据发送方法
CN109327284B (zh) * 2018-11-27 2021-04-13 联想(北京)有限公司 数据传输方法、装置及电子设备
CN110311697B (zh) * 2019-06-24 2021-07-09 中国航空无线电电子研究所 远程数据集中器

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101072352A (zh) * 2006-07-18 2007-11-14 威盛电子股份有限公司 视频数据的封装方法及系统
EP2018755A1 (fr) * 2006-05-17 2009-01-28 AIRBUS France Méthode de transfert de fichier sécurisé
CN201845188U (zh) * 2010-11-12 2011-05-25 四川海特高新技术股份有限公司 中央综合显示部件检测系统
CN102109979A (zh) * 2009-12-28 2011-06-29 索尼公司 处理器、协处理器、信息处理系统及其方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2018755A1 (fr) * 2006-05-17 2009-01-28 AIRBUS France Méthode de transfert de fichier sécurisé
CN101072352A (zh) * 2006-07-18 2007-11-14 威盛电子股份有限公司 视频数据的封装方法及系统
CN102109979A (zh) * 2009-12-28 2011-06-29 索尼公司 处理器、协处理器、信息处理系统及其方法
CN201845188U (zh) * 2010-11-12 2011-05-25 四川海特高新技术股份有限公司 中央综合显示部件检测系统

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
基于USB的ARINC429总线接口模块设计;黄金新,王厚军,李力;《世界电子元器件》;20080815(第8期);第72-74页 *

Also Published As

Publication number Publication date
CN103888375A (zh) 2014-06-25

Similar Documents

Publication Publication Date Title
US11681643B2 (en) Flexible mobile device connectivity to automotive systems with USB hubs
CN105703883B (zh) 在统一协议通信中交换错误信息的装置、方法和系统
KR101695712B1 (ko) 상이한 상호접속 프로토콜을 위한 하나의 상호접속 프로토콜의 열거 및/또는 구성 메커니즘의 레버리징
KR20180092969A (ko) 메시징을 위한 최적의 레이턴시 패킷화기 유한 상태 머신 및 입력/출력 트랜스퍼 인터페이스들
US20200073847A1 (en) Slave master-write/read datagram payload extension
WO2018147955A1 (en) Multi-port multi-sideband-gpio consolidation technique over a multi-drop serial bus
US20160350240A1 (en) Serial peripheral interface host port
US8307143B2 (en) Interface card system
WO2018231550A1 (en) Slave-to-slave communication in i3c bus topology
CN103888375B (zh) 基于arinc 429的通信方法、装置及扩展接口
JP2022530680A (ja) 有線ローカルエリアネットワークにおけるコリジョンのエミュレート、並びに関連するシステム、方法、及びデバイス
Suzuki et al. Multi-root share of single-root I/O virtualization (SR-IOV) compliant PCI express device
CN102033840B (zh) 总线协议转换装置和总线协议转换方法
WO2022251998A1 (zh) 支持多协议栈的通信方法及系统
KR20220103931A (ko) 메모리와 분산된 계산 어레이 간의 데이터 전송
CN113448902A (zh) 有排队串行外围接口的处理系统、集成电路、设备和方法
CN115658586A (zh) 资源管理芯片、方法、电子设备及可读存储介质
US20060095630A1 (en) Serial attached small computer system interface (SAS) connection emulation for direct attached serial advanced technology attachemnt (SATA)
KR20030084971A (ko) 통신 시스템
US8315269B1 (en) Device, method, and protocol for data transfer between host device and device having storage interface
CN101867510A (zh) 板级双系统互联方法
CN117971135B (zh) 存储设备的访问方法、装置、存储介质和电子设备
CN103631323B (zh) 运用于便捷式通讯装置内的主板
CN112650703A (zh) Rs485串口分发方法、装置、设备和计算机可读存储介质
CN112579491A (zh) 一种数据交互方法和装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
CB03 Change of inventor or designer information
CB03 Change of inventor or designer information

Inventor after: Chen Zhilie

Inventor after: Xiong Wei

Inventor after: He Lihong

Inventor after: Yuan Weiping

Inventor after: Liu Zhiyong

Inventor after: Pang Guanshi

Inventor after: Lin Shimei

Inventor after: Chen Chao

Inventor before: Chen Zhilie

Inventor before: Xiong Wei

Inventor before: He Lihong

Inventor before: Yuan Weiping

GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20230714

Address after: 518000 1701, Yanxiang Science and Technology Building, No. 31, High-tech Middle 4th Road, Maling Community, Yuehai Street, Nanshan District, Shenzhen, Guangdong Province

Patentee after: Shenzhen Yanxiang Smart Technology Co.,Ltd.

Address before: 518057 Guangdong city of Shenzhen province Nanshan District high in the four EVOC Technology Building No. 31

Patentee before: EVOC INTELLIGENT TECHNOLOGY Co.,Ltd.