CN103838689B - 接口传输方法以及数据传输系统 - Google Patents
接口传输方法以及数据传输系统 Download PDFInfo
- Publication number
- CN103838689B CN103838689B CN201210485058.0A CN201210485058A CN103838689B CN 103838689 B CN103838689 B CN 103838689B CN 201210485058 A CN201210485058 A CN 201210485058A CN 103838689 B CN103838689 B CN 103838689B
- Authority
- CN
- China
- Prior art keywords
- mentioned
- order
- serial
- period
- processor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Abstract
本发明提供一种接口传输方法以及数据结构产品,该接口传输方法包括:在一第一周期,致使一第一命令串行自处理器传送至储存装置,其中第一命令串行包括具有一第一既定位数的一第一子命令;在一第二周期,致使一第二命令串行自处理器传送至储存装置,其中第二命令串行包括具有第一既定位数的一第二子命令,并且第一子命令以及第二子命令用以构成一命令;当命令为一写入命令时,在一第三周期,致使一写入数据串行自处理器传送至储存装置;以及当命令为一读取命令时,在第三周期,致使一读取数据串行自储存装置传送至处理器。本发明使得使用者无需为了传送大于既定长度的命令而重新改写程序代码。
Description
技术领域
本发明有关于接口传输方法,且特别是有关于具有多个既定长度的命令的接口传输方法。
背景技术
电子产品通常使用内存储存固件和数据,举例而言,内存可以是高速缓存(FLASH)或其它非挥发性内存。然而,不同型号的内存可能对应不同的操作参数,举例而言,操作参数包括该内存的访问方式、命令格式等参数。因此,电子产品的读写方式一般具有固定的格式,以对该内存进行访问或者读写。
以上传统技术显然限制了电子产品的设计弹性。举例来说,若电子产品内的内存型号有变动,或者电子产品的版本更新时。因此原版本的读写方式无法支持该新型号的内存或者更新版本后的电子产品进行读取。使用者必需重新,加载相应于新的读写方式的程序代码。如此一来,使得使用者难于管理与维护。
发明内容
有鉴于此,本发明提供一种接口传输方法及数据结构产品,使得使用者无需为了传送大于既定长度的命令而重新改写程序代码。
本发明提供一种接口传输方法,其适用于一处理器以及一储存装置之间。接口传输方法包括:在一第一周期,致使一第一命令串行自处理器传送至储存装置,其中第一命令串行包括具有一第一既定位数的一第一子命令;在一第二周期,致使一第二命令串行自处理器传送至储存装置,其中第二命令串行包括具有第一既定位数的一第二子命令,其中第一子命令以及第二子命令用以构成一命令;当命令为一写入命令时,在一第三周期,致使一写入数据串行自处理器传送至储存装置,其中写入数据串行包括具有一第二既定位数的一写入数据,并且第三周期位于第一周期以及第二周期之后;以及当命令为一读取命令时,在第三周期,致使一读取数据串行自储存装置传送至处理器,其中读取数据串行包括具有第二既定位数的一读取数据。
本发明亦提供一种数据结构产品,经由一处理器传送至一储存装置,用以对储存装置进行读取或者写入。数据结构产品包括一第一命令串行,用以在一第一周期,自处理器传送至储存装置,其中第一命令串行包括具有一第一既定位数的一第一子命令;一第二命令串行,用以在一第二周期,自处理器传送至储存装置,其中第二命令串行包括具有第一既定位数的一第二子命令,并且第一子命令以及第二子命令构成一命令;一写入数据串行,用以当命令为一写入命令时,在一第三周期自处理器传送至储存装置,其中写入数据串行包括具有一第二既定位数的一写入数据,并且第三周期位于第一周期以及第二周期之后;以及一读取数据串行,用以当命令为一读取命令时,在第三周期自储存装置传送至处理器,其中读取数据串行包括具有第二既定位数的一读取数据。
附图说明
图1是根据本发明实施例的数据传输系统的框图;
图2是根据本发明实施例的读取模式的信号图;
图3是根据本发明实施例的写入模式的信号图;
图4是根据本发明实施例的读写模式的信号图;
图5是根据本发明实施例的命令模式的信号图;
图6至图9是根据本发明实施例所提供的接口传输方法的流程图。
附图中符号的简单说明如下:
100~数据传输系统;102~处理器;104~储存装置;106~传输接口;108~第一子程序;110~第二子程序;WRB~写入时脉;RDB~读取时脉;DATA~数据线;M1~MN~命令串行;U1~UN-1~弹性数据串行;DR1~DRN~读取数据串行;DW1~DWN~写入数据串行;P11~P1N、P21~P2N、P31~P3N、P41~P4N~周期。
具体实施方式
以下将详细讨论本发明各种实施例的装置及使用方法。然而值得注意的是,本发明所提供的许多可行的发明概念可实施在各种特定范围中。这些特定实施例仅用于举例说明本发明的装置及使用方法,但非用于限定本发明的范围。
图1是根据本发明实施例的数据传输系统的框图。数据传输系统100具有四种操作模式,分别为一写入模式、一读取模式、一读写模式以及一命令模式。数据传输系统100包括一处理器102、一储存装置104以及一传输接口106。处理器102包括一第一子程序108以及一第二子程序110。第一子程序108以及第二子程序110用以在不同的周期下轮流驱动传输接口106,以传送相应于上述四种操作模式的一命令至储存装置104,并且根据操作模式对储存装置104进行读取以及写入。在本发明的一实施例中,处理器102可为一微处理器。在本发明的另一实施例中,处理器102可为一处理单元,包括一嵌入式控制器、一芯片组以及一单一中央处理器(central-processing unit,CPU)或者是关联于平行运算环境(parallel processing environment)的多个平行中央处理器(未图示)。储存装置104可为一只读存储器或者一缓冲器,用以储存数据及/或软件程序代码,以及根据处理器102所产生的一命令判断操作模式,并根据相应于命令的判断模式传送以及接收数据。在本发明的一实施例中,储存装置104可设置于一显示器(未图标)的驱动控制器(未图标)中,用以储存程序代码及/或影像数据,但本发明不限于此。在其它实施例中,储存装置104亦可设置于其它具有计算能力的控制器中。
传输接口106包括一写入时脉WRB、一读取时脉RDB以及一数据线DATA,其中数据线DATA传送数据的方式为本发明所提供的数据结构产品。在本发明的另一实施例中,传输接口106还包括一芯片选择线(未图标),用以致能储存装置104,但本发明不限于此。写入时脉WRB以及读取时脉RDB用以提供至储存装置104。数据线DATA用以在处理器102以及储存装置104之间传送数据。
图2是根据本发明实施例的读取模式的信号图。当数据传输系统100处于读取模式时,处理器102中的第一子程序108用以将一读取命令分割为至少一命令串行M1~MN,并且致使命令串行M1~MN根据写入时脉WRB传送至储存装置104。值得注意的是,每一命令串行M1~MN包括具有一第一既定位数的子命令,其中第一既定位数为X。另外,处理器102中的第二子程序110还用以致使储存装置104根据读取时脉RDB将至少一弹性数据串行U1~UN-1以及至少一读取数据串行DR1~DRN传送至处理器102,并且接收弹性数据串行U1~UN-1以及读取数据串行DR1~DRN。值得注意的是,每一弹性数据串行U1~UN-1以及每一读取数据串行DR1~DRN分别包括具有一第二既定位数的弹性数据以及读取数据,其中第二既定位数为Y。另外,在本发明的一实施例中,弹性数据是无效的数据。图2包括至少一周期P11~P1N、至少一周期P21~P2N-1以及至少一周期P31~P3N,其中周期P21~P2N-1分别位于周期P11~P1N中的两者之间,并且周期P31~P3N位于周期P11~P1N以及周期P21~P2N-1之后。
如图2所示,写入时脉WRB用以在周期P11~P1N中,分别以一第一既定次数进行切换(toggle),并且在周期P21~P2N-1与周期P31~P3N中,维持在一既定电压,其中第一既定次数为与第一既定位数相同的X,并且X大于2。值得注意的是,既定电压可为一高电平或者一低电平,本发明不加以限制。读取时脉RDB用以在周期P21~P2N-1与周期P31~P3N中,分别以一第二既定次数进行切换,并且在至少一周期P11~P1N中,维持在一既定电压,其中第二既定次数为与第二既定位数相同的Y,并且Y大于2。值得注意的是,在本发明中,X可以等于Y,亦可以不等于Y,本发明不加以限制。
举例而言,当数据传输系统100处于读取模式时,处理器102中的第一子程序108根据一读取命令的长度,将读取命令分割为命令串行M1~M2。命令串行M1,用以在周期P11,根据写入时脉WRB自处理器102传送至储存装置104。命令串行M2,用以在周期P12,根据写入时脉WRB自处理器102传送至储存装置104。弹性数据串行U1,用以在周期P21,根据读取时脉RDB自储存装置104传送至处理器102,其中周期P21位于周期P11以及周期P12之间。读取数据串行DR1,用以在周期P31自储存装置104传送至处理器102。在其它实施例中,处理器102中的第一子程序108亦可根据一读取命令的长度,将读取命令分割为三个命令串行M1~M3或者四个命令串行M1~M4等等,在此不再赘述。另外,当处理器102所要求的数据大于第二既定位数Y时,储存装置104亦可将数据切割为多个读取数据串行DR1~DRN,在多个周期P31~P3N传送至处理器102。值得注意的是,在本发明的另一实施例中,第二子程序110可不致使弹性数据串行U1~UN-1传送至处理器102。换言之,在另一实施例中,图2可不包括周期P21~P2N-1。
图3是根据本发明实施例的写入模式的信号图。当数据传输系统100处于写入模式时,处理器102中的第一子程序108用以将一写入命令分割为至少一命令串行M1~MN,并且致使命令串行M1~MN根据写入时脉WRB传送至储存装置104。接着,第一子程序108还用以将至少一写入数据串行DW1~DWN根据写入时脉WRB传送至储存装置104。值得注意的是,每一命令串行M1~MN包括具有一第一既定位数的子命令,并且每一写入数据串行DW1~DWN包括具有一第二既定位数的写入数据,其中第一既定位数为X,并且第二既定位数为Y。另外,处理器102中的第二子程序110还用以致使储存装置104根据读取时脉RDB将至少一弹性数据串行U1~UN-1传送至处理器102,并且接收弹性数据串行U1~UN-1。值得注意的是,每一弹性数据串行U1~UN-1包括具有第二既定位数的弹性数据。另外,在本发明的一实施例中,弹性数据是无效的数据。图3包括至少一周期P11~P1N、至少一周期P21~P2N-1以及至少一周期P31~P3N,其中周期P21~P2N-1分别位于周期P11~P1N中的两者之间,并且周期P31~P3N位于周期P11~P1N以及周期P21~P2N-1之后。
如图3所示,写入时脉WRB用以在周期P11~P1N中,分别以一第一既定次数进行切换,在周期P31~P3N中,分别以一第二既定次数进行切换,并且在周期P21~P2N-1中,维持在一既定电压。第一既定次数为与第一既定位数相同的X,并且X大于2。第二既定次数为与第二既定位数相同的Y,并且Y大于2。值得注意的是,既定电压可为一高电平或者一低电平,本发明不加以限制。读取时脉RDB用以在周期P21~P2N-1中,分别以第二既定次数进行切换,并且在周期P11~P1N以及周期P31~P3N中,维持在一既定电压。值得注意的是,在本发明中,X可以等于Y,亦可以不等于Y,本发明不加以限制。
举例而言,当数据传输系统100处于写入模式时,处理器102中的第一子程序108根据一写入命令的长度,将写入命令分割为命令串行M1~M2。命令串行M1,用以在周期P11,根据写入时脉WRB自处理器102传送至储存装置104。命令串行M2,用以在周期P12,根据写入时脉WRB自处理器102传送至储存装置104。弹性数据串行U1,用以在周期P21,根据读取时脉RDB自储存装置104传送至处理器102,其中周期P21位于周期P11以及周期P12之间。写入数据串行DW1,用以在周期P31自处理器102传送至储存装置104。在其它实施例中,处理器102中的第一子程序108亦可根据一写入命令的长度,将写入命令分割为三个命令串行M1~M3或者四个命令串行M1~M4等等,在此不再赘述。另外,当处理器102要求写入储存装置104的数据大于第二既定位数Y时,处理器102亦可将数据切割为多个个写入数据串行DW1~DWN,在多个周期P41~P4N传送至储存装置104。值得注意的是,在本发明的另一实施例中,第二子程序110可不致使弹性数据串行U1~UN-1传送至处理器102。换言之,在另一实施例中,图3可不包括周期P21~P2N-1。
图4是根据本发明实施例的读写模式的信号图。当数据传输系统100处于读写模式时,处理器102中的第一子程序108用以将一读写命令分割为至少一命令串行M1~MN,并且致使命令串行M1~MN根据写入时脉WRB传送至储存装置104。接着,第一子程序108还用以将至少一写入数据串行DW1~DWN根据写入时脉WRB传送至储存装置104。值得注意的是,每一命令串行M1~MN包括具有一第一既定位数的子命令,并且每一写入数据串行DW1~DWN包括具有一第二既定位数写入数据,其中第一既定位数为X,并且第二既定位数为Y。另外,处理器102中的第二子程序110还用以致使储存装置104根据读取时脉RDB将至少一弹性数据串行U1~UN-1以及至少一读取数据串行DR1~DRN传送至处理器102,并且接收弹性数据串行U1~UN-1以及读取数据串行DR1~DRN。值得注意的是,每一弹性数据串行U1~UN-1以及每一读取数据串行DR1~DRN,分别包括具有第二既定位数的弹性数据以及读取数据。另外,在本发明的一实施例中,弹性数据是无效的数据。图4包括至少一周期P11~P1N、至少一周期P21~P2N-1、至少一周期P31~P3N以及至少一周期P41~P4N,其中周期P21~P2N-1分别位于周期P11~P1N中的两者之间,并且周期P31~P3N位于周期P11~P1N以及周期P21~P2N-1之后。另外,周期P41~P4N分别位于周期P31~P3N中的两者之间。
如图4所示,写入时脉WRB用以在周期P11~P1N中,分别以一第一既定次数进行切换,在周期P41~P4N中,分别以一第二既定次数进行切换,并且在周期P21~P2N-1以及周期P31~P3N中,维持在一既定电压。第一既定次数为与第一既定位数相同的X,并且X大于2。第二既定次数为与第二既定位数相同的Y,并且Y大于2。值得注意的是,既定电压可为一高电平或者一低电平,本发明不加以限制。读取时脉RDB用以在周期P21~P2N-1与周期P31~P3N中,分别以第二既定次数进行切换,并且在周期P11~P1N以及周期P41~P4N中,维持在一既定电压。值得注意的是,在本发明中,X可以等于Y,亦可以不等于Y,本发明不加以限制。
举例而言,当数据传输系统100处于读写模式时,处理器102中的第一子程序108根据一读写命令的长度,将读写命令分割为命令串行M1~M2。命令串行M1,用以在周期P11,根据写入时脉WRB自处理器102传送至储存装置104。命令串行M2,用以在周期P12,根据写入时脉WRB自处理器102传送至储存装置104。弹性数据串行U1,用以在周期P21,根据读取时脉RDB自储存装置104传送至处理器102,其中周期P21位于周期P11以及周期P12之间。读取数据串行DR1,用以在周期P31自储存装置104传送至处理器102。写入数据串行DW1,用以在周期P41自处理器102传送至储存装置104。在其它实施例中,处理器102中的第一子程序108亦可根据一读写命令的长度,将读写命令分割为三个命令串行M1~M3或者四个命令串行M1~M4等等,在此不再赘述。另外,当处理器102所要求的数据大于第二既定位数Y时,储存装置104亦可将数据切割为多个读取数据串行DR1~DRN,在多个周期P31~P3N传送至处理器102。当处理器102要求写入储存装置104的数据大于第二既定位数Y时,处理器102亦可将数据切割为多个个写入数据串行DW1~DWN,在多个周期P41~P4N传送至储存装置104。值得注意的是,在本发明的另一实施例中,第二子程序110可不致使弹性数据串行U1~UN-1传送至处理器102。换言之,在另一实施例中,图4可不包括周期P21~P2N-1。
在本发明的另一实施例中(未图标),当数据传输系统100处于读写模式时,写入时脉WRB亦可用以在周期P11~P1N中,分别以一第一既定次数进行切换,在周期P31~P3N中,分别以一第二既定次数进行切换,并且在周期P21~P2N-1以及周期P41~P4N中,维持在一既定电压。读取时脉RDB亦可用以在周期P21~P2N-1与周期P41~P4N中,分别以第二既定次数进行切换,并且在周期P11~P1N以及周期P31~P3N中,维持在一既定电压。
举例而言,当数据传输系统100处于读写模式时,处理器102中的第一子程序108根据一读写命令的长度,将读写命令分割为命令串行M1~M2。命令串行M1,用以在周期P11,根据写入时脉WRB自处理器102传送至储存装置104。命令串行M2,用以在周期P12,根据写入时脉WRB自处理器102传送至储存装置104。弹性数据串行U1,用以在周期P21,根据读取时脉RDB自储存装置104传送至处理器102。读取数据串行DR1,用以在周期P41自储存装置104传送至处理器102。写入数据串行DW1,用以在周期P31自处理器102传送至储存装置104。
图5是根据本发明实施例的命令模式的信号图。当数据传输系统100处于命令模式时,处理器102中的第一子程序108用以将一命令分割为至少一命令串行M1~MN,并且致使命令串行M1~MN根据写入时脉WRB传送至储存装置104。值得注意的是,每一命令串行M1~MN包括具有一第一既定位数的子命令,其中第一既定位数为X。另外,处理器102中的第二子程序110还用以致使储存装置104根据读取时脉RDB将至少一弹性数据串行U1~UN-1传送至处理器102,并且接收弹性数据串行U1~UN-1。值得注意的是,每一弹性数据串行U1~UN-1,分别包括具有一第二既定位数的弹性数据。另外,在本发明的一实施例中,弹性数据是无效的数据。图5包括至少一周期P11~P1N以及至少一周期P21~P2N-1,其中周期P21~P2N-1分别位于周期P11~P1N中的两者之间。
如图5所示,写入时脉WRB用以在周期P11~P1N中,分别以一第一既定次数进行切换,并且在周期P21~P2N-1中,维持在一既定电压。第一既定次数为与第一既定位数相同的X,并且X大于2。值得注意的是,既定电压可为一高电平或者一低电平,本发明不加以限制。读取时脉RDB用以在周期P21~P2N-1中,分别以第二既定次数进行切换,并且在周期P11~P1N中,维持在一既定电压。第二既定次数为与第二既定位数相同的Y,并且Y大于2。值得注意的是,在本发明中X可以等于Y,亦可以不等于Y,本发明不加以限制。
举例而言,当数据传输系统100处于命令模式时,处理器102中的第一子程序108根据一命令的长度,将命令分割为命令串行M1~M2。命令串行M1,用以在周期P11,根据写入时脉WRB自处理器102传送至储存装置104。命令串行M2,用以在周期P12,根据写入时脉WRB自处理器102传送至储存装置104。弹性数据串行U1,用以在周期P21,根据读取时脉RDB自储存装置104传送至处理器102,其中周期P21位于周期P11以及周期P12之间。在其它实施例中,处理器102中的第一子程序108亦可根据一命令的长度,将命令分割为三个命令串行M1~M3或者四个命令串行M1~M4等等,在此不再赘述。值得注意的是,在本发明的另一实施例中,第二子程序110可不致使弹性数据串行U1~UN-1传送至处理器102。换言之,在另一实施例中,图5可不包括周期P21~P2N-1。
图6为本发明所提供接口传输方法的流程图,其适用于数据传输系统100的一处理器102以及一储存装置104之间,其中数据传输系统100处于一读取模式。流程开始于步骤S600。
在步骤S600中,处理器102中的第一子程序108用以将一读取命令分割为至少一命令串行M1~MN。值得注意的是,每一命令串行M1~MN包括具有一第一既定位数的子命令,其中第一既定位数为X。
接着,在步骤S602中,处理器102中的第一子程序108用以致使命令串行M1~MN根据写入时脉WRB,在至少一周期P11~P1N依序传送至储存装置104。另外,处理器102中的第二子程序110还用以致使储存装置104根据读取时脉RDB,在至少一周期P21~P2N-1依序将至少一弹性数据串行U1~UN-1自储存装置104传送至处理器102,并且接收弹性数据串行U1~UN-1,其中周期P21~P2N-1分别位于周期P11~P1N中的两者之间。值得注意的是,每一弹性数据串行U1~UN-1分别包括具有一第二既定位数的弹性数据,其中第二既定位数为Y。
举例而言,如图2所示,写入时脉WRB用以在周期P11~P1N中,分别以一第一既定次数进行切换,其中第一既定次数为与第一既定位数相同的X,并且X大于2。读取时脉RDB用以在周期P21~P2N-1中,分别以一第二既定次数进行切换,其中第二既定次数为与第二既定位数相同的Y,并且Y大于2。值得注意的是,在本发明中X可以等于Y,亦可以不等于Y,本发明不加以限制。
当处理器102中的第一子程序108将读取命令分割为命令串行M1~M2时,命令串行M1,用以在周期P11,根据写入时脉WRB自处理器102传送至储存装置104。命令串行M2,用以在周期P12,根据写入时脉WRB自处理器102传送至储存装置104。弹性数据串行U1,用以在周期P21,根据读取时脉RDB自储存装置104传送至处理器102,其中周期P21位于周期P11以及周期P12之间。在其它实施例中,处理器102中的第一子程序108亦可根据一读取命令的长度,将读取命令分割为三个命令串行M1~M3或者四个命令串行M1~M4等等,在此不再赘述。另外,在本发明的一实施例中,弹性数据是无效的数据。换言之,处理器102可忽略所接收的弹性数据。值得注意的是,在本发明的另一实施例中,第二子程序110亦可不致使弹性数据串行U1~UN-1传送至处理器102。换言之,周期P21~P2N-1不存在。
接着,在步骤S604中,储存装置104将所接收的至少一子命令进行合并,以获得读取命令。举例而言,当储存装置104接收到两个命令串行M1~M2时,储存装置104将相应于命令串行M1~M2的子命令进行合并,得到读取命令。在其它实施例中,储存装置104亦可接收到三个命令串行M1~M3或者四个命令串行M1~M4,并将所接收的命令串行中的子命令进行合并,在此不再赘述。
接着,在步骤S606中,储存装置104根据读取命令以及处理器102所提供的读取时脉RDB,在至少一周期P31~P3N将至少一读取数据串行DR1~DRN传送至处理器102。流程结束于步骤S606。值得注意的是,每一读取数据串行DR1~DRN分别包括具有第二既定位数的读取数据,其中第二既定位数为Y。
举例而言,如图2所示,读取时脉RDB用以在周期P31~P3N中,分别以第二既定次数进行切换,其中第二既定次数为与第二既定位数相同的Y,并且Y大于2。举例而言,当处理器102所要求的数据小于第二既定位数Y时,读取数据串行DR1根据读取时脉RDB,在周期P31自储存装置104传送至处理器102。另外,当处理器102所要求的数据大于第二既定位数Y时,储存装置104亦可将数据切割为多个读取数据串行DR1~DRN,在多个周期P31~P3N传送至处理器102,在此不再赘述。
图7为本发明所提供接口传输方法的流程图,其适用于数据传输系统100的一处理器102以及一储存装置104之间,其中数据传输系统100处于一写入模式。流程开始于步骤S700。值得注意的是,步骤S702与图6的步骤S602相同,请参考图6的说明,在此不再赘述。
在步骤S700中,处理器102中的第一子程序108用以将一写入命令分割为至少一命令串行M1~MN。值得注意的是,每一命令串行M1~MN包括具有一第一既定位数的子命令,其中第一既定位数为X。
在步骤S704中,储存装置104将所接收的至少一子命令进行合并,以获得写入命令。举例而言,当储存装置104接收到两个命令串行M1~M2时,储存装置104将相应于命令串行M1~M2的子命令进行合并,得到写入命令。在其它实施例中,储存装置104亦可接收到三个命令串行M1~M3或者四个命令串行M1~M4,并将所接收的命令串行中的子命令进行合并,在此不再赘述。
接着,在步骤S706中,处理器102中的第一子程序108用以将至少一写入数据串行DW1~DWN根据写入时脉WRB,在至少一周期P31~P3N传送至储存装置104。流程结束于步骤S706。值得注意的是,每一写入数据串行DW1~DWN分别包括具有第二既定位数的读取数据,其中第二既定位数为Y。
举例而言,如图7所示,写入时脉WRB用以在周期P31~P3N中,分别以第二既定次数进行切换,其中第二既定次数为与第二既定位数相同的Y,并且Y大于2。举例而言,当处理器102要求写入储存装置104的数据小于第二既定位数Y时,写入数据串行DW1根据写入时脉WRB,在周期P31自处理器102传送至储存装置104。另外,当处理器102要求写入储存装置104的数据大于第二既定位数Y时,处理器102亦可将数据切割为多个个写入数据串行DW1~DWN,在多个周期P31~P3N传送至储存装置104,在此不再赘述。
图8为本发明所提供接口传输方法的流程图,其适用于数据传输系统100的一处理器102以及一储存装置104之间,其中数据传输系统100处于一读写模式。流程开始于步骤S800。值得注意的是,步骤S802与图6的步骤S602相同,请参考图6的说明,在此不再赘述。
在步骤S800中,处理器102中的第一子程序108用以将一读写命令分割为至少一命令串行M1~MN。值得注意的是,每一命令串行M1~MN包括具有一第一既定位数的子命令,其中第一既定位数为X。
在步骤S804中,储存装置104将所接收的至少一子命令进行合并,以获得读写命令。举例而言,当储存装置104接收到两个命令串行M1~M2时,储存装置104将相应于命令串行M1~M2的子命令进行合并,得到读写命令。在其它实施例中,储存装置104亦可接收到三个命令串行M1~M3或者四个命令串行M1~M4,并将所接收的命令串行中的子命令进行合并,在此不再赘述。
接着,在步骤S806中,储存装置104根据读取命令以及处理器102所提供的读取时脉RDB,在至少一周期P31~P3N将至少一读取数据串行DR1~DRN传送至处理器102。另外,处理器102中的第一子程序108用以将至少一写入数据串行DW1~DWN根据写入时脉WRB,在至少一周期P41~P4N传送至储存装置104。流程结束于步骤S806。值得注意的是,每一写入数据串行DW1~DWN分别包括具有第二既定位数的读取数据,其中第二既定位数为Y。
举例而言,如图7所示,读取时脉RDB用以在周期P31~P3N中,分别以第二既定次数进行切换,其中第二既定次数为与第二既定位数相同的Y,并且Y大于2。写入时脉WRB用以在周期P41~P4N中,分别以第二既定次数进行切换。举例而言,当处理器102所要求的数据小于第二既定位数Y时,读取数据串行DR1根据读取时脉RDB,在周期P31自储存装置104传送至处理器102。另外,当处理器102要求写入储存装置104的数据小于第二既定位数Y时,写入数据串行DW1根据写入时脉WRB,在周期P41自处理器102传送至储存装置104。在本发明的其它实施例中,当处理器102所要求的数据大于第二既定位数Y时,储存装置104亦可将数据切割为多个读取数据串行DR1~DRN,在多个周期P31~P3N传送至处理器102,在此不再赘述。当处理器102要求写入储存装置104的数据大于第二既定位数Y时,处理器102亦可将数据切割为多个个写入数据串行DW1~DWN,在多个周期P41~P4N传送至储存装置104,在此不再赘述。
在本发明的另一实施例中,储存装置104亦可根据读取命令以及处理器102所提供的读取时脉RDB,在至少一周期P41~P4N将至少一读取数据串行DR1~DRN传送至处理器102。另外,处理器102中的第一子程序108用以将至少一写入数据串行DW1~DWN根据写入时脉WRB,在至少一周期P31~P3N传送至储存装置104。举例而言,读取时脉RDB可用以在周期P41~P4N中,分别以第二既定次数进行切换。写入时脉WRB用以在周期P31~P3N中,分别以第二既定次数进行切换。当处理器102所要求的数据小于第二既定位数Y时,读取数据串行DR1根据读取时脉RDB,在周期P41自储存装置104传送至处理器102。当处理器102要求写入储存装置104的数据小于第二既定位数Y时,写入数据串行DW1根据写入时脉WRB,在周期P31自处理器102传送至储存装置104。在本发明的其它实施例中,当处理器102所要求的数据大于第二既定位数Y时,储存装置104亦可将数据切割为多个读取数据串行DR1~DRN,在多个周期P41~P4N传送至处理器102,在此不再赘述。当处理器102要求写入储存装置104的数据大于第二既定位数Y时,处理器102亦可将数据切割为多个个写入数据串行DW1~DWN,在多个周期P31~P3N传送至储存装置104,在此不再赘述。
图9为本发明所提供接口传输方法的流程图,其适用于数据传输系统100的一处理器102以及一储存装置104之间,其中数据传输系统100处于一命令模式。流程开始于步骤S900。值得注意的是,步骤S902与图6的步骤S602相同,请参考图6的说明,在此不再赘述。
在步骤S900中,处理器102中的第一子程序108用以将一命令分割为至少一命令串行M1~MN。值得注意的是,每一命令串行M1~MN包括具有一第一既定位数的子命令,其中第一既定位数为X。
在步骤S904中,储存装置104将所接收的至少一子命令进行合并,以获得命令。接着,储存装置104根据所合并的命令执行动作。举例而言,当储存装置104接收到两个命令串行M1~M2时,储存装置104将相应于命令串行M1~M2的子命令进行合并,得到命令。在其它实施例中,储存装置104亦可接收到三个命令串行M1~M3或者四个命令串行M1~M4,并将所接收的命令串行中的子命令进行合并,在此不再赘述。流程结束于步骤S904。
本发明所提供的接口传输方法及数据结构产品,提供多个具有既定长度的命令串行M1~MN。因此,当使用者希望提供至储存装置104的命令的长度大于既定长度时,使用者仅需再呼叫(Call)一次处理器102中的第一子程序108,使得其余的命令可在下一个命令串行中传送至储存装置104。通过本发明所提供的接口传输方法及数据结构产品,使用者无需在命令的长度大于既定长度时,为了传送命令而重新改写程序代码。
本发明的方法,或特定型态或其部分,可以以程序代码的型态存在。程序代码可储存于实体介质,如软盘、光盘片、硬盘、或是任何其它机器可读取(如计算机可读取)储存介质,亦或不限于外在形式的计算机程序产品,其中,当程序代码被机器,如计算机加载且执行时,此机器变成用以参与本发明的装置。程序代码也可透过一些传送介质,如电线或电缆、光纤、或是任何传输型态进行传送,其中,当程序代码被机器,如计算机接收、加载且执行时,此机器变成用以参与本发明的装置。当在一般用途处理器实作时,程序代码结合处理器提供一操作类似于应用特定逻辑电路的独特装置。
以上所述仅为本发明较佳实施例,然其并非用以限定本发明的范围,任何熟悉本项技术的人员,在不脱离本发明的精神和范围内,可在此基础上做进一步的改进和变化,因此本发明的保护范围当以本申请的权利要求书所界定的范围为准。
Claims (13)
1.一种接口传输方法,其特征在于,适用于一处理器以及一储存装置之间,该方法包括:
在一第一周期,致使一第一命令串行自上述处理器传送至上述储存装置,其中上述第一命令串行包括具有一第一既定位数的一第一子命令;
在一第二周期,致使一第二命令串行自上述处理器传送至上述储存装置,其中上述第二命令串行包括具有上述第一既定位数的一第二子命令,其中上述第一子命令以及上述第二子命令用以构成一命令;
当上述命令为一写入命令时,在一第三周期,致使一写入数据串行自上述处理器传送至上述储存装置,其中上述写入数据串行包括具有一第二既定位数的一写入数据,并且上述第三周期位于上述第一周期以及上述第二周期之后;以及
当上述命令为一读取命令时,在上述第三周期,致使一读取数据串行自上述储存装置传送至上述处理器,其中上述读取数据串行包括具有上述第二既定位数的一读取数据。
2.根据权利要求1所述的接口传输方法,其特征在于,还包括当上述命令为一读写命令时,在上述第三周期,致使上述写入数据串行自上述处理器传送至上述储存装置,并且在一第四周期时,致使上述读取数据串行自上述储存装置传送至上述处理器,其中上述第四周期位于上述第三周期之后。
3.根据权利要求1所述的接口传输方法,其特征在于,还包括当上述命令为一读写命令时,在上述第三周期,致使上述读取数据串行自上述储存装置传送至上述处理器,并且在一第四周期时,致使上述写入数据串行自上述处理器传送至上述储存装置,其中上述第四周期位于上述第三周期之后。
4.根据权利要求1所述的接口传输方法,其特征在于,还包括将上述第一子命令以及上述第二子命令进行合并,以获得上述命令。
5.根据权利要求1所述的接口传输方法,其特征在于,还包括在一第四周期,致使一第一弹性数据串行自上述储存装置传送至上述处理器,其中上述第一弹性数据串行包括具有上述第二既定位数的一第一弹性数据,其中上述第四周期位于上述第一周期以及上述第二周期之间。
6.根据权利要求5所述的接口传输方法,其特征在于,还包括:
在一第五周期,致使一第三命令串行自上述处理器传送至上述储存装置,其中上述第三命令串行包括具有上述第一既定位数的一第三子命令,并且上述第五周期位于上述第二周期以及上述第三周期之间;
在一第六周期,致使一第二弹性数据串行自上述储存装置传送至上述处理器,其中上述第二弹性数据串行包括具有上述第二既定位数的一第二弹性数据,并且上述第六周期位于上述第五周期以及上述第二周期之间;以及
将上述第一子命令、上述第二子命令以及上述第三命令进行合并,以获得上述命令。
7.根据权利要求6所述的接口传输方法,其特征在于,上述第一弹性数据以及上述第二弹性数据是无效的数据。
8.一种数据传输系统,其特征在于,包括:
一处理器;以及
一储存装置,
其中,上述处理器根据在一第一周期将一第一命令串行传送至上述储存装置,其中上述第一命令串行包括具有一第一既定位数的一第一子命令;
上述处理器在一第二周期将一第二命令串行传送至上述储存装置,其中上述第二命令串行包括具有上述第一既定位数的一第二子命令,并且上述第一子命令以及上述第二子命令构成一命令;
当上述命令为一写入命令时,上述处理器在一第三周期将一写入数据串行传送至上述储存装置,其中上述写入数据串行包括具有一第二既定位数的一写入数据,并且上述第三周期位于上述第一周期以及上述第二周期之后;以及
当上述命令为一读取命令时,上述储存装置在上述第三周期将一读取数据串行传送至上述处理器,其中上述读取数据串行包括具有上述第二既定位数的一读取数据。
9.根据权利要求8所述的数据传输系统,其特征在于,当上述命令为一读写命令时,上述处理器在上述第三周期将上述写入数据串行传送至上述储存装置,并且当上述命令为上述读写命令时,上述储存装置在一第四周期将上述读取数据串行传送至上述处理器,其中上述第四周期位于上述第三周期之后。
10.根据权利要求8所述的数据传输系统,其特征在于,当上述命令为一读写命令时,上述储存装置在上述第三周期将上述读取数据串行传送至上述处理器,并且当上述命令为上述读写命令时,上述处理器在一第四周期将上述写入数据串行传送至上述储存装置,其中上述第四周期位于上述第三周期之后。
11.根据权利要求8所述的数据传输系统,其特征在于,上述储存装置在一第四周期将一第一弹性数据串行传送至上述处理器,其中上述第一弹性数据串行包括具有上述第二既定位数的一第一弹性数据,其中上述第四周期位于上述第一周期以及上述第二周期之间。
12.根据权利要求11所述的数据传输系统,其特征在于,上述处理器在一第五周期将一第三命令串行传送至上述储存装置,其中上述第三命令串行包括具有上述第一既定位数的一第三子命令,并且上述第五周期位于上述第二周期以及上述第三周期之间;
上述储存装置在一第六周期将一第二弹性数据串行传送至上述处理器,其中上述第二弹性数据串行包括具有上述第二既定位数的一第二弹性数据,上述第六周期位于上述第五周期以及上述第二周期之间,并且上述第一子命令、上述第二子命令以及上述第三命令构成上述命令。
13.根据权利要求12所述的数据传输系统,其特征在于,上述第一弹性数据以及上述第二弹性数据是无效的数据。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210485058.0A CN103838689B (zh) | 2012-11-23 | 2012-11-23 | 接口传输方法以及数据传输系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210485058.0A CN103838689B (zh) | 2012-11-23 | 2012-11-23 | 接口传输方法以及数据传输系统 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103838689A CN103838689A (zh) | 2014-06-04 |
CN103838689B true CN103838689B (zh) | 2016-11-23 |
Family
ID=50802208
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201210485058.0A Active CN103838689B (zh) | 2012-11-23 | 2012-11-23 | 接口传输方法以及数据传输系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103838689B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110955411B (zh) * | 2019-10-25 | 2023-07-14 | 江西洪都航空工业集团有限责任公司 | 一种软件集成交互设计方法 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101458673A (zh) * | 2007-12-11 | 2009-06-17 | 凌阳科技股份有限公司 | 使用地址快取的序列传输接口的内存模块、序列传输控制器与控制方法 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2008095201A1 (en) * | 2007-02-02 | 2008-08-07 | Psimast, Inc. | Processor chip architecture having integrated high-speed packet switched serial interface |
-
2012
- 2012-11-23 CN CN201210485058.0A patent/CN103838689B/zh active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101458673A (zh) * | 2007-12-11 | 2009-06-17 | 凌阳科技股份有限公司 | 使用地址快取的序列传输接口的内存模块、序列传输控制器与控制方法 |
Also Published As
Publication number | Publication date |
---|---|
CN103838689A (zh) | 2014-06-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107644667B (zh) | 对用于各种工作负载的固态驱动器的内部预处理 | |
CN109725837B (zh) | 管理存储系统的方法、系统和计算机程序产品 | |
TWI277001B (en) | Portable data storage device using a memory address mapping table | |
US9417803B2 (en) | Adaptive mapping of logical addresses to memory devices in solid state drives | |
US9116936B2 (en) | Inline learning-based selective deduplication for primary storage systems | |
CN101527119B (zh) | 智能型自动背光控制方案 | |
EP1507209A1 (en) | Data storage device, method for updating management information in data storage device, and computer program | |
CN108388598A (zh) | 电子装置、数据存储方法及存储介质 | |
JP2014089734A (ja) | 書込みの削減、及び不揮発性メモリの残り寿命の推定と表示 | |
CN108733579A (zh) | 提供固态盘中的后台操作的机会窗口提示的方法和固态盘 | |
KR20100114697A (ko) | 스토리지 테스터 및 ssd 디바이스 | |
CN109753234A (zh) | 存储器系统及非易失性存储器的控制方法 | |
CN102365644B (zh) | 用于保护具有磨损均衡的存储设备上的敏感数据的方法 | |
CN104699622A (zh) | 数据储存装置以及其数据抹除方法 | |
CN109783124A (zh) | 认证固件数据的数据储存装置与数据储存方法 | |
CN104597863A (zh) | 工业自动化工作站和显示方法 | |
CN103838689B (zh) | 接口传输方法以及数据传输系统 | |
CN102934048A (zh) | 装置、方法、计算机程序和用户接口 | |
KR101404260B1 (ko) | 플래시 메모리의 수명 인디케이터를 제공하는 장치 및 장치 | |
US10713162B1 (en) | System and method for computer data garbage collection acceleration using peer to peer data transfers | |
US9569132B2 (en) | Path selection to read or write data | |
KR20180081236A (ko) | 데이터 저장 장치 및 그것을 포함하는 데이터 처리 시스템 | |
JP2020129275A (ja) | 情報処理装置、方法、およびプログラム | |
JP5853596B2 (ja) | 半導体ディスク寿命監視装置 | |
JP2009157441A (ja) | 情報処理装置、ファイル再配置方法およびプログラム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |