CN103618847A - 一种图像处理方法和系统 - Google Patents

一种图像处理方法和系统 Download PDF

Info

Publication number
CN103618847A
CN103618847A CN201310642318.5A CN201310642318A CN103618847A CN 103618847 A CN103618847 A CN 103618847A CN 201310642318 A CN201310642318 A CN 201310642318A CN 103618847 A CN103618847 A CN 103618847A
Authority
CN
China
Prior art keywords
data
frequency point
row
video
video row
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201310642318.5A
Other languages
English (en)
Inventor
陈斌
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Vtron Technologies Ltd
Original Assignee
Vtron Technologies Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Vtron Technologies Ltd filed Critical Vtron Technologies Ltd
Priority to CN201310642318.5A priority Critical patent/CN103618847A/zh
Publication of CN103618847A publication Critical patent/CN103618847A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Image Processing (AREA)

Abstract

本发明实施例公开了一种图像处理方法和系统,用于使视频点数据的缓存和提取更加灵活,控制更加简单可靠。本发明实施例方法包括:图像处理系统缓存视频行数据,通过寻址的方式从该视频行数据中提取第一视频点数据,图像处理系统将该第一视频点数据与输入模块输入的第二视频点数据组成计算矩阵,图像处理系统对该计算矩阵进行运算得到运算结果,根据运算结果获取锐化后的数字视频数据。

Description

一种图像处理方法和系统
技术领域
本发明实施例涉及数字视频图像处理领域,尤其涉及一种图像处理方法和系统。
背景技术
图像的传输或转换系统的传递函数会对图像中的高频成分起到衰减作用,造成图像的细节和轮廓不清晰。在数字图像中,细节和轮廓就是灰度突变的地方,灰度突变在频域中代表一种高频分量,如果使图像信号经历一个使高频分量得以加强的滤波器,就可以达到减少图像中的模糊,加强图像的细节和轮廓的目的。图像锐化就是为了加强图像中景物的细节和轮廓,使图像变得清晰。
现在一般图像处理方法都采用先入先出队列FIFO技术对视频行数据中的视频点数据进行缓存和提取,然后和视频行数据中需要处理的视频点数据一同输入到寄存器里组成计算矩阵,再通过对该计算矩阵作拉普拉斯运算得到锐化后的数字视频图像。
但是,该方法采用的FIFO技术进行缓存,固定了先进先出的序列,视频点数据的缓存和提取不灵活,且FIFO技术地址控制复杂,需要生成相关的标志信号,占用系统资源较多。
发明内容
本发明实施例提供了一种图像处理方法和系统,使得视频点数据的缓存和提取更加灵活,控制更加简单可靠,降低了对系统资源的占用。
一种图像处理方法,其特征在于,包括:
图像处理系统缓存输入模块输入的视频行数据;
所述图像处理系统通过寻址的方式从所述视频行数据中提取第一视频点数据;
所述图像处理系统将所述第一视频点数据与第二视频点数据组成计算矩阵,所述第二视频点数据由所述输入模块在输入所述视频行数据之后输入;
所述图像处理系统对所述计算矩阵进行运算得到运算结果;
所述图像处理系统根据所述运算结果获取锐化后的数字视频数据。
一种图像处理系统,其特征在于,包括:
缓存模块,用于缓存输入模块输入的视频行数据;
提取模块,用于通过寻址的方式从所述视频行数据中提取第一视频点数据;
组成模块,用于将所述第一视频点数据与第二视频点数据组成计算矩阵,所述第二视频点数据由所述输入模块在输入所述视频行数据之后输入;
运算处理模块,用于对所述计算矩阵进行运算得到运算结果,根据所述运算结果获取锐化后的数字视频数据。
从以上技术方案可以看出,本发明实施例具有以下优点:本发明实施例中图像处理系统缓存视频行数据后,通过寻址的方式提取视频点数据,这样,图像处理系统可以直接缓存整行的视频行数据,简化了视频行数据的缓存步骤,采用寻址的方式提取视频点数据,使得视频点数据的提取更加灵活,且不再需要生成相关的标志信号,减少了控制需要的步骤,降低了控制复杂度,减少了系统资源的占用。
附图说明
图1为本发明实施例中图像处理方法一个流程示意图;
图2为本发明实施例中图像处理方法另一个流程示意图;
图3为本发明实施例中图像处理方法另一个流程示意图;
图4为本发明实施例中图像处理系统一个结构示意图;
图5为本发明实施例中图像处理系统另一个结构示意图;
图6为本发明实施例中图像处理系统另一个结构示意图;
图7为本发明实施例中图像处理系统另一个结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
请参阅图1,本发明实施例中图像处理方法一个实施例包括:
101、图像处理系统缓存输入模块输入的视频行数据;
输入模块输入视频行数据,图像处理系统对该视频行数据进行缓存。
102、图像处理系统通过寻址的方式从视频行数据中提取第一视频点数据;
图像处理系统缓存该视频行数据后,通过寻址的方式从该视频行数据中提取第一视频点数据。
103、图像处理系统将第一视频点数据与第二视频点数据组成计算矩阵;
图像处理系统提取出第一视频点数据后,将第一视频点数据与第二视频点数据组成计算矩阵,该第二视频点数据由输入模块在输入视频行数据之后输入。
104、图像处理系统对计算矩阵进行运算得到运算结果;
图像处理系统组成计算矩阵后,对该计算矩阵进行运算得到运算结果。
105、图像处理系统根据运算结果获取锐化后的数字视频数据。
图像处理系统得到运算结果后,根据运算结果获取锐化后的数字视频数据。
本发明实施例中图像处理系统缓存视频行数据后,通过寻址的方式提取视频点数据,这样,图像处理系统可以直接缓存整行的视频行数据,简化了视频行数据的缓存步骤,采用寻址的方式提取视频点数据,使得视频点数据的提取更加灵活,且不再需要生成相关的标志信号,减少了控制需要的步骤,降低了控制复杂度,减少了系统资源的占用。
上面实施例中图像处理方法中的图像处理系统可以缓存多行视频行数据组成不同的计算矩阵,下面以缓存2行视频行数据组成3乘以3的计算矩阵来进行具体描述,请参阅图2,本发明实施例中图像处理方法另一个实施例包括:
201、双端口随机存储器RAM缓存输入模块输入的2行视频行数据;
输入模块输入2行视频行数据,双端口随机存储器RAM对该2行视频行数据进行缓存。
该2行视频行数据可以是图像垂直分辨率中2行的视频行数据,也可以是水平分辨率中2行的视频行数据,此处不作限定。
202、数据流向控制器MUX通过寻址的方式从该2行视频行数据中提取每行视频行数据的对应3个视频点数据;
双端口随机存储器RAM缓存2行视频行数据后,数据流向控制器MUX通过寻址的方式从该2行视频行数据中提取每行视频行数据的对应3个视频点数据。
203、数据暂存寄存器将该每行视频行数据的对应3个视频点数据和另外3个视频点数据组成3乘以3的计算矩阵;
数据流向控制器MUX从该2行视频行数据中提取每行视频行数据的对应3个视频点数据后,数据暂存寄存器将该每行视频行数据的对应3个视频点数据和另外3个视频点数据组成3乘以3的计算矩阵,该另外3个视频点数据由输入模块在输入该2行视频行数据之后输入。
204、运算处理器对计算矩阵进行运算得到运算结果;
数据暂存寄存器组成3乘以3的计算矩阵后,运算处理器对该计算矩阵进行运算得到运算结果。
205、运算处理器根据运算结果获取锐化后的数字视频数据。
运算处理器得到运算结果后,根据运算结果获取锐化后的数字视频数据。
本发明实施例中双端口随机存储器RAM缓存2行视频行数据,运算处理器对数据暂存寄存器组成的3乘以3的计算矩阵进行运算,这样减小了计算矩阵的复杂度,提高了运算效率。
下面对本发明实施例中图像处理方法进行详细描述,请参阅图3,本发明实施例中图像处理方法另一个实施例包括:
301、双端口随机存储器RAM缓存输入模块输入的第N行和第N+1行视频行数据;
模块输入第N行和第N+1行视频行数据,双端口随机存储器RAM缓存该第N行和第N+1行视频行数据,其中N为正整数。
302、数据流向控制器MUX通过寻址的方式提取第N行视频行数据的3个视频点数据和第N+1行视频行数据的对应3个视频点数据;
双端口随机存储器RAM缓存该第N行和第N+1行视频行数据后,数据流向控制器MUX通过寻址的方式提取第N行视频行数据的3个视频点数据和第N+1行视频行数据的对应3个视频点数据。
若视频行数据为垂直分辨率中每行的数据,则该第N+1行视频行数据的对应3个视频点数据,可以为第N+1行视频行数据与第N行视频行数据的3个视频点数据在水平分辨率中分别具有相同位置的3个视频点数据,若视频行数据为水平分辨率中每行的数据,则该第N+1行视频行数据的对应3个视频点数据,可以为第N+1行视频行数据与第N行视频行数据的3个视频点数据在垂直分辨率中分别具有相同位置的3个视频点数据,此处不作限定。
该寻址的方式有多种,可以是增加地址的方式,也可以是减小地址的方式,也可以是指定地址的方式,此处不作限定。
303、数据暂存寄存器将第N行视频行数据的3个视频点数据和第N+1行视频行数据的对应3个视频点数据与第N+2行视频行数据的3个视频点数据组成3乘以3的第一计算矩阵;
数据流向控制器MUX提取第N行视频行数据的3个视频点数据和第N+1行视频行数据的对应3个视频点数据后,数据暂存寄存器将该第N行视频行数据的3个视频点数据和第N+1行视频行数据的对应3个视频点数据与第N+2行视频行数据的3个视频点数据组成3乘以3的第一计算矩阵,该第N+2行视频行数据的3个视频点数据由输入模块在输入所述第N行和第N+1行视频行数据之后输入。
304、运算处理器对第一计算矩阵作拉普拉斯运算得到运算完成的第N+1行视频行数据;
数据暂存寄存器组成3乘以3的第一计算矩阵后,运算处理器对第一计算矩阵作拉普拉斯运算得到运算完成的第N+1行视频行数据。
305、数据流向控制器MUX将双端口随机存储器RAM中的第N行视频行数据替换为输入模块输入的第N+2行视频行数据;
运算处理器得到运算完成的第N+1行视频行数据后,数据流向控制器MUX将双端口随机存储器RAM中的第N行视频行数据替换输入模块输入的第N+2行视频行数据。
306、数据流向控制器MUX通过寻址的方式提取第N+1行视频行数据的3个视频点数据和第N+2行视频行数据的对应3个视频点数据;
数据流向控制器MUX将双端口随机存储器RAM中的第N行视频行数据替换为该第N+2行视频行数据后,通过寻址的方式提取第N+1行视频行数据的3个视频点数据和第N+2行视频行数据的对应3个视频点数据。
若视频行数据为垂直分辨率中每行的数据,则该第N+2行视频行数据的对应3个视频点数据,可以为第N+2行视频行数据与第N+1行视频行数据的3个视频点数据在水平分辨率中分别具有相同位置的3个视频点数据,若视频行数据为水平分辨率中每行的数据,则该第N+2行视频行数据的对应3个视频点数据,可以为第N+2行视频行数据与第N+1行视频行数据的3个视频点数据在垂直分辨率中分别具有相同位置的3个视频点数据,此处不作限定。
该寻址的方式有多种,可以是增加地址的方式,也可以是减小地址的方式,也可以是指定地址的方式,此处不作限定。
307、数据暂存寄存器将第N+1行视频行数据的3个视频点数据和第N+2行视频行数据的对应3个视频点数据与第N+3行视频行数据的3个视频点数据组成3乘以3的第二计算矩阵;
数据流向控制器MUX提取第N+1行视频行数据的3个视频点数据和第N+2行视频行数据的对应3个视频点数据后,数据暂存寄存器将第N+1行视频行数据的3个视频点数据和第N+2行视频行数据的对应3个视频点数据与第N+3行视频行数据的3个视频点数据组成3乘以3的第二计算矩阵,该第N+3行视频行数据的3个视频点数据由输入模块在输入完第N+2行视频行数据之后输入。
308、运算处理器对第二计算矩阵作拉普拉斯运算得到运算完成的第N+2行视频行数据;
数据暂存寄存器组成3乘以3的第二计算矩阵后,运算处理器对第二计算矩阵作拉普拉斯运算得到运算完成的第N+2行视频行数据。
309、运算处理器对运算完成的视频行数据进行合成得到锐化后的数字视频数据。
运算处理器得到运算完成的第N+2行视频行数据后,运算处理器对运算完成的视频行数据进行合成得到锐化后的数字视频数据。
可以理解的是,运算处理器得到运算完成的第N+2行视频行数据后,根据实际应用情况,可以重复循环将步骤305到步骤308中的N替换成N+1,执行步骤305到步骤308,直到所有视频行数据处理完成或者达到预定的完成行数,此处不作限定。
本发明实施例中,数据流向控制器MUX将双端口随机存储器RAM中的第N行视频行数据替换为输入模块输入的第N+2行视频行数据后,数据暂存寄存器组成3乘以3的第二计算矩阵,运算处理器对第二计算矩阵运算得到运算完成的第N+2行视频行数据,这样通过替换数据,用相同的元件完成了多行视频行数据的运算,节省了系统资源,提高了系统的可扩展性。
为便于理解,下面以一具体应用场景对本发明实施例中图像处理方法进行具体描述:
假设视频信号共有10帧,垂直分辨率每帧有20行,每行水平分辨率为10,当输入模块输入视频信号第1行,双端口随机存储器RAM的RAM0缓存第1行视频行数据,输入模块输入视频信号第2行,双端口随机存储器RAM的RAM1缓存第2行视频行数据;
数据流向控制器MUX通过地址增加的方式提取第1行视频行数据的前3个视频点数据和第2行视频行数据的前3个视频点数据;
数据暂存寄存器将第1行视频行数据的前3个视频点数据和第2行视频行数据的前3个视频点数据与第3行视频行数据的前3个视频点数据组成3乘以3的第一计算矩阵,该第3行视频行数据的前3个视频点数据由输入模块输入在输入第1行和第2行视频行数据之后输入;
运算处理器对第一计算矩阵作拉普拉斯运算得到运算完成的第2行视频行数据的第2个视频点数据;
数据流向控制器MUX通过地址增加的方式提取第1行视频行数据的第2、3、4个视频点数据和第2行视频行数据的第2、3、4个视频点数据在数据暂存寄存器中与输入模块输入的第3行视频行数据的第2、3、4个视频点数据组成计算矩阵,运算处理器对该计算矩阵运算得到运算完成的第2行视频数据的第3个视频点数据,如此循环,直到运算处理器得到运算完成的第2行视频行数据;
数据流向控制器MUX将双端口随机存储器RAM中的第1行视频行数据替换为输入模块输入的第3行视频行数据;
数据流向控制器MUX通过地址增加的方式提取第2行视频行数据的前3个视频点数据和第3行视频行数据的前3个视频点数据;
数据暂存寄存器将第2行视频行数据的前3个视频点数据和第3行视频行数据的前3个视频点数据与第4行视频行数据的前3个视频点数据组成3乘以3的第二计算矩阵,该第4行视频行数据的前3个视频点数据由输入模块输入在输入完第3行视频行数据之后输入;
运算处理器对第二计算矩阵作拉普拉斯运算得到运算完成的第3行视频行数据的第2个视频点数据;
数据流向控制器MUX通过地址增加的方式提取第2行视频行数据的第2、3、4个视频点数据和第3行视频行数据的第2、3、4个视频点数据在数据暂存寄存器中与输入模块输入的第4行视频行数据的第2、3、4个视频点数据组成计算矩阵,运算处理器对该计算矩阵运算得到运算完成的第3行视频数据的第3个视频点数据,如此循环,直到运算处理器得到运算完成的第3行视频行数据;
如此循环,运算处理器可以得到预定完成的前18行视频行数据;
运算处理器将第一行视频行数据和第20行视频行数据与前18行运算完成的视频行数据进行合成得到锐化后的一帧图像,如此循环,可以得到锐化后的数字视频数据。
下面对本发明实施例中的图像处理系统进行描述,请参阅图4,本发明实施例中图像处理系统一个实施例包括:
缓存模块401,用于缓存输入模块输入的视频行数据;
提取模块402,用于通过寻址的方式从该视频行数据中提取第一视频点数据;
组成模块403,用于将第一视频点数据与第二视频点数据组成计算矩阵,该第二视频点数据由输入模块在输入该视频行数据之后输入;
运算处理模块404,用于对计算矩阵进行运算得到运算结果,根据运算结果获取锐化后的数字视频数据。
本发明实施例中缓存模块401缓存视频行数据后,提取模块402通过寻址的方式提取视频点数据,这样,缓存模块401可以直接缓存整行的视频行数据,简化了视频行数据的缓存步骤,提取模块402采用寻址的方式提取视频点数据,使得视频点数据的提取更加灵活,且不再需要生成相关的标志信号,减少了控制需要的步骤,降低了控制复杂度,减少了系统资源的占用。
上面实施例中的缓存模块可以缓存多行视频行数据,下面以缓存2行视频行数据为例对本发明实施例中的图像处理系统进行具体描述,请参阅图5,本发明实施例中图像处理系统另一个实施例包括:
双端口随机存储器RAM501,用于缓存输入模块输入的2行视频行数据;
数据流向控制器MUX502,用于通过寻址的方式从2行视频行数据中提取每行视频行数据的对应3个视频点数据;
数据暂存寄存器503,用于将每行视频行数据的对应3个视频点数据和另外3个视频点数据组成3乘以3的计算矩阵,该另外3个视频点数据由输入模块在输入2行视频行数据之后输入;
运算处理器504,用于对计算矩阵作所述拉普拉斯运算得到运算结果,根据运算结果获取锐化后的数字视频数据。
本发明实施例中双端口随机存储器RAM501缓存2行视频行数据,运算处理器504对数据暂存寄存器503组成的3乘以3的计算矩阵进行运算,这样减小了计算矩阵的复杂度,提高了运算效率。
下面对本发明实施例中的图像处理系统进行具体描述,请参阅图6,本发明实施例中图像处理系统另一个实施例包括:
双端口随机存储器RAM601,用于缓存输入模块输入的2行视频行数据;
数据流向控制器MUX602,用于通过寻址的方式从2行视频行数据中提取每行视频行数据的对应3个视频点数据;
数据暂存寄存器603,用于将每行视频行数据的对应3个视频点数据和另外3个视频点数据组成3乘以3的计算矩阵,该另外3个视频点数据由输入模块在输入2行视频行数据之后输入;
运算处理器604,用于对计算矩阵作所述拉普拉斯运算得到运算结果,根据运算结果获取锐化后的数字视频数据;
本实施例中,双端口随机存储器RAM601具体包括:
第一缓存单元6011,用于缓存输入模块输入的第N行视频行数据,N为正整数;
第二缓存单元6012,用于缓存输入模块输入的第N+1行视频行数据;
数据流向控制器MUX602具体包括:
替换单元6021,用于第一缓存单元6011中的第N行视频行数据替换为输入模块输入的第N+2行视频行数据;
第一提取单元6022,用于通过寻址的方式提取第N行视频行数据的3个视频点数据和第N+1行视频行数据的对应3个视频点数据;
第二提取单元6023,用于通过寻址的方式提取第N+1行视频行数据的3个视频点数据和第N+2行视频行数据的对应3个视频点数据;
数据暂存寄存器603具体包括:
第一组成单元6031,用于将第N行视频行数据的3个视频点数据和第N+1行视频行数据的对应3个视频点数据与第N+2行视频行数据的3个视频点数据组成3乘以3的第一计算矩阵,第N+2行视频行数据的3个视频点数据由输入模块在输入第N行和第N+1行视频行数据之后输入;
第二组成单元6032,用于将第N+1行视频行数据的3个视频点数据和第N+2行视频行数据的对应3个视频点数据与第N+3行视频行数据的3个视频点数据组成3乘以3的第二计算矩阵,第N+3行视频行数据的3个视频点数据由输入模块在输入完第N+2行视频行数据之后输入;
运算处理器604具体包括:
第一运算处理单元6041,用于对第一计算矩阵作拉普拉斯运算得到运算完成的第N+1行视频行数据;
第二运算处理单元6042,用于对第二计算矩阵作拉普拉斯运算得到运算完成的第N+2行视频行数据;
合成单元6043,用于对运算完成的视频行数据进行合成得到锐化后的数字视频数据。
本发明实施例中,替换单元6021将第一缓存单元6011中的第N行视频行数据替换为输入模块输入的第N+2行视频行数据,第二运算处理单元6042对第二组成单元6032组成的第二计算矩阵进行运算得到运算完成的第N+2行视频行数据,合成单元6043,用于对运算完成的视频行数据进行合成得到锐化后的数字视频数据,这样循环进行,可以利用较少的系统资源同时将多行视频行数据转换为锐化后的数字视频数据,提高了系统的可扩展性。
上面实施例中,图像处理系统还可以包含输出模块,请参阅图7,本发明实施例中图像处理系统另一个实施例包括:
双端口随机存储器RAM701,用于缓存输入模块输入的2行视频行数据;
数据流向控制器MUX702,用于通过寻址的方式从2行视频行数据中提取每行视频行数据的对应3个视频点数据;
数据暂存寄存器703,用于将每行视频行数据的对应3个视频点数据和另外3个视频点数据组成3乘以3的计算矩阵,该另外3个视频点数据由输入模块在输入2行视频行数据之后输入;
运算处理器704,用于对计算矩阵作所述拉普拉斯运算得到运算结果,根据运算结果获取锐化后的数字视频数据;
本实施例中,双端口随机存储器RAM701具体包括:
第一缓存单元7011,用于缓存输入模块输入的第N行视频行数据,N为正整数;
第二缓存单元7012,用于缓存输入模块输入的第N+1行视频行数据;
数据流向控制器MUX702具体包括:
替换单元7021,用于将第一缓存单元7011中的第N行视频行数据替换为输入模块输入的第N+2行视频行数据;
第一提取单元7022,用于通过寻址的方式提取第N行视频行数据的3个视频点数据和第N+1行视频行数据的对应3个视频点数据;
第二提取单元7023,用于通过寻址的方式提取第N+1行视频行数据的3个视频点数据和第N+2行视频行数据的对应3个视频点数据;
数据暂存寄存器703具体包括:
第一组成单元7031,用于将第N行视频行数据的3个视频点数据和第N+1行视频行数据的对应3个视频点数据与第N+2行视频行数据的3个视频点数据组成3乘以3的第一计算矩阵,第N+2行视频行数据的3个视频点数据由输入模块在输入第N行和第N+1行视频行数据之后输入;
第二组成单元7032,用于将第N+1行视频行数据的3个视频点数据和第N+2行视频行数据的对应3个视频点数据与第N+3行视频行数据的3个视频点数据组成3乘以3的第二计算矩阵,第N+3行视频行数据的3个视频点数据由输入模块在输入完第N+2行视频行数据之后输入;
运算处理器704具体包括:
第一运算处理单元7041,用于对第一计算矩阵作拉普拉斯运算得到运算完成的第N+1行视频行数据;
第二运算处理单元7042,用于对第二计算矩阵作拉普拉斯运算得到运算完成的第N+2行视频行数据;
合成单元7043,用于对运算完成的视频行数据进行合成得到锐化后的数字视频数据;
本实施例中,图像处理系统还包括:
输出模块705,用于输出合成单元7043得到的锐化后的数字视频数据。
本发明实施例中,输出模块705输出合成单元7043得到的锐化后的数字视频数据,使得其他系统可以通过输出模块705得到锐化后的数字视频数据,增加了本系统的通用性。
为了便于理解上述实施例,下面以上述图像处理系统在一个具体应用场景中的交互过程进行说明:
假设视频信号共有10帧,垂直分辨率每帧有20行,每行水平分辨率为10,当输入模块输入视频信号第1行,第一缓存单元7011缓存第1行视频行数据,输入模块输入视频信号第2行,第二缓存单元7012缓存第2行视频行数据;
第一提取单元7022通过地址增加的方式提取第1行视频行数据的前3个视频点数据和第2行视频行数据的前3个视频点数据;
第一组成单元7031将第1行视频行数据的前3个视频点数据和第2行视频行数据的前3个视频点数据与第3行视频行数据的前3个视频点数据组成3乘以3的第一计算矩阵,该第3行视频行数据的前3个视频点数据由输入模块输入在输入第1行和第2行视频行数据之后输入;
第一运算处理单元7041对第一计算矩阵作拉普拉斯运算得到运算完成的第2行视频行数据的第2个视频点数据;
第一提取单元7022通过地址增加的方式提取第1行视频行数据的第2、3、4个视频点数据和第2行视频行数据的第2、3、4个视频点数据在第一组成单元7031中与输入模块输入的第3行视频行数据的第2、3、4个视频点数据组成计算矩阵,第一运算处理单元7041对该计算矩阵运算得到运算完成的第2行视频数据的第3个视频点数据,如此循环,直到第一运算处理单元7041得到运算完成的第2行视频行数据;
替换单元7021将双端口随机存储器RAM中的第1行视频行数据替换为输入模块输入的第3行视频行数据;
第二提取单元7023通过地址增加的方式提取第2行视频行数据的前3个视频点数据和第3行视频行数据的前3个视频点数据;
第二组成单元7032将第2行视频行数据的前3个视频点数据和第3行视频行数据的前3个视频点数据与第4行视频行数据的前3个视频点数据组成3乘以3的第二计算矩阵,该第4行视频行数据的前3个视频点数据由输入模块输入在输入完第3行视频行数据之后输入;
第二运算处理单元7042对第二计算矩阵作拉普拉斯运算得到运算完成的第3行视频行数据的第2个视频点数据;
第二提取单元7023通过地址增加的方式提取第2行视频行数据的第2、3、4个视频点数据和第3行视频行数据的第2、3、4个视频点数据在第二组成单元7032中与输入模块输入的第4行视频行数据的第2、3、4个视频点数据组成计算矩阵,第二运算处理单元7042对该计算矩阵运算得到运算完成的第3行视频数据的第3个视频点数据,如此循环,直到第二运算处理单元7042得到运算完成的第3行视频行数据;
如此循环,运算处理器704可以得到预定完成的前18行视频行数据;
合成单元7043将第一行视频行数据和第20行视频行数据与前18行运算完成的视频行数据进行合成得到锐化后的一帧图像,如此循环,可以得到锐化后的数字视频数据;
输出模块705输出合成单元7043得到的锐化后的数字视频数据。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的系统,装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
在本申请所提供的几个实施例中,应该理解到,所揭露的系统,装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本发明各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
所述集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本发明各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-OnlyMemory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述,以上实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围。

Claims (10)

1.一种图像处理方法,其特征在于,包括:
图像处理系统缓存输入模块输入的视频行数据;
所述图像处理系统通过寻址的方式从所述视频行数据中提取第一视频点数据;
所述图像处理系统将所述第一视频点数据与第二视频点数据组成计算矩阵,所述第二视频点数据由所述输入模块在输入所述视频行数据之后输入;
所述图像处理系统对所述计算矩阵进行运算得到运算结果;
所述图像处理系统根据所述运算结果获取锐化后的数字视频数据。
2.根据权利要求1所述的方法,其特征在于,
所述图像处理系统包括:双端口随机存储器RAM,数据流向控制器MUX、数据暂存寄存器和运算处理器;
所述图像处理系统缓存输入模块输入的视频行数据包括:
所述双端口随机存储器RAM缓存输入模块输入的2行视频行数据;
所述图像处理系统通过寻址的方式从所述视频行数据中提取第一视频点数据包括:
所述数据流向控制器MUX通过所述寻址的方式从所述2行视频行数据中提取每行视频行数据的对应3个视频点数据;
所述图像处理系统将所述第一视频点数据与第二视频点数据组成计算矩阵,所述第二视频点数据由所述输入模块在输入所述视频行数据之后输入包括:
所述数据暂存寄存器将所述每行视频行数据的对应3个视频点数据和另外3个视频点数据组成3乘以3的计算矩阵,所述另外3个视频点数据由所述输入模块在输入所述2行视频行数据之后输入。
所述图像处理系统对所述计算矩阵进行运算得到运算结果包括:
所述运算处理器对所述计算矩阵进行运算得到运算结果;
所述图像处理系统根据所述运算结果获取锐化后的数字视频数据包括:
所述运算处理器根据所述运算结果获取锐化后的数字视频数据。
3.根据权利要求2所述的方法,其特征在于,
所述双端口随机存储器RAM缓存输入模块输入的2行视频行数据具体包括:
所述双端口随机存储器RAM缓存输入模块输入的第N行和第N+1行视频行数据,所述N为正整数;
所述数据流向控制器MUX通过所述寻址的方式从所述2行视频行数据中提取每行视频行数据的对应3个视频点数据具体包括:
所述数据流向控制器MUX通过所述寻址的方式提取第N行视频行数据的3个视频点数据和第N+1行视频行数据的对应3个视频点数据;
所述数据暂存寄存器将所述每行视频行数据的对应3个视频点数据和另外3个视频点数据组成3乘以3的计算矩阵,所述另外3个视频点数据由所述输入模块在输入所述2行视频行数据之后输入具体包括:
所述数据暂存寄存器将所述第N行视频行数据的3个视频点数据和第N+1行视频行数据的对应3个视频点数据与第N+2行视频行数据的3个视频点数据组成3乘以3的第一计算矩阵,所述第N+2行视频行数据的3个视频点数据由输入模块在输入所述第N行和第N+1行视频行数据之后输入。
4.根据权利要求3所述的方法,其特征在于,所述运算处理器对所述计算矩阵进行运算得到运算结果包括:
所述运算处理器对所述计算矩阵作拉普拉斯运算得到运算结果。
5.根据权利要求4所述的方法,其特征在于,
所述运算处理器对所述计算矩阵作拉普拉斯运算得到运算结果具体包括:
所述运算处理器对所述第一计算矩阵作拉普拉斯运算得到运算完成的第N+1行视频行数据;
所述运算处理器根据所述运算结果获取锐化后的数字视频数据具体包括:
所述数据流向控制器MUX将所述双端口随机存储器RAM中的第N行视频行数据替换为输入模块输入的第N+2行视频行数据;
所述数据流向控制器MUX通过所述寻址的方式提取第N+1行视频行数据的3个视频点数据和第N+2行视频行数据的对应3个视频点数据;
所述数据暂存寄存器将所述第N+1行视频行数据的3个视频点数据和第N+2行视频行数据的对应3个视频点数据与第N+3行视频行数据的3个视频点数据组成3乘以3的第二计算矩阵,所述第N+3行视频行数据的3个视频点数据由输入模块在输入完第N+2行视频行数据之后输入;
所述运算处理器对所述第二计算矩阵作拉普拉斯运算得到运算完成的第N+2行视频行数据;
所述运算处理器对运算完成的视频行数据进行合成得到所述锐化后的数字视频数据。
6.根据权利要求1至5中任一项所述的方法,其特征在于,所述寻址包括:
增加地址;
或,
减小地址;
或,
指定地址。
7.一种图像处理系统,其特征在于,包括:
缓存模块,用于缓存输入模块输入的视频行数据;
提取模块,用于通过寻址的方式从所述视频行数据中提取第一视频点数据;
组成模块,用于将所述第一视频点数据与第二视频点数据组成计算矩阵,所述第二视频点数据由所述输入模块在输入所述视频行数据之后输入;
运算处理模块,用于对所述计算矩阵进行运算得到运算结果,根据所述运算结果获取锐化后的数字视频数据。
8.根据权利要求7所述的系统,其特征在于,
所述缓存模块为双端口随机存储器RAM,用于缓存所述输入模块输入的2行视频行数据;
所述提取模块为数据流向控制器MUX,用于通过所述寻址的方式从所述2行视频行数据中提取所述每行视频行数据的对应3个视频点数据;
所述组成模块为数据暂存寄存器,用于将所述每行视频行数据的对应3个视频点数据和另外3个视频点数据组成所述3乘以3的计算矩阵,所述另外3个视频点数据由所述输入模块在输入所述2行视频行数据之后输入;
所述运算处理模块为运算处理器,用于对所述计算矩阵作所述拉普拉斯运算得到所述运算结果,根据所述运算结果获取所述锐化后的数字视频数据。
9.根据权利要求8所述的系统,其特征在于,
所述双端口随机存储器RAM具体包括:
第一缓存单元,用于缓存输入模块输入的第N行视频行数据,所述N为正整数;
第二缓存单元,用于缓存输入模块输入的第N+1行视频行数据;
所述数据流向控制器MUX具体包括:
替换单元,用于将所述第N行视频行数据替换为输入模块输入的第N+2行视频行数据;
第一提取单元,用于通过所述寻址的方式提取第N行视频行数据的3个视频点数据和第N+1行视频行数据的对应3个视频点数据;
第二提取单元,用于通过所述寻址的方式提取第N+1行视频行数据的3个视频点数据和第N+2行视频行数据的对应3个视频点数据;
所述数据暂存寄存器具体包括:
第一组成单元,用于将所述第N行视频行数据的3个视频点数据和第N+1行视频行数据的对应3个视频点数据与第N+2行视频行数据的3个视频点数据组成3乘以3的第一计算矩阵,所述第N+2行视频行数据的3个视频点数据由输入模块在输入所述第N行和第N+1行视频行数据之后输入;
第二组成单元,用于将所述第N+1行视频行数据的3个视频点数据和第N+2行视频行数据的对应3个视频点数据与第N+3行视频行数据的3个视频点数据组成3乘以3的第二计算矩阵,所述第N+3行视频行数据的3个视频点数据由输入模块在输入完第N+2行视频行数据之后输入;
所述运算处理器具体包括:
第一运算处理单元,用于对所述第一计算矩阵作拉普拉斯运算得到运算完成的第N+1行视频行数据;
第二运算处理单元,用于对所述第二计算矩阵作拉普拉斯运算得到运算完成的第N+2行视频行数据;
合成单元,用于对运算完成的视频行数据进行合成得到所述锐化后的数字视频数据。
10.根据权利要求7或8或9中任一项所述的系统,其特征在于,所述系统还包括:
输出模块,用于输出所述锐化后的数字视频数据。
CN201310642318.5A 2013-12-03 2013-12-03 一种图像处理方法和系统 Pending CN103618847A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201310642318.5A CN103618847A (zh) 2013-12-03 2013-12-03 一种图像处理方法和系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310642318.5A CN103618847A (zh) 2013-12-03 2013-12-03 一种图像处理方法和系统

Publications (1)

Publication Number Publication Date
CN103618847A true CN103618847A (zh) 2014-03-05

Family

ID=50169550

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310642318.5A Pending CN103618847A (zh) 2013-12-03 2013-12-03 一种图像处理方法和系统

Country Status (1)

Country Link
CN (1) CN103618847A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116861149A (zh) * 2023-09-05 2023-10-10 之江实验室 卷积运算的优化方法、装置及处理器

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116861149A (zh) * 2023-09-05 2023-10-10 之江实验室 卷积运算的优化方法、装置及处理器
CN116861149B (zh) * 2023-09-05 2024-01-09 之江实验室 卷积运算的优化方法、装置及处理器

Similar Documents

Publication Publication Date Title
EP3248171B1 (en) Virtual linebuffers for image signal processors
EP3627437B1 (en) Data screening device and method
US11948073B2 (en) Machine learning inference engine scalability
CN107924300B (zh) 使用缓冲器和存储器的数据重排序
US20190028752A1 (en) Integrated video codec and inference engine
US20220083857A1 (en) Convolutional neural network operation method and device
CN103440612A (zh) 一种gpu虚拟化中图像处理方法和装置
CN104461943A (zh) 数据读取方法、装置以及系统
CN104571956A (zh) 一种数据写入方法及拆分装置
CN104965798A (zh) 一种数据处理方法、相关设备以及系统
US11860970B2 (en) Method, circuit, and SOC for performing matrix multiplication operation
CN111325332B (zh) 卷积神经网络的处理方法和装置
CN106934757B (zh) 基于cuda的监控视频前景提取加速方法
CN103389413A (zh) 一种频谱直方图的实时统计方法
CN103618847A (zh) 一种图像处理方法和系统
US9363412B2 (en) Accelerator circuit and image processing apparatus
CN108765341B (zh) 一种图像处理的方法及其装置
CN108960203B (zh) 一种基于fpga异构计算的车辆检测方法
CN110677671A (zh) 一种图像压缩方法、装置及终端设备
CN101640795A (zh) 一种视频解码优化方法及装置
CN112565778B (zh) 一种基于时间片管理的数据存取方法
CN105335747A (zh) 一种数据处理方法及电子设备
CN114662689A (zh) 一种神经网络的剪枝方法、装置、设备及介质
CN106023062A (zh) 基于窗口运算的数据处理方法、系统以及装置
CN103428520A (zh) 一种3d图像合成方法和系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
AD01 Patent right deemed abandoned

Effective date of abandoning: 20170822

AD01 Patent right deemed abandoned