CN103513207B - 一种用于集成电路测试系统校准装置中矩阵开关通道映射的方法 - Google Patents

一种用于集成电路测试系统校准装置中矩阵开关通道映射的方法 Download PDF

Info

Publication number
CN103513207B
CN103513207B CN201210221101.2A CN201210221101A CN103513207B CN 103513207 B CN103513207 B CN 103513207B CN 201210221101 A CN201210221101 A CN 201210221101A CN 103513207 B CN103513207 B CN 103513207B
Authority
CN
China
Prior art keywords
sequence number
matrix switch
physics
mapping table
logical
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201210221101.2A
Other languages
English (en)
Other versions
CN103513207A (zh
Inventor
李轩冕
胡勇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
709th Research Institute of CSIC
Original Assignee
709th Research Institute of CSIC
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 709th Research Institute of CSIC filed Critical 709th Research Institute of CSIC
Priority to CN201210221101.2A priority Critical patent/CN103513207B/zh
Publication of CN103513207A publication Critical patent/CN103513207A/zh
Application granted granted Critical
Publication of CN103513207B publication Critical patent/CN103513207B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

一种集成电路测试系统校准装置中矩阵开关通道映射方法,包括以下步骤:第一步:将矩阵开关的切换规则分层,分为逻辑序号层、物理序号层、矩阵开关序号层;第二步:定义逻辑序号至物理序号的映射表,将被校准资源的通道序号逐项映射至矩阵开关外部接线的序号;第三步:定义物理序号至矩阵开关序号的映射表;第四步:矩阵开关切换规则通过上述映射表转换得到;第五步:通过编辑逻辑序号至物理序号的映射表、物理序号至矩阵开关序号的映射表,可以实现更改矩阵开关切换规则的目的。其优点是通道映射方法的结构清晰、意义明确,增强了集成电路测试系统校准装置的通用性。

Description

一种用于集成电路测试系统校准装置中矩阵开关通道映射的方法
技术领域
本发明涉及微电子测试与计量技术领域,具体地说是一种用于集成电路测试系统校准装置中矩阵开关通道映射的方法。
背景技术
无论集成电路测试系统属于数字、模拟或混合型,均包含若干测试通道。传统的校准方式无法完成对全通道的自动校准,仅能用纯手动的方式进行校准,由于手动校准的诸多缺陷,在实际校准工作中,并不能有效完成对测试系统全通道的校准。目前新建的集成电路测试系统校准装置,已可实现对测试系统全通道的自动校准。集成电路测试系统校准装置的硬件设备一般都包含矩阵开关,以实现对多通道校准时的自动切换。
然而,校准装置对矩阵开关的使用存在如下问题时:(1)对不同集成电路测试系统进行适配时,被校准资源的通道定义不一致;(2)某些矩阵开关通道由于损坏等原因需要跳过;(3)更换了新型号的矩阵开关,接线方式与原矩阵开关不一致。出现上述任一种情况,都需要利用矩阵开关驱动程序对其切换规则进行更改。
由于集成电路测试系统型号多、被校准资源类型多,矩阵开关又属于易损耗设备,造成矩阵开关切换规则需要频繁更改。而集成电路测试系统通道数量多(数字通道可达512个),矩阵开关需要使用的通道数量较多(一般为4×40规模以上),又造成每次矩阵开关切换规则更改的工作量都很大。此外,不同测试系统甚至同一测试系统的不同资源,其通道的定义并无规律,切换规则的更改必须依赖人工完成,这极大地限制了校准装置对集成电路测试系统的通用性。
发明内容
本发明的目的是针对上述问题,提出一种集成电路测试系统校准装置中矩阵开关通道映射方法:将矩阵开关的切换规则分层,并将被校准资源的通道逐层映射至矩阵开关通道,进而得到经过通道映射的矩阵开关切换规则。
本发明一种集成电路测试系统校准装置中矩阵开关通道映射方法,其步骤如下:
第一步:将矩阵开关的切换规则分层,分为逻辑序号层、物理序号层、矩阵开关序号层,其中,逻辑序号层由逻辑序号构成,对应被校准资源的通道序号,物理序号层由物理序号构成,对应矩阵开关外部接线的序号,矩阵开关序号层由矩阵开关序号构成,对应矩阵开关通道的序号;
第二步:定义逻辑序号至物理序号的映射表,将被校准资源的通道序号逐项映射至矩阵开关外部接线的序号,该映射表是与被校准资源对应的,与矩阵开关的型号不相关;
第三步:定义物理序号至矩阵开关序号的映射表,将矩阵开关外部接线的序号逐项映射至矩阵开关通道序号,该映射表是与矩阵开关的型号和配置对应的,与被校准资源不相关;
第四步:矩阵开关切换规则通过上述映射表转换得到,首先通过逻辑序号至物理序号的映射表转换得到物理序号的序列,将该序列作为输入,通过物理序号至矩阵开关序号的映射表再进行一次转换,转换的结果就是矩阵开关的切换规则;
第五步:通过编辑逻辑序号至物理序号的映射表、物理序号至矩阵开关序号的映射表,可以实现更改矩阵开关切换规则的目的。
本发明一种集成电路测试系统校准装置中矩阵开关通道映射方法的优点是将矩阵开关的切换规则分为3层,并通过2张映射表进行转换,切换规则的每一层都有明确的物理意义,与现有的矩阵开关切换规则相比,结构清晰、意义明确。在需要更改矩阵开关的切换规则时,只需要根据情况编辑某一分层的内容,增强了校准装置的通用性,具有运行可靠、维护成本低等特点,尤其适合于通用型的集成电路测试系统校准装置。实测表明,应用本发明的映射方法对一种被校准资源50通道规模的切换规则进行更改可在5分钟以内完成,而使用矩阵开关的驱动程序进行同样规模的更改至少需要60分钟。
附图说明
图1为矩阵开关通道映射方法工作原理图。
图2为矩阵开关通道映射用法示意图。
图3为实施例对应的通道映射关系详解图。
具体实施方式
下面结合实施例对本发明作进一步的详细说明,但本发明的实施方式不限于此。
以50校准端口的集成电路测试系统校准装置为例进行说明:
根据图2的示例,针对一个50校准端口的集成电路测试系统校准装置,选用4×92规模的矩阵开关,50个校准端口通过50路标准IDC插头引出,50路IDC插头与矩阵开关之间通过50路排线建立连接,50个校准端口占用了矩阵开关的50列,校准装置的设备与矩阵开关的其余行、列相连。
参照图1,本实施例的通道映射分为如下几步:
第一步将矩阵开关的切换规则分层,切换规则分层的结果参照图3,逻辑序号层对应被校准资源的通道序号,即25个GND和通道1~通道25的序号,物理序号层对应矩阵开关外部50路排线的序号,本例中物理序号可以用与排线相连的IDC50端口序号表示,矩阵开关序号层对应矩阵开关的第1列~第92列的序号。
第二步定义逻辑序号至物理序号的映射表,该映射表在图3由逻辑序号与物理序号的3列数据构成,其中逻辑序号又分为通道逻辑序号和GND逻辑序号,分别对应集成电路测试系统的通道和地,根据该映射表将被校准资源的25个GND和通道1~通道25的序号顺序映射至50路排线的序号。
第三步定义物理序号至矩阵开关序号的映射表,该映射表在图3由物理序号与矩阵开关序号的2列数据构成,物理序号对应矩阵开关外部50路排线的序号,矩阵开关序号对应矩阵开关50列的序号,根据该映射表将50路排线的序号顺序映射至矩阵开关50列的序号。
第四步在需要对矩阵开关进行切换时,以通道25为例,首先根据被校准资源的通道序号即通道的逻辑序号进行第一步转换,转换的依据是逻辑序号至物理序号映射表,根据图3通道25的逻辑序号为25,物理序号为50,将转换得到的物理序号作为输入,依据物理序号至矩阵开关序号映射表进行第二步转换,根据图3该通道的矩阵开关序号为92,该步转换的结果就是需要切换的矩阵开关列的序号,即矩阵开关的列92。
第五步在需要更改矩阵开关切换规则时,假设本例中的矩阵开关进行了更换,仍以通道25为例,更换后IDC50的第50路与矩阵开关的列50相连,则图3中通道25的矩阵开关序号需要由92改为50,即将物理序号至矩阵开关序号的映射表中通道25的矩阵开关序号从92改为50。
本发明不局限于以上实施例,根据被校准资源、矩阵开关外部接线方式、矩阵开关型号的不同,可组织多个实施例。

Claims (1)

1.一种集成电路测试系统校准装置中矩阵开关通道映射方法,其特征在于:包括以下步骤:
第一步:将矩阵开关的切换规则分层,分为逻辑序号层、物理序号层、矩阵开关序号层,其中,逻辑序号层由逻辑序号构成,对应被校准资源的通道序号,物理序号层由物理序号构成,对应矩阵开关外部接线的序号,矩阵开关序号层由矩阵开关序号构成,对应矩阵开关通道的序号;
第二步:定义逻辑序号至物理序号的映射表,将被校准资源的通道序号逐项映射至矩阵开关外部接线的序号,该映射表是与被校准资源对应的,与矩阵开关的型号不相关;
第三步:定义物理序号至矩阵开关序号的映射表,将矩阵开关外部接线的序号逐项映射至矩阵开关通道序号,该映射表是与矩阵开关的型号和配置对应的,与被校准资源不相关;
第四步:矩阵开关切换规则通过逻辑序号至物理序号的映射表和物理序号至矩阵开关序号的映射表转换得到,首先通过逻辑序号至物理序号的映射表转换得到物理序号的序列,将该序列作为输入,通过物理序号至矩阵开关序号的映射表再进行一次转换,转换的结果就是矩阵开关的切换规则;
第五步:通过编辑逻辑序号至物理序号的映射表、物理序号至矩阵开关序号的映射表,可以实现更改矩阵开关切换规则的目的。
CN201210221101.2A 2012-06-29 2012-06-29 一种用于集成电路测试系统校准装置中矩阵开关通道映射的方法 Expired - Fee Related CN103513207B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201210221101.2A CN103513207B (zh) 2012-06-29 2012-06-29 一种用于集成电路测试系统校准装置中矩阵开关通道映射的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201210221101.2A CN103513207B (zh) 2012-06-29 2012-06-29 一种用于集成电路测试系统校准装置中矩阵开关通道映射的方法

Publications (2)

Publication Number Publication Date
CN103513207A CN103513207A (zh) 2014-01-15
CN103513207B true CN103513207B (zh) 2016-02-17

Family

ID=49896230

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210221101.2A Expired - Fee Related CN103513207B (zh) 2012-06-29 2012-06-29 一种用于集成电路测试系统校准装置中矩阵开关通道映射的方法

Country Status (1)

Country Link
CN (1) CN103513207B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006060467A (ja) * 2004-08-19 2006-03-02 Nec Corp ディジタル変復調装置
CN101866154A (zh) * 2010-05-11 2010-10-20 浙江大学 基于简化继电器矩阵的i/o端口映射方法
CN101958004A (zh) * 2009-07-14 2011-01-26 索尼公司 图像处理装置以及图像处理方法
US8131975B1 (en) * 2008-07-07 2012-03-06 Ovics Matrix processor initialization systems and methods

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006060467A (ja) * 2004-08-19 2006-03-02 Nec Corp ディジタル変復調装置
US8131975B1 (en) * 2008-07-07 2012-03-06 Ovics Matrix processor initialization systems and methods
CN101958004A (zh) * 2009-07-14 2011-01-26 索尼公司 图像处理装置以及图像处理方法
CN101866154A (zh) * 2010-05-11 2010-10-20 浙江大学 基于简化继电器矩阵的i/o端口映射方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
自动测试系统测试适配器通用端口的自动设计;郭杰翔等;《测试技术学报》;20080430;第22卷(第2期);第127-132页 *

Also Published As

Publication number Publication date
CN103513207A (zh) 2014-01-15

Similar Documents

Publication Publication Date Title
CN102169157B (zh) 多通道矩阵开关并行测量电缆网搭建方法
CN107390109A (zh) 高速adc芯片的自动测试平台及其软件架构设计方法
CN202694136U (zh) 多通道热控系统测试设备
CN104237977A (zh) 一种自动气象站故障处理系统
CN107462786A (zh) 一种矩阵综合测试仪及测试方法
CN104991214A (zh) 数字集成电路直流参数标准复现方法及标准装置
CN103542877B (zh) 一种飞机起动箱综合检查仪的校准方法
CN202994857U (zh) 能够用低压测试通道测量高压芯片的探针卡
CN103513207B (zh) 一种用于集成电路测试系统校准装置中矩阵开关通道映射的方法
CN203053611U (zh) 变压器温度校验测试装置
CN105445818A (zh) 自动气象站数据采集器校验系统及其校验方法
CN104237642A (zh) 一种霍尔电阻率自动测试方法
CN203444053U (zh) 一体化网络变压器扫描测试装置
CN102169151A (zh) 电缆网并行测试方法
CN202854605U (zh) 汽车车身控制模块的功能测试系统
CN205942434U (zh) 堆芯测量系统逻辑模块的半物理仿真测试装置
CN105699832A (zh) 一种电缆查验编组方法
CN203631891U (zh) 一种有源多功能转接器
CN202710741U (zh) 一种集成电路测试系统电压传递标准器
CN104634574B (zh) 发动机外特性曲线获得方法
CN102663159A (zh) 配电网站外单线图分层式自动排布优化方法
CN204649953U (zh) 一种信号发生器的自动校准系统
CN204008721U (zh) 一种保护装置测试用试验端子转换器
CN205944467U (zh) 一种具有电流电压转换功能的接线端子
CN202770985U (zh) 一种轮胎电阻测量仪的准确度检验装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20160217