CN103377019A - 数据显示方法 - Google Patents

数据显示方法 Download PDF

Info

Publication number
CN103377019A
CN103377019A CN2012101158263A CN201210115826A CN103377019A CN 103377019 A CN103377019 A CN 103377019A CN 2012101158263 A CN2012101158263 A CN 2012101158263A CN 201210115826 A CN201210115826 A CN 201210115826A CN 103377019 A CN103377019 A CN 103377019A
Authority
CN
China
Prior art keywords
data
memory card
card bus
address field
display method
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2012101158263A
Other languages
English (en)
Other versions
CN103377019B (zh
Inventor
郑秋豪
黄禄友
吴典舆
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
YUNLONG SCIENCE AND TECHNOLOGY Co Ltd
Zeroplus Technology Co Ltd
Original Assignee
YUNLONG SCIENCE AND TECHNOLOGY Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by YUNLONG SCIENCE AND TECHNOLOGY Co Ltd filed Critical YUNLONG SCIENCE AND TECHNOLOGY Co Ltd
Priority to CN201210115826.3A priority Critical patent/CN103377019B/zh
Publication of CN103377019A publication Critical patent/CN103377019A/zh
Application granted granted Critical
Publication of CN103377019B publication Critical patent/CN103377019B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Abstract

本发明是关于一种数据显示方法,用以于一逻辑分析仪撷取一存储卡总线的数据时,显示该存储卡总线的数据;该数据显示方法包含下列步骤,先加载对应该存储卡总线的通讯协议的译码手段后,撷取多个该存储卡总线的信号封包,而后,以所选择的解码手段解译所撷取的信号,并以阵列排列的方式至少显示该存储卡总线的各地址字段中,被写入或被读取的数据数值于一显示装置上。

Description

数据显示方法
技术领域
本发明是与数字数据有关,更详而言之是指一种数据显示方法。
背景技术
随着数字科技的进步,越来越多电子产品配备有微处理器及存储卡来达到快速运算及处理的目的,用以透过运算及处理应用程序的方式使电子产品具有更多的额外附加功能。
当研发人员在研发上述配备有微处理器及存储卡的电子产品时,通常会利用逻辑分析仪来撷取存储卡总线上的数字数据,并透过于一显示装置上显示的方式供研发人员分析上述所撷取的数字数据,用以判定上述电子产品的设计是否正常。
请参阅图1,市售的逻辑分析仪在撷取数字数据,并将其转译显示于显示装置上后,大多是直接以横轴位移的波型图、或是以波型图解译对应的数值列来显示所撷取的数字数据。
然而,当研发人员利用逻辑分析仪在撷取数字数据后,仍须逐项记录所撷取的存储卡总线信号被写入与被读取的数据数值进行比对,才可判定电子产品数字数据处理的设计是否正常。
然而,众所皆知的是,随着科技的进步,各种电子产品所需处理的数字数据量越来越庞大,使得所显示的波型图或是数值列将会变的繁多与复杂,而此种显示方式不仅会造成研发人员比对的困难度增加,而可能有误判的情形发生外,且亦会造成比对时间的延宕,进而造成研发效率低落。是以,综上所述可得知,现有逻辑分析仪用以显示数字信息的方法仍未臻完善,且尚有待改进之处。
发明内容
有鉴于此,本发明的主要目的在于提供一种数据显示方法,可有效地提升信号分析的速度与效率。
缘以达成上述目的,本发明所提供的数据显示方法是用以于一逻辑分析仪撷取一存储卡总线的数据时,显示该存储卡总线的数据;该数据显示方法包含下列步骤:
A.加载对应该存储卡总线的通讯协议的译码手段;
B.撷取多个该存储卡总线的信号封包;
C.以步骤A所选择的解码手段解译步骤B所撷取的信号封包;
D.以阵列排列的方式至少显示该存储卡总线的各地址字段中,被写入或被读取的数据数值于一显示装置上。
依据上述构思,于步骤D中,是以阵列表格的方式显示该存储卡总线的各地址字段被写入或被读取的数据数值。
依据上述构思,于步骤D中,是以矩阵图形的方式显示该存储卡总线的各地址字段被写入或被读取的数据数值。
依据上述构思,于步骤D中,还同时依据撷取顺序以一串接列显示该存储卡总线被写入或被读取数据的地址字段的地址以及字段中的数据数值。
依据上述构思,于步骤D中,该串接列中的每笔被写入或被读取数据的地址字段,是以各地址字段的地址显示,且各地址字段中的数据数值串接在后方式,显示于该显示装置上。
依据上述构思,于步骤D中,以阵列排列方式显示的各该数据数值,是超级链接于该串接排列中相对应的地址字段。
依据上述构思,于步骤D中,各该被写入的数据数值是以一第一显示方式显示,而各该被读取的数据数值是以一第二显示方式显示。
依据上述构思,该第一显示方式是以一第一颜色显示,而该第二显示方式则是以一第二颜色显示,且该第二颜色不等于该第一颜色。
依据上述构思,于步骤D的阵列排列中的每个数据位置是各别对应于该存储卡总线的一个地址字段;且于步骤D中,还同时侦测该存储卡总线的各该地址字段所被读取的数据数值是否等于被写入的数据数值,于不相等时,该阵列排列中所对应的数据位置,以不同于其它数据位置的显示方式显示出来。
依据上述构思,于步骤D中,是以显示不同于其它数据位置的颜色的方式,显示出被读取的数据数值不等于被写入的数据数值的地址字段所对应的数据位置。
依据上述构思,于步骤D中,显示该存储卡总线的地址字段最后一次被写入的数据或被读取的数据的数据数值。
依据上述构思,于步骤D中,显示该存储卡总线的地址字段每一次被写入的数据或被读取的数据的数据数值。
依据上述构思,于步骤D中,是以下拉式选单的显示方式呈现所点选的地址字段每次被写入或被读取的数据数值。
依据上述构思,于步骤D中,阵列排列的纵向字段的排列顺序是对应该存储卡总线的区段地址的顺序,而其横向列位的排列顺序则是对应该存储卡总线的偏移地址的顺序。
依据上述构思,于步骤D中,还同时显示有该存储卡总线的数据的波型图。
依据上述构思,于步骤D中,同时显示被写入的数据与被读取的数据的数据数值。
本发明的有益效果:透过上述以阵列的方式同时显示该存储卡总线的地址字段被写入的数据或被读取的数据的数据数值,而可有效地提升研发人员信号分析的速度与效率。
附图说明
图1为现有显示存储卡总线数据的画面。
图2为本发明数据显示方法的流程图。
图3为本发明仅显示被写入数据的地址字段及数据数值的画面。
图4为本发明仅显示被读取数据的地址字段及数据数值的画面。
图5为本发明同时显示被写入及被读取数据的地址字段及数据数值的画面。
图6为本发明以矩阵图型显示地址字段及数值的画面。
图7为透过下拉选单显示各地址字段所有被写入及被读取的数据数值。
主要元件符号说明
10 第一显示区块
20 第二显示区块
具体实施方式
为能更清楚地说明本发明,兹举较佳实施例并配合图示详细说明如后。
请参阅图2,本发明提供一种数据显示方法用以在一逻辑分析仪撷取一存储卡总线的数据时,显示该存储卡总线的数据,用以供研发人员可透过所显示的内容判定与分析存储卡总线的数据走向是否正常。该数据显示方法包含有下列步骤:
A.加载对应该存储卡总线的通讯协议的译码手段。一般来说,该通讯协议是存放于计算机中对应该影像信号产生装置的动态连结数据库(Dynamic Link Library,DLL)中,且该动态连结数据库采用静态连结(statically linked)至微软基础类别库(Microsoft Foundation Classes,MFC)的动态连结数据库。由此,便可透过加载对应的动态连结数据库来取得其通讯协议的译码手段。
B.撷取多个该存储卡总线的信号封包。
C.以步骤A所选择的解码手段解译步骤B所撷取的信号封包。于本实施例中,所加载对应该存储卡总线的通讯协议为I2C,当该逻辑分析仪撷取信号后,则先解译出对应的存储卡地址,而后依据后面接续的信号状态,判读是写入数据至对应的存储卡地址、或是自存储卡地址读取数据,举例来说,当存储卡地址后面接续的信号为低电位(Low)时,则判读为写入后续的数据至对应的存储卡地址;而当存储卡地址后面接续的信号为高电位(High)时,则判读为自对应的存储卡地址读取数据。于本实施例中,上述方式主要以I2C为例,而每一通讯协议进行译码的方式皆有差异,非仅以此实施例中的高低电位判断为依据。
D.以阵列排列的方式至少显示该存储卡总线的各地址字段中,被写入或被读取的数据数值于一显示装置上。
请参阅图3至图5,于本实施例中,是于该显示装置上以一第一显示区块10显示该存储卡总线的数据的波型图、以及依据撷取顺序以一串行列显示该存储卡总线被写入或被读取数据的地址字段的地址以及字段中的数据数值,而于本实施例中,该串接列每笔被写入或被读取数据的地址字段,是以各地址字段的地址显示在前,而各地址字段中的数据数值串接在后的方式显示于该显示装置上。同时,于一第二显示区块20以阵列排列的方式显示该存储卡总线的各地址字段的数据数值,且阵列排列中的每个数据位置皆各别对应于该存储卡总线的一个地址字段。而于本实施例中,该第二显示区块20所显示的阵列排列的纵向字段的排列顺序,是对应该存储卡总线的区段地址(0X00、0X10、0X20…)的顺序,而其横向列位的排列顺序则是对应该存储卡总线的偏移地址(0~F)的顺序。
另外,本实施例中,还透过按键选择的方式提供研发人员可选择仅显示被写入数据的地址字段所对应的数据位置及数据数值(如图3)、或是仅显示被读取数据的地址字段所对应的数据位置及数据数值(如图4)、亦或是同时显示所有地址字段被写入数据与被读取数据所对应的数据位置及数据数值(如图5)。而值得一提的是,于步骤C解译所撷取的信号时,可在解译出写入数据至对应的存储卡地址、或是解译出自对应的存储卡地址读取数据时,同时一并抓取写入或读取的数据数值,而可提升步骤D在显示被写入数据的字段及数据数值、或是显示被读取数据的字段数据数值时的速度。
再者,在本实施例中是以阵列表格的方式同时显示该存储卡总线的各个地址字段最后一次被写入的数据或被读取的数据的数据数值,且各该被写入的数据数值是以一第一显示方式显示,而各该被读取的数据数值是以一第二显示方式显示,于本实施例中,该第一显示方式是以一第一颜色显示,而该第二显示方式则是以一第二颜色显示且该第二颜色不等于该第一颜色,用以供研发人员可快速辨识被写入数据与被读取数据的地址字段。
值得一提的是,于步骤D中,还会侦测各该地址字段所被读取的数据数值是否等于被写入的数据数值,若不相等时,则于该阵列排列中所对应的数据位置将以不同于其它数据位置的显示方式显示出来。举例来说,可透过不同于其它数据位置的颜色的显示方式,显示出不相等的地址字段所对应的数据位置(如图3至图5中被填满颜色的数据位置),而可使研发人员快速地查觉数据有误的地址字段。
由此,透过上述数据显示方法的设计,以阵列排列的方式显示该存储卡总线的地址字段被写入或被读取的数据数值,而可使得研发人员不用拖拉时间轴位移波型图来逐一记录各地址字段数据被写入或被读取的状况,不仅可以有效地降低研发人员信号分析时的负担,更可由此大幅地提升研发人员信号分析的速度与效率。
必须说明的是,以上所述仅为本发明较佳可行实施例而已,并不以此为限,举例来说,本发明除使用前述实施例的表格显示方式外,亦可如图6以矩阵图形的方式显示。另外,除显示各地址字段最后一次被写入或被读取的数据数值外,亦同时记录各地址字段每次被写入或被读取的数据数值,并透过如图7所示,研发人员点选欲查阅的地址字段后,以下拉式选单的显示方式呈现所点选的地址字段每次被写入或被读取的数据数值,此下拉式选单所呈现的数据数值亦如同上述实施例,若写入和读取数值不相同时,可透过以显示不同于其它地址字段的颜色的方式,标示出所被读取的数据数值不等于被写入的数据数值的地址字段,并且还可透过将各数据数值超级链接于该第一显示区块10所显示的串接列中,相对应的地址字段以及波形图,让研发人员能通过点选某个数据位置中的资位数值,就可让波形显示区域直接跳到对应所点选的数据数值的地址字段,以利进行数据的分析。再者,举凡应用本发明说明书及申请专利范围所为之等效方法变化,理应包含在本发明的专利范围内。

Claims (20)

1.一种数据显示方法,其特征在于,是用以于一逻辑分析仪撷取一存储卡总线的数据时,显示该存储卡总线的数据;该数据显示方法包含下列步骤:
A.加载对应该存储卡总线的通讯协议的译码手段;
B.撷取多个该存储卡总线的信号封包;
C.以步骤A所选择的解码手段解译步骤B所撷取的信号封包;
D.以阵列排列的方式至少显示该存储卡总线的各地址字段中,被写入或被读取的数据数值于一显示装置上。
2.如权利要求1所述的数据显示方法,其特征在于,于步骤D中,是以阵列表格的方式显示该存储卡总线的各地址字段被写入或被读取的数据数值。
3.如权利要求1所述的数据显示方法,其特征在于,于步骤D中,是以矩阵图形的方式显示该存储卡总线的各地址字段被写入或被读取的数据数值。
4.如权利要求1所述的数据显示方法,其特征在于,于步骤D中,还同时依据撷取顺序以一串接列显示该存储卡总线被写入或被读取数据的地址字段的地址以及字段中的数据数值。
5.如权利要求4所述的数据显示方法,其特征在于,于步骤D中,该串接列中的每笔被写入或被读取数据的地址字段,是以各地址字段的地址显示在前,且各地址字段中的数据数值串接在后的方式,显示于该显示装置上。
6.如权利要求4所述的数据显示方法,其特征在于,于步骤D中,以阵列排列方式显示的各该数据数值,是超级链接于该串接列中相对应的地址字段。
7.如权利要求1所述的数据显示方法,其特征在于,于步骤D中,各该被写入的数据数值是以一第一显示方式显示,而各该被读取的数据数值是以一第二显示方式显示。
8.如权利要求7所述的数据显示方法,其特征在于,该第一显示方式是以一第一颜色显示,而该第二显示方式则是以一第二颜色显示,且该第二颜色不等于该第一颜色。
9.如权利要求1所述的数据显示方法,其特征在于,于步骤D的阵列排列中的每个数据位置是各别对应于该存储卡总线的一个地址字段;且于步骤D中,还同时侦测该存储卡总线的各该地址字段所被读取的数据数值是否等于被写入的数据数值,于不相等时,该阵列排列中所对应的数据位置,是以不同于其它数据位置的显示方式显示出来。
10.如权利要求9所述的数据显示方法,其特征在于,于步骤D中,是以不同于其它数据位置的颜色的显示方式,显示出被读取的数据数值不等于被写入的数据数值的地址字段所对应的数据位置。
11.如权利要求1所述的数据显示方法,其特征在于,于步骤D中,显示该存储卡总线的地址字段最后一次被写入的数据或被读取的数据的数据数值。
12.如权利要求1所述的数据显示方法,其特征在于,于步骤D中,显示该存储卡总线的地址字段每一次被写入的数据或被读取的数据的数据数值。
13.如权利要求12所述的数据显示方法,其特征在于,于步骤D的阵列排列中的每个数据位置是各别对应于该存储卡总线的一个地址字段;且于步骤D中,还同时侦测该存储卡总线的各该地址字段所被读取的数据数值是否等于被写入的数据数值,于不相等时,该阵列排列中所对应的数据位置,以不同于其它数据位置的显示方式显示出来。
14.如权利要求13所述的数据显示方法,其特征在于,于步骤D中,是以显示不同于其它数据位置的颜色的方式,显示出不相等的地址字段所对应的数据位置。
15.如权利要求12所述的数据显示方法,其特征在于,于步骤D中,还同时依据撷取顺序以一串接列显示该存储卡总线被写入或被读取数据的地址字段的地址以及字段中的数据数值。
16.如权利要求15所述的数据显示方法,其特征在于,于步骤D中,以阵列排列方式显示的各该数据数值,是超级链接于该串接列中相对应的地址字段。
17.如权利要求12所述的数据显示方法,其特征在于,于步骤D中,是以下拉式选单的显示方式呈现所点选的地址字段每次被写入或被读取的数据数值。
18.如权利要求1所述的数据显示方法,其特征在于,于步骤D中,阵列排列的纵向字段的排列顺序是对应该存储卡总线的区段地址的顺序,而其横向列位的排列顺序则是对应该存储卡总线的偏移地址的顺序。
19.如权利要求1所述的数据显示方法,其特征在于,于步骤D中,还同时显示有该存储卡总线的数据的波型图。
20.如权利要求1所述的数据显示方法,其特征在于,于步骤D中,同时显示被写入的数据与被读取的数据的数据数值。
CN201210115826.3A 2012-04-19 2012-04-19 数据显示方法 Expired - Fee Related CN103377019B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201210115826.3A CN103377019B (zh) 2012-04-19 2012-04-19 数据显示方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201210115826.3A CN103377019B (zh) 2012-04-19 2012-04-19 数据显示方法

Publications (2)

Publication Number Publication Date
CN103377019A true CN103377019A (zh) 2013-10-30
CN103377019B CN103377019B (zh) 2016-05-11

Family

ID=49462192

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210115826.3A Expired - Fee Related CN103377019B (zh) 2012-04-19 2012-04-19 数据显示方法

Country Status (1)

Country Link
CN (1) CN103377019B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4696004A (en) * 1984-05-28 1987-09-22 Takeda Riken Kogyo Kabushikikaisha Logic analyzer
US4977514A (en) * 1987-05-08 1990-12-11 Hewlett Packard Company Overlaid digital waveforms display
CN2492883Y (zh) * 2000-09-06 2002-05-22 中国科学院光电技术研究所 动态信号分析仪
US6799127B1 (en) * 2000-08-08 2004-09-28 Agilent Technologies, Inc. Signal transition and stable regions diagram for positioning a logic analyzer sample
US20090327538A1 (en) * 2008-06-27 2009-12-31 Fujitsu Limited Data transfer apparatus, information processing apparatus, and data transfer method
US20100195512A1 (en) * 2009-02-02 2010-08-05 Harvey Timothy J Systems and methods for presenting electronic communication packets using a logic analyzer

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4696004A (en) * 1984-05-28 1987-09-22 Takeda Riken Kogyo Kabushikikaisha Logic analyzer
US4977514A (en) * 1987-05-08 1990-12-11 Hewlett Packard Company Overlaid digital waveforms display
US6799127B1 (en) * 2000-08-08 2004-09-28 Agilent Technologies, Inc. Signal transition and stable regions diagram for positioning a logic analyzer sample
CN2492883Y (zh) * 2000-09-06 2002-05-22 中国科学院光电技术研究所 动态信号分析仪
US20090327538A1 (en) * 2008-06-27 2009-12-31 Fujitsu Limited Data transfer apparatus, information processing apparatus, and data transfer method
US20100195512A1 (en) * 2009-02-02 2010-08-05 Harvey Timothy J Systems and methods for presenting electronic communication packets using a logic analyzer

Also Published As

Publication number Publication date
CN103377019B (zh) 2016-05-11

Similar Documents

Publication Publication Date Title
CN101778307B (zh) 机顶盒功能测试装置
CN104331373A (zh) 一种Monkey测试系统及方法
CN101873234A (zh) 网卡性能测试系统及方法
CN103207281B (zh) 样本分析仪的样本重测方法及系统
CN104615336A (zh) 一种信息处理方法及电子设备
US10592376B2 (en) Real-time hierarchical protocol decoding
CN102207857B (zh) Gui元素识别方法、装置及系统
CN104115097B (zh) 触摸屏装置的自动化感知质量评估
CN106527888A (zh) 滑屏查找页面的方法及装置
CN103631709B (zh) 双核浏览器测试方法和系统
CN104573605B (zh) 一种二维码操控方法
CN104573604B (zh) 一种终端
US8321604B2 (en) Real-time USB class level decoding
TWI492048B (zh) Data display method
CN103995765B (zh) 一种led控制卡自动测试系统及方法
CN103377019A (zh) 数据显示方法
CN101174234A (zh) 主板检错方法
CN102890648A (zh) 一种基于计算机总线接口卡的内存条测试方法
CN108282353A (zh) 浏览信息量统计方法、装置及电子终端
CN103970633B (zh) 显示检测过程的方法
CN106095445B (zh) 驱动程序的安装方法、装置以及终端
CN101799503A (zh) 显示器ddc、hdcp、画面满屏统一测试方法
EP2811308A1 (en) Method and system for tracing and processing smart card interactive data
TWI453444B (zh) Displays the method of the detection process
CN106055370A (zh) 驱动程序安装方法、装置以及终端

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20160511

Termination date: 20210419

CF01 Termination of patent right due to non-payment of annual fee