CN103281070A - 输入输出可控式io端口 - Google Patents
输入输出可控式io端口 Download PDFInfo
- Publication number
- CN103281070A CN103281070A CN2013102334943A CN201310233494A CN103281070A CN 103281070 A CN103281070 A CN 103281070A CN 2013102334943 A CN2013102334943 A CN 2013102334943A CN 201310233494 A CN201310233494 A CN 201310233494A CN 103281070 A CN103281070 A CN 103281070A
- Authority
- CN
- China
- Prior art keywords
- driving amplifier
- port
- input
- output
- controllable type
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Amplifiers (AREA)
Abstract
本发明公开了一种输入输出可控式IO端口,包括第一驱动放大器U1和第二驱动放大器U2,所述的第一驱动放大器U1和第二驱动放大器U2并联连接在端口和内部电路之间,第一驱动放大器U1的输入端连接到端口,输出端连接到内部电路,第二驱动放大器U2的输入端连接内部电路,输出端连接端口。本发明的有益效果是:本电路在将电器端口转换为输入输出双拥端口,不仅减小的电器的体积,还方便了使用。
Description
技术领域
本发明涉及到一个复用端口,特别是涉及一种输入输出可控式IO端口。
背景技术
现有很多器件的输入和输出都分为两个端口,这样增大了器件的体积,而且两端口需要分别插入输入输出,使用时也不方便。
发明内容
本发明的目的在于克服上述现有技术的缺点和不足,提供了一种输入输出可控式IO端口,解决现有双端口(即输入、输出端口)的器件体积过大、使用不便的缺陷。
本发明的目的通过下述技术方案实现:输入输出可控式IO端口,包括第一驱动放大器U1和第二驱动放大器U2,所述的第一驱动放大器U1和第二驱动放大器U2并联连接在端口和内部电路之间,第一驱动放大器U1的输入端连接到端口,输出端连接到内部电路,第二驱动放大器U2的输入端连接内部电路,输出端连接端口。本电路中,当第一驱动放大器U1启动,第二放大器U2关闭时,则从端口到内部电路连接,端口即为输入端口;当第一驱动放大器U2关闭,第二驱动放大器U2启动,则从内部电路到端口连接,端口即为输出端口。
进一步,上述的第一驱动放大器U1和第二驱动放大器U2的电源电路上分别设置有PMOS管Q1和PMOS管Q2,即第一驱动放大器U1和第二驱动放大器U2的电源负极接地,第一驱动放大器U1的电源正极通过PMOS管Q1连接到电源,第二驱动放大器U2的电源正极通过PMOS管Q2连接到电源。通过PMOS管Q1控制第一驱动放大器U1,PMOS管Q2控制第二驱动放大器U2,便于端口输入输出的转换。
进一步,上述的PMOS管Q1和PMOS管Q2的栅极连接到一个控制器,通过控制器控制PMOS管Q1和PMOS管Q2。
进一步,上述第一驱动放大器U1的电源负极与接地之间设置有一个NMOS管Q3,第二驱动放大器U2的电源负极与接地之间设置有一个NMOS管Q4,NMOS管Q3和NMOS管Q4的栅极也连接到控制器,接地处再设置一个场效应管,即第一驱动放大器U1的电源可以通过PMOS管Q1和NMOSQ3控制,PMOS管Q1和NMOSQ3损坏一个时,不影响整个器件的使用,同时第二驱动放大器U2的电源可以通过PMOS管Q2和NMOSQ4控制,Q2、Q4其中一个损坏时,也不影响整个器件的使用。
本发明的有益效果是:本电路在将电器端口转换为输入输出双拥端口,不仅减小的电器的体积,还方便了使用。
附图说明
图1 为实施例1的结构示意图;
图2 为实施例2的结构示意图;
图3 为实施例3的结构示意图。
具体实施方式
下面结合实施例对本发明作进一步的详细说明,但是本发明的结构不仅限于以下实施例:
【实施例1】
如图1所示,输入输出可控式IO端口,包括第一驱动放大器U1和第二驱动放大器U2,所述的第一驱动放大器U1和第二驱动放大器U2并联连接在端口和内部电路之间,第一驱动放大器U1的输入端连接到端口,输出端连接到内部电路,第二驱动放大器U2的输入端连接内部电路,输出端连接端口。本电路中,当第一驱动放大器U1启动,第二放大器U2关闭时,则从端口到内部电路连接,端口即为输入端口;当第一驱动放大器U2关闭,第二驱动放大器U2启动,则从内部电路到端口连接,端口即为输出端口。
【实施例2】
如图2所示,本实施例在实施例1的基础上,在第一驱动放大器U1和第二驱动放大器U2的电源电路上分别设置有PMOS管Q1和PMOS管Q2,即第一驱动放大器U1和第二驱动放大器U2的电源负极接地,第一驱动放大器U1的电源正极通过PMOS管Q1连接到电源,第二驱动放大器U2的电源正极通过PMOS管Q2连接到电源。通过PMOS管Q1控制第一驱动放大器U1,PMOS管Q2控制第二驱动放大器U2,便于端口输入输出的转换。
上述的PMOS管Q1和PMOS管Q2的栅极连接到一个控制器,通过控制器控制PMOS管Q1和PMOS管Q2。
【实施例3】
如图3所示,本实施例在实施例2的基础上,在第一驱动放大器U1的电源负极与接地之间设置有一个NMOS管Q3,第二驱动放大器U2的电源负极与接地之间设置有一个NMOS管Q4,NMOS管Q3和NMOS管Q4的栅极也连接到控制器,接地处再设置一个场效应管,即第一驱动放大器U1的电源可以通过PMOS管Q1和NMOSQ3控制,PMOS管Q1和NMOSQ3损坏一个时,不影响整个器件的使用,同时第二驱动放大器U2的电源可以通过PMOS管Q2和NMOSQ4控制,Q2、Q4其中一个损坏时,也不影响整个器件的使用。
Claims (4)
1.输入输出可控式IO端口,其特征在于,包括第一驱动放大器U1和第二驱动放大器U2,所述的第一驱动放大器U1和第二驱动放大器U2并联连接在端口和内部电路之间,第一驱动放大器U1的输入端连接到端口,输出端连接到内部电路,第二驱动放大器U2的输入端连接内部电路,输出端连接端口。
2.根据权利要求1所述的输入输出可控式IO端口,其特征在于,所述的第一驱动放大器U1和第二驱动放大器U2的电源电路上分别设置有PMOS管Q1和PMOS管Q2,即第一驱动放大器U1和第二驱动放大器U2的电源负极接地,第一驱动放大器U1的电源正极通过PMOS管Q1连接到电源,第二驱动放大器U2的电源正极通过PMOS管Q2连接到电源。
3.根据权利要求2所述的输入输出可控式IO端口,其特征在于,所述的PMOS管Q1和PMOS管Q2的栅极连接到一个控制器。
4.根据权利要求3所述的输入输出可控式IO端口,其特征在于,第一驱动放大器U1的电源负极与接地之间设置有一个NMOS管Q3,第二驱动放大器U2的电源负极与接地之间设置有一个NMOS管Q4,NMOS管Q3和NMOS管Q4的栅极也连接到控制器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2013102334943A CN103281070A (zh) | 2013-06-14 | 2013-06-14 | 输入输出可控式io端口 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2013102334943A CN103281070A (zh) | 2013-06-14 | 2013-06-14 | 输入输出可控式io端口 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN103281070A true CN103281070A (zh) | 2013-09-04 |
Family
ID=49063539
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2013102334943A Pending CN103281070A (zh) | 2013-06-14 | 2013-06-14 | 输入输出可控式io端口 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103281070A (zh) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070290979A1 (en) * | 2006-06-15 | 2007-12-20 | Solomon Systech Limited | Source drive amplifier for flat panel display |
CN101557253A (zh) * | 2008-04-09 | 2009-10-14 | 北京邦讯技术有限公司 | 一种td-scdma光纤直放站及信号上下行处理方法 |
CN101742180A (zh) * | 2008-11-10 | 2010-06-16 | 康佳集团股份有限公司 | 在同一端口上实现双向声音传输的电路 |
CN203289403U (zh) * | 2013-06-14 | 2013-11-13 | 成都锐奕信息技术有限公司 | 可控输入输出复用端口 |
-
2013
- 2013-06-14 CN CN2013102334943A patent/CN103281070A/zh active Pending
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070290979A1 (en) * | 2006-06-15 | 2007-12-20 | Solomon Systech Limited | Source drive amplifier for flat panel display |
CN101557253A (zh) * | 2008-04-09 | 2009-10-14 | 北京邦讯技术有限公司 | 一种td-scdma光纤直放站及信号上下行处理方法 |
CN101742180A (zh) * | 2008-11-10 | 2010-06-16 | 康佳集团股份有限公司 | 在同一端口上实现双向声音传输的电路 |
CN203289403U (zh) * | 2013-06-14 | 2013-11-13 | 成都锐奕信息技术有限公司 | 可控输入输出复用端口 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
PH12014501455A1 (en) | Power supply connection structure device | |
CN104244468A (zh) | 便携式无线路由器 | |
CN203289403U (zh) | 可控输入输出复用端口 | |
CN103281070A (zh) | 输入输出可控式io端口 | |
CN103281069B (zh) | 一种io复用端口 | |
CN203278796U (zh) | 具备led电流源功能的io复用端口 | |
CN204808088U (zh) | 利用阈值电压实现电流的电流源 | |
CN204965416U (zh) | Rs485总线串口装置 | |
CN207502953U (zh) | 电源时序控制电路 | |
CN105005345A (zh) | 一种低功耗高速电源钳位电路 | |
CN205231333U (zh) | 一种新型插排 | |
CN204168247U (zh) | 功放输入电路 | |
CN206211962U (zh) | 电源开关控制电路 | |
CN202334297U (zh) | Usb双向供电保护电路 | |
CN204334527U (zh) | 断电开关电路 | |
CN204515427U (zh) | 一种基于dsp的三相vsr硬件脉冲通道电路 | |
CN103513684A (zh) | 一种大电流恒流源实现方法 | |
CN203491982U (zh) | 用于计算机网络处理器的简易宽带信号放大处理电路 | |
CN202535608U (zh) | 一种灯串连接控制装置 | |
CN203166843U (zh) | 一种路由器用磁头放大电路 | |
CN203261314U (zh) | 基于与非门集成电路的调制器电路 | |
CN204131394U (zh) | 非制冷红外探测器低噪声电源电路 | |
CN203193005U (zh) | 一种新型的电源线固定装置 | |
CN105207017A (zh) | 电趣插座 | |
CN203883864U (zh) | 一种网络切换装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C12 | Rejection of a patent application after its publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20130904 |