CN103248578A - 一种面向胖树型拓扑结构的8×8光交换阵列 - Google Patents

一种面向胖树型拓扑结构的8×8光交换阵列 Download PDF

Info

Publication number
CN103248578A
CN103248578A CN201310181205XA CN201310181205A CN103248578A CN 103248578 A CN103248578 A CN 103248578A CN 201310181205X A CN201310181205X A CN 201310181205XA CN 201310181205 A CN201310181205 A CN 201310181205A CN 103248578 A CN103248578 A CN 103248578A
Authority
CN
China
Prior art keywords
pse2
pse1
port
optical switch
output port
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201310181205XA
Other languages
English (en)
Other versions
CN103248578B (zh
Inventor
窦文华
李宝亮
冯权友
韩岗
王俊辉
鲁佳
周乐文
彭超
任双印
何磊
孙家辉
苏醒
任斌
郭龙飞
叶进
覃晨
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
National University of Defense Technology
Original Assignee
National University of Defense Technology
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by National University of Defense Technology filed Critical National University of Defense Technology
Priority to CN201310181205.XA priority Critical patent/CN103248578B/zh
Publication of CN103248578A publication Critical patent/CN103248578A/zh
Application granted granted Critical
Publication of CN103248578B publication Critical patent/CN103248578B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Optical Communication System (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
  • Optical Modulation, Optical Deflection, Nonlinear Optics, Optical Demodulation, Optical Logic Elements (AREA)

Abstract

本发明公开了一种面向胖树型拓扑结构的8×8光交换阵列,目的是为面向胖树型拓扑结构的片上光路由器提供一种8×8的光交换阵列,使得所用的微环数量较少,光损耗较小。本发明由3级子交换阵列组成,子交换阵列之间通过光波导相连;第一级子交换阵列由4个PSE1构成,第二级光交换阵列由4个PSE1和8个PSE2组成,第三级光交换阵列由4个PSE2构成;第一级光交换阵列实现端口P1、P2、P3、P4和第二级光交换阵列间的光交换,第三级光交换阵列实现端口P5、P6、P7、P8与第二级光交换阵列间的光交换,第二级光交换阵列实现第一级光交换阵列和第三级光交换阵列之间的光交换。本发明微环数量较少,光损耗较小。

Description

一种面向胖树型拓扑结构的8×8光交换阵列
技术领域
本发明涉及硅基光电子领域的一种光交换阵列结构,该结构可以用于搭建面向胖树型拓扑结构的光路由器。
背景技术
随着高性能微处理器核间通信需求的不断提高,以电互连为基础的传统片上网络已经很难满足高性能多核微处理器对片上网络延迟、带宽和功耗方面的严格要求。光互连作为一种新型互连技术能够减轻甚至消除传统电互连面临的延迟、带宽和功耗问题,为未来高性能微处理器片上网络的设计开辟了一条新的道路。
片上光互连网络由传输链路、网关和光学路由器以特定的拓扑结构连接而成。其中,传输链路(即光波导)用于实现光信号在微处理器芯片内的传输;网关用于实现微处理器核与片上光互连网络的连接,由激光器、调制器、探测器、放大器、驱动器等光电器件构成;光学路由器用于实现对光信号的路由,主要由光交换阵列和光交换阵列控制逻辑组成。光交换阵列控制逻辑通常是数字电路,用于完成路由信息的计算和光交换阵列控制信息的生成;光交换阵列通常由微环和光波导构成,微环可以动态改变谐振频率以实现对特定波长光信号的交换。
拓扑结构决定了片上光网络各个功能部件的连接方式,并在很大程度上决定了片上光网络的性能指标。目前,学术界已经提出了大量用于片上光互连的拓扑结构。在众多拓扑结构中,胖树型拓扑结构因为具有较好的可扩展性和较短的网络直径而受到体系结构设计者的广泛青睐。在胖树型拓扑结构中,网络节点间的带宽自叶而根逐渐变大,可以有效的避免近根节点的拥塞问题。目前,在基于胖树拓扑结构的片上光互连网络中面临的主要问题是如何减少光交换阵列所用的微环数量和如何提高光交换阵列的端口规模,前者关系到片上光互连网络占用的芯片面积、功耗、光损耗和复杂度,后者关系到片上光网络的网络直径,进而影响到网络的端到端延迟。
目前,可以用于构建N×N的光交换阵列的结构主要是光Crossbar,又称为光交叉开关矩阵或纵横式交换矩阵,其优点是所有的输入输出端口对间都存在独立的传输通道,因而该结构占用资源较多,一个N×N的光Crossbar需要使用N2个微环。然而在胖树型拓扑结构中,任意两个上行端口间不需要实现光交换功能,因此可以根据这一特性来对光Crossbar结构进行精简,以减少微环的使用数量。Huaxi Gu等人基于该思路提出了一种专门用于胖树拓扑结构的精简4×4光Crossbar交换阵列,该结构使用了10个微环。但是,将该结构扩展到8×8时,它将使用48个微环。因此,如何通过合理的设计来尽量减少微环的数量,仍是本领域有待解决的一个重要问题。
发明内容
本发明要解决的主要技术问题:为面向胖树型拓扑结构的片上光路由器,提供一种8×8的光交换阵列,使得所用的微环数量较少,光损耗较小,以满足光交换阵列对面积、功耗、端口规模方面的需求。
本发明的技术方案:
本发明提出一种面向胖树型拓扑结构的8×8光交换阵列。该结构共由3级子交换阵列组成,子交换阵列之间通过光波导相连。每一级子交换阵列都是由若干个1×2光开关(简称PSE1)和2×2光开关(简称PSE2)构成。PSE1和PSE2均由两根互连交叉的光波导以及用于实现转向功能的微环构成,其中,PSE1中的微环位于输入端口PSE1_I1和输出端口PSE1_O2之间,PSE2中的2个微环分别位于输入端口PSE2_I1、输出端口PSE2_O2和输入端口PSE2_I2以及输出端口PSE2_O1之间,其光波导和微环的制作均采用标准工艺。第一级光交换阵列与端口P1、P2、P3、P4及第二级光交换阵列相连,第三级光交换阵列与端口P5、P6、P7、P8及第二级光交换阵列相连。每个端口均包含一根输入光波导和一根输出光波导,用于实现双向的数据传输。
第一级光交换阵列由4个PSE1构成,共分为两组。每一组中两个PSE1间相互交叉的光波导夹角均为90°。该级子光交换阵列实现了P1、P2、P3、P4端口间的光交换。其中,第一组由第一1×2光开关PSE1-1和第三1×2光开关PSE1-3构成,用于实现端口P1和P2之间的光交换;第二组由第二1×2光开关PSE1-2和第四1×2光开关PSE1-4构成,用于实现P3和P4端口间的光交换。两组之间相互独立,没有连接关系。端口P2的输入连接到PSE1-1的输入端口PSE1_I1,端口P1的输出连接到PSE1-1的输出端口PSE1_O2,PSE1-1的输出端口PSE1_O1、输入端口PSE1_I2分别接连到PSE2-1的输入端口PSE2_I1和PSE2-2的输出端口PSE2_O1。端口P1的输入连接到PSE1-3的输入端口PSE1_I1,端口P2的输出连接到PSE1-3的输出端口PSE1_O2,PSE1-3的输入端口PSE1_I2、输出端口PSE1_O1分别接连到PSE2-2的输出端口PSE2_O2和PSE2-1的输出端口PSE2_I2。端口P4的输入连接到PSE1-2的输入端口PSE1_I1,端口P3的输出连接到PSE1-2的输出端口PSE1_O2,PSE1-2的输出端口PSE1_O1、输入端口PSE1_I2分别接连到PSE2-3的输入端口PSE2_I1和PSE2-4的输出端口PSE2_O1。端口P3的输入连接到PSE1-4的输入端口PSE1_I1,端口P4的输出连接到PSE1-4的输出端口PSE1_O2,PSE1-4的输出端口PSE1_O1、输入端口PSE1_I2分别接连到PSE2-3的输入端口PSE2_I2和PSE2-4的输出端口PSE2_O2。
第二级光交换阵列由4个PSE1和8个PSE2组成,与第一级光交换阵列和第三级光交换阵列均相连,实现第一级光交换阵列和第三级光交换阵列之间的光交换。第一2×2光开关PSE2-1的输出端口PSE2_O2、输出端口PSE2_O1分别与第七1×2光开关PSE1-7的输入端口PSE1_I1和第五2×2光开关PSE2-5的输入端口PSE2_I1相连,第二2×2光开关PSE2-2的输入端口PSE2_I1、PSE2_I2分别与第五1×2光开关PSE1-5的输出端口PSE1_O2和第六2×2光开关PSE2-6的输出端口PSE2_O2相连;第三2×2光开关PSE2-3的输出端口PSE2_O1、PSE2_O2分别与第六1×2光开关PSE1-6的输入端口PSE1_I1和第五2×2光开关PSE2-5的输入端口PSE2_I2相连;第四2×2光开关PSE2-4的输入端口PSE2_I1、PSE2_I2分别与第六2×2光开关PSE2-6的输出端口PSE2_O1和第八1×2光开关PSE1-8的输出端口PSE1_O2相连。第五2×2光开关PSE2-5的输出端口PSE2_O1、PSE2_O2分别与第八1×2光开关PSE1-8的输入端口PSE1_I1和第五1×2光开关PSE1-5的输入端口PSE1_I1相连,第六2×2光开关PSE2-6的输入端口PSE2_I1、PSE2_I2分别与第七1×2光开关PSE1-7的输出端口PSE1_O2和第六1×2光开关PSE1-6的输出端口PSE1_O2相连;第五1×2光开关PSE1-5的输出端口PSE1_O1、输入端口PSE1_I2分别与第九2×2光开关PSE2-9的输入端口PSE2_I1和第八2×2光开关PSE2-8的输出端口PSE2_O1相连,第六1×2光开关PSE1-6的输出端口PSE1_O1、输入端口PSE1_I2分别与第七2×2光开关PSE2-7的输入端口PSE2_I2和第十二2×2光开关PSE2-12的输出端口PSE2_O1相连;第七1×2光开关PSE1-7的输入端口PSE1_I2、输出端口PSE1_O1分别与第十2×2光开关PSE2-10的输出端口PSE2_O2和第七2×2光开关PSE2-7的输入端口PSE2_I1相连,第八1×2光开关PSE1-8的输入端口PSE1_I2、输出端口PSE1_O1分别与第八2×2光开关PSE2-8的输出端口PSE2_O2和第十一2×2光开关PSE2-11的输出端口PSE2_I1相连;第七2×2光开关PSE2-7的输出端口PSE2_O1、PSE2_O2分别与第三级的第九2×2光开关PSE2-9的输出端口PSE2_O2和第十一2×2光开关PSE2-11的输出端口PSE2_O1相连,第八2×2光开关PSE2-8的输入端口PSE2_I1、PSE2_I2分别与第三级的第十2×2光开关PSE2-10的输出端口PSE2_O1和第十二2×2光开关PSE2-12的输出端口PSE2_O1相连。
第三级光交换阵列由4个PSE2构成,实现端口P5、P6、P7、P8与第二级光交换阵列间的光交换。其中,第九2×2光开关PSE2-9的输入端口PSE2_I1、输出端口PSE2_O2,第十2×2光开关PSE2-10的输出端口PSE2_O1、PSE2_O2,第十一2×2光开关PSE2-11的输入端口PSE2_I1、PSE2_I2,第十二2×2光开关PSE2-12的输出端口PES2_O1,PSE2_O2分别与第二级的第八2×2光开关PSE2-8的输入端口PSE2-I2和第六1×2光开关PSE1_6的输入端口PSE1_I2相连,第九2×2光开关PSE2-9的输出端口PSE2_O1、输入端口PSE2_I2,第十2×2光开关PSE2-10的输入端口PSE2_I1、PSE2_I2,第十一2×2光开关PSE2-11的输出端口PSE2_O1、PSE2_O2,第十二2×2光开关PSE2-12的输入端口PSE2_I2和第十2×2光开关PSE2-10的输入端口PSE2_I1分别与端口P5的输出和输入相连,第九2×2光开关PSE2-9的输出端口PSE2_O1和第十2×2光开关PSE2-10的输入端口PSE2_I2分别与端口P6的输出和输入相连,第十一2×2光开关PSE2-11的输出端口PSE2_O2和第十二2×2光开关PSE2-12的输入端口PSE2_I2分别与端口P7的输出和输入相连,第十一2×2光开关PSE2-11的输出端口PSE2_O2和第十二2×2光开关PSE2-12的输入端口PSE2_I1分别与端口P8的输出和输入相连。
整个光交换阵列共使用32个微环,光波导交叉44次,光波导的90°转向有24次。
采用本发明的技术特点:微环数量较少,与现有的8×8光Crossbar(64个微环)、精简的光Crossbar(48个微环)结构相比,所用微环数量减少一半。
附图说明
图1是背景技术所述4×4光Crossbar和精简光Crossbar的示意图。
图2是本发明所采用的PSE1和PSE2的结构图。
图3是本发明总体结构图。
具体实施方式
图1(a)是一个4×4光Crossbar的示意图,该结构由相互交叉的波导和置于交叉点上的微环组成。光Crossbar可通过配置输入输出之间交叉点的工作状态,同时提供多条光通路。Crossbar交换网络优点在于所有输入输出之间都存在着独立的交换通道,缺点是可扩展性较差,微环数量与端口数量的平方成正比,此图中共有16个微环。
图1(b)是精简的4×4光Crossbar示意图,图上P1、P3作为胖树的上行端口,P2、P4作为胖树的下行端口,整个结构共使用10个微环。与4×4光Crossbar相比,共裁剪了6个微环(还有10个),分别是用于实现回环功能的第1,6,11,16微环,以及用于实现两个上行端口间交换的第2、5微环。
图2是本发明采用的PSE1和PSE2的结构图。PSE1和PSE2是构成本发明的基本器件。每个PSE1由两根相互交叉的光波导和一个微环组成,两根波导相互垂直交叉,微环与两根波导外切,位于输入PSE1_I1和输出PSE1_O2之间。光波导和微环的制造采用标准工艺,微环直径1-10um。PSE1有两个工作状态ON和OFF,当微环处于ON状态时,光束从输入PSE1_I1进入光波导时会发生转向,从而进入输出PSE1_O2端口;当微环处于OFF状态时,光束在通过光波导时不发生转向,直接进入输出端口PSE1_O1,因此实现1×2的光交换;每个PSE2由两根相互交叉的光波导和两个微环组成,两根波导相互垂直交叉,两个微环均于波导相互垂直,分别位于输入PSE2_I1和输出PSE2_O2、输入PSE2_I2和输出PSE2_O1之间。PSE2也有2个工作状态ON和OFF:当两个微环均处于OFF状态时,光束会直线通过光波导而不发生转向;当两个微环均处于ON状态时,光束会发生转向,即输入PSE2_I1入射的光会进入输出PSE2_O2,输入PSE2_I2进入的入射光会进入输出PSE2_O1,因而实现2×2的光交换。PSE1和PSE2中所用的光波导和微环的制作均采用标准工艺。
图3是本发明总体结构图。该结构共由3级子交换阵列组成,子交换阵列之间通过光波导相连。每一级子交换阵列都是由若干个1×2光开关PSE1和2×2光开关PSE2构成。
第一级光交换阵列由4个PSE1构成,共分为两组。每一组中两个PSE1间相互交叉的光波导夹角均为90°。该级子光交换阵列实现了P1、P2、P3、P4端口间的光交换。其中,第一组由第一1×2光开关PSE1-1和第三1×2光开关PSE1-3构成,用于实现端口P1和P2之间的光交换;第二组由第二1×2光开关PSE1-2和第四1×2光开关PSE1-4构成,用于实现P3和P4端口间的光交换。两组之间相互独立,没有连接关系。端口P2的输入连接到PSE1-1的输入端口PSE1_I1,端口P1的输出连接到PSE1-1的输出端口PSE1_O2,PSE1-1的输出端口PSE1_O1、输入端口PSE1_I2分别接连到PSE2-1的输入端口PSE2_I1和PSE2-2的输出端口PSE2_O1。端口P1的输入连接到PSE1-3的输入端口PSE1_I1,端口P2的输出连接到PSE1-3的输出端口PSE1_O2,PSE1-3的输入端口PSE1_I2、输出端口PSE1_O1分别接连到PSE2-2的输出端口PSE2_O2和PSE2-1的输出端口PSE2_I2。端口P4的输入连接到PSE1-2的输入端口PSE1_I1,端口P3的输出连接到PSE1-2的输出端口PSE1_O2,PSE1-2的输出端口PSE1_O1、输入端口PSE1_I2分别接连到PSE2-3的输入端口PSE2_I1和PSE2-4的输出端口PSE2_O1。端口P3的输入连接到PSE1-4的输入端口PSE1_I1,端口P4的输出连接到PSE1-4的输出端口PSE1_O2,PSE1-4的输出端口PSE1_O1、输入端口PSE1_I2分别接连到PSE2-3的输入端口PSE2_I2和PSE2-4的输出端口PSE2_O2。
第二级光交换阵列由4个PSE1和8个PSE2组成,与第一级光交换阵列和第三级光交换阵列均相连,实现第一级光交换阵列和第三级光交换阵列之间的光交换。第一2×2光开关PSE2-1的输出端口PSE2_O2、输出端口PSE2_O1分别与第七1×2光开关PSE1-7的输入端口PSE1_I1和第五2×2光开关PSE2-5的输入端口PSE2_I1相连,第二2×2光开关PSE2-2的输入端口PSE2_I1、PSE2_I2分别与第五1×2光开关PSE1-5的输出端口PSE1_O2和第六2×2光开关PSE2-6的输出端口PSE2_O2相连;第三2×2光开关PSE2-3的输出端口PSE2_O1、PSE2_O2分别与第六1×2光开关PSE1-6的输入端口PSE1_I1和第五2×2光开关PSE2-5的输入端口PSE2_I2相连;第四2×2光开关PSE2-4的输入端口PSE2_I1、PSE2_I2分别与第六2×2光开关PSE2-6的输出端口PSE2_O1和第八1×2光开关PSE1-8的输出端口PSE1_O2相连。第五2×2光开关PSE2-5的输出端口PSE2_O1、PSE2_O2分别与第八1×2光开关PSE1-8的输入端口PSE1_I1和第五1×2光开关PSE1-5的输入端口PSE1_I1相连,第六2×2光开关PSE2-6的输入端口PSE2_I1、PSE2_I2分别与第七1×2光开关PSE1-7的输出端口PSE1_O2和第六1×2光开关PSE1-6的输出端口PSE1_O2相连;第五1×2光开关PSE1-5的输出端口PSE1_O1、输入端口PSE1_I2分别与第九2×2光开关PSE2-9的输入端口PSE2_I1和第八2×2光开关PSE2-8的输出端口PSE2_O1相连,第六1×2光开关PSE1-6的输出端口PSE1_O1、输入端口PSE1_I2分别与第七2×2光开关PSE2-7的输入端口PSE2_I2和第十二2×2光开关PSE2-12的输出端口PSE2_O1相连;第七1×2光开关PSE1-7的输入端口PSE1_I2、输出端口PSE1_O1分别与第十2×2光开关PSE2-10的输出端口PSE2_O2和第七2×2光开关PSE2-7的输入端口PSE2_I1相连,第八1×2光开关PSE1-8的输入端口PSE1_I2、输出端口PSE1_O1分别与第八2×2光开关PSE2-8的输出端口PSE2_O2和第十一2×2光开关PSE2-11的输出端口PSE2_I1相连;第七2×2光开关PSE2-7的输出端口PSE2_O1、PSE2_O2分别与第三级的第九2×2光开关PSE2-9的输出端口PSE2_O2和第十一2×2光开关PSE2-11的输出端口PSE2_O1相连,第八2×2光开关PSE2-8的输入端口PSE2_I1、PSE2_I2分别与第三级的第十2×2光开关PSE2-10的输出端口PSE2_O1和第十二2×2光开关PSE2-12的输出端口PSE2_O1相连。
第三级光交换阵列由4个PSE2构成,实现端口P5、P6、P7、P8与第二级光交换阵列间的光交换。其中,第九2×2光开关PSE2-9的输入端口PSE2_I1、输出端口PSE2_O2,第十2×2光开关PSE2-10的输出端口PSE2_O1、PSE2_O2,第十一2×2光开关PSE2-11的输入端口PSE2_I1、PSE2_I2,第十二2×2光开关PSE2-12的输出端口PES2_O1,PSE2_O2分别与第二级的第八2×2光开关PSE2-8的输入端口PSE2-I2和第六1×2光开关PSE1_6的输入端口PSE1_I2相连,第九2×2光开关PSE2-9的输出端口PSE2_O1、输入端口PSE2_I2,第十2×2光开关PSE2-10的输入端口PSE2_I1、PSE2_I2,第十一2×2光开关PSE2-11的输出端口PSE2_O1、PSE2_O2,第十二2×2光开关PSE2-12的输入端口PSE2_I2和第十2×2光开关PSE2-10的输入端口PSE2_I1分别与端口P5的输出和输入相连,第九2×2光开关PSE2-9的输出端口PSE2_O1和第十2×2光开关PSE2-10的输入端口PSE2_I2分别与端口P6的输出和输入相连,第十一2×2光开关PSE2-11的输出端口PSE2_O2和第十二2×2光开关PSE2-12的输入端口PSE2_I2分别与端口P7的输出和输入相连,第十一2×2光开关PSE2-11的输出端口PSE2_O2和第十二2×2光开关PSE2-12的输入端口PSE2_I1分别与端口P8的输出和输入相连。

Claims (3)

1.一种面向胖树型拓扑结构的8×8光交换阵列,其特征在于面向胖树型拓扑结构的8×8光交换阵列由3级子交换阵列组成,子交换阵列之间通过光波导相连;每一级子交换阵列都是由若干个1×2光开关即PSE1和2×2光开关即PSE2构成;第一级光交换阵列与端口P1、P2、P3、P4和第二级光交换阵列相连,第三级光交换阵列与端口P5、P6、P7、P8和第二级光交换阵列相连;
第一级光交换阵列由4个PSE1构成,共分为两组,每一组中两个PSE1间相互交叉的光波导夹角均为90°,该级子光交换阵列实现P1、P2、P3、P4端口间的光交换;第一组由第一1×2光开关PSE1-1和第三1×2光开关PSE1-3构成,用于实现端口P1和P2之间的光交换;第二组由第二1×2光开关PSE1-2和第四1×2光开关PSE1-4构成,用于实现P3和P4端口间的光交换;端口P2的输入连接到PSE1-1的输入端口PSE1_I1,端口P1的输出连接到PSE1-1的输出端口PSE1_O2,PSE1-1的输出端口PSE1_O1、输入端口PSE1_I2分别接连到PSE2-1的输入端口PSE2_I1和PSE2-2的输出端口PSE2_O1;端口P1的输入连接到PSE1-3的输入端口PSE1_I1,端口P2的输出连接到PSE1-3的输出端口PSE1_O2,PSE1-3的输入端口PSE1_I2、输出端口PSE1_O1分别接连到PSE2-2的输出端口PSE2_O2和PSE2-1的输出端口PSE2_I2;端口P4的输入连接到PSE1-2的输入端口PSE1_I1,端口P3的输出连接到PSE1-2的输出端口PSE1_O2,PSE1-2的输出端口PSE1_O1、输入端口PSE1_I2分别接连到PSE2-3的输入端口PSE2_I1和PSE2-4的输出端口PSE2_O1;端口P3的输入连接到PSE1-4的输入端口PSE1_I1,端口P4的输出连接到PSE1-4的输出端口PSE1_O2,PSE1-4的输出端口PSE1_O1、输入端口PSE1_I2分别接连到PSE2-3的输入端口PSE2_I2和PSE2-4的输出端口PSE2_O2;
第二级光交换阵列由4个PSE1和8个PSE2组成,与第一级光交换阵列和第三级光交换阵列均相连;第一2×2光开关PSE2-1的输出端口PSE2_O2、输出端口PSE2_O1分别与第七1×2光开关PSE1-7的输入端口PSE1_I1和第五2×2光开关PSE2-5的输入端口PSE2_I1相连,第二2×2光开关PSE2-2的输入端口PSE2_I1、PSE2_I2分别与第五1×2光开关PSE1-5的输出端口PSE1_O2和第六2×2光开关PSE2-6的输出端口PSE2_O2相连;第三2×2光开关PSE2-3的输出端口PSE2_O1、PSE2_O2分别与第六1×2光开关PSE1-6的输入端口PSE1_I1和第五2×2光开关PSE2-5的输入端口PSE2_I2相连;第四2×2光开关PSE2-4的输入端口PSE2_I1、PSE2_I2分别与第六2×2光开关PSE2-6的输出端口PSE2_O1和第八1×2光开关PSE1-8的输出端口PSE1_O2相连;第五2×2光开关PSE2-5的输出端口PSE2_O1、PSE2_O2分别与第八1×2光开关PSE1-8的输入端口PSE1_I1和第五1×2光开关PSE1-5的输入端口PSE1_I1相连,第六2×2光开关PSE2-6的输入端口PSE2_I1、PSE2_I2分别与第七1×2光开关PSE1-7的输出端口PSE1_O2和第六1×2光开关PSE1-6的输出端口PSE1_O2相连;第五1×2光开关PSE1-5的输出端口PSE1_O1、输入端口PSE1_I2分别与第九2×2光开关PSE2-9的输入端口PSE2_I1和第八2×2光开关PSE2-8的输出端口PSE2_O1相连,第六1×2光开关PSE1-6的输出端口PSE1_O1、输入端口PSE1_I2分别与第七2×2光开关PSE2-7的输入端口PSE2_I2和第十二2×2光开关PSE2-12的输出端口PSE2_O1相连;第七1×2光开关PSE1-7的输入端口PSE1_I2、输出端口PSE1_O1分别与第十2×2光开关PSE2-10的输出端口PSE2_O2和第七2×2光开关PSE2-7的输入端口PSE2_I1相连,第八1×2光开关PSE1-8的输入端口PSE1_I2、输出端口PSE1_O1分别与第八2×2光开关PSE2-8的输出端口PSE2_O2和第十一2×2光开关PSE2-11的输出端口PSE2_I1相连;第七2×2光开关PSE2-7的输出端口PSE2_O1、PSE2_O2分别与第三级的第九2×2光开关PSE2-9的输出端口PSE2_O2和第十一2×2光开关PSE2-11的输出端口PSE2_O1相连,第八2×2光开关PSE2-8的输入端口PSE2_I1、PSE2_I2分别与第三级的第十2×2光开关PSE2-10的输出端口PSE2_O1和第十二2×2光开关PSE2-12的输出端口PSE2_O1相连;
第三级光交换阵列由4个PSE2构成,实现端口P5、P6、P7、P8与第二级光交换阵列间的光交换;第九2×2光开关PSE2-9的输入端口PSE2_I1、输出端口PSE2_O2,第十2×2光开关PSE2-10的输出端口PSE2_O1、PSE2_O2,第十一2×2光开关PSE2-11的输入端口PSE2_I1、PSE2_I2,第十二2×2光开关PSE2-12的输出端口PES2_O1,PSE2_O2分别与第二级的第八2×2光开关PSE2-8的输入端口PSE2-I2和第六1×2光开关PSE1_6的输入端口PSE1_I2相连,第九2×2光开关PSE2-9的输出端口PSE2_O1、输入端口PSE2_I2,第十2×2光开关PSE2-10的输入端口PSE2_I1、PSE2_I2,第十一2×2光开关PSE2-11的输出端口PSE2_O1、PSE2_O2,第十二2×2光开关PSE2-12的输入端口PSE2_I2和第十2×2光开关PSE2-10的输入端口PSE2_I1分别与端口P5的输出和输入相连,第九2×2光开关PSE2-9的输出端口PSE2_O1和第十2×2光开关PSE2-10的输入端口PSE2_I2分别与端口P6的输出和输入相连,第十一2×2光开关PSE2-11的输出端口PSE2_O2和第十二2×2光开关PSE2-12的输入端口PSE2_I2分别与端口P7的输出和输入相连,第十一2×2光开关PSE2-11的输出端口PSE2_O2和第十二2×2光开关PSE2-12的输入端口PSE2_I1分别与端口P8的输出和输入相连。
2.如权利要求1所述的一种面向胖树型拓扑结构的8×8光交换阵列,其特征在于所述P1、P2、P3、P4、P5、P6、P7、P8端口均包含一根输入光波导和一根输出光波导,用于实现双向的数据传输。
3.如权利要求1所述的一种面向胖树型拓扑结构的8×8光交换阵列,其特征在于所述PSE1和PSE2均由两根互连交叉的光波导以及用于实现转向功能的微环构成,PSE1中的微环位于输入端口PSE1_I1和输出端口PSE1_O2之间,PSE2中的2个微环分别位于输入端口PSE2_I1、输出端口PSE2_O2和输入端口PSE2_I2以及输出端口PSE2_O1之间。
CN201310181205.XA 2013-05-15 2013-05-15 一种面向胖树型拓扑结构的8×8光交换阵列 Expired - Fee Related CN103248578B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201310181205.XA CN103248578B (zh) 2013-05-15 2013-05-15 一种面向胖树型拓扑结构的8×8光交换阵列

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310181205.XA CN103248578B (zh) 2013-05-15 2013-05-15 一种面向胖树型拓扑结构的8×8光交换阵列

Publications (2)

Publication Number Publication Date
CN103248578A true CN103248578A (zh) 2013-08-14
CN103248578B CN103248578B (zh) 2016-08-03

Family

ID=48927805

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310181205.XA Expired - Fee Related CN103248578B (zh) 2013-05-15 2013-05-15 一种面向胖树型拓扑结构的8×8光交换阵列

Country Status (1)

Country Link
CN (1) CN103248578B (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016197388A1 (zh) * 2015-06-12 2016-12-15 华为技术有限公司 一种片上光互连结构及网络
CN106899508A (zh) * 2015-12-18 2017-06-27 华为技术有限公司 一种路由器及mesh光网络
US10911844B2 (en) 2016-04-01 2021-02-02 The Hong Kong University Of Science And Technology Integrated high-radix non-blocking optical switching fabric
CN114526762A (zh) * 2022-02-21 2022-05-24 欧梯恩智能科技(苏州)有限公司 光纤传感器系统及光纤传感器的寻址方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5838477A (en) * 1995-10-18 1998-11-17 Kokusai Denshin Denwa Kabushiki Kaisha Optical submarine branching device
US20090213863A1 (en) * 2005-02-28 2009-08-27 Nxp B.V. Router, network comprising a router, method for routing data in a network
CN101872039A (zh) * 2010-05-12 2010-10-27 中国科学院半导体研究所 一种基于有源微环谐振器的4×4无阻塞光路由器
CN102645706A (zh) * 2012-05-09 2012-08-22 中国科学院半导体研究所 基于微环谐振器的五端口无阻塞光学路由器

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5838477A (en) * 1995-10-18 1998-11-17 Kokusai Denshin Denwa Kabushiki Kaisha Optical submarine branching device
US20090213863A1 (en) * 2005-02-28 2009-08-27 Nxp B.V. Router, network comprising a router, method for routing data in a network
CN101872039A (zh) * 2010-05-12 2010-10-27 中国科学院半导体研究所 一种基于有源微环谐振器的4×4无阻塞光路由器
CN102645706A (zh) * 2012-05-09 2012-08-22 中国科学院半导体研究所 基于微环谐振器的五端口无阻塞光学路由器

Non-Patent Citations (5)

* Cited by examiner, † Cited by third party
Title
HUAXI GU等: ""A low-power fat tree-based optical Network-On-Chip for multiprocessor system-on-chip"", 《DESIGN, AUTOMATION & TEST IN EUROPE CONFERENCE & EXHIBITION,2009》, 24 April 2009 (2009-04-24), pages 3 - 8, XP031477740 *
HUAXI GU等: ""Design of butterfly-fat-tree optical network on-chip"", 《OPTICAL ENGINEERING》, vol. 49, no. 9, 30 September 2010 (2010-09-30) *
孙家辉等: ""一种基于微环的4×4 全互连光交换路由结构"", 《第十七届全国青年通信学术年会论文集》, 29 July 2012 (2012-07-29) *
李斌等: ""基于4×4 mesh光互连网络的EOPCB设计"", 《华中科技大学学报(自然科学版)》, vol. 37, no. 12, 31 December 2009 (2009-12-31), pages 37 - 40 *
王世庆等: ""网格型胖树: 一种片上光网络新结构"", 《西安电子科技大学学报(自然科学版)》, vol. 38, no. 6, 31 December 2011 (2011-12-31), pages 8 - 14 *

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016197388A1 (zh) * 2015-06-12 2016-12-15 华为技术有限公司 一种片上光互连结构及网络
CN106662710A (zh) * 2015-06-12 2017-05-10 华为技术有限公司 一种片上光互连结构及网络
US10185085B2 (en) 2015-06-12 2019-01-22 Huawei Technologies Co., Ltd. On-chip optical interconnection structure and network
CN106662710B (zh) * 2015-06-12 2019-08-13 华为技术有限公司 一种片上光互连结构及网络
CN106899508A (zh) * 2015-12-18 2017-06-27 华为技术有限公司 一种路由器及mesh光网络
CN106899508B (zh) * 2015-12-18 2020-06-02 华为技术有限公司 一种路由器及mesh光网络
US10911844B2 (en) 2016-04-01 2021-02-02 The Hong Kong University Of Science And Technology Integrated high-radix non-blocking optical switching fabric
CN114526762A (zh) * 2022-02-21 2022-05-24 欧梯恩智能科技(苏州)有限公司 光纤传感器系统及光纤传感器的寻址方法
CN114526762B (zh) * 2022-02-21 2023-10-24 欧梯恩智能科技(苏州)有限公司 光纤传感器系统及光纤传感器的寻址方法

Also Published As

Publication number Publication date
CN103248578B (zh) 2016-08-03

Similar Documents

Publication Publication Date Title
CN102638311B (zh) 基于波长分配的光片上网络系统及其通信方法
CN103091784B (zh) 基于微环谐振器的低损耗四端口非阻塞光学路由器
TWI552536B (zh) 光資料中心網路系統以及光交換器
CN103797737B (zh) 使用用于数据中心网络交换的多光纤配置的光学架构和信道计划
Mo et al. A hierarchical hybrid optical-electronic network-on-chip
CN103023600B (zh) 一种多通道集成光波导模式复用-解复用器
CN103308988B (zh) 一种基于5个微环谐振器的4×4非阻塞光学交换网络
CN101872039A (zh) 一种基于有源微环谐振器的4×4无阻塞光路由器
CN102540345B (zh) 基于微环谐振器的低损耗低串扰四端口无阻塞光学路由器
CN107329209A (zh) M×n多播传送光开关
CN103353632B (zh) 基于微环谐振器的光交换单元
CN106416110B (zh) 用于光网络的可扩展硅光子交换架构
CN103248578A (zh) 一种面向胖树型拓扑结构的8×8光交换阵列
CN103442311A (zh) 支持多播通信的光片上网络系统
CN102361467B (zh) 无阻塞的光片上网络结构及其通信方法
CN101917333A (zh) 基于区域的光电双层片上网络系统及路由方法
CN101840029A (zh) 一种集成化可重构光插分复用器
CN102780936B (zh) 无阻塞通信的光片上网络系统及其通信方法
CN100584105C (zh) 基于光分组交换及光组播的分级控制计算机系统
CN104730645A (zh) 一种用于模式复用-波分复用混合技术的复用-解复用器
CN103336334A (zh) 一种基于阵列波导光栅的光交换系统
CN103888361B (zh) 一种面向胖树型拓扑结构的光路由器
CN103760642A (zh) 一种基于马赫曾德光开关的五端口光学路由器
Chen et al. A power efficient and compact optical interconnect for network-on-chip
CN103986670A (zh) 一种光交换芯片性能的获取方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20160803