CN103207838B - 提高芯片性能的方法 - Google Patents

提高芯片性能的方法 Download PDF

Info

Publication number
CN103207838B
CN103207838B CN201210014532.1A CN201210014532A CN103207838B CN 103207838 B CN103207838 B CN 103207838B CN 201210014532 A CN201210014532 A CN 201210014532A CN 103207838 B CN103207838 B CN 103207838B
Authority
CN
China
Prior art keywords
chip
strategy
optimized
performance
program
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201210014532.1A
Other languages
English (en)
Other versions
CN103207838A (zh
Inventor
湛振波
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Spreadtrum Communications Shanghai Co Ltd
Original Assignee
Spreadtrum Communications Shanghai Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Spreadtrum Communications Shanghai Co Ltd filed Critical Spreadtrum Communications Shanghai Co Ltd
Priority to CN201210014532.1A priority Critical patent/CN103207838B/zh
Publication of CN103207838A publication Critical patent/CN103207838A/zh
Application granted granted Critical
Publication of CN103207838B publication Critical patent/CN103207838B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Stored Programmes (AREA)

Abstract

一种提高芯片性能的方法。所述方法包括:接收针对待优化程序的芯片策略配置的请求信息;所述待优化程序对应的芯片操作至少包括对存储器的写入或读出操作,所述存储器至少包括直接内存存取区域、高速缓冲存储器;基于所述请求信息配置一种或者一种以上的芯片策略,并记录待优化程序在每次配置芯片策略后,芯片完成所述芯片操作所对应的性能;根据记录和用户的设定标准判断是否得出最佳芯片策略,并在得出最佳芯片策略时,根据所述最佳芯片策略控制芯片执行所述待优化程序。本发明可以动态地调整和配置芯片策略,从而提高芯片完成芯片操作的性能。

Description

提高芯片性能的方法
技术领域
本发明涉及嵌入式技术领域,特别涉及一种提高芯片性能的方法。
背景技术
随着SOC(SystemonChip,片上系统)的性能日益增强,在系统中增加高速缓冲存储器(cache)的设计越来越常见。通常SOC的处理器中包括一级或一级以上高速缓冲存储器(cache)以用于存储频繁存取或最近使用的信息而改进处理器性能。由此,cache的策略也变得越来越灵活。
但是由于嵌入式应用面临众多场景,这些不同场景下对存储器(memory)的读写要求都不同,例如对读写时间、读写顺序、读比较多还是写比较多等方面都存在差异,因此很难在设计初期就通过静态配置来确定最优的cache策略和存储器管理单元(MemoryManagementUnit,MMU)的属性策略。
另一方面,对于大块缓存(buffer)的直接内存存取(DirectMemoryAccess,DMA)区域,通常有两种设计方案:一种是不带cache的情况,这种设计确保了DMAbuffer区域的一致性,无需软件来维护一致性,从而减小维护的代价,但是也使得当处理器想要发送数据给DMAbuffer或者处理器想从DMAbuffer中读取数据时的性能低下。另一种是带cache的情况,这种设计虽然可以提高处理器的读写速度,但是却需要软件来维护cache的一致性,从而带来了维护的成本。由于目前无法对上述两种情况下的性能做出正确的比较和评估,所以无法得知哪种情况更能提高系统的性能,因此动态的各种策略的选择更为重要。
因此,如何配置和利用cache的策略,以优化执行速度的性能和功耗性能,就成为本领域技术人员亟待解决的问题之一。
发明内容
本发明解决的问题是提供一种提高芯片性能的方法,以动态地配置和利用芯片策略,从而使得性能最佳化。
为解决上述问题,本发明提供一种提高芯片性能的方法,包括:
接收针对待优化程序的芯片策略配置的请求信息;所述待优化程序对应的芯片操作至少包括对存储器的写入或读出操作,所述存储器至少包括直接内存存取区域、高速缓冲存储器;
基于所述请求信息配置一种或者一种以上的芯片策略,并记录待优化程序在每次配置芯片策略后,芯片完成所述芯片操作所对应的性能;
根据记录和用户的设定标准判断是否得出最佳芯片策略,并在得出最佳芯片策略时,根据所述最佳芯片策略控制芯片执行所述待优化程序。
可选地,在根据所述最佳芯片策略控制芯片执行所述待优化程序之后,记录所述待优化程序和所述最佳芯片策略的对应关系,并将所述对应关系进行存储。
可选地,在接收针对待优化程序的芯片策略配置请求信息之后,并在基于所述请求信息配置一种或者一种以上的芯片策略之前,检测是否存在与所述待优化程序相对应的芯片策略,当存在时,根据所述相对应的芯片策略控制芯片执行所述待优化程序。
可选地,在检测到存在与所述待优化程序相对应的芯片策略时,同时检测是否将全部的芯片策略配置给所述待优化程序,在检测到未将全部的芯片策略配置给所述待优化程序时,不根据与所述待优化程序相对应的芯片策略控制芯片执行所述待优化程序,并将未配置的芯片策略配置给所述待优化程序,并记录待优化程序在配置芯片策略后,芯片完成所述芯片操作所对应的性能。
可选地,所述请求信息包括:包含请求内容的请求信息和不包含请求内容的请求信息;当接收到包含请求内容的请求信息时,检测是否存在与所述请求内容相对应的芯片策略,若存在,则根据与所述请求内容相对应的芯片策略控制芯片执行所述待优化程序;当接收到不包含请求内容的请求信息时,随机配置一种以上的芯片策略,并记录待优化程序在每次配置芯片策略后,芯片完成所述芯片操作对应的性能。
可选地,当接收到包含请求内容的请求信息,且检测到不存在与所述请求内容相对应的芯片策略时,进行未检测到相对应芯片策略的提示。
可选地,当接收到包含请求内容的请求信息,且检测到不存在与所述请求内容相对应的芯片策略时,随机配置一种以上的芯片策略给待优化程序,并记录待优化程序在每次配置芯片策略后,芯片完成所述芯片操作对应的性能。
可选地,根据记录和用户的设定标准判断是否得出最佳芯片策略包括:在用户未设定标准时,根据记录,将芯片完成所述应用操作所对应的性能最优时的芯片策略作为最佳芯片策略。
可选地,根据记录和用户的设定标准判断是否得出最佳芯片策略包括:当芯片完成所述应用操作所对应的性能未达到用户的设定标准时,判断未得出最佳芯片策略。
可选地,根据记录和用户的设定标准判断是否得出最佳芯片策略包括:当芯片完成所述应用操作所对应的性能未达到用户的设定标准时,将芯片完成所述应用操作所对应的性能最优时的芯片策略作为最佳芯片策略。
可选地,根据记录和用户的设定标准判断是否得出最佳芯片策略包括:当芯片完成所述应用操作所对应的性能达到用户的设定标准时,将芯片完成所述应用操作所对应的性能最优时的芯片策略作为最佳芯片策略。
可选地,当芯片完成所述应用操作所对应的性能达到用户的设定标准,且芯片完成所述应用操作所对应的性能最优时的芯片策略有两种或者两种以上时,随机将其中一种芯片策略作为最佳芯片策略。
与现有技术相比,本技术方案公开的提高芯片性能的方法至少具有以下优点:
1)本发明通过动态调整和配置芯片策略的方式得出最佳芯片策略,并根据所述最佳芯片策略控制芯片执行所述待优化程序,从而有效地提高了芯片执行芯片操作时的性能,使其达到最佳。
2)可选方案中,还可以记录和存储待优化程序和最佳芯片策略的对应关系,从而在后续操作时,可以直接根据所述对应关系得出最佳芯片策略,而无需再进行检测和记录,从而提高了配置芯片策略的效率,也提高了芯片执行芯片操作时的效率,并最终提高了其性能。
3)可选方案中,还可以根据包含请求内容的请求信息,将对应于请求内容的芯片策略配置给待优化程序,从而简化了芯片配置时的过程,也有效地提高了芯片执行芯片操作的效率。
附图说明
图1是本发明提高芯片性能的方法的一种实施方式的流程示意图;
图2是本发明提高芯片性能的方法的实施例一的流程示意图;
图3是本发明提高芯片性能的方法的实施例二的流程示意图;
图4是本发明提高芯片性能的方法的实施例三的流程示意图。
具体实施方式
正如背景技术中所述,在现有技术中,存在着许多可供选择的cache策略以及内存管理单元(MMU)的属性策略,不同的策略对性能的影响不同。然而,现有技术无法对各种策略进行正确且有效的评估,从而使得芯片在执行芯片操作时的性能较低,不利于系统的优化。
发明人发现不同的应用场景对存储器(memory)的要求不同,有的场景对存储器的读出比较多,而在其他场景下,可能对存储器的写入比较多。另外,同样对存储器的读出比较多的场景下,还存在着读出的时间以及顺序不同的要求。
另一方面,目前系统中的cache策略、MMU属性策略有多种,芯片在完成芯片操作时的策略选择也较多。例如,一般策略包括:是否带有cache,例如若系统支持多级cache,那么每一级cache是否打开;每一级cache的自身属性配置,例如cache操作内部存储器的延时(latency)、回写式(writeback)还是直写式(writethrough);各级cache之间的关系,例如是否相互包含(inclusive)、不相互包含(exclusive)、cache是否在多个cpu核中共享;页表的各种配置相应memory的属性、cache与程序和数据的关系等等。然而,选择不同的策略对芯片执行芯片操作的性能有重大影响,在策略选择后,芯片执行芯片操作的性能的评估是目前面临的一个难题。
作为一个具体例子,在对大块缓存的直接内存取时,到底采用带cache的策略还是不带cache的策略,其中哪个策略对应的芯片执行芯片操作的性能更优就很难通过静态进行评估。这是因为,采用带cache的策略会使得处理器的读数速度加快,但是却需要维护cache的一致性,从而带来了维护的成本;而采用不带cache的策略时虽然不需要维护cache的一致性,但是却使得处理器读取数据的速度降低。
本发明的提高芯片性能的方法,基于待优化程序的请求信息配置一种或一种以上的芯片策略,并记录待优化程序在每次配置芯片策略后,芯片执行芯片操作所对应的性能,在得出最佳芯片策略后,根据所述最佳芯片策略控制芯片执行所述待优化程序,从而以一种动态调整和配置的方式实现了芯片策略的评估,因此可以有效地提高芯片执行芯片操作时的性能。另外,本发明的提高芯片性能的方法还可以应用到研发过程中,从而在研发过程中对于如何提升产品的性能作指导和检测作用,最终可以通过该方法在研发阶段制定最佳的系统方案。
为使本发明的上述目的、特征和优点能够更为明显易懂,下面结合附图对本发明的具体实施方式做详细的说明。
在以下描述中阐述了具体细节以便于充分理解本发明。但是本发明能够以多种不同于在此描述的其它方式来实施,本领域技术人员可以在不违背本发明内涵的情况下做类似推广。因此本发明不受下面公开的具体实施方式的限制。
图1示出了本发明提高芯片性能的方法的一种实施方式,如图1所示,所述方法可以包括:
步骤S1、接收针对待优化程序的芯片策略配置的请求信息;所述待优化程序对应的芯片操作至少包括对存储器的写入或读出操作,所述存储器至少包括直接内存存取区域、高速缓冲存储器。
具体地,首先需要运行所述待优化程序,所述待优化程序对应的芯片操作至少包括对存储器的写入或者读出操作,也就是说,所述待优化程序中至少包括存储器中某些地址,以实现对存储器中这些地址的写入或者读出操作。
另外,所述待优化程序还需要包括芯片策略配置的请求信息,以启动本发明所述方法的运行,即执行步骤S1,在接收到所述请求信息后,启动后续的配置芯片策略的步骤。
步骤S2、基于所述请求信息配置一种或者一种以上的芯片策略,并记录待优化程序在每次配置芯片策略后,芯片完成所述芯片操作所对应的性能。
具体地,在本发明所述方法中,所述芯片完成芯片操作时的性能可以包括多种参数,例如执行速度或者是功耗等等。当然,这些性能的参数仅为举例说明,其不应限制本发明的保护范围,在其他实施方式中,还可以记录其他的参数来表征芯片完成芯片操作时的性能。
步骤S3、根据记录和用户的设定标准判断是否得出最佳芯片策略,并在得出最佳芯片策略时,根据所述最佳芯片策略控制芯片执行所述待优化程序。
本发明所述的提高芯片性能的方法,是一种动态调整和配置cache策略和MMU属性策略的方法,通过对待优化程序进行多种芯片策略的配置,并记录每次配置后,芯片执行芯片操作的性能,通过比较记录结果得出最佳的芯片策略,最后根据得出的最佳芯片策略来控制芯片执行所述应用程序。通过这种方法可以有效地提高芯片执行芯片操作时的性能。
作为一个具体的例子,假定此时的场景为进行拍照或者录像,在这种场景下,大都是通过DMA来获取数据或者处理数据,因此DMA区域的cache属性就变得十分关键。这时,在拍摄到像素很大且占用内存很大的照片后,需要对拍摄的照片进行格式转换、渲染;并将其回显到屏幕,保存为照片。那么,这种情况下,必然会对特定的内存区域进行大量的读写操作,也就是说,需要从特定的内存区域读取大量的数据以对照片进行格式转换、渲染等等;同时还需要将大量的数据写入内存中,从而保存为照片。在这种场景下,通常会更加关注芯片处理芯片操作的执行速度。
此时,可以通过图1所示的方法进行芯片策略配置。
首先接收拍照或录像操作的程序的请求信息。然后基于所述请求信息,配置一种或者一种以上芯片策略,例如,将全部的芯片策略(例如分别将芯片策略对应编号为芯片策略1、芯片策略2、芯片策略3、芯片策略4和芯片策略5)一一配置给所述待优化程序,并且记录每次配置后,芯片完成拍照或者录像时所需的时间。最后根据记录和用户的设定标准判断是否得出最佳芯片策略。假定在这个例子中,用户未设定标准,那么可以根据记录,将芯片完成拍照或者录像时所需时间最短所对应的芯片策略作为最佳芯片策略。例如,通过比较,发现在配置芯片策略5之后,芯片完成拍照或者录像时所需的时间最短,那么芯片策略5就作为最佳芯片策略,最后,可以根据所述芯片策略5来控制芯片执行所述拍照或录像操作的程序。通过这种方式,就可以使得芯片处理拍照或者录像时的执行速度最快。
当然,在其他实际应用中,也可能更加关注芯片执行芯片操作时的功耗。例如,在长时间进行录音的场景下,此时对内存的读出操作较小,主要是针对内存的写入操作,因此,这种场景下,可以从节省功耗的角度提高芯片的性能。
那么,通过本发明提供的提高芯片性能的方法,还可以记录每次配置芯片策略后,芯片执行芯片操作时的功耗大小,从而选择出最小功耗时所对应的芯片策略。这样,就可以更加节省功耗。
下面结合附图和具体的实施例对图1所示的配置芯片策略的实施方式做详细说明。
实施例一
图2示出了本发明提高芯片性能的方法的实施例一的流程示意图。参考图2所示,本实施例中,所述方法包括:
步骤S11、接收针对待优化程序的芯片策略配置的请求信息。
具体地,在本实施例中,所述待优化程序对应的芯片操作至少包括对存储器的写入或读出操作,所述存储器至少包括直接内存存取区域、高速缓冲存储器。
步骤S12、检测是否存在与所述待优化程序相对应的芯片策略。
具体地,在本实施例中,若存在与所述待优化程序相对应的芯片策略,则执行步骤S16,即根据所述相对应的芯片策略控制芯片执行所述待优化程序。在执行完毕步骤S16后,则该提高芯片性能的方法结束。
若不存在与所述待优化程序相对应的芯片策略,则执行步骤S13,即基于所述请求信息配置一种或者一种以上的芯片策略,并记录待优化程序在每次配置芯片策略后,芯片完成所述芯片操作所对应的性能。
接着执行步骤S14,根据记录和用户的设定标准判断是否得出最佳芯片策略,并在得出最佳芯片策略时,根据所述最佳芯片策略控制芯片执行所述待优化程序。
具体地,在第一种情况下,若用户未设定标准时,所述根据记录和用户的设定标准判断是否得出最佳芯片策略可以包括:根据记录,将芯片完成所述应用操作所对应的性能最优时的芯片策略作为最佳芯片策略。
作为一个具体的例子,用户未对芯片执行芯片操作的执行速度设定标准,那么执行步骤S14时,就可以从记录结果中找出对应于执行速度最快的芯片策略,将该芯片策略作为最佳芯片策略,从而根据该最佳芯片策略来控制芯片执行所述待优化程序,这样就可以在执行芯片操作时得到最快的执行速度。
在第二种情况下,若存在用户的设定标准,且芯片完成所述应用操作所对应的性能达到用户的设定标准时,所述根据记录和用户的设定标准判断是否得出最佳芯片策略可以包括:将芯片完成所述应用操作所对应的性能最优时的芯片策略作为最佳芯片策略。
作为一个具体的例子,例如,用户可以对处理器读出存储器中数据的执行速度进行设定,例如,将其设定为小于或者等于200ns,并且记录中有满足该执行速度的结果,例如,将芯片策略5配置给待优化程序后,所述芯片执行芯片操作的速度为150ns,并且其他芯片策略配置后,芯片执行芯片操作的速度均小于150ns,那么,将所述芯片策略5作为最佳芯片策略。
当然,也可能存在当芯片完成所述应用操作所对应的性能达到用户的设定标准,且芯片完成所述应用操作所对应的性能最优时的芯片策略有两种或者两种以上的情况。针对这种情形,本实施例中,随机将其中一种芯片策略作为最佳芯片策略。当然,在其他实施例中,也可以在芯片完成所述应用操作所对应的性能最优时的芯片策略有两种或者两种以上的情况时,按照预设顺序将其中一种芯片策略作为最佳芯片策略。
在第三种情况下,若存在用户的设定标准,且芯片完成所述应用操作所对应的性能未达到用户的设定标准时,所述根据记录和用户的设定标准判断是否得出最佳芯片策略可以包括:判断未得出最佳芯片策略。从而在未得出最佳芯片策略后退出芯片策略的配置。
当然,在这种情况下,也可以将芯片完成所述应用操作所对应的性能最优时的芯片策略作为最佳芯片策略。
需要说明的是,以上关于得出最佳芯片策略的几种方式仅为举例说明,其不应限制本发明的保护范围,在其他实施例中,还可以对上述几种方式做简单的变形或替换,其均应落入本发明的保护范围。
在本实施例中,还包括步骤S15,即在执行完步骤S14后,还记录所述待优化程序和所述最佳芯片策略的对应关系,并将所述对应关系进行存储。
具体地,在本实施例中,可以将所述对应关系存储到用于存储芯片策略的存储单元中;也可以将所述对应关系返回给待优化程序。具体地,可以将芯片策略的对应编号返回给待优化程序,由所述待优化程序记录该芯片策略的对应编号,这样在后续过程中,该待优化程序可以直接通过记录的芯片策略的对应编号进行请求配置,从而提高后续配置的效率。
通过记录和存储所述对应关系,可以在后续过程中,直接由所述对应关系找到与待优化程序相对应的最佳芯片策略,从而直接执行步骤S16,而不需要再执行步骤S13和S14。这样就提高了芯片策略配置时的效率,另一方面,也可以加快芯片执行芯片操作的效率,从而提高了其性能。
实施例二
图3示出了本发明提高芯片性能的方法的实施例二的流程示意图。参考图3所示,本实施例中,所述方法包括:
步骤S11、接收针对待优化程序的芯片策略配置的请求信息。
步骤S12、检测是否存在与所述待优化程序相对应的芯片策略。
具体地,在本实施例中,若不存在与所述待优化程序相对应的芯片策略,则执行步骤S13,即基于所述请求信息配置一种或者一种以上的芯片策略,并记录待优化程序在每次配置芯片策略后,芯片完成所述芯片操作所对应的性能。
接着执行步骤S14,根据记录和用户的设定标准判断是否得出最佳芯片策略,并在得出最佳芯片策略时,根据所述最佳芯片策略控制芯片执行所述待优化程序。
最后执行步骤S15,即记录所述待优化程序和所述最佳芯片策略的对应关系,并将所述对应关系进行存储。
若执行完步骤S12后,存在与所述待优化程序相对应的芯片策略,则执行步骤S17,即检测是否将全部的芯片策略配置给所述待优化程序。若检测到全部的芯片策略均配置给所述待优化程序之后,则执行步骤S16,即根据所述相对应的芯片策略控制芯片执行所述待优化程序。
若检测到未将全部的芯片策略配置给所述待优化程序,那么则执行步骤S18,即将未配置的芯片策略配置给所述待优化程序,并记录待优化程序在配置芯片策略后,芯片完成所述芯片操作所对应的性能。
在执行完步骤S18后,将继续执行步骤S14和步骤S15。
与实施例一相比,本实施例在执行完步骤S12之后,且执行步骤S16之前,增加了步骤S17;并在步骤S17检测到未将全部的芯片策略配置给所述待优化程序时,增加步骤S18。与实施例一相同的步骤(如步骤S11、S12、S13、S14、S15、S16)在此不再赘述。
具体地,在本实施例中,通过执行步骤S17来检测是否将全部的芯片策略配置给所述待优化程序,若是,那么就表明,步骤S12得出的与所述待优化程序相对应的芯片策略为之前配置过的最佳芯片策略,从而可以直接执行步骤S16,即根据所述相对应的芯片控制芯片执行所述待优化程序。这样,就可以节省重新配置的时间,从而可以提高效率,进一步地也可以提高芯片执行芯片操作的效率。
但是,配置给待优化程序的芯片策略并不是一成不变的,用户可以根据需要对芯片策略做一些相应的增加或其他的变更。
在芯片策略有所增加的情况下,虽然可能在之前对所述待优化程序做过配置,并记录和存储了之前与所述待优化程序相对应的芯片策略,但是这并不能说明所述待优化程序在配置新增加的芯片策略后的性能就一定劣于之前记录的相对应的芯片策略。因此,这时就需要再次重新配置以正确得出最佳芯片策略。
因此,若通过步骤S17检测到未将全部的芯片策略配置给所述待优化程序,那么就表明,步骤S12得出的与所述待优化程序相对应的芯片策略可能不是最佳芯片策略,因此,转至执行步骤S18。这样,在将未配置的芯片策略配置给所述待优化程序,并记录芯片完成所述芯片操作所对应的性能后,就可以得出全部的芯片完成所述芯片操作的性能,再从全部的记录中得出最佳芯片策略,就可以正确的得出芯片执行芯片操作的最佳性能。
实施例三
图4示出了本发明提高芯片性能的方法的实施例三的流程示意图。参考图4所示,本实施例中,所述方法包括:
步骤S21、接收针对待优化程序的芯片策略配置的请求信息,所述请求信息为包含请求内容的请求信息。
与实施例一中步骤S11相比,本实施例的步骤S21中,所述请求信息为包含请求内容的请求信息。例如,在本实施例中,所述包含请求内容的请求信息可以为是包含芯片策略的请求信息,换句话说,所述请求中包括请求某种指定的芯片策略的信息。作为一个具体的例子,所述请求信息中可以包括请求写回内存并分配的策略(writeallocatepolicy)。当然在其他应用中,所述请求信息中还可以包括其他的cache策略,例如回写式(writeback)策略、直写式(writethrough)策略等。所述请求信息中包含的请求内容可以根据实际需要进行设定,其不应限制本发明的保护范围。
在接收包含请求内容的请求信息后,执行步骤S22,检测是否存在与所述请求内容相对应的芯片策略。
具体地,若通过执行步骤S22检测到存在与所述请求内容相对应的芯片策略,那么执行步骤S24,即根据与所述请求内容相对应的芯片策略控制芯片执行所述待优化程序。
在另一种情况下,若通过执行步骤S22未检测到与所述请求内容相对应的芯片策略,那么转至执行步骤S23,即随机配置一种以上的芯片策略给待优化程序,并记录待优化程序在每次配置芯片策略后,芯片完成所述芯片操作对应性能。
当然,在其他实施例中,也可以在未检测到与所述请求内容相对应的芯片策略时,按照预先设定的顺序(例如,按照芯片策略设置的先后顺序)将一种以上的芯片策略配置给待优化程序。当然,上述仅举例说明了两种将一种以上芯片策略配置给待优化程序的方式,其不应限制本发明的保护范围,其他对上述方式的简单修改或替换均应落入本发明的保护范围。
接着执行步骤S14,即根据记录和用户的设定标准判断是否得出最佳芯片策略,并在得出最佳芯片策略时,根据所述最佳芯片策略控制芯片执行所述待优化程序。该步骤与实施例一中的步骤S14相类似,故在此不再赘述。
在本实施例中,还可以包括步骤S15,即记录所述待优化程序和所述最佳芯片策略的对应关系,并将所述对应关系进行存储。该步骤与实施例一中的步骤S15相类似,故在此也不再赘述。
当然,在其他实施例中,当执行完步骤S22,且检测到不存在与所述请求内容相对应的芯片策略时,还可以不进行步骤S23的执行,而是进行未检测到相对应芯片策略的提示,并且不再进行芯片策略的配置。
以上对未检测到与所述请求内容相对应的芯片策略时的两种方式做了说明,但是其不应限制本发明的保护范围,在其他实施例中,还可以做其他的补充或修改,从而更加有利于用户的体验。
相对于实施例三,若接收针对待优化程序的芯片策略配置的请求信息时,所述请求信息为不包含请求内容的请求信息时,将随机配置一种以上的芯片策略,并记录待优化程序在每次配置芯片策略后,芯片完成所述芯片操作所对应的性能;然后,根据记录和用户的设定标准判断是否得出最佳芯片策略,并在得出最佳芯片策略时,根据所述最佳芯片策略控制芯片执行所述待优化程序。
以上对本发明的提高芯片性能的方法的各种实施例做了详细的说明,但是其不应限制本发明的保护范围,本领域技术人员还可以根据本发明的精神和以上提示的内容做其他的简单修改或替换,从而形成其他的实施例。
综上,本发明的提高芯片性能的方法至少具有以下有益效果:
本发明的提高芯片性能的方法可以动态地调整和配置芯片策略,从而可以从记录中得出最佳的芯片策略,最后根据所述最佳芯片策略控制芯片执行所述待优化程序,从而使芯片达到最佳的性能。
另外,本发明中,还可以对待优化程序和最佳芯片策略的对应关系进行记录和存储,从而简化了后续配置的过程,通过一次配置就可以实现最佳芯片策略。
此外,本发明中,还可以根据包含请求内容的请求信息,将对应于请求内容的芯片策略配置给待优化程序,从而简化了芯片配置时的过程,也有效地提高了芯片执行芯片操作的效率。
本发明虽然已以较佳实施例公开如上,但其并不是用来限定本发明,任何本领域技术人员在不脱离本发明的精神和范围内,都可以利用上述揭示的方法和技术内容对本发明技术方案做出可能的变动和修改,因此,凡是未脱离本发明技术方案的内容,依据本发明的技术实质对以上实施例所作的任何简单修改、等同变化及修饰,均属于本发明技术方案的保护范围。

Claims (11)

1.一种提高芯片性能的方法,其特征在于,包括:
接收针对待优化程序的芯片策略配置的请求信息;所述请求信息包括:包含请求内容的请求信息和不包含请求内容的请求信息;
所述待优化程序对应的芯片操作至少包括对存储器的写入或读出操作,所述存储器至少包括直接内存存取区域、高速缓冲存储器;
当接收到包含请求内容的请求信息时,检测是否存在与所述请求内容相对应的芯片策略,若存在,则根据与所述请求内容相对应的芯片策略控制芯片执行所述待优化程序;当接收到不包含请求内容的请求信息时,随机配置一种以上的芯片策略;记录待优化程序在每次配置芯片策略后,芯片完成所述芯片操作所对应的性能;
根据记录和用户的设定标准判断是否得出最佳芯片策略,并在得出最佳芯片策略时,根据所述最佳芯片策略控制芯片执行所述待优化程序。
2.如权利要求1所述的提高芯片性能的方法,其特征在于,还包括:在根据所述最佳芯片策略控制芯片执行所述待优化程序之后,记录所述待优化程序和所述最佳芯片策略的对应关系,并将所述对应关系进行存储。
3.如权利要求1所述的提高芯片性能的方法,其特征在于,还包括:在接收针对待优化程序的芯片策略配置请求信息之后,并在基于所述请求信息配置一种或者一种以上的芯片策略之前,检测是否存在与所述待优化程序相对应的芯片策略,当存在时,根据所述相对应的芯片策略控制芯片执行所述待优化程序。
4.如权利要求3所述的提高芯片性能的方法,其特征在于,在检测到存在与所述待优化程序相对应的芯片策略时,同时检测是否将全部的芯片策略配置给所述待优化程序,在检测到未将全部的芯片策略配置给所述待优化程序时,不根据与所述待优化程序相对应的芯片策略控制芯片执行所述待优化程序,并将未配置的芯片策略配置给所述待优化程序,并记录待优化程序在配置芯片策略后,芯片完成所述芯片操作所对应的性能。
5.如权利要求1所述的提高芯片性能的方法,其特征在于,当接收到包含请求内容的请求信息,且检测到不存在与所述请求内容相对应的芯片策略时,进行未检测到相对应芯片策略的提示。
6.如权利要求5所述的提高芯片性能的方法,其特征在于,当接收到包含请求内容的请求信息,且检测到不存在与所述请求内容相对应的芯片策略时,随机配置一种以上的芯片策略给待优化程序,并记录待优化程序在每次配置芯片策略后,芯片完成所述芯片操作对应的性能。
7.如权利要求1所述的提高芯片性能的方法,其特征在于,根据记录和用户的设定标准判断是否得出最佳芯片策略包括:在用户未设定标准时,根据记录,将芯片完成所述芯片操作所对应的性能最优时的芯片策略作为最佳芯片策略。
8.如权利要求1所述的提高芯片性能的方法,其特征在于,根据记录和用户的设定标准判断是否得出最佳芯片策略包括:当芯片完成所述芯片操作所对应的性能未达到用户的设定标准时,判断未得出最佳芯片策略。
9.如权利要求1所述的提高芯片性能的方法,其特征在于,根据记录和用户的设定标准判断是否得出最佳芯片策略包括:当芯片完成所述芯片操作所对应的性能未达到用户的设定标准时,将芯片完成所述芯片操作所对应的性能最优时的芯片策略作为最佳芯片策略。
10.如权利要求1所述的提高芯片性能的方法,其特征在于,根据记录和用户的设定标准判断是否得出最佳芯片策略包括:当芯片完成所述芯片操作所对应的性能达到用户的设定标准时,将芯片完成所述芯片操作所对应的性能最优时的芯片策略作为最佳芯片策略。
11.如权利要求10所述的提高芯片性能的方法,其特征在于,当芯片完成所述芯片操作所对应的性能达到用户的设定标准,且芯片完成所述芯片操作所对应的性能最优时的芯片策略有两种或者两种以上时,随机将其中一种芯片策略作为最佳芯片策略。
CN201210014532.1A 2012-01-17 2012-01-17 提高芯片性能的方法 Active CN103207838B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201210014532.1A CN103207838B (zh) 2012-01-17 2012-01-17 提高芯片性能的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201210014532.1A CN103207838B (zh) 2012-01-17 2012-01-17 提高芯片性能的方法

Publications (2)

Publication Number Publication Date
CN103207838A CN103207838A (zh) 2013-07-17
CN103207838B true CN103207838B (zh) 2016-03-30

Family

ID=48755067

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210014532.1A Active CN103207838B (zh) 2012-01-17 2012-01-17 提高芯片性能的方法

Country Status (1)

Country Link
CN (1) CN103207838B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110361758B (zh) * 2018-04-10 2021-09-03 成都鼎桥通信技术有限公司 一种定位芯片选择的方法和装置
CN109343792B (zh) * 2018-09-05 2022-03-29 深圳忆联信息系统有限公司 存储空间配置方法、装置、计算机设备及存储介质
CN109597579A (zh) * 2018-12-03 2019-04-09 郑州云海信息技术有限公司 对板卡上扩展芯片及后端磁盘进行策略配置的方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101236530A (zh) * 2008-01-30 2008-08-06 清华大学 高速缓存替换策略的动态选择方法
CN101373445A (zh) * 2008-09-09 2009-02-25 创新科存储技术(深圳)有限公司 一种内存调度方法及装置
CN102073596A (zh) * 2011-01-14 2011-05-25 东南大学 针对指令的可重构片上统一存储器管理方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6931488B2 (en) * 2001-10-30 2005-08-16 Sun Microsystems, Inc. Reconfigurable cache for application-based memory configuration

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101236530A (zh) * 2008-01-30 2008-08-06 清华大学 高速缓存替换策略的动态选择方法
CN101373445A (zh) * 2008-09-09 2009-02-25 创新科存储技术(深圳)有限公司 一种内存调度方法及装置
CN102073596A (zh) * 2011-01-14 2011-05-25 东南大学 针对指令的可重构片上统一存储器管理方法

Also Published As

Publication number Publication date
CN103207838A (zh) 2013-07-17

Similar Documents

Publication Publication Date Title
US10235075B2 (en) Flash memory controller
KR101453313B1 (ko) 플래시 메모리 기반의 페이지 주소 사상 방법 및 시스템
US8239613B2 (en) Hybrid memory device
US8055873B2 (en) Data writing method for flash memory, and controller and system using the same
US8935541B2 (en) Method and apparatus for encrypting and processing data in flash translation layer
US20160085680A1 (en) Mobile Memory Cache Read Optimization
JP4227106B2 (ja) フラッシュメモリのデータ復旧装置及び方法
CN104769520A (zh) 用于动态存储器功率管理的系统和方法
CN105117180A (zh) 一种数据存储方法和装置以及固态硬盘
CN101981551A (zh) 用于高速缓存利用的设备和方法
CN102096556A (zh) 拷贝数据的方法、读取数据的方法和装置及系统
CN102681946A (zh) 内存访问方法和装置
CN103207838B (zh) 提高芯片性能的方法
JP2017527877A (ja) フラッシュメモリから/フラッシュメモリへデータを読み取る/書き込むための方法および装置、ならびにユーザ機器
WO2023000536A1 (zh) 一种数据处理方法、系统、设备以及介质
CN105706168A (zh) 用于经由数据掩蔽来降低存储器i/o功率的系统和方法
US8380920B2 (en) Flash storage device and data access method of flash memory
CN103246615A (zh) 一种闪存存储设备中数据管理的方法及装置
CN103176753B (zh) 存储设备及其数据管理方法
US8732384B1 (en) Method and apparatus for memory access
CN104360956B (zh) 一种数据拷贝方法及装置
JP2004086300A (ja) フラッシュメモリ論理アドレス検出方法
CN104239220A (zh) 存储器刷新处理方法和装置
KR101101324B1 (ko) Hdd를 제어하는 스토리지 제어 장치를 포함하는 모바일 장치 및 스토리지 제어 방법
KR101175355B1 (ko) 스토리지 제어 장치, 이를 포함하는 모바일 장치 및 스토리지 제어 방법

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant