CN103019870A - 一种处理复位信号的方法及通信设备 - Google Patents

一种处理复位信号的方法及通信设备 Download PDF

Info

Publication number
CN103019870A
CN103019870A CN2012105466475A CN201210546647A CN103019870A CN 103019870 A CN103019870 A CN 103019870A CN 2012105466475 A CN2012105466475 A CN 2012105466475A CN 201210546647 A CN201210546647 A CN 201210546647A CN 103019870 A CN103019870 A CN 103019870A
Authority
CN
China
Prior art keywords
reset signal
communication facilities
programming device
reset
cpu
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN2012105466475A
Other languages
English (en)
Inventor
张斌
宋建峰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Datang Mobile Communications Equipment Co Ltd
Original Assignee
Datang Mobile Communications Equipment Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Datang Mobile Communications Equipment Co Ltd filed Critical Datang Mobile Communications Equipment Co Ltd
Priority to CN2012105466475A priority Critical patent/CN103019870A/zh
Publication of CN103019870A publication Critical patent/CN103019870A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

本发明实施例提供了一种处理复位信号的方法及通信设备,用以在通信设备出现故障后,记录复位原因,便于对通信设备进行诊断。该方法包括:通信设备的可编程器件接收发送给通信设备的CPU的复位信号;所述可编程器件存储所述复位信号,以及所述复位信号对应的复位原因,并向所述CPU发送复位前的中断信号;所述CPU接收到所述中断信号后,查询所述可编程器件中的复位原因并将复位原因存储至通信设备的高速存储器;其中,所述高速存储器包括:静态随机存储器SRAM,或者控制器为所述可编程器件的动态随机存储器DRAM,或者固态盘SSD;所述可编程器件向所述CPU发送所述复位信号。

Description

一种处理复位信号的方法及通信设备
技术领域
本发明涉及移动通信领域,尤其涉及一种处理复位信号的方法及通信设备。
背景技术
通信设备是由机柜、供电、各种单板、散热系统及相应的软件组成。通信设备的可靠性与这些环节紧密相关。
在通信设备中,各种类别的单板完成接入、交换、信令处理、业务处理等功能。这些单板在具体的产品设计中,典型地会采用1+1备份、资源池、负荷分担,以及IP多路由、802.3ad链路聚合等技术实现设备级的可靠性保护设计,这样一旦在故障情况下,通过部署的设备软件,可自动地进行故障发现和切换。并且在故障发生后,把故障的单板从设备中拔出,替换为正常工作的单板备件,再装载相应的软件后加入到设备中进行工作,然后再把故障的单板寄回原厂进行检测和维修。对于单板形式以外的服务器,以及散热、供电等其它工作模块、设备,也采用类似的设计。
现有技术在通信设备故障出现之后在维修时没有足够的数据用于辅助分析故障原因,不利于通信设备的维护。
发明内容
本发明实施例提供了一种处理复位信号的方法及通信设备,用于在通信设备出现故障后,记录复位原因,便于对通信设备进行诊断。
本发明实施例提供的一种处理复位信号的方法包括:
通信设备的可编程器件接收发送给通信设备的CPU的复位信号;
所述可编程器件存储所述复位信号,以及所述复位信号对应的复位原因,并向所述CPU发送复位前的中断信号;
所述CPU接收到所述中断信号后,查询所述可编程器件中的复位原因并将复位原因存储至通信设备的高速存储器;其中,所述高速存储器包括:静态随机存储器SRAM,或者控制器为所述可编程器件的动态随机存储器DRAM,或者固态盘SSD;
所述可编程器件向所述CPU发送所述复位信号。
本发明实施例提供的一种通信设备包括:
可编程器件,用于接收发送给通信设备的CPU的复位信号;存储所述复位信号,以及所述复位信号对应的复位原因,并向所述CPU发送复位前的中断信号;向所述CPU发送所述复位信号;
CPU,用于接收到所述中断信号后,查询所述可编程器件中的复位原因并将复位原因存储至通信设备的高速存储器;其中,所述高速存储器包括:静态随机存储器SRAM,或者控制器为所述可编程器件的动态随机存储器DRAM,或者固态盘SSD;
高速存储器,用于存储所述复位原因;其中,所述高速存储器包括:静态随机存储器SRAM,或者控制器为所述可编程器件的动态随机存储器DRAM,或者固态盘SSD。
通过以上技术方案可知,本发明中通信设备的可编程器件接收发送给通信设备的CPU的复位信号;所述可编程器件存储所述复位信号,以及所述复位信号对应的复位原因,并向所述CPU发送复位前的中断信号;所述CPU接收到所述中断信号后,查询所述可编程器件中的复位原因并将复位原因存储至通信设备的高速存储器;其中,所述高速存储器包括:静态随机存储器SRAM,或者控制器为所述可编程器件的动态随机存储器DRAM,或者固态盘SSD;所述可编程器件向所述CPU发送所述复位信号。本发明通过对复位信号进行延迟处理,及时记录复位原因,并通过特殊的高速存储器对关键数据进行存储,在设备复位后不丢失数据,便于对通信设备进行故障诊断。
附图说明
图1为本发明实施例提供的一种处理复位信号的方法的流程示意图;
图2为本发明实施例提供的高速存储器的存储结构划分图;
图3为本发明具体实施例提供的一种处理复位信号的方法的流程示意图;
图4为本发明具体实施例提供的延迟复位处理框图;
图5为本发明具体实施例提供的可编程器件的逻辑设计示意图;
图6为本发明实施例提供的一种通信设备中的组合装置。
具体实施方式
本发明实施例提供了一种处理复位信号的方法及通信设备,用以在通信设备出现故障后,记录复位原因,便于对通信设备进行诊断。
参见图1,本发明实施例提供的一种处理复位信号的方法包括:
S101、通信设备的可编程器件接收发送给通信设备的CPU的复位信号;
S102、所述可编程器件存储所述复位信号,以及所述复位信号对应的复位原因,并向所述CPU发送复位前的中断信号;
S103、所述CPU接收到所述中断信号后,查询所述可编程器件中的复位原因并将复位原因存储至通信设备的高速存储器;其中,所述高速存储器包括:SRAM(Static Random Access Memory,静态随机存储器),或者控制器为所述可编程器件的设备复位时不掉电的DRAM(Dynamic Random Access Memory,动态随机存储器),或者SSD(Solid State Disk,固态盘);
S104、所述可编程器件向所述CPU发送所述复位信号。
较佳的,S102中所述可编程器件设计有复位原因寄存器以记录复位原因,S103中所述CPU在接收到可编程器件发送的中断信号之后,从复位原因寄存器获取复位原因并存储至通信设备的高速存储器。
较佳的,通信设备的可编程器件为FPGA(Field Programmable Gate Array,现场可编程门阵列)或CPLD(Complex Programmable Logic Device,复杂可编程逻辑器件)等可编程器件。
较佳的,所述通信设备的可编程器件接收发送给通信设备的CPU的复位信号的步骤,和所述可编程器件向所述CPU发送所述复位信号的步骤之间,经过了预设时间长度。即可通过编程设置延迟时长。
较佳的,所述复位信号,包括以下单独复位信号中的至少一种:按键复位,或IPMC复位,或双机复位,或看门狗复位,或软件复位。较佳的,当所述复位信号包括至少两个单独复位信号时,所述可编程器件存储的复位信号与所述可编程器件向通信设备发送的复位信号中,各个单独复位信号的顺序相同。较佳的,所述可编程器件对输入的复位信号的下跳沿进行采集和锁存,以保证各个单独复位信号的先后顺序不会发生变化。
较佳的,S101之前,该方法还包括:通过物理链路将所述可编程器件与该通信设备的对端通信设备的可编程器件即对端可编程器件连接;所述可编程器件接受所述对端可编程器件发送的双机复位信号;其中,所述双机复位信号为所述发送给通信设备的CPU的复位信号。较佳的,可编程器件还可用于指示主备用状态。较佳的,两个通信设备即双机之间还可通过所述物理链路交互用户信息等关键数据。通过物理链路和所述可编程器件相结合的方式,使得双机主备用切换过程快速有效,并能够避免双主用等不稳定状态。
较佳的,所述通信设备包括:通信网接入设备、通信网传输设备、核心网设备。可见,通信中的各类设备均可运用本发明提供的方案。
较佳的,该方法还包括:所述CPU将通信设备的用户数据存储在所述高速存储器。所述高速存储器对关键的用户数据进行存储,在通信设备故障之后,可对高速存储器中的用户数据进行查找、回溯,便于对通信设备的诊断。较佳的,高速存储器包括如下存储区域:中断信息区,管理信息区,异常信息区和用户信息区;具体存储结构如图2所示。
较佳的,该方法还包括:每经过预设长度的时间,所述CPU将所述高速存储器中的数据发送至该通信设备外的指定存储器。所述指定存储器,通常是在通信设备系统的全局板或者主控台上,介质形式包括但不限于SSD,大容量机械硬盘,以及磁盘阵列,即将关键数据再次存储至不易丢失数据的装置中,进一步提供数据存储的稳定性。
本发明采用的高速存储器,具有以下特点:当通信设备复位后,其上存储的信息不受设备复位的影响,所记录的信息不会丢失;此时操作维护台或本地维护终端可通过调入高速存储器的记录信息进行数据分析,给出故障源的定位诊断结果,因此所述高速存储器采用的并不是通用的内存。一种方式是使用静态随机存储器SRAM,一种方式是,在低速组件如散热风扇、供电模块中采用固态盘(Solid State Disk,SSD),一种方式是,在核心网较大数据容量需求的情况下,使用可编程器件外接大容量高速双倍速率同步动态随机存储器(Double Data Rate Synchronous Dynamic Random Access Memory,DDRSDRAM),通过可编程器件,编写DDR(或DDR2,或DDR3)控制器内核。这样通过自有的编程设计,在设备及其它外围器件都复位重启的情况下,DDR不进行复位处理。因此在整板复位状态下,可编程器件仍会自动进行DDR控制器的动态刷新以保持数据。
下面给出几个本发明的具体实施例。
具体实施例1:在通信设备中,常规的设计是通过硬件复位电路直接连接单板模块,这样一旦单板或模块复位,机房维护人员是无法得知故障原因的,这样对于随后的故障定位非常困难。
参见图3,单板对复位信号的延时处理包括如下步骤:
S301、单板接收复位信号后,单板的可编程器件记录复位原因,并对复位信号的下跳沿进行采集和锁存,保证记录各模块复位发生的先后顺序,不影响原设计中的时序同步关系。
S302、单板的可编程器件对复位信号进行延迟处理,延迟的时间值可进行编程设置。
参见图4,为延迟复位处理框图,复位的逻辑发生的变化如下:
1、对于面板Reset按键触发的复位,在复位生效前,可先给软件提供一个中断,经过m秒(可编程控制)后再真正执行复位。
2、看门狗复位前先提供中断,再次超时后再复位单板;
3、主备用单板互踢时,被踢侧也产生中断,供软件挂接服务程序,记录原因;
4、通过机框管理的智能平台管理控制器复位单板时,被复位、单板也产生中断,供软件挂接服务程序;
5、屏蔽本CPU复位功能。软件设计典型地对整板或其它处理器复位,此时,应屏蔽对本CPU的复位,以便操作系统(Operating System,OS)可捕捉、记录相关复位相关状态信息。
6、对于手动复位、看门狗复位、PayLoad复位等要求先触发中断再进行复位操作并要求对复位原因记录。
S303、延迟期间,把复位原因及相关状态作为关键数据写入高速存储器。复位原因寄存器地址分配如下表1所示。
Figure BDA00002592794700061
表1
对于面板按键复位、IPMC复位、双机复位、看门狗复位等复位,在复位之前,先送出中断信号给CPU。CPU查询复位原因寄存器,把复位原因及相关状态作为关键数据写入高速存储器。
S304、单板的可编程器件通过对寄存器进行操作,输出经延迟处理后的单板或模块复位信号,真正地触发相关单板或单板模块的复位;设备重启后进入自愈恢复过程。
维护人员可以查看高速存储器的内容获取故障详细数据,也可以从通信设备外的指定存储器获取故障相关的数据,以快速确定故障源,定位故障原因,从而在此基础上进行故障修复,提高设备的故障恢复时间。
具体实施例2:常规的通信单板设计中,采用主备用设计,这里建立主备用双板的以太网链接,并通过本发明提供的可编程器件来辅助对主备用双板进行管理和调度。
通过可编程器件的硬件逻辑单元,实现主备用双机的控制逻辑:
在单板的可编程器件中,分配双机控制信号ACT_R、ACT_T、HRST_R、HRST_T,以及以太网链路状态信号,加之两个单板之间以太网链路,可实现2个主备单板之间的信息交互,硬件逻辑控制和主备切换等功能。
如图5,为两块单板之间双机控制的逻辑框图;其中,后缀_R表示由对端板单板发向本板的输入信号,_T表示本板发向对端单板的输出信号。
信号定义及有效状态说明:
ACT_T:本板的主备用状态,低电平有效。
ACT_R:对侧板的主备用状态,低电平有效。
HRST_T:本板复位对侧板的信号,低电平有效。
HRST_R:对侧板复位本板的信号,低电平有效。
LINK:主备以太网链路的连接LINK状态指示,低电平有效。
ACT:主备以太网链路的主备用状态指示,低电平有效。
具体的,可编程器件硬件逻辑中对双机部分的寄存器规划见表2。
Figure BDA00002592794700081
表2
通过以上的硬件逻辑和硬件寄存器操作的组合实现方案,使用可编程器件实现硬件级主备用互斥机制,主备用单板通过可编程器件确定各自的主备用状态并交互相关信息,相比于现有技术只能通过软件进行双机倒换,大大提高双机倒换的可靠性和稳定性,也使得倒换速度大大提高。
参见图6,本发明提供的一种处理复位信号的通信设备包括:
可编程器件,用于接收发送给通信设备的CPU的复位信号;存储所述复位信号,以及所述复位信号对应的复位原因,并向所述CPU发送复位前的中断信号;向所述CPU发送所述复位信号;
CPU,用于接收到所述中断信号后,查询所述可编程器件中的复位原因并将复位原因存储至通信设备的高速存储器;其中,所述高速存储器包括:静态随机存储器SRAM,或者控制器为所述可编程器件的动态随机存储器DRAM,或者固态盘SSD;
高速存储器,用于存储所述复位原因;其中,所述高速存储器包括:静态随机存储器SRAM,或者控制器为所述可编程器件的动态随机存储器DRAM,或者固态盘SSD。
较佳的,如图6所示,可编程器件包括:外部触发接口,用户接口,总线接口,输出控制接口。可编程器件通过总线接口与高速存储器连接;外部触发接口具体用于接收发送给通信设备的CPU的复位信号,输出控制接口具体用于向通信设备的CPU发送所述复位信号。
较佳的,所述可编程器件接收发送给通信设备的CPU的复位信号,和所述可编程器件向通信设备发送所述复位信号之间,经过了预设时间长度。
较佳的,所述复位信号,包括以下单独复位信号中的至少一种:
按键复位,或IPMC复位,或双机复位,或看门狗复位,或软件复位。
较佳的,当所述复位信号包括至少两个单独复位信号时,所述可编程器件存储的复位信号与所述可编程器件向通信设备发送的复位信号中,各个单独复位信号的顺序相同。
较佳的,通过物理链路将所述可编程器件与该通信设备的对端通信设备的可编程器件即对端可编程器件连接之后,通信设备的可编程器件接收发送给通信设备的CPU的复位信号之前,所述可编程器件还用于:
接受所述对端可编程器件发送的双机复位信号;
其中,所述双机复位信号为所述发送给通信设备的CPU的复位信号。
较佳的,所述通信设备包括:
通信网接入设备、通信网传输设备、核心网设备。
较佳的,所述高速存储器还用于:存储通信设备的用户数据。参见图4,用户数据通过用户接口存入高速存储器。
较佳的,该通信设备的CPU用于:每经过预设长度的时间,将所述高速存储器中的数据发送至该通信设备外的指定存储器。
综上所述,本发明实施例提供了一种处理复位信号的方法及通信设备,用于在通信设备出现故障后,记录复位原因以及关键用户数据,便于对通信设备进行诊断;并通过硬件实现了双机倒换机制,本发明提升了通信设备的可靠性。
本领域内的技术人员应明白,本发明的实施例可提供为方法、系统、或计算机程序产品。因此,本发明可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本发明可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器和光学存储器等)上实施的计算机程序产品的形式。
本发明是参照根据本发明实施例的方法、设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

Claims (16)

1.一种处理复位信号的方法,其特征在于,该方法包括:
通信设备的可编程器件接收发送给通信设备的CPU的复位信号;
所述可编程器件存储所述复位信号,以及所述复位信号对应的复位原因,并向所述CPU发送复位前的中断信号;
所述CPU接收到所述中断信号后,查询所述可编程器件中的复位原因并将复位原因存储至通信设备的高速存储器;其中,所述高速存储器包括:静态随机存储器SRAM,或者控制器为所述可编程器件的动态随机存储器DRAM,或者固态盘SSD;
所述可编程器件向所述CPU发送所述复位信号。
2.如权利要求1所述的方法,其特征在于,所述通信设备的可编程器件接收发送给通信设备的CPU的复位信号的步骤,和所述可编程器件向所述CPU发送所述复位信号的步骤之间,经过了预设时间长度。
3.如权利要求1所述的方法,其特征在于,所述复位信号,包括以下单独复位信号中的至少一种:
按键复位,或IPMC复位,或双机复位,或看门狗复位,或软件复位。
4.如权利要求3所述的方法,其特征在于,当所述复位信号包括至少两个单独复位信号时,所述可编程器件存储的复位信号与所述可编程器件向所述CPU发送的复位信号中,各个单独复位信号的顺序相同。
5.如权利要求1所述的方法,其特征在于,通信设备的可编程器件接收发送给通信设备的CPU的复位信号之前,该方法还包括:
通过物理链路将所述可编程器件与该通信设备的对端通信设备的可编程器件即对端可编程器件连接;
所述可编程器件接受所述对端可编程器件发送的双机复位信号;
其中,所述双机复位信号为所述发送给通信设备的CPU的复位信号。
6.如权利要求1所述的方法,其特征在于,所述通信设备包括:
通信网接入设备、通信网传输设备、核心网设备。
7.如权利要求1所述的方法,其特征在于,该方法还包括:
所述CPU将通信设备的用户数据存储在所述高速存储器。
8.如权利要求1-7任一权项所述的方法,其特征在于,该方法还包括:
每经过预设长度的时间,所述CPU将所述高速存储器中的数据发送至该通信设备外的指定存储器。
9.一种通信设备,其特征在于,该通信设备包括:
可编程器件,用于接收发送给通信设备的CPU的复位信号;存储所述复位信号,以及所述复位信号对应的复位原因,并向所述CPU发送复位前的中断信号;向所述CPU发送所述复位信号;
CPU,用于接收到所述中断信号后,查询所述可编程器件中的复位原因并将复位原因存储至通信设备的高速存储器;其中,所述高速存储器包括:静态随机存储器SRAM,或者控制器为所述可编程器件的动态随机存储器DRAM,或者固态盘SSD;
高速存储器,用于存储所述复位原因;其中,所述高速存储器包括:静态随机存储器SRAM,或者控制器为所述可编程器件的动态随机存储器DRAM,或者固态盘SSD。
10.如权利要求9所述的通信设备,其特征在于,所述可编程器件接收发送给通信设备的CPU的复位信号,和所述可编程器件向所述CPU发送所述复位信号之间,经过了预设时间长度。
11.如权利要求9所述的通信设备,其特征在于,所述复位信号,包括以下单独复位信号中的至少一种:
按键复位,或IPMC复位,或双机复位,或看门狗复位,或软件复位。
12.如权利要求11所述的通信设备,其特征在于,当所述复位信号包括至少两个单独复位信号时,所述可编程器件存储的复位信号与所述可编程器件向所述CPU发送的复位信号中,各个单独复位信号的顺序相同。
13.如权利要求9所述的通信设备,其特征在于,通过物理链路将所述可编程器件与该通信设备的对端通信设备的可编程器件即对端可编程器件连接之后,通信设备的可编程器件接收发送给通信设备的CPU的复位信号之前,所述可编程器件还用于:
接受所述对端可编程器件发送的双机复位信号;
其中,所述双机复位信号为所述发送给通信设备的CPU的复位信号。
14.如权利要求9所述的通信设备,其特征在于,所述通信设备包括:
通信网接入设备、通信网传输设备、核心网设备。
15.如权利要求9所述的通信设备,其特征在于,所述高速存储器还用于:
存储通信设备的用户数据。
16.如权利要求9-15任一权项所述的通信设备,其特征在于,该通信设备的CPU用于:
每经过预设长度的时间,将所述高速存储器中的数据发送至该通信设备外的指定存储器。
CN2012105466475A 2012-12-14 2012-12-14 一种处理复位信号的方法及通信设备 Pending CN103019870A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2012105466475A CN103019870A (zh) 2012-12-14 2012-12-14 一种处理复位信号的方法及通信设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2012105466475A CN103019870A (zh) 2012-12-14 2012-12-14 一种处理复位信号的方法及通信设备

Publications (1)

Publication Number Publication Date
CN103019870A true CN103019870A (zh) 2013-04-03

Family

ID=47968500

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2012105466475A Pending CN103019870A (zh) 2012-12-14 2012-12-14 一种处理复位信号的方法及通信设备

Country Status (1)

Country Link
CN (1) CN103019870A (zh)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104468210A (zh) * 2014-12-01 2015-03-25 国家计算机网络与信息安全管理中心 一种快速主备倒换控制方法
CN105304145A (zh) * 2014-05-27 2016-02-03 爱思开海力士有限公司 半导体器件和包括该半导体器件的半导体系统
CN105589758A (zh) * 2014-11-14 2016-05-18 华为数字技术(成都)有限公司 一种ssd复位方法及装置
CN108228374A (zh) * 2017-12-28 2018-06-29 华为技术有限公司 一种设备的故障处理方法、装置及系统
CN108549591A (zh) * 2018-03-02 2018-09-18 烽火通信科技股份有限公司 一种嵌入式系统的黑匣子装置及其实现方法
CN108664361A (zh) * 2017-03-27 2018-10-16 杭州宏杉科技股份有限公司 Pcie非透明通道修复方法及装置
CN111208893A (zh) * 2020-01-13 2020-05-29 深圳震有科技股份有限公司 一种cpu复位的控制方法、系统及存储介质

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1549081A (zh) * 2003-05-21 2004-11-24 华为技术有限公司 一种桥接芯片的复位方法及其装置
CN1725706A (zh) * 2005-05-24 2006-01-25 杭州华为三康技术有限公司 系统的复位处理方法及装置
US20070220367A1 (en) * 2006-02-06 2007-09-20 Honeywell International Inc. Fault tolerant computing system
CN101145115A (zh) * 2007-06-15 2008-03-19 中兴通讯股份有限公司 一种检测cpu复位原因的方法
CN101192848A (zh) * 2006-11-24 2008-06-04 大唐移动通信设备有限公司 实现主备单板双机复位和在线信息的方法及系统

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1549081A (zh) * 2003-05-21 2004-11-24 华为技术有限公司 一种桥接芯片的复位方法及其装置
CN1725706A (zh) * 2005-05-24 2006-01-25 杭州华为三康技术有限公司 系统的复位处理方法及装置
US20070220367A1 (en) * 2006-02-06 2007-09-20 Honeywell International Inc. Fault tolerant computing system
CN101192848A (zh) * 2006-11-24 2008-06-04 大唐移动通信设备有限公司 实现主备单板双机复位和在线信息的方法及系统
CN101145115A (zh) * 2007-06-15 2008-03-19 中兴通讯股份有限公司 一种检测cpu复位原因的方法

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105304145A (zh) * 2014-05-27 2016-02-03 爱思开海力士有限公司 半导体器件和包括该半导体器件的半导体系统
CN105304145B (zh) * 2014-05-27 2020-06-02 爱思开海力士有限公司 半导体器件和包括该半导体器件的半导体系统
CN105589758B (zh) * 2014-11-14 2019-03-01 华为数字技术(成都)有限公司 一种ssd复位方法及装置
CN105589758A (zh) * 2014-11-14 2016-05-18 华为数字技术(成都)有限公司 一种ssd复位方法及装置
CN104468210B (zh) * 2014-12-01 2017-11-21 国家计算机网络与信息安全管理中心 一种快速主备倒换控制方法
CN104468210A (zh) * 2014-12-01 2015-03-25 国家计算机网络与信息安全管理中心 一种快速主备倒换控制方法
CN108664361A (zh) * 2017-03-27 2018-10-16 杭州宏杉科技股份有限公司 Pcie非透明通道修复方法及装置
CN108664361B (zh) * 2017-03-27 2021-07-16 杭州宏杉科技股份有限公司 Pcie非透明通道修复方法及装置
CN108228374A (zh) * 2017-12-28 2018-06-29 华为技术有限公司 一种设备的故障处理方法、装置及系统
US11144416B2 (en) 2017-12-28 2021-10-12 Huawei Technologies Co., Ltd. Device fault processing method, apparatus, and system
CN108549591A (zh) * 2018-03-02 2018-09-18 烽火通信科技股份有限公司 一种嵌入式系统的黑匣子装置及其实现方法
CN108549591B (zh) * 2018-03-02 2021-06-15 烽火通信科技股份有限公司 一种嵌入式系统的黑匣子装置及其实现方法
CN111208893A (zh) * 2020-01-13 2020-05-29 深圳震有科技股份有限公司 一种cpu复位的控制方法、系统及存储介质

Similar Documents

Publication Publication Date Title
CN103019870A (zh) 一种处理复位信号的方法及通信设备
US10713135B2 (en) Data disaster recovery method, device and system
CN103199972B (zh) 基于soa、rs485总线实现的双机热备份切换方法及热备份系统
CN100470494C (zh) 集群可用性管理方法和系统
CN202798798U (zh) 基于云计算技术的高可用系统
CN103618627B (zh) 一种管理虚拟机的方法、装置及系统
CN101079759B (zh) 分布式双向转发检测方法及设备
CN104731670B (zh) 一种面向卫星的轮换式星载计算机容错系统
CN106557145A (zh) 断电保护系统及其方法
CN101212287A (zh) 基于端口的冗余备份的方法
CN102741775A (zh) 用于对计算机平台的系统功率状态进行转换的方法、装置和系统
CN105446657A (zh) 一种监控raid卡的方法
CN103885860A (zh) 一种应用ipmi命令实现bmc双管理热冗余的方法
CN116881053B (zh) 数据处理方法及交换板、数据处理系统、数据处理装置
CN103744743A (zh) 一种基于数据库rac模式心跳信号的冗余配置的方法
CN105335256A (zh) 在整机柜服务器中切换备份磁盘的方法、装置和系统
CN105577430A (zh) 一种高端容错服务器的节点管理方法
CN102736594B (zh) 一种智能配电终端统一平台模块化设计方法
WO2006005251A1 (fr) Procede et systeme de realisation de la fonction de commutation dans un systeme de communication
CN104753992A (zh) 一种数据存储、虚拟平台故障恢复的方法、设备和系统
CN102957565B (zh) 一种多主用设备冲突的处理方法和装置
CN102571311B (zh) 主备切换的通讯系统和通讯方法
CN107294759A (zh) 服务器系统及数据存取方法
CN103500140A (zh) 一种快速获知分布式集群节点失效的方法
CN101799781A (zh) 一种集成式双机系统及实现方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C12 Rejection of a patent application after its publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20130403