CN102970267B - 数据调制方法和装置、数据解调方法和装置及通信设备 - Google Patents

数据调制方法和装置、数据解调方法和装置及通信设备 Download PDF

Info

Publication number
CN102970267B
CN102970267B CN201210479065.XA CN201210479065A CN102970267B CN 102970267 B CN102970267 B CN 102970267B CN 201210479065 A CN201210479065 A CN 201210479065A CN 102970267 B CN102970267 B CN 102970267B
Authority
CN
China
Prior art keywords
data
frame
frequency domain
processing
symbolic
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201210479065.XA
Other languages
English (en)
Other versions
CN102970267A (zh
Inventor
李阳
林灏勋
吴志毅
梁柏熙
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN201210479065.XA priority Critical patent/CN102970267B/zh
Publication of CN102970267A publication Critical patent/CN102970267A/zh
Application granted granted Critical
Publication of CN102970267B publication Critical patent/CN102970267B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Mobile Radio Communication Systems (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

本发明公开了一种数据调制方法和装置、数据解调方法和装置及通信设备,属于数字通信技术领域。所述数据调制方法包括:在第n个帧处理时间内,数据处理引擎依次对k路待调制数据的第n个符号帧进行频域处理,所述帧处理时间的长度和所述符号帧的帧长相等,其中,k≥1,n≥2;在所述第n个帧处理时间内,所述数据处理引擎依次对所述k路待调制数据的第n-1个符号帧进行时域处理。本发明通过在一个帧处理时间内,对多路待调制数据的第n-1个符号帧依次进行时域处理,同时对多路待调制数据的第n个符号帧依次进行频域处理,避免了为每一个处理步骤设计一个处理模块,降低了成本,提高了工作效率。

Description

数据调制方法和装置、数据解调方法和装置及通信设备
技术领域
本发明涉及数字通信技术领域,特别涉及一种数据调制方法和装置、数据解调方法和装置及通信设备。
背景技术
对于以DMT(Discrete Multi-Tone,离散多载波)符号帧为基础的物理层调制解调算法(比如OFDM(Orthogonal Frequency Division Multiplexing,正交频分复用)调制解调算法)而言,物理层需要将发送或者接收的数据以符号帧为单位进行调制或解调(包括时域和频域的转化),以适用各种通信信道的传输。以OFDM调制方法为例,其通常会对纠错编码后的待调制数据依次进行以下处理:星座映射、频谱整形、多载波调制、时域加窗和滤波。其中,星座映射和频谱整形用来对数据进行频域处理;多载波调制、时域加窗和滤波是对频域处理后的数据进行时域处理。而OFDM解调的过程是调制过程的一个逆过程。
对于单路待调制数据,现有技术中存在一种数据调制装置,该装置中对应上述每一个处理步骤分别设置有一个独立的处理模块,例如,星座映射模块、频谱整形模块、多载波调制模块以及时域加窗和滤波模块。这些模块顺序连接,模块之间相互独立,都拥有独立的运算逻辑和存储器。这样,当对数据进行调制时,只需要将待调制数据顺序通过各个模块,即可以得到调制后的数据。而对于多路待调制数据的情况,现有技术是在针对单路数据的数据调制装置的基础上进行复制,在一个芯片内做成多路相互独立的处理模块,每一路对应处理一路数据。相应的数据解调装置也具有类似的结构。
在实现本发明的过程中,发明人发现现有技术至少存在以下问题:
单路数据的数据调制或解调装置的各处理模块之间相互独立,都拥有独立的运算逻辑和存储器,因而成本较高,同时,由于各处理模块之间的工作方式是顺序处理,所以工作效率低且不利于系统的扩展维护;而多路数据的数据调制或解调装置通过复制多个单路数据的数据调制或解调装置而成,与单路数据的数据调制或解调装置相比,芯片面积大,成本更高。
发明内容
为了解决现有技术的问题,本发明实施例提供了一种数据调制方法和装置、数据解调方法和装置及通信设备。所述技术方案如下:
一方面,本发明实施例提供了一种数据调制方法,所述方法包括:
在第n个帧处理时间内,数据处理引擎依次对k路待调制数据的第n个符号帧进行频域处理,得到所述k路待调制数据的第n个符号帧的频域数据,所述帧处理时间的长度和所述符号帧的帧长相等,其中,k≥1,n≥2;
在所述第n个帧处理时间内,所述数据处理引擎依次对所述k路待调制数据的第n-1个符号帧的频域数据进行时域处理,得到所述k路待调制数据的第n-1个符号帧的时域数据;
在所述第n个帧处理时间内,所述数据处理引擎先对所述k路待调制数据的第n-1个符号帧的频域数据进行时域处理,然后对所述k路待调制数据的第n个符号帧进行频域处理。
进一步地,在对第k路待调制数据的第n个符号帧进行频域处理之前,在所述第n个帧处理时间内,所述方法还包括:
获取控制寄存器内的启动频域处理的命令;
读取指令队列存储器中的第k路待调制数据的频域处理指令;
相应地,根据所述第k路待调制数据的频域处理指令,对所述第k路待调制数据的第n个符号帧进行频域处理。
进一步地,对第k路待调制数据的第n个符号帧进行频域处理,包括:
从第一频域存储器中获取所述第k路待调制数据的第n个符号帧,并对所述第k路待调制数据的第n个符号帧进行频域处理。
进一步地,在对第k路待调制数据的第n个符号帧进行频域处理,得到第k路待调制数据的第n个符号帧的频域数据后,所述方法还包括:
将所述第k路待调制数据的第n个符号帧的频域数据存入第二频域存储器。
进一步地,所述方法还包括:
从第n个帧处理时间的起点开始,依次将所述k路待调制数据的第n-1个符号帧的频域数据从所述第二频域存储器搬移到时域存储器;
相应地,对第k路待调制数据的第n-1个符号帧的频域数据进行时域处理,包括:
从所述时域存储器获取所述第k路待调制数据的第n-1个符号帧的频域数据,并对所述第k路待调制数据的第n-1个符号帧的频域数据进行时域处理。
进一步地,在对第k路待调制数据的第n-1个符号帧的频域数据进行时域处理,得到第k路待调制数据的第n-1个符号帧的时域数据后,所述方法还包括:
将所述第k路待调制数据的第n-1个符号帧的时域数据存入所述时域存储器。
进一步地,所述时域存储器包括两个存储空间,所述两个存储空间采用乒乓机制存储符号帧的时域数据。
进一步地,在对第k路待调制数据的第n-1个符号帧的频域数据进行时域处理之前,所述方法还包括:
读取指令队列存储器中的第k路待调制数据的时域处理指令;
相应地,根据所述第k路待调制数据的时域处理指令,对所述第k路待调制数据的第n-1个符号帧的频域数据进行时域处理。
进一步地,所述指令队列存储器中的指令的格式为:
OP_CODE Para_0 Para_1 …… Para_N src_id src_offset des_id des_offset
其中,OP_CODE为指令名称识别标识,Para_0到Para_N为指令参数,src_id为指令执行源数据存储器标识,src_offset为指令执行源数据存储器偏移地址,des_id为指令执行目的数据存储器标识,des_offset为指令执行目的数据存储器偏移地址。
进一步地,所述方法还包括:
在所述第n个帧处理时间内,对所述k路待调制数据的第n-2个符号帧的时域数据进行数模转换。
进一步地,所述方法还包括:
从所述第n个帧处理时间的起点开始,在所述第n个帧处理时间内,主控模块依次对k路待传输数据的第n个符号帧进行调制前处理,得到所述k路待调制数据的第n个符号帧。
另一方面,本发明实施例还提供了一种数据解调方法,所述方法包括:
在第n个帧处理时间内,数据处理引擎依次对k路待解调数据的第n个符号帧进行时域处理,得到所述k路待解调数据的第n个符号帧的时域数据,其中,所述帧处理时间的长度与所述符号帧的帧长相等,k≥1,n≥2;
在所述第n个帧处理时间内,所述数据处理引擎依次对所述k路待解调数据的第n-1个符号帧的时域数据进行频域处理,得到所述k路待解调数据的第n-1个符号帧的频域数据;
在所述第n个帧处理时间内,所述数据处理引擎先对所述k路待解调数据的第n-1个符号帧的时域数据进行频域处理,然后对所述k路待解调数据的第n个符号帧进行时域处理。
进一步地,在对第k路待解调数据的第n个符号帧进行时域处理之前,在第n个帧处理时间内,所述方法还包括:
获取控制寄存器内的启动时域处理的命令;
读取指令队列存储器中的第k路待解调数据的时域处理指令;
相应地,根据所述第k路待解调数据的时域处理指令,对所述第k路待解调数据的第n个符号帧进行时域处理。
进一步地,对第k路待解调数据的第n个符号帧进行时域处理,包括:
从时域存储器中获取第k路待解调数据的第n个符号帧,并对所述第k路待解调数据的第n个符号帧进行时域处理。
进一步地,对第k路待解调数据的第n个符号帧进行时域处理,得到所述第k路待解调数据的第n个符号帧的时域数据后,所述方法还包括:
将所述第k路待解调数据的第n个符号帧的时域数据存入所述时域存储器。
进一步地,所述时域存储器包括两个存储空间,所述两个存储空间采用乒乓机制存储符号帧的时域数据。
进一步地,所述方法还包括:
在将所述第k路待解调数据的第n-1个符号帧的时域数据存入所述时域存储器之后,在所述第n个帧处理时间内,将所述第k路待解调数据的第n-1个符号帧的时域数据从所述时域存储器搬移到第一频域存储器;
相应地,对第k路待解调数据的第n-1个符号帧的时域数据进行频域处理,包括:
从所述第一频域存储器获取所述第k路待解调数据的第n-1个符号帧的时域数据,并对所述第k路待解调数据的第n-1个符号帧的时域数据进行频域处理。
进一步地,在对第k路待解调数据的第n-1个符号帧的时域数据进行频域处理后,所述方法还包括:
将第k路待解调数据的第n-1个符号帧的频域数据存入第二频域存储器或附加频域存储器。
进一步地,在对第k路待解调数据的第n-1个符号帧的时域数据进行频域处理之前,所述方法还包括:
读取指令队列存储器中的第k路待解调数据的频域处理指令;
相应地,根据所述第k路待解调数据的频域处理指令,对所述第k路待解调数据的第n-1个符号帧的时域数据进行频域处理。
进一步地,所述指令队列存储器中的指令的格式为:
OP_CODE Para_0 Para_1 …… Para_N src_id src_offset des_id des_offset
其中,OP_CODE为指令名称识别标识,Para_0到Para_N为指令参数,src_id为指令执行源数据存储器标识,src_offset为指令执行源数据存储器偏移地址,des_id为指令执行目的数据存储器标识,des_offset为指令执行目的数据存储器偏移地址。
进一步地,所述方法还包括:
在第n-1个帧处理时间内,对接收到的k路数据的第n个符号帧进行模数转换,得到所述k路待解调数据的第n个符号帧。
进一步地,所述方法还包括:
从第n+1个帧处理时间的起点开始,在所述第n+1个帧处理时间内,主控模块依次对k路待解调数据的第n-1个符号帧的频域数据进行解调后处理。
另一方面,本发明实施例还提供了一种数据调制装置,所述装置包括数据处理引擎,所述数据处理引擎包括:
频域处理模块,用于在第n个帧处理时间内,数据处理引擎依次对k路待调制数据的第n个符号帧进行频域处理,得到所述k路待调制数据的第n个符号帧的频域数据,所述帧处理时间的长度和所述符号帧的帧长相等,其中,k≥1,n≥2;
时域处理模块,用于在所述第n个帧处理时间内,所述数据处理引擎依次对所述k路待调制数据的第n-1个符号帧的频域数据进行时域处理,得到所述k路待调制数据的第n-1个符号帧的时域数据;
在所述第n个帧处理时间内,所述数据处理引擎先对所述k路待调制数据的第n-1个符号帧的频域数据进行时域处理,然后对所述k路待调制数据的第n个符号帧进行频域处理。
进一步地,所述装置还包括:
第一频域存储器,用于存放所述待调制数据的符号帧;
第二频域存储器,用于存放所述频域处理模块输出的所述待调制数据的符号帧的频域数据。
进一步地,所述装置还包括:
时域存储器,用于存放所述时域处理模块输出的待调制数据的符号帧的时域数据。
进一步地,所述时域存储器包括两个存储空间,所述两个存储空间采用乒乓机制存储符号帧的时域数据。
进一步地,所述装置还包括:
控制寄存器,用于存放启动频域处理的命令;
指令队列存储器,用于存储频域处理指令和时域处理指令。
进一步地,所述装置还包括:
主控模块,用于向所述控制寄存器写入所述启动频域处理的命令,以及对k路待传输数据进行调制前处理,得到所述k路待调制数据。
进一步地,所述装置还包括:
符号帧控制器,用于产生帧脉冲并将所述帧脉冲提供给所述数据处理引擎和所述主控模块,两个帧脉冲之间的时间间隔为一个所述帧处理时间。
另一方面,本发明实施例还提供了一种数据解调装置,所述装置包括数据处理引擎,所述数据处理引擎包括:
时域处理模块,用于在第n个帧处理时间内,数据处理引擎依次对k路待解调数据的第n个符号帧进行时域处理,得到所述k路待解调数据的第n个符号帧的时域数据,其中,所述帧处理时间的长度与所述符号帧的帧长相等,k≥1,n≥2;
频域处理模块,用于在所述第n个帧处理时间内,所述数据处理引擎依次对所述k路待解调数据的第n-1个符号帧的时域数据进行频域处理,得到所述k路待解调数据的第n-1个符号帧的频域数据;
在所述第n个帧处理时间内,所述数据处理引擎先对所述k路待解调数据的第n-1个符号帧的时域数据进行频域处理,然后对所述k路待解调数据的第n个符号帧进行时域处理。
进一步地,所述装置还包括:
第一频域存储器,用于存放所述时域处理模块得到的所述待解调数据的符号帧的时域数据;
第二频域存储器,用于存放所述频域处理模块输出的所述待解调数据的符号帧的频域数据;
附加频域存储器,用于存放所述频域处理模块输出的所述待解调数据的符号帧的频域数据;
所述第二频域存储器和所述附加频域存储器采用乒乓机制,存储所述频域处理模块输出的所述待解调数据的符号帧的频域数据。
进一步地,所述装置还包括:
时域存储器,用于存放所述待解调数据的符号帧;
相应地,所述时域处理模块从所述时域存储器中获取所述待解调数据的符号帧。
进一步地,所述装置还包括:
控制寄存器,用于存放启动时域处理的命令;
指令队列存储器,用于存储时域处理指令和频域处理指令。
进一步地,所述装置还包括:
主控模块,用于向所述控制寄存器中写入所述启动时域处理的命令,以及对所述待解调数据的符号帧的频域数据的进行解调后处理。
进一步地,所述装置还包括符号帧控制器,用于产生帧脉冲并将所述帧脉冲提供给所述数据处理引擎和所述主控模块,两个帧脉冲之间的时间间隔为一个所述帧处理时间。
另一方面,本发明实施例还提供了一种通信设备,所述设备包括如上述的数据调制装置和如上述的数据解调装置。
本发明实施例提供的技术方案带来的有益效果是:
通过在第n个帧处理时间内,数据处理引擎依次对k路待调制数据的第n个符号帧进行频域处理,得到k路待调制数据的第n个符号帧的频域数据,同时,数据处理引擎依次对k路待调制数据的第n-1个符号帧的频域数据进行时域处理,得到k路待调制数据的第n-1个符号帧的时域数据;也就是说,在一个帧处理时间内,对一路待调制数据相邻的两个符号帧分别进行时域处理和频域处理,提高了工作效率,同时避免了为时域处理和频域处理的每一个处理步骤设计一个独立的硬件处理模块,降低了成本。并且,在对多路待调制数据的情况下(即k大于1的情况下),在一个帧处理时间内,本发明实施例依次对k路待调制数据的第n个符号帧进行频域处理,并依次对k路待调制数据的第n-1个符号帧进行时域处理,也就是说,将一个帧处理时间分时复用给多路待调制数据,在不同的时间段处理不同路的待调制数据,从而实现在一个帧处理时间内,对多路待调制数据的符号帧进行频域处理或时域处理,进而避免了现有技术中为多路数据分别设置多路硬件处理模块的现象,进一步降低了成本。
另外,本发明实施例还通过在第n个帧处理时间内,数据处理引擎依次对k路待解调数据的第n个符号帧进行时域处理,得到k路待解调数据的第n个符号帧的时域数据,并在第n个帧处理时间内,数据处理引擎依次对k路待解调数据的第n-1个符号帧的时域数据进行频域处理,得到k路待解调数据的第n-1个符号帧的频域数据;也就是说,在一个帧处理时间内,对一路待解调数据的两个符号帧分别进行时域处理和频域处理,提高了工作效率,同时避免了为时域处理和频域处理的每一个处理步骤设计一个独立的硬件处理模块,降低了成本。并且,在对多路待解调数据的情况下(即k大于1的情况下),在一个帧处理时间内,本发明实施例依次对k路待解调数据的第n个符号帧进行时域处理,并依次对k路待解调数据的第n-1个符号帧进行时域处理,也就是说,将一个帧处理时间分时复用给多路待解调数据,在不同的时间段处理不同路的待解调数据,从而实现在一个帧处理时间内,对多路待解调数据的符号帧进行频域处理或时域处理,进而避免了现有技术中为多路数据分别设置多路硬件处理模块的现象,进一步降低了成本。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例一提供的一种数据调制方法流程图;
图2是本发明实施例二提供的一种数据调制方法流程图;
图3是本发明实施例三提供的一种数据调制方法流程图;
图4是本发明实施例四提供的一种数据解调方法流程图;
图5是本发明实施例五提供的一种数据解调方法流程图;
图6是本发明实施例六提供的一种数据解调方法流程图;
图7是本发明实施例七提供的一种数据调制装置结构示意图;
图8是本发明实施例八提供的一种数据调制装置结构示意图;
图9是本发明实施例九提供的一种数据调制装置结构示意图;
图10是本发明实施例十提供的一种数据解调装置结构示意图;
图11是本发明实施例十一提供的一种数据解调装置结构示意图;
图12是本发明实施例十二提供的一种数据解调装置结构示意图;
图13是本发明实施例十三提供的一种通信设备结构示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明实施方式作进一步地详细描述。
实施例一
本发明实施例提供了一种数据调制方法,参见图1,该方法包括:
步骤101:在第n个帧处理时间内,数据处理引擎依次对k路待调制数据的第n个符号帧进行频域处理,得到k路待调制数据的第n个符号帧的频域数据,帧处理时间的长度和符号帧的帧长相等,其中,k≥1,n≥2;
步骤102:在第n个帧处理时间内,数据处理引擎依次对k路待调制数据的第n-1个符号帧的频域数据进行时域处理,得到k路待调制数据的第n-1个符号帧的时域数据。
步骤101和步骤102可以同时执行。
容易知道,当n=1时,即在第1个帧处理时间内,仅对k路待调制数据的第1个符号帧进行频域处理,而没有时域处理。
本发明实施例通过在第n个帧处理时间内,数据处理引擎依次对k路待调制数据的第n个符号帧进行频域处理,得到k路待调制数据的第n个符号帧的频域数据,同时,数据处理引擎依次对k路待调制数据的第n-1个符号帧的频域数据进行时域处理,得到k路待调制数据的第n-1个符号帧的时域数据;也就是说,在一个帧处理时间内,对一路待调制数据相邻的两个符号帧分别进行时域处理和频域处理,提高了工作效率,同时避免了为时域处理和频域处理的每一个处理步骤设计一个独立的硬件处理模块,降低了成本。并且,在对多路待调制数据的情况下(即k大于1的情况下),在一个帧处理时间内,本发明实施例依次对k路待调制数据的第n个符号帧进行频域处理,并依次对k路待调制数据的第n-1个符号帧进行时域处理,也就是说,将一个帧处理时间分时复用给多路待调制数据,在不同的时间段处理不同路的待调制数据,从而实现在一个帧处理时间内,对多路待调制数据的符号帧进行频域处理或时域处理,进而避免了现有技术中为多路数据分别设置多路硬件处理模块的现象,进一步降低了成本。
实施例二
下面将以对一路待调制数据进行OFDM调制为例,对本发明实施例提供的数据调制方法进行说明,如图2所示,本实施例的数据调制方法包括:
步骤201:在第1个帧处理时间内,数据处理引擎对待调制数据的第1个符号帧进行频域处理,得到第1个符号帧的频域数据。
其中,帧处理时间的长度与符号帧的帧长相等。
具体地,在基于DMT的物理层调制方法中,通常会根据具体需求,将待调制数据划分为多个数据块,每个数据块包括预定bit数的数据,一个数据块就是一个符号帧,对待调制数据的调制处理以符号帧为单位进行。在已知数据传输速率的情况下,由于传输预定bit数的数据块所用的时间是一定的,所以该数据块的长度(即前述符号帧的帧长)通常采用时间长度来表示。
在具体实现中,确定帧处理时间可以通过以下方式实现:以固定频率产生帧脉冲,且两个连续帧脉冲的时间间隔与符号帧的帧长相等,将两个连续帧脉冲的时间间隔作为一个帧处理时间。其中,帧脉冲可以由符号帧控制器产生。
具体地,数据处理引擎对待调制数据的第1个符号帧进行频域处理,包括:数据处理引擎从第一频域存储器中获取待调制数据的第1个符号帧,并对待调制数据的第1个符号帧进行频域处理。
其中,第一频域存储器中的第1个符号帧是由上一级处理模块(比如主控模块或上一级功能模块)存储的。
在具体实现中,可以在数据处理引擎收到第1个帧脉冲之后,从第一频域存储器中读取待调制数据的第1个符号帧。需要说明的是,这里的第1个帧脉冲并不是指帧脉冲控制器产生的第1个脉冲,而是指作为数据处理引擎的启动信号的第1个帧脉冲。
更进一步地,在本实施例中,第一频域存储器中存储的待调制数据的符号帧是经过了调制前处理的,该调制前处理可以由主控模块完成,比如CPU(Central Processing Unit,中央处理器)、MP(Micro Processor,微处理器)、DSP(Digital Signal Processor,数字信号处理器)、单片机等。
在本实施例中,调制前处理包括纠错编码和星座映射处理,频域处理包括但不限于频谱整形和频域重排序。容易知道,调制前处理也可以仅包括纠错编码处理,而星座映射处理在本实施例的频域处理中完成。
优选地,在获取待调制数据的第1个符号帧之前,本实施例的方法还包括步骤200:主控模块在第1个帧处理时间开始时(即收到第1个帧脉冲时),开始对待传输数据的第1个符号帧进行调制前处理,得到待调制数据的第1个符号帧,并将待调制数据的第1个符号帧存入第一频域存储器。
具体地,在得到待调制数据的第1个符号帧的频域数据后,该方法还包括:将得到的待调制数据的第1个符号帧的频域数据存入第二频域存储器,第一频域存储器和第二频域存储器采用双缓冲机制。
由于本发明实施例采用第一频域存储器存放频域处理前的符号帧,而采用第二频域存储器存放频域处理后的符号帧,从而让频域处理前和频域处理后的数据分离开来,使得读写更加清晰有序,方便了数据处理引擎的读写,加快了频域处理的速度。
进一步地,数据处理引擎对待调制数据的第1个符号帧进行频域处理之前,在第1个帧处理时间内,该方法还包括以下步骤:
A、获取控制寄存器内的启动频域处理的命令。
其中,控制寄存器中的启动频域处理的命令由主控模块写入。例如,当主控模块完成了对符号帧的调制前处理后,将符号帧传输至第一频域存储器,并向控制寄存器写入一个启动频域处理的命令。
B、读取指令队列存储器中的待调制数据的频域处理指令。
在本发明实施例中,指令队列存储器中指令的基本格式可以如下表所示:
OP_CODE Para_0 Para_1 …… Para_N src_id src_offset des_id des_offset
其中各字段含义如下:
OP_CODE:指令名称识别ID
Para_0:指令参数Para_0
Para_1:指令参数Para_0
……
Para_N:指令参数Para_N
src_id:指令执行源数据存储器标识ID
src_offset:指令执行源数据存储器偏移地址
des_id:指令执行目的数据存储器标识ID
des_offset:指令执行目的数据存储器偏移地址
通过改变指令中各字段的内容,可以得到不同的处理指令。
进一步地,在本发明实施例中,频域处理指令如下:
OP_CODE Reserved Func3_en …… Func0_en FD_Data_Size src_id src_offset des_id des_offset
其中,OP_CODE=0x01,Reserved表示获取频域处理前的待调制数据的符号帧,Func0_en~Func3_en为频域处理的相关运算,可以根据系统需求增加;FD_Data_Size表示数据大小。
具体地,在进行频域处理时,还需要读取相关的频域处理系数,频域处理系数包括但不限于:频谱整形系数和频域重排序系数。这些频域处理系数可以存储在相应的系数存储器中。
步骤202:在第2个帧处理时间内,数据处理引擎对待调制数据的第2个符号帧进行频域处理,得到第2个符号帧的频域数据(实现方式与步骤201相同,下面不再赘述),并对待调制数据的第1个符号帧的频域数据进行时域处理,得到待调制数据的第1个符号帧的时域数据。
优选地,该步骤202之前,该方法还包括:从第2个帧处理时间的起点开始,将待调制数据的第1个符号帧的频域数据从第二频域存储器搬移至时域存储器。相应地,对待调制数据的第1个符号帧的频域数据进行时域处理,包括:数据处理引擎从时域存储器获取待调制数据的第1个符号帧的频域数据,并对待调制数据的第1个符号帧的频域数据进行时域处理。
具体地,时域处理包括但不限于时域滤波、IFFT(Inverse Fast FourierTransform,快速傅立叶变换逆变换)和时域加窗。
具体地,对第1个符号帧的频域数据进行时域处理之前,该方法还包括:
读取指令队列存储器中的待调制数据时域处理指令;相应地,根据待调制数据的时域处理指令,对待调制数据的第1个符号帧的频域数据进行时域处理。
这里的时域处理指令主要包括以下几种:
IFFT(Inverse Fast Fourier Transform,快速傅立叶变换逆变换)处理指令,其格式如下:
OP_CODE ifft_size scaler_in scaler_out Output_shift src_id src_offset des_id des_offset
其中,OP_CODE=0x02,ifft size表示IFFT的长度,通常用log2N的值表示;scaler_in和scaler_out表示IFFT蝶形运算每级输入和输出增益;Output_shift表示IFFT最终结果输出增益。
点乘指令,用于时域滤波,主要格式如下:
OP_CODE Reserved coef_type tone_size src_id src_offset des_id des_offset
OP_CODE=0x04,coef_type可以表示各种不同的滤波器系数,实现多滤波器设计需求;tone_size表示需要点乘的频域数据个数。
时域加窗指令,其格式如下:
OP_CODE win_en win_cp_size win_cs_size fft_size src_id src_offset des_id des_offset
OP_CODE=0x05,win_en表示加窗使能;win_cp_size表示循环前缀部分的窗大小;win_cs_size表示循环后缀部分的窗大小;ifft_size表示用于定位当前符号帧边界,进而确定加窗区域。
除了上述频域处理指令和时域处理指令外,指令队列存储器中还包括以下指令:
数据搬移指令,其格式如下:
OP_CODE Reserved length src_id src_offset des_id des_offset
OP_CODE=0x03,length表示搬移的数据长度。
与一般指令格式不同,返回指令,其格式如下:
OP_CODE
其中,OP_CODE=0x06,该返回指令是表示所有指令已经执行完毕。
容易知道,在本实施例中,各条指令是根据OFDM的处理步骤顺序执行,在实际应用中,可能会出现跳转的情况,此时,指令队列中还会包括跳转指令。
同样地,在进行时域处理时,也需要读取相关的时域处理系数(如时域加窗系数)来进行运算,这些系数也可以存储在系数存储器中。
具体地,在得到待调制数据的第1个符号帧的时域数据后,该步骤包括:将得到的第1个符号帧的时域数据存入时域存储器。
优选地,可以将时域存储器划分为两个存储空间,两个存储空间采用乒乓机制存储符号帧的时域数据。比如,在第2个帧处理时间内,将待调制数据的第1个符号帧的时域数据存储在一个存储空间,在第3个帧处理时间内,将待调制数据的第2个符号帧的时域数据存储在另一个存储空间。避免在一个符号帧长度内,同时对时域存储器中的两个符号帧分别进行时域处理和数模转换而带来的相互影响,从而提高处理效率。
步骤203:在第3个帧处理时间内,数据处理引擎对待调制数据的第3个符号帧进行频域处理,得到第3个符号帧的频域数据,并对第2个符号帧的频域数据进行时域处理,得到第2个符号帧的时域数据。
进一步地,步骤203还可以包括:在第3个帧处理时间内,对待调制数据的第1个符号帧的时域数据进行数模转换。
在步骤203之后,对于待调制数据的第n个(n>3)符号帧,均按照前述步骤203进行处理,直至完成对待调制数据的所有符号帧的调制处理。
具体地,对于第n个(n>3)符号帧的处理包括:
在第n个帧处理时间内,数据处理引擎对待调制数据的第n个符号帧进行频域处理,得到第n个符号帧的频域数据,并对第n-1个符号帧的频域数据进行时域处理,得到第n-1个符号帧的时域数据。
容易知道,假设待调制数据包括N个符号帧,则数据处理引擎需要N+2个帧处理时间才能完成对待调制数据的调制处理。
本发明实施例通过在一个帧处理时间内,数据处理引擎在对待调制数据的第n个符号帧进行频域处理的同时,对待调制数据的第n-1个符号帧进行时域处理,也就是说,在一个帧处理时间内,对一路待调制数据相邻的两个符号帧分别进行时域处理和频域处理,提高了工作效率,同时避免了为时域处理和频域处理的每一个处理步骤设计一个独立的硬件处理模块,降低了成本。
实施例三
下面将以对2路待调制数据进行OFDM调制为例,对本发明实施例提供的一种数据调制方法进行说明,如图3所示,本实施例的数据调制方法包括:
步骤301a:在第1个帧处理时间内,数据处理引擎对第1路待调制数据的第1个符号帧进行频域处理,得到第1路待调制数据的第1个符号帧的频域数据。
具体地,数据处理引擎对第1路待调制数据的第1个符号帧进行频域处理,包括:数据处理引擎从第一频域存储器中获取第1路待调制数据的第1个符号帧,并对第1路待调制数据的第1个符号帧进行频域处理。其中,第一频域存储器中的第1路待调制数据的第1个符号帧是由上一级处理模块(比如主控模块或上一级功能模块)存储的。
优选地,在得到第1路待调制数据的第1个符号帧的频域数据后,该方法还包括将得到的第1个符号帧的频域数据存入第二频域存储器,第一频域存储器和第二频域存储器采用双缓冲机制。
优选地,在获取第1路待调制数据的第1个符号帧之前,本实施例的方法还包括:主控模块在第1个帧处理时间开始时(即收到第1个帧脉冲时),开始对第1路待传输数据的第1个符号帧进行调制前处理,得到第1路待调制数据的第1个符号帧,并将第1路待调制数据的第1个符号帧存入第一频域存储器。
在本实施例中,当完成第1路待调制数据的第1个符号帧的频域处理后,第1个帧处理时间还余有较多时间,所以可以利用剩下时间对第2路待调制数据的符号帧进行处理,从而在一个帧处理时间内,能够进行对多路待调制数据的第1个符号帧进行频域处理,从而可以提高数据处理引擎以及第一频域存储器的利用率。
步骤301b:在第1个帧处理时间内,并在得到第1路待调制数据的第1个符号帧的频域数据后(即步骤301a完成后),数据处理引擎对第2路待调制数据的第1个符号帧进行频域处理,得到第2路待调制数据的第1个符号帧的频域数据。
具体步骤与步骤301a相同,这里不在赘述。
步骤302a:在第2个帧处理时间内,数据处理引擎对第1路待调制数据的第2个符号帧进行频域处理,得到第1路待调制数据的第2个符号帧的频域数据。
具体步骤与步骤301a相同,这里不在赘述。
步骤302b:在第2个帧处理时间内,并在得到第1路待调制数据的第2个符号帧的频域数据后(即步骤302a完成后),数据处理引擎对第2路待调制数据的第2个符号帧进行频域处理,得到第2路待调制数据的第2个符号帧的频域数据。
具体步骤与步骤301a相同,这里不在赘述。
步骤303a:在第2个帧处理时间内,对第1路待调制数据的第1个符号帧的频域数据进行时域处理,得到第1路待调制数据的第1个符号帧的时域数据。
优选地,该步骤303a之前,该方法还包括:从第2个帧处理时间的起点开始,将第1路待调制数据的第1个符号帧的频域数据从第二频域存储器搬移至时域存储器。相应地,对第1路待调制数据的第1个符号帧的频域数据进行时域处理,包括:数据处理引擎从时域存储器获取第1路待调制数据的第1个符号帧的频域数据,并对第1路待调制数据的第1个符号帧的频域数据进行时域处理。
具体地,在得到第1路待调制数据的第1个符号帧的时域数据后,该方法还包括:将第1路待调制数据的第1个符号帧的时域数据存入时域存储器。
步骤303b:在第2个帧处理时间内,并在得到第1路待调制数据的第1个符号帧的时域数据后,数据处理引擎对第2路待调制数据的第1个符号帧的频域数据进行时域处理,得到第2路待调制数据的第1个符号帧的时域数据。
具体步骤与步骤303a相同,这里不在赘述。
具体地,在得到第2路待调制数据的第1个符号帧的时域数据后,该方法还包括:将第2路待调制数据的第1个符号帧的时域数据存入前述时域存储器。该时域存储器包括两个存储空间,两个存储空间采用乒乓机制存储符号帧的时域数据,具体地,在第2个帧处理时间内,将第2路待调制数据的第1个符号帧的时域数据存入时域存储器的一个存储空间,在第3个帧处理时间内,将第2路待调制数据的第2个符号帧的时域数据存入时域存储器的另一个存储空间。
步骤303a和步骤302a可以同时执行,步骤303b和步骤302b可以同时执行。
步骤304a:在第3个帧处理时间内,数据处理引擎对第1路待调制数据的第3个符号帧进行频域处理,得到第3路待调制数据的第1个符号帧的频域数据。
具体步骤与步骤301a相同,这里不在赘述。
步骤304b:在第3个帧处理时间内,并在得到第1路待调制数据的第3个符号帧的频域数据后(即步骤304a完成后),数据处理引擎对第2路待调制数据的第3个符号帧进行频域处理,得到第2路待调制数据的第3个符号帧的频域数据。
具体步骤与步骤301a相同,这里不在赘述。
步骤305a:在第3个帧处理时间内,数据处理引擎对第1路待调制数据的第2个符号帧的频域数据进行时域处理,得到第1路待调制数据的第2个符号帧的时域数据。
具体步骤与步骤303a相同,这里不在赘述。
步骤305b:在第3个帧处理时间内,并在得到第1路待调制数据的第2个符号帧的时域数据后,数据处理引擎对第2路待调制数据的第2个符号帧的频域数据进行时域处理,得到第2路待调制数据的第2个符号帧的时域数据。
具体步骤与步骤303a相同,这里不在赘述。
步骤306a:在第3个帧处理时间内,对第1路待调制数据的第1个符号帧的时域数据进行数模转换。
步骤306b:在第3个帧处理时间内,对第1路待调制数据的第1个符号帧的时域数据和第2路待调制数据的第1个符号帧的时域数据进行数模转换。
在本实施例中,步骤304a、步骤305a、步骤306a和步骤306b可以同时执行,步骤304b、步骤305b、步骤306a和步骤306b也可以同时执行,且步骤306a和步骤306b通常会占用一整个帧处理时间。
在步骤306b之后,对于待调制数据的第n个(n>3)符号帧,均按照前述步骤304a~306b进行处理,直至完成对2路待调制数据的所有符号帧的调制处理。
具体地,对于在第n个(n>3)帧处理时间的处理包括:
在第n个帧处理时间内,数据处理引擎对第1路待调制数据的第n个符号帧进行频域处理,得到第1路待调制数据的第n个符号帧的频域数据,并在得到第1路待调制数据的第n个符号帧的频域数据后,数据处理引擎对第2路待调制数据的第n个符号帧进行频域处理,得到第2路待调制数据的第n个符号帧的频域数据;
在前述第n个帧处理时间内,数据处理引擎对第1路待调制数据的第n-1个符号帧的频域数据进行时域处理,得到第1路待调制数据的第n-1个符号帧的时域数据,并在得到第1路待调制数据的第n-1个符号帧的时域数据后,数据处理引擎对第2路待调制数据的第n-1个符号帧的频域数据进行时域处理,得到第2路待调制数据的第n-1个符号帧的时域数据;
在前述第n个帧处理时间内,对第1路待调制数据的第n-2个符号帧的时域数据进行数模转换,并在对第1路待调制数据的第n-2个符号帧的时域数据进行数模转换后,对第2路待调制数据的第n-2个符号帧的时域数据进行数模转换。
容易知道,假设每路待调制数据包括N个符号帧,则数据处理引擎需要N+2个帧处理时间才能完成对待调制数据的调制处理。
需要说明的是,本实施例中对各路待调制数据的频域处理和时域处理的详细过程与实施例二中相同,在此省略详细描述。
容易知道,在本实施例中是对2路数据进行调制处理,在其它实施例中,在一个帧处理时间内,可能对更多路数据进行处理。这里的路数由数据处理引擎的处理能力以及对每个符号帧的实际处理时间等因素决定。
本发明实施例通过在一个帧处理时间内,数据处理引擎在对第1路待调制数据的第n个符号帧进行频域处理的同时,对第1路待调制数据的第n-1个符号帧进行时域处理,也就是说,在一个帧处理时间内,对一路待调制数据相邻的两个符号帧分别进行时域处理和频域处理,提高了工作效率,同时避免了为时域处理和频域处理的每一个处理步骤设计一个独立的硬件处理模块,降低了成本。并且,在对多路待调制数据的情况下(即k大于1的情况下),在一个帧处理时间内,本发明实施例在对第1路待调制数据的第n个符号帧进行频域处理后,对第2路待调制数据的第n个符号帧进行频域处理,在对第1路待调制数据的第n-1个符号帧进行时域处理后,对第2路待调制数据的第n-1个符号帧进行时域处理,也就是说,将一个帧处理时间分时复用给多路待调制数据,在不同的时间段处理不同路的待调制数据,从而实现在一个帧处理时间内,对多路待调制数据的符号帧进行频域处理或时域处理,进而避免了现有技术中为多路数据分别设置多路硬件处理模块的现象,进一步降低了成本。
实施例四
本发明实施例提供了一种数据解调方法,参见图4,方法包括:
步骤401:在第n个帧处理时间内,数据处理引擎依次对k路待解调数据的第n个符号帧进行时域处理,得到k路待解调数据的第n个符号帧的时域数据,其中,帧处理时间的长度与符号帧的帧长相等,k≥1,n≥2;
步骤402:在第n个帧处理时间内,数据处理引擎依次对k路待解调数据的第n-1个符号帧的时域数据进行频域处理,得到k路待解调数据的第n-1个符号帧的频域数据。
步骤401和步骤402可以同时执行。
容易知道,当n=1时,即在第1个帧处理时间内,仅对k路待解调数据的第1个符号帧进行模数转换。
本发明实施例通过在第n个帧处理时间内,数据处理引擎依次对k路待解调数据的第n个符号帧进行时域处理,得到k路待解调数据的第n个符号帧的时域数据,并在第n个帧处理时间内,数据处理引擎依次对k路待解调数据的第n-1个符号帧的时域数据进行频域处理,得到k路待解调数据的第n-1个符号帧的频域数据;也就是说,在一个帧处理时间内,对一路待解调数据的两个符号帧分别进行时域处理和频域处理,提高了工作效率,同时避免了为时域处理和频域处理的每一个处理步骤设计一个独立的硬件处理模块,降低了成本。并且,在对多路待解调数据的情况下(即k大于1的情况下),在一个帧处理时间内,本发明实施例依次对k路待解调数据的第n个符号帧进行时域处理,并依次对k路待解调数据的第n-1个符号帧进行时域处理,也就是说,将一个帧处理时间分时复用给多路待解调数据,在不同的时间段处理不同路的待解调数据,从而实现在一个帧处理时间内,对多路待解调数据的符号帧进行频域处理或时域处理,进而避免了现有技术中为多路数据分别设置多路硬件处理模块的现象,进一步降低了成本。
实施例五
下面将以对一路待解调数据进行OFDM解调为例,对本发明实施例提供的数据解调方法进行说明,如图5所示,本实施例的数据解调方法包括:
步骤501:在第0个帧处理时间内,对接收到数据的第1个符号帧进行模数转换,得到待解调数据的第1个符号帧。
需要说明的是,在本发明实施例中,帧处理时间相对于数据处理引擎的状态而言,当数据处理引擎开始对符号帧进行时域处理时,为第1个帧处理时间。
具体地,该步骤由模数转换器执行,模数转换器将得到的待解调数据的第1个符号帧写入时域存储器。
步骤502:在第1个帧处理时间内,数据处理引擎对待解调数据的第1个符号帧进行时域处理,得到第1个符号帧的时域数据;对第2个符号帧进行模数转换,将模数转换后的待解调数据的第2个符号帧存入时域存储器。该时域存储器包括两个存储空间,两个存储空间采用乒乓机制存储符号帧的时域数据,例如:在第1个帧处理时间内,将待解调数据的第1个符号帧存入一个存储空间,在第2个帧处理时间内,将待解调数据的第2个符号帧存入另一个存储空间。
具体地,数据处理引擎对待解调数据的第1个符号帧进行时域处理,包括:从时域存储器中获取待解调数据的第1个符号帧,并对待解调数据的第1个符号帧进行时域处理。
具体地,时域处理包括但不限于时域滤波、FFT(Fast Fourier Transform,快速傅立叶变换)和时域加窗。
具体地,在对待解调数据的第1个符号帧进行时域处理之前,在第1个帧处理时间内,该方法还包括:
获取控制寄存器内的启动时域处理的命令;
读取指令队列存储器中的待解调数据的时域处理指令;
相应地,根据待解调数据的时域处理指令,对待解调数据的第1个符号帧进行时域处理。
与实施例二中步骤204中的方法的不同之处在于,时域处理指令不包括IFFT处理指令,而包括FFT(Fast Fourier Transform,快速傅立叶变换)处理指令,其格式如下:
OP_CODE fft_size scaler_in scaler_out Output_shift src_id src_offset des_id des_offset
其中,OP_CODE=0x07,fft size表示做FFT的长度,通常用log2N的值表示;scaler_in和scaler_out表示IFFT蝶形运算每级输入和输出增益;Output_shift表示IFFT最终结果输出增益。
具体地,对待解调数据的第1个符号帧进行时域处理,得到待解调数据的第1个符号帧的时域数据后,该方法还包括:
将待解调数据的第1个符号帧的时域数据存入时域存储器。
进一步地,在对待解调数据的第2个符号帧进行时域处理,得到待解调数据的第2个符号帧的时域数据后,该方法还包括:将待解调数据的第2个符号帧的时域数据存入该时域存储器。
步骤503:在第2个帧处理时间内,数据处理引擎对第2个符号帧进行时域处理,得到第2个符号帧的时域数据(与步骤502相同,这里不在赘述),并对第1个符号帧的时域数据进行频域处理,得到第1个符号帧的频域数据。
优选地,该方法还包括:在步骤502中将待解调数据的第1个符号帧的时域数据存入时域存储器之后,在第2个帧处理时间内,将待解调数据的第1个符号帧的时域数据从时域存储器搬移到第一频域存储器;
相应地,对待解调数据的第1个符号帧的时域数据进行频域处理,包括:
从第一频域存储器获取待解调数据的第1个符号帧的时域数据,并对待解调数据的第1个符号帧的时域数据进行频域处理。
其中,上述频域处理包括但不限于译码。
具体地,在对待解调数据的第1个符号帧的时域数据进行频域处理之前,该方法还包括:
读取指令队列存储器中的待解调数据的频域处理指令;
相应地,根据待解调数据的频域处理指令,对待解调数据的第1个符号帧的时域数据进行频域处理。
进一步地,对第1个符号帧进行频域处理,与实施例二中步骤202中的频域处理方法相同,这里不在赘述。
具体地,在对待解调数据的第1个符号帧的时域数据进行频域处理后,该方法还包括:
将待解调数据的第1个符号帧的频域数据存入第二频域存储器或附加频域存储器。采用双缓冲机制,可以让频域处理前和频域处理后的数据分离开来。
具体地,第二存储器和附加频域存储器采用乒乓机制存储频域处理后的待解调数据的符号帧的频域数据。例如,在将待解调数据的第1个符号帧的频域数据存入第二频域存储器后,需要对第1个符号帧的频域数据进行解调后处理,该解调后处理可能需要占用一个帧处理时间,为了避免对第1个符号帧的频域数据进行解调后处理产生的数据与第2个符号帧的频域数据冲突,可以将第2个符号帧进行频域处理后的频域数据写入附加频域存储器,避免频域数据和解调后处理产生的数据的冲突。
步骤504:在第3个帧处理时间内,数据处理引擎对第3个符号帧进行时域处理,得到第3个符号帧的时域数据,并对第2个符号帧的频域数据进行频域处理,得到第2个符号帧的频域数据;同时,主控模块对待解调数据的第1个符号帧的频域数据进行解调后处理。
其中,解调后处理主要包括但不限于纠错编码和星座映射。
需要说明的是,在本发明实施例中,主控模块对待解调数据的第1符号帧的频域数据的处理占用了一整个帧处理时间(如图5所示),在实际应用中,该步骤也可能不会占用一整个帧处理时间,在这种情况下,可以将对待解调数据的第1个符号帧的时域数据进行频域处理,与对待解调数据的第1个符号帧的频域数据进行解调后处理放在同一个帧处理时间完成。此时,可以省去第二频域存储器和附加频域存储器中的一个。
在步骤504之后,对于待解调数据的第n个(n>4)符号帧,均按照前述步骤504进行处理,直至完成对待解调数据的所有符号帧的解调处理。
具体地,对于第n个(n>4)帧处理时间内的处理包括:
在第n个帧处理时间内,数据处理引擎对第n个符号帧进行时域处理,得到第n个符号帧的时域数据,并对第n-1个符号帧的频域数据进行频域处理,得到第n-1个符号帧的频域数据,同时对第n-2个符号帧的频域数据进行解调后处理。
容易知道,假设待解调数据包括N个符号帧,则数据处理引擎需要N+2个帧处理时间才能完成对待解调数据的解调处理。
本发明实施例通过在一个帧处理时间内,在对待解调数据的第n个符号帧进行时域处理时,对待解调数据的第n-1个符号帧进行频域处理,也就是说,在一个帧处理时间内,对一路待解调数据的两个符号帧分别进行时域处理和频域处理,提高了工作效率,同时避免了为每一个处理步骤设计一个处理模块,降低了成本。
实施例六
下面将以对2路待解调数据进行OFDM解调为例,对本发明实施例提供的一种数据解调方法进行说明,如图6所示,本实施例的数据解调方法包括:
步骤601a:在第0个帧处理时间内,对收到的第1路数据的第1个符号帧进行模数转换,得到第1路待解调数据的第1个符号帧;并将第1路待解调数据的第1个符号帧存入时域存储器。
具体地,该步骤采用模数转换器实现。
步骤601b:在第0个帧处理时间内,并在对第1路待解调数据的第1个符号帧进行模数转换后,对收到的第2路数据的第1个符号帧进行模数转换,得到第2路待解调数据的第2个符号帧。
步骤602a:在第1个帧处理时间内,数据处理引擎对第1路待解调数据的第1个符号帧进行时域处理,得到第1路待解调数据的第1个符号帧的时域数据。
具体地,数据处理引擎对第1路待解调数据的第1个符号帧进行时域处理,包括:从时域存储器中获取第1路待解调数据的第1个符号帧,并对第1路待解调数据的第1个符号帧进行时域处理。
具体地,时域处理包括但不限于时域滤波、FFT(Fast Fourier Transform,快速傅立叶变换)和时域加窗。
具体地,在对第1路待解调数据的第1个符号帧进行时域处理之前,该方法还包括:
获取控制寄存器内的启动时域处理的命令;
读取指令队列存储器中的第1路待解调数据的时域处理指令;
相应地,根据第1路待解调数据的时域处理指令,对待解调数据的第1个符号帧进行时域处理。
与实施例二中步骤204中的方法的不同之处在于,时域处理指令不包括IFFT处理指令,包括FFT(Fast Fourier Transform,快速傅立叶变换)处理指令,其格式如下:
OP_CODE fft_size scaler_in scaler_out Output_shift src_id src_offset des_id des_offset
其中,OP_CODE=0x07,fft size表示做FFT的长度,通常用log2N的值表示;scaler_in和scaler_out表示IFFT蝶形运算每级输入和输出增益;Output_shift表示IFFT最终结果输出增益。
具体地,对第1路待解调数据的第1个符号帧进行时域处理,得到第1路待解调数据的第1个符号帧的时域数据后,该方法还包括:
将第1路待解调数据的第1个符号帧的时域数据存入时域存储器,该时域存储器采用兵乓机制。
步骤602b:在第1个帧处理时间内,并在得到第1路待解调数据的第1个符号帧的时域数据后,数据处理引擎对第2路待解调数据的第1个符号帧进行时域处理,得到第2路待解调数据的第1个符号帧的时域数据。
具体步骤与步骤602a相同,这里不在赘述。
步骤603a:在第1个帧处理时间内,对第1路待解调数据的第2个符号帧进行模数转换,得到第1路待解调数据的第2个符号帧的时域数据。
步骤603b:在第1个帧处理时间内,并在对第1路待解调数据的第2个符号帧进行模数转换后,对第2路待解调数据的第1个符号帧进行模数转换。
步骤604a:在第2个帧处理时间内,数据处理引擎对第1路待解调数据的第1个符号帧的时域数据进行频域处理,得到第1路待解调数据的第1个符号帧的频域数据。
优选地,该方法还包括:在将第1路待解调数据的第1个符号帧的时域数据存入时域存储器之后,在第2个帧处理时间内,将第1路待解调数据的第1个符号帧的时域数据从时域存储器搬移到第一频域存储器;
相应地,对第1路待解调数据的第1个符号帧的时域数据进行频域处理,包括:
从第一频域存储器获取第1路待解调数据的第1个符号帧的时域数据,并对第1路待解调数据的第1个符号帧的时域数据进行频域处理。
其中,上述频域处理包括但不限于频谱整形和频域重排序。
进一步地,在对第1路待解调数据的第1个符号帧的时域数据进行频域处理之前,该方法还包括:
读取指令队列存储器中的待解调数据的频域处理指令;
相应地,根据待解调数据的频域处理指令,对第1路待解调数据的第1个符号帧的时域数据进行频域处理。
具体地,在对第1路待解调数据的第1个符号帧的时域数据进行频域处理后,该方法还包括:
将第1路待解调数据的第1个符号帧的频域数据存入第二频域存储器或附加频域存储器。第二存储器和附加频域存储器采用乒乓机制存储频域处理后的待解调数据的符号帧的频域数据。在第2个帧处理时间内,将第1路待解调数据的第1个符号帧的频域数据存入第二频域存储器,在第3个帧处理时间内,将第1路待解调数据的第2个符号帧的频域数据存入附加频域存储器。
步骤604b:在第2个帧处理时间内,在得到第1路待解调数据的第1个符号帧的频域数据后,对第2路待解调数据的第1个符号帧的时域数据进行频域处理,得到第2路待解调数据的第1个符号帧的频域数据。
具体步骤与步骤604a相同,这里不在赘述。
步骤605a:在第2个帧处理时间内,数据处理引擎对第1路待解调数据的第2个符号帧进行时域处理,得到第1路待解调数据的第2个符号帧的时域数据。
具体步骤与步骤602a相同,这里不在赘述。
步骤605b:在第2个帧处理时间内,在得到第1路待解调数据的第2个符号帧的时域数据后,数据处理引擎对第2路待解调数据的第2个符号帧进行时域处理,得到第2路待解调数据的第2个符号帧的时域数据。
具体步骤与步骤602a相同,这里不在赘述。
步骤606a:在第2个帧处理时间内,对第1路待解调数据的第3个符号帧进行模数转换。
步骤606b:在第2个帧处理时间内,并在对第1路待解调数据的第3个符号帧进行模数转换后,对第2路待解调数据的第3个符号帧进行模数转换。
步骤607a:在第3个帧处理时间内,主控模块对第1路待解调数据的第1个符号帧的频域数据进行解调后处理。
该解调后处理包括但不限于译码。
步骤607b:在第3个帧处理时间内,主控模块对第2路待解调数据的第1个符号帧的频域数据进行解调后处理。
步骤608a:在第3个帧处理时间内,数据处理引擎对第1路待解调数据的第2个符号帧的时域数据进行频域处理,得到第1路待解调数据的第2个符号帧的频域数据。
具体步骤与步骤604a相同,这里不在赘述。
步骤608b:在第3个帧处理时间内,在得到第1路待解调数据的第2个符号帧的频域数据后,数据处理引擎对第2路待解调数据的第2个符号帧的时域数据进行频域处理,得到第2路待解调数据的第2个符号帧的频域数据。
具体步骤与步骤604a相同,这里不在赘述。
步骤609a:在第3个帧处理时间内,数据处理引擎对第1路待解调数据的第3个符号帧进行时域处理,得到第1路待解调数据的第3个符号帧的时域数据。
具体步骤与步骤602a相同,这里不在赘述。
步骤609b:在第3个帧处理时间内,在得到第1路待解调数据的第3个符号帧的时域数据后,数据处理引擎对第2路待解调数据的第3个符号帧进行时域处理,得到第2路待解调数据的第3个符号帧的时域数据。
具体步骤与步骤602a相同,这里不在赘述。
步骤610a:在第3个帧处理时间内,对第1路待解调数据的第4个符号帧进行模数转换;
步骤610b:在第3个帧处理时间内,对第2路待解调数据的第4个符号帧进行模数转换。
在步骤610b之后,对于待解调数据的第n个(n>4)符号帧,均按照前述步骤607a~610b进行处理,直至完成对待解调数据的所有符号帧的解调处理。
具体地,对于在第n个(n>4)帧处理时间的处理包括:
在第n个帧处理时间内,主控模块对第1路待解调数据的第n-2个符号帧的频域数据进行解调后处理,并在对第1路待解调数据的第n-2个符号帧的频域数据进行解调后处理后,对第2路待解调数据的第n-2个符号帧的频域数据进行解调后处理。
在第n个帧处理时间内,数据处理引擎对第1路待解调数据的第n-1个符号帧的时域数据进行频域处理,得到第1路待解调数据的第n-1个符号帧的频域数据,并在得到第1路待解调数据的第n-1个符号帧的频域数据后,对第2路待解调数据的第n-1个符号帧的频域数据进行频域处理,得到第2路待解调数据的第n-1个符号帧的频域数据。
在第n个帧处理时间内,数据处理引擎对第1路待解调数据的第n个符号帧进行时域处理,得到第1路待解调数据的第n个符号帧的时域数据,并在得到第1路待解调数据的第n个符号帧的时域数据后,对第2路待解调数据的第n-1个符号帧进行时域处理,得到第2路待解调数据的第n个符号帧的时域数据。
在第n个帧处理时间内,对第1路待解调数据的第n-2个符号帧进行模数转换,并对第2路待解调数据的第n-2个符号帧进行模数转换。
容易知道,假设每路待解调数据包括N个符号帧,则需要N+2个帧处理时间才能完成对待解调数据的解调处理。
另外,本实施例中的具体的频域处理和时域处理的详细过程与实施例二中相同。
本发明实施例通过在一个帧处理时间内,数据处理引擎在对第1路待解调数据的第n个符号帧进行时域处理的同时,对第1路待解调数据的第n-1个符号帧进行频域处理,也就是说,在一个帧处理时间内,对一路待解调数据相邻的两个符号帧分别进行时域处理和频域处理,提高了工作效率,同时避免了为时域处理和频域处理的每一个处理步骤设计一个独立的硬件处理模块,降低了成本。并且,在对多路待解调数据的情况下(即k大于1的情况下),在一个帧处理时间内,本发明实施例在对第1路待解调数据的第n-1个符号帧进行频域处理后,对第2路待解调数据的第n-1个符号帧进行频域处理,在对第1路待解调数据的第n个符号帧进行时域处理后,对第2路待解调数据的第n个符号帧进行时域处理,也就是说,将一个帧处理时间分时复用给多路待解调数据,在不同的时间段处理不同路的待解调数据,从而实现在一个帧处理时间内,对多路待解调数据的符号帧进行频域处理或时域处理,进而避免了现有技术中为多路数据分别设置多路硬件处理模块的现象,进一步降低了成本。
实施例七
本发明实施例提供了一种数据调制装置,该装置适用于实施例一或二或三提供的数据解调方法,如图7所示,该装置包括数据处理引擎701,该数据处理引擎包括:
频域处理模块7011,用于在第n个帧处理时间内,依次对k路待调制数据的第n个符号帧进行频域处理,得到k路待调制数据的第n个符号帧的频域数据,帧处理时间的长度和符号帧的帧长相等,其中,k≥1,n≥2;
时域处理模块7012,用于在第n个帧处理时间内,依次对k路待调制数据的第n-1个符号帧的频域数据进行时域处理,得到k路待调制数据的第n-1个符号帧的时域数据。
本发明实施例通过在第n个帧处理时间内,数据处理引擎依次对k路待调制数据的第n个符号帧进行频域处理,得到k路待调制数据的第n个符号帧的频域数据,同时,数据处理引擎依次对k路待调制数据的第n-1个符号帧的频域数据进行时域处理,得到k路待调制数据的第n-1个符号帧的时域数据;也就是说,在一个帧处理时间内,对一路待调制数据相邻的两个符号帧分别进行时域处理和频域处理,提高了工作效率,同时避免了为时域处理和频域处理的每一个处理步骤设计一个独立的硬件处理模块,降低了成本。并且,在对多路待调制数据的情况下(即k大于1的情况下),在一个帧处理时间内,本发明实施例依次对k路待调制数据的第n个符号帧进行频域处理,并依次对k路待调制数据的第n-1个符号帧进行时域处理,也就是说,将一个帧处理时间分时复用给多路待调制数据,在不同的时间段处理不同路的待调制数据,从而实现在一个帧处理时间内,对多路待调制数据的符号帧进行频域处理或时域处理,进而避免了现有技术中为多路数据分别设置多路硬件处理模块的现象,进一步降低了成本。
实施例八
本发明实施例提供了一种数据调制装置,如图8所示,该装置与实施例七提供的装置的区别在于,该装置还包括:
第一频域存储器802,用于存放待调制数据的符号帧;
第二频域存储器803,用于存放频域处理模块7011输出的待调制数据的符号帧的频域数据;
第一频域存储器802和第二频域存储器803采用双缓冲机制。
优选地,该装置还包括:时域存储器804,用于存放时域处理模块7012输出的待调制数据的符号帧的时域数据。
更优选地,时域存储器804包括两个存储空间,两个存储空间采用乒乓机制存储符号帧的时域数据。
其中,数据处理引擎701分别与第一频域存储器802、第二频域存储器803和时域存储器804电连接。
优选地,时域处理模块7012包括FFT/IFFT硬件加速器7012a。
进一步地,该装置还包括控制寄存器805,用于存放启动频域处理的命令。
进一步地,该装置还包括指令队列存储器806,用于存储频域处理指令和时域处理指令。数据处理引擎701在接收到控制寄存器的启动频域处理的命令之后,就会从指令队列存储器806中读取频域处理指令,并根据频域处理指令的参数进行频域处理。
进一步地,上述装置还包括系数存储器,在本实施例中,系数存储器包括频谱整形存储器807、频域重排序存储器808和时域加窗存储器809,频谱整形存储器807、频域重排序存储器808和时域加窗存储器809分别用于存储频谱整形系数、频域重排序系数和时域加窗系数。在频域处理模块7011和时域处理模块7012在处理过程中,会从频谱整形存储器807、频域重排序存储器808和时域加窗存储器809中获取相应的系数。容易知道,系数存储器的类型可以根据实际需要设置。
本发明实施例通过在第n个帧处理时间内,数据处理引擎依次对k路待调制数据的第n个符号帧进行频域处理,得到k路待调制数据的第n个符号帧的频域数据,同时,数据处理引擎依次对k路待调制数据的第n-1个符号帧的频域数据进行时域处理,得到k路待调制数据的第n-1个符号帧的时域数据;也就是说,在一个帧处理时间内,对一路待调制数据相邻的两个符号帧分别进行时域处理和频域处理,提高了工作效率,同时避免了为时域处理和频域处理的每一个处理步骤设计一个独立的硬件处理模块,降低了成本。并且,在对多路待调制数据的情况下(即k大于1的情况下),在一个帧处理时间内,本发明实施例依次对k路待调制数据的第n个符号帧进行频域处理,并依次对k路待调制数据的第n-1个符号帧进行时域处理,也就是说,将一个帧处理时间分时复用给多路待调制数据,在不同的时间段处理不同路的待调制数据,从而实现在一个帧处理时间内,对多路待调制数据的符号帧进行频域处理或时域处理,进而避免了现有技术中为多路数据分别设置多路硬件处理模块的现象,进一步降低了成本。
实施例九
本发明实施例提供了一种数据调制装置,参见图9,该装置与实施例八提供的装置的区别在于,该装置还包括:
主控模块902,用于向控制寄存器805写入启动频域处理的命令,以及对k路待传输数据进行调制前处理,得到k路待调制数据。
符号帧控制器903,用于产生帧脉冲并将帧脉冲提供给数据处理引擎701和主控模块902,两个帧脉冲之间的时间间隔为一个帧处理时间。
具体地,主控模块902包括但不限于CPU、MP、DSP、单片机。
优选地,主控模块902通过总线与前述系数存储器,控制寄存器和指令队列存储器连接,以配置这些存储器中的指令或参数。
具体地,主控模块902和数据处理引擎701之间通过基于FIFO(First InputFirst Output,先入先出)结构的专用数据传递通道传递数据,以简化主控模块外部的硬件逻辑,同时隔离主控模块902和数据处理引擎701的时序。
进一步地,该装置还可以包括数模转换器904。
本发明实施例通过在第n个帧处理时间内,数据处理引擎依次对k路待调制数据的第n个符号帧进行频域处理,得到k路待调制数据的第n个符号帧的频域数据,同时,数据处理引擎依次对k路待调制数据的第n-1个符号帧的频域数据进行时域处理,得到k路待调制数据的第n-1个符号帧的时域数据;也就是说,在一个帧处理时间内,对一路待调制数据相邻的两个符号帧分别进行时域处理和频域处理,提高了工作效率,同时避免了为时域处理和频域处理的每一个处理步骤设计一个独立的硬件处理模块,降低了成本。并且,在对多路待调制数据的情况下(即k大于1的情况下),在一个帧处理时间内,本发明实施例依次对k路待调制数据的第n个符号帧进行频域处理,并依次对第k路待调制数据的第n-1个符号帧进行时域处理,也就是说,将一个帧处理时间分时复用给多路待调制数据,在不同的时间段处理不同路的待调制数据,从而实现在一个帧处理时间内,对多路待调制数据的符号帧进行频域处理或时域处理,进而避免了现有技术中为多路数据分别设置多路硬件处理模块的现象,进一步降低了成本。
实施例十
本发明实施例提供了一种数据解调装置,该装置适用于实施例四或五或六提供的数据解调方法,如图10所示,该装置包括数据处理引擎1001,数据处理引擎1001包括:
时域处理模块10011,用于在第n个帧处理时间内,依次对k路待解调数据的第n个符号帧进行时域处理,得到k路待解调数据的第n个符号帧的时域数据,其中,帧处理时间的长度与符号帧的帧长相等,k≥1,n≥2;
频域处理模块10012,用于在第n个帧处理时间内,依次对k路待解调数据的第n-1个符号帧的时域数据进行频域处理,得到k路待解调数据的第n-1个符号帧的频域数据。
本发明实施例通过在第n个帧处理时间内,数据处理引擎依次对k路待解调数据的第n个符号帧进行时域处理,得到k路待解调数据的第n个符号帧的时域数据,并在第n个帧处理时间内,数据处理引擎依次对k路待解调数据的第n-1个符号帧的时域数据进行频域处理,得到k路待解调数据的第n-1个符号帧的频域数据;也就是说,在一个帧处理时间内,对一路待解调数据的两个符号帧分别进行时域处理和频域处理,提高了工作效率,同时避免了为时域处理和频域处理的每一个处理步骤设计一个独立的硬件处理模块,降低了成本。并且,在对多路待解调数据的情况下(即k大于1的情况下),在一个帧处理时间内,本发明实施例依次对k路待解调数据的第n个符号帧进行时域处理,并依次对k路待解调数据的第n-1个符号帧进行时域处理,也就是说,将一个帧处理时间分时复用给多路待解调数据,在不同的时间段处理不同路的待解调数据,从而实现在一个帧处理时间内,对多路待解调数据的符号帧进行频域处理或时域处理,进而避免了现有技术中为多路数据分别设置多路硬件处理模块的现象,进一步降低了成本。
实施例十一
本发明实施例提供了一种数据解调装置,如图11所示,该装置与实施例十提供的装置的区别在于,该装置还包括:
第一频域存储器1102,用于存放时域处理模块10011得到的待解调数据的符号帧的时域数据;
第二频域存储器1103,用于存放频域处理模块10012输出的待解调数据的符号帧的频域数据;
附加频域存储器1104,用于存放频域处理模块10012输出的待解调数据的符号帧的频域数据;
第一频域存储器1102和第二频域存储器1103采用双缓冲机制,第一频域存储器1102和附加频域存储器1104采用双缓冲机制,第二频域存储器1103和附加频域存储器1104采用乒乓机制存储频域处理模块10012输出的待解调数据的符号帧的频域数据。
优选地,该装置还包括:时域存储器1105,用于存放待解调数据的符号帧;
相应地,时域处理模块10011从时域存储器1105中获取待解调数据的符号帧。
其中,数据处理引擎1001分别于第一频域存储器1102、第二频域存储器1103、附加频域存储器1104和时域存储器1005电连接。
优选地,时域处理模块10011包括FFT/IFFT硬件加速器10011a。
进一步地,该装置还包括控制寄存器1106,用于存放启动时域处理的命令。
进一步地,该装置还包括指令队列存储器1107,用于存储时域处理指令和频域处理指令。数据处理引擎1001在接收到控制寄存器1106的启动时域处理的命令之后,就会从指令队列存储器1107中读取时域处理指令,并根据时域处理指令的参数进行时域处理。
进一步地,上述装置还包括系数存储器,在本实施例中,系数存储器包括频谱整形存储器1108、频域重排序存储器1109和时域加窗存储器1110,频谱整形存储器1108、频域重排序存储器1109和时域加窗存储器1110分别用于存储频谱整形系数、频域重排序系数和时域加窗系数。
本发明实施例通过在第n个帧处理时间内,数据处理引擎依次对k路待解调数据的第n个符号帧进行时域处理,得到k路待解调数据的第n个符号帧的时域数据,并在第n个帧处理时间内,数据处理引擎依次对k路待解调数据的第n-1个符号帧的时域数据进行频域处理,得到k路待解调数据的第n-1个符号帧的频域数据;也就是说,在一个帧处理时间内,对一路待解调数据的两个符号帧分别进行时域处理和频域处理,提高了工作效率,同时避免了为时域处理和频域处理的每一个处理步骤设计一个独立的硬件处理模块,降低了成本。并且,在对多路待解调数据的情况下(即k大于1的情况下),在一个帧处理时间内,本发明实施例依次对k路待解调数据的第n个符号帧进行时域处理,并依次对k路待解调数据的第n-1个符号帧进行时域处理,也就是说,将一个帧处理时间分时复用给多路待解调数据,在不同的时间段处理不同路的待解调数据,从而实现在一个帧处理时间内,对多路待解调数据的符号帧进行频域处理或时域处理,进而避免了现有技术中为多路数据分别设置多路硬件处理模块的现象,进一步降低了成本。
实施例十二
本发明实施例提供了一种数据解调装置,参见图12,该装置与实施例十提供的装置的区别在于,该装置还包括:
主控模块1202,用于向控制寄存器1106中写入启动时域处理的命令,以及对待解调数据的符号帧的频域数据的进行解调后处理。
符号帧控制器1203,用于产生帧脉冲并将帧脉冲提供给数据处理引擎1001和主控模块1202,两个帧脉冲之间的时间间隔为一个帧处理时间。
进一步地,该装置还可以包括模数转换器1204。
本发明实施例通过在第n个帧处理时间内,数据处理引擎依次对k路待解调数据的第n个符号帧进行时域处理,得到k路待解调数据的第n个符号帧的时域数据,并在第n个帧处理时间内,数据处理引擎依次对k路待解调数据的第n-1个符号帧的时域数据进行频域处理,得到k路待解调数据的第n-1个符号帧的频域数据;也就是说,在一个帧处理时间内,对一路待解调数据的两个符号帧分别进行时域处理和频域处理,提高了工作效率,同时避免了为时域处理和频域处理的每一个处理步骤设计一个独立的硬件处理模块,降低了成本。并且,在对多路待解调数据的情况下(即k大于1的情况下),在一个帧处理时间内,本发明实施例依次对k路待解调数据的第n个符号帧进行时域处理,并依次对k路待解调数据的第n-1个符号帧进行时域处理,也就是说,将一个帧处理时间分时复用给多路待解调数据,在不同的时间段处理不同路的待解调数据,从而实现在一个帧处理时间内,对多路待解调数据的符号帧进行频域处理或时域处理,进而避免了现有技术中为多路数据分别设置多路硬件处理模块的现象,进一步降低了成本。
实施例十三
本发明实施例提供了一种通信设备,参见图13,该设备包括数据调制装置1301和数据解调装置1302,数据调制装置1301为实施例七或八或九中提供的数据调制装置,数据解调装置1302为实施例十或十一或十二提供的数据解调装置。
上述本发明实施例序号仅仅为了描述,不代表实施例的优劣。
本领域普通技术人员可以理解实现上述实施例的全部或部分步骤可以通过硬件来完成,也可以通过程序来指令相关的硬件完成,所述的程序可以存储于一种计算机可读存储介质中,上述提到的存储介质可以是只读存储器,磁盘或光盘等。
以上所述仅为本发明的较佳实施例,并不用以限制本发明,凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (36)

1.一种数据调制方法,其特征在于,所述方法包括:
在第n个帧处理时间内,数据处理引擎依次对k路待调制数据的第n个符号帧进行频域处理,得到所述k路待调制数据的第n个符号帧的频域数据,所述帧处理时间的长度和所述符号帧的帧长相等,其中,k≥1,n≥2;
在所述第n个帧处理时间内,所述数据处理引擎依次对所述k路待调制数据的第n-1个符号帧的频域数据进行时域处理,得到所述k路待调制数据的第n-1个符号帧的时域数据;
在所述第n个帧处理时间内,所述数据处理引擎先对所述k路待调制数据的第n-1个符号帧的频域数据进行时域处理,然后对所述k路待调制数据的第n个符号帧进行频域处理。
2.根据权利要求1所述的方法,其特征在于,在对第k路待调制数据的第n个符号帧进行频域处理之前,在所述第n个帧处理时间内,所述方法还包括:
获取控制寄存器内的启动频域处理的命令;
读取指令队列存储器中的第k路待调制数据的频域处理指令;
相应地,根据所述第k路待调制数据的频域处理指令,对所述第k路待调制数据的第n个符号帧进行频域处理。
3.根据权利要求1所述的方法,其特征在于,对第k路待调制数据的第n个符号帧进行频域处理,包括:
从第一频域存储器中获取所述第k路待调制数据的第n个符号帧,并对所述第k路待调制数据的第n个符号帧进行频域处理。
4.根据权利要求3所述的方法,其特征在于,在对第k路待调制数据的第n个符号帧进行频域处理,得到第k路待调制数据的第n个符号帧的频域数据后,所述方法还包括:
将所述第k路待调制数据的第n个符号帧的频域数据存入第二频域存储器。
5.根据权利要求4所述的方法,其特征在于,所述方法还包括:
从第n个帧处理时间的起点开始,依次将所述k路待调制数据的第n-1个符号帧的频域数据从所述第二频域存储器搬移到时域存储器;
相应地,对第k路待调制数据的第n-1个符号帧的频域数据进行时域处理,包括:
从所述时域存储器获取所述第k路待调制数据的第n-1个符号帧的频域数据,并对所述第k路待调制数据的第n-1个符号帧的频域数据进行时域处理。
6.根据权利要求5所述的方法,其特征在于,在对第k路待调制数据的第n-1个符号帧的频域数据进行时域处理,得到第k路待调制数据的第n-1个符号帧的时域数据后,所述方法还包括:
将所述第k路待调制数据的第n-1个符号帧的时域数据存入所述时域存储器。
7.根据权利要求6所述的方法,其特征在于,所述时域存储器包括两个存储空间,所述两个存储空间采用乒乓机制存储符号帧的时域数据。
8.根据权利要求1所述的方法,其特征在于,在对第k路待调制数据的第n-1个符号帧的频域数据进行时域处理之前,所述方法还包括:
读取指令队列存储器中的第k路待调制数据的时域处理指令;
相应地,根据所述第k路待调制数据的时域处理指令,对所述第k路待调制数据的第n-1个符号帧的频域数据进行时域处理。
9.根据权利要求2或8所述的方法,其特征在于,所述指令队列存储器中的指令的格式为:
OP_CODE Para_0 Para_1 …… Para_N src_id src_offset des_id des_offset
其中,OP_CODE为指令名称识别标识,Para_0到Para_N为指令参数,src_id为指令执行源数据存储器标识,src_offset为指令执行源数据存储器偏移地址,des_id为指令执行目的数据存储器标识,des_offset为指令执行目的数据存储器偏移地址。
10.根据权利要求1-8任一项所述的方法,其特征在于,所述方法还包括:
在所述第n个帧处理时间内,对所述k路待调制数据的第n-2个符号帧的时域数据进行数模转换。
11.根据权利要求1-8任一项所述的方法,其特征在于,所述方法还包括:
从所述第n个帧处理时间的起点开始,在所述第n个帧处理时间内,主控模块依次对k路待传输数据的第n个符号帧进行调制前处理,得到所述k路待调制数据的第n个符号帧。
12.一种数据解调方法,其特征在于,所述方法包括:
在第n个帧处理时间内,数据处理引擎依次对k路待解调数据的第n个符号帧进行时域处理,得到所述k路待解调数据的第n个符号帧的时域数据,其中,所述帧处理时间的长度与所述符号帧的帧长相等,k≥1,n≥2;
在所述第n个帧处理时间内,所述数据处理引擎依次对所述k路待解调数据的第n-1个符号帧的时域数据进行频域处理,得到所述k路待解调数据的第n-1个符号帧的频域数据;
在所述第n个帧处理时间内,所述数据处理引擎先对所述k路待解调数据的第n-1个符号帧的时域数据进行频域处理,然后对所述k路待解调数据的第n个符号帧进行时域处理。
13.根据权利要求12所述的方法,其特征在于,在对第k路待解调数据的第n个符号帧进行时域处理之前,在所述第n个帧处理时间内,所述方法还包括:
获取控制寄存器内的启动时域处理的命令;
读取指令队列存储器中的第k路待解调数据的时域处理指令;
相应地,根据所述第k路待解调数据的时域处理指令,对所述第k路待解调数据的第n个符号帧进行时域处理。
14.根据权利要求12所述的方法,其特征在于,对第k路待解调数据的第n个符号帧进行时域处理,包括:
从时域存储器中获取第k路待解调数据的第n个符号帧,并对所述第k路待解调数据的第n个符号帧进行时域处理。
15.根据权利要求14所述的方法,其特征在于,对第k路待解调数据的第n个符号帧进行时域处理,得到所述第k路待解调数据的第n个符号帧的时域数据后,所述方法还包括:
将所述第k路待解调数据的第n个符号帧的时域数据存入所述时域存储器。
16.根据权利要求15所述的方法,其特征在于,所述时域存储器包括两个存储空间,所述两个存储空间采用乒乓机制存储符号帧的时域数据。
17.根据权利要求15所述的方法,其特征在于,所述方法还包括:
在将所述第k路待解调数据的第n-1个符号帧的时域数据存入所述时域存储器之后,在所述第n个帧处理时间内,将所述第k路待解调数据的第n-1个符号帧的时域数据从所述时域存储器搬移到第一频域存储器;
相应地,对第k路待解调数据的第n-1个符号帧的时域数据进行频域处理,包括:
从所述第一频域存储器获取所述第k路待解调数据的第n-1个符号帧的时域数据,并对所述第k路待解调数据的第n-1个符号帧的时域数据进行频域处理。
18.根据权利要求17所述的方法,其特征在于,在对第k路待解调数据的第n-1个符号帧的时域数据进行频域处理后,所述方法还包括:
将第k路待解调数据的第n-1个符号帧的频域数据存入第二频域存储器或附加频域存储器。
19.根据权利要求12所述的方法,其特征在于,在对第k路待解调数据的第n-1个符号帧的时域数据进行频域处理之前,所述方法还包括:
读取指令队列存储器中的第k路待解调数据的频域处理指令;
相应地,根据所述第k路待解调数据的频域处理指令,对所述第k路待解调数据的第n-1个符号帧的时域数据进行频域处理。
20.根据权利要求13或19所述的方法,其特征在于,所述指令队列存储器中的指令的格式为:
OP_CODE Para_0 Para_1 …… Para_N src_id src_offset des_id des_offset
其中,OP_CODE为指令名称识别标识,Para_0到Para_N为指令参数,src_id为指令执行源数据存储器标识,src_offset为指令执行源数据存储器偏移地址,des_id为指令执行目的数据存储器标识,des_offset为指令执行目的数据存储器偏移地址。
21.根据权利要求12-19任一项所述的方法,其特征在于,所述方法还包括:
在第n-1个帧处理时间内,对接收到的k路数据的第n个符号帧进行模数转换,得到所述k路待解调数据的第n个符号帧。
22.根据权利要求12-19任一项所述的方法,其特征在于,所述方法还包括:
从第n+1个帧处理时间的起点开始,在所述第n+1个帧处理时间内,主控模块依次对k路待解调数据的第n-1个符号帧的频域数据进行解调后处理。
23.一种数据调制装置,其特征在于,所述装置包括数据处理引擎,所述数据处理引擎包括:
频域处理模块,用于在第n个帧处理时间内,数据处理引擎依次对k路待调制数据的第n个符号帧进行频域处理,得到所述k路待调制数据的第n个符号帧的频域数据,所述帧处理时间的长度和所述符号帧的帧长相等,其中,k≥1,n≥2;
时域处理模块,用于在所述第n个帧处理时间内,所述数据处理引擎依次对所述k路待调制数据的第n-1个符号帧的频域数据进行时域处理,得到所述k路待调制数据的第n-1个符号帧的时域数据;
在所述第n个帧处理时间内,所述数据处理引擎先对所述k路待调制数据的第n-1个符号帧的频域数据进行时域处理,然后对所述k路待调制数据的第n个符号帧进行频域处理。
24.根据权利要求23所述的装置,其特征在于,所述装置还包括:
第一频域存储器,用于存放所述待调制数据的符号帧;
第二频域存储器,用于存放所述频域处理模块输出的所述待调制数据的符号帧的频域数据。
25.根据权利要求23所述的装置,其特征在于,所述装置还包括:
时域存储器,用于存放所述时域处理模块输出的待调制数据的符号帧的时域数据。
26.根据权利要求25所述的装置,其特征在于,所述时域存储器包括两个存储空间,所述两个存储空间采用乒乓机制存储符号帧的时域数据。
27.根据权利要求23所述的装置,其特征在于,所述装置还包括:
控制寄存器,用于存放启动频域处理的命令;
指令队列存储器,用于存储频域处理指令和时域处理指令。
28.根据权利要求27所述的装置,其特征在于,所述装置还包括:
主控模块,用于向所述控制寄存器写入所述启动频域处理的命令,以及对k路待传输数据进行调制前处理,得到所述k路待调制数据。
29.根据权利要求28所述的装置,其特征在于,所述装置还包括:
符号帧控制器,用于产生帧脉冲并将所述帧脉冲提供给所述数据处理引擎和所述主控模块,两个帧脉冲之间的时间间隔为一个所述帧处理时间。
30.一种数据解调装置,其特征在于,所述装置包括数据处理引擎,所述数据处理引擎包括:
时域处理模块,用于在第n个帧处理时间内,数据处理引擎依次对k路待解调数据的第n个符号帧进行时域处理,得到所述k路待解调数据的第n个符号帧的时域数据,其中,所述帧处理时间的长度与所述符号帧的帧长相等,k≥1,n≥2;
频域处理模块,用于在所述第n个帧处理时间内,所述数据处理引擎依次对所述k路待解调数据的第n-1个符号帧的时域数据进行频域处理,得到所述k路待解调数据的第n-1个符号帧的频域数据;
在所述第n个帧处理时间内,所述数据处理引擎先对所述k路待解调数据的第n-1个符号帧的时域数据进行频域处理,然后对所述k路待解调数据的第n个符号帧进行时域处理。
31.根据权利要求30所述的装置,其特征在于,所述装置还包括:
第一频域存储器,用于存放所述时域处理模块得到的所述待解调数据的符号帧的时域数据;
第二频域存储器,用于存放所述频域处理模块输出的所述待解调数据的符号帧的频域数据;
附加频域存储器,用于存放所述频域处理模块输出的所述待解调数据的符号帧的频域数据;
所述第二频域存储器和所述附加频域存储器采用乒乓机制,存储所述频域处理模块输出的所述待解调数据的符号帧的频域数据。
32.根据权利要求30所述的装置,其特征在于,所述装置还包括:
时域存储器,用于存放所述待解调数据的符号帧;
相应地,所述时域处理模块从所述时域存储器中获取所述待解调数据的符号帧。
33.根据权利要求30所述的装置,其特征在于,所述装置还包括:
控制寄存器,用于存放启动时域处理的命令;
指令队列存储器,用于存储时域处理指令和频域处理指令。
34.根据权利要求33所述的装置,其特征在于,所述装置还包括:
主控模块,用于向所述控制寄存器中写入所述启动时域处理的命令,以及对所述待解调数据的符号帧的频域数据的进行解调后处理。
35.根据权利要求34所述的装置,其特征在于,所述装置还包括符号帧控制器,用于产生帧脉冲并将所述帧脉冲提供给所述数据处理引擎和所述主控模块,两个帧脉冲之间的时间间隔为一个所述帧处理时间。
36.一种通信设备,其特征在于,所述设备包括如权利要求23-29任一项所述的数据调制装置和如权利要求30-35任一项所述的数据解调装置。
CN201210479065.XA 2012-11-22 2012-11-22 数据调制方法和装置、数据解调方法和装置及通信设备 Active CN102970267B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201210479065.XA CN102970267B (zh) 2012-11-22 2012-11-22 数据调制方法和装置、数据解调方法和装置及通信设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201210479065.XA CN102970267B (zh) 2012-11-22 2012-11-22 数据调制方法和装置、数据解调方法和装置及通信设备

Publications (2)

Publication Number Publication Date
CN102970267A CN102970267A (zh) 2013-03-13
CN102970267B true CN102970267B (zh) 2015-07-22

Family

ID=47800154

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210479065.XA Active CN102970267B (zh) 2012-11-22 2012-11-22 数据调制方法和装置、数据解调方法和装置及通信设备

Country Status (1)

Country Link
CN (1) CN102970267B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101507215A (zh) * 2006-08-17 2009-08-12 艾利森电话股份有限公司 用于信道相关的时域和频域的方法
EP2161893A1 (en) * 2008-09-08 2010-03-10 Sony Corporation New frame and data pattern structure for multi-carrier systems
CN102638437A (zh) * 2012-05-10 2012-08-15 北京邮电大学 一种基于选择载波调制的多载波传输的方法及装置

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080225985A1 (en) * 2007-03-13 2008-09-18 Wu Shiquan Robert Method and Apparatus for Enhancing GSM System Capacity

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101507215A (zh) * 2006-08-17 2009-08-12 艾利森电话股份有限公司 用于信道相关的时域和频域的方法
EP2161893A1 (en) * 2008-09-08 2010-03-10 Sony Corporation New frame and data pattern structure for multi-carrier systems
CN102638437A (zh) * 2012-05-10 2012-08-15 北京邮电大学 一种基于选择载波调制的多载波传输的方法及装置

Also Published As

Publication number Publication date
CN102970267A (zh) 2013-03-13

Similar Documents

Publication Publication Date Title
BRPI0609272A2 (pt) processamento de fft parcial e demodulação para um sistema com múltiplas subportadoras
CN106685887B (zh) 一种用于fpga的ufmc发射机的频域实现方法
CN101030845B (zh) 频分多址系统的发射、接收装置及其方法
EP1516467A1 (en) Modulation apparatus using mixed-radix fast fourier transform
US9154347B2 (en) Adaptive equalizer
EP0805401A1 (en) Fast Fourier transform device and Fast Fourier transform method
WO2007066973A3 (en) Apparatus and method for transmitting data using a plurality of carriers
EP2056463A3 (en) Data processing apparatus and method
RU2007137517A (ru) Эффективное применение цифровой повышающей дискретизации с использованием ifft в системах ofdm для более простой аналоговой фильтрации
US8917588B2 (en) Fast Fourier transform and inverse fast Fourier transform (FFT/IFFT) operating core
CN104639281A (zh) 一种控制数据传输的方法、装置及系统
US7555512B2 (en) RAM-based fast fourier transform unit for wireless communications
WO2015109576A1 (zh) 数据传输方法、装置和系统
CN102970267B (zh) 数据调制方法和装置、数据解调方法和装置及通信设备
KR100720949B1 (ko) 직교 주파수 분할 다중화 시스템에서의 고속 푸리에 변환프로세서 및 그 변환 방법
CN101788974B (zh) 可变点fft/ifft运算方法、装置及系统
CN1249579A (zh) 正交多载波信号的生成方法及解码方法
GB2359967A (en) Co-processor for DSP handling QAM
US7711063B2 (en) Digital transmitter with data stream transformation circuitry
CN101686220B (zh) 数据处理方法及系统、无线装置、无线通信装置和传输设备
CN106656892A (zh) 发送数据的方法和设备
CN101964770B (zh) Ofdm子载波调制方法和系统
CN109547181B (zh) 一种短滤波器、单载波系统及多载波系统
WO2024114416A1 (zh) 数据传输方法、设备和存储介质
CN113422749B (zh) 基于laco-ofdm的可见光解调方法、装置、设备及存储介质

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant