CN102231378B - 一种led封装结构及其制备方法 - Google Patents
一种led封装结构及其制备方法 Download PDFInfo
- Publication number
- CN102231378B CN102231378B CN 201110137894 CN201110137894A CN102231378B CN 102231378 B CN102231378 B CN 102231378B CN 201110137894 CN201110137894 CN 201110137894 CN 201110137894 A CN201110137894 A CN 201110137894A CN 102231378 B CN102231378 B CN 102231378B
- Authority
- CN
- China
- Prior art keywords
- layer
- led
- type
- conductive layer
- preparation
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/484—Connecting portions
- H01L2224/48463—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
- H01L2224/48464—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area also being a ball bond, i.e. ball-to-ball
Landscapes
- Led Device Packages (AREA)
Abstract
本发明公开了一种LED封装结构,该LED封装结构采用LED器件模块结构,从而不需对每个LED芯片单元进行单独划片及打引线等一系列封装工序,节省了工序,降低了制作成本;且所述LED模块采用垂直电极结构,可直接进行正装封装,提高了LED的整体性能;同时,还公开了一种LED封装结构的制备方法,将具有垂直电极结构的LED模块与LED驱动电路以及ESD保护电路直接固定于板上芯片封装键合盘基板上,从而提高了LED的整体性能,并且由于每个LED模块包括多个LED芯片单元,且所述多个LED芯片单元通过同一衬底连接,从而不需对每个LED芯片单元进行单独划片及打引线等一系列封装工序,节省了工序,降低了制作成本。
Description
技术领域
本发明涉及LED制备技术领域,尤其涉及一种LED封装结构及其制备方法。
背景技术
发光二极管(LED,Light Emitting Diode)是一种半导体固体发光器件,其利用半导体PN结作为发光材料,可以直接将电转换为光。当半导体PN结的两端加上正向电压后,注入PN结中的少数载流子和多数载流子发生复合,放出过剩的能量而引起光子发射,直接发出颜色为红、橙、黄、绿、青、蓝、紫的光。
1998年,流明(Lumileds)公司封装出世界上第一个大功率LED(1W LUXOEN型器件),从而使LED器件从以前的指示灯应用变成可以替代传统照明的新型固体光源,引发了人类历史上继白炽灯发明以来的又一场照明革命。大功率LED由于芯片的功率密度很高,器件的设计者和制造者必须在结构和材料等方面对器件的热系统进行优化设计。
LED器件热系统的性能很大程度上取决于其封装材料及结构。传统的LED器件采用正装芯片结构,以蓝宝石衬底GaN基LED芯片为例,在正装芯片结构中,其电极位于芯片的出光面,光从最上面的P型GaN层取出。由于P型GaN层的电导率有限,因此需在P型GaN层表面再沉淀一层用于电流扩散的金属层(又称电流扩散层);且所述电流扩散层一般由Ni/Au或ITO组成。然而所述电流扩散层会吸收部分光,从而会降低芯片的出光效率。为了降低光吸收,所述电流扩散层的厚度应减少到几百纳米以下。而厚度的减少反过来又限制了电流扩散层在P型GaN层表面均匀和可靠地扩散大电流的能力;因此,正装芯片结构制约了LED芯片的工作功率。
同时,在正装芯片结构中,LED中的PN结的热量是通过蓝宝石衬底导出去的。由于导热路径较长,并且蓝宝石的热导系数较低,从而使得正装芯片结构的LED芯片的热阻较大。此外,在正装芯片结构中,其P电极和引线也会挡住部分光线,对出光效率造成影响。
因此,对于正装芯片结构的LED器件来说,其器件功率、出光效率和热性能均不可能是最优的。
并且,在大功率LED照明应用领域中,往往需要将几个或几十个,甚至上百个LED芯片单元(die)串联或并联起来使用。而在目前的LED芯片封装过程中,LED芯片都必须先划片成一个个单独的芯片单元(die),然后再对单独的芯片单元进行封装,并进行串并联,从而使得工艺步骤特别繁琐,制造效率较低,并且增加了制造成本。
因此,有必要对现有的LED封装结构及封装方法进行改进。
发明内容
本发明的目的在于提供一种LED封装结构及其制备方法,以提LED器件的整体性能。
为解决上述问题,本发明提出一种LED封装结构,包括:
至少一个LED模块,每个LED模块包括至少两个LED芯片单元,所述LED芯片单元之间设置有电隔离沟槽,同一LED模块上的所有LED芯片单元的N型电极连接在一起,且同一LED模块上的所有LED芯片单元的P型电极电连接在一起;
至少一个LED驱动电路;
至少一个ESD保护电路;
板上芯片封装键合盘基板,其上具有金属互联结构;所述LED模块、所述LED驱动电路以及所述ESD保护电路置于所述金属互联结构上,与所述金属互联结构固定连接,通过所述金属互联结构实现串并联电学连接;以及
荧光粉,涂敷于所述LED模块上。
可选的,所述LED芯片单元从下至上依次包括:低温缓冲层、N型电子注入层、多量子阱有源层、电子阻挡层、P型空穴注入层以及P型电极金属全发射层;其中,所述P型电极金属全发射层上制备有所述P型电极;所述N型电极直接覆盖所述低温缓冲层的底部,将同一LED模块上的所有LED芯片单元连接在一起。
可选的,所述LED模块为氮化镓基LED模块,其中,所述低温缓冲层为GaN层,所述N型电子注入层为N型GaN层,所述电子阻挡层为P型AlGaN层,所述P型空穴注入层为P型GaN层。
可选的,所述N型电极包括第一导电层及第二导电层,其中,所述第一导电层位于所述第二导电层上。
可选的,所述第一导电层的导电性大于所述第二导电层的导电性,所述第二导电层的散热性大于所述第一导电层的散热性。
可选的,所述第一导电层的材料为TiAlAu,所述第二导电层的材料为Al或Cu。
可选的,所述N型电极固定在所述金属互联结构上,所述P型电极通过一引线与所述金属互联结构相连。
可选的,所述金属互联结构为铜镍金复合金属层。
可选的,所述铜镍金复合金属层包括:
铜层,形成于所述板上芯片封装键合盘基板上;
镍层,形成于所述铜层上;
金层,形成于所述镍层上。
可选的,所述镍层的厚度为2~4um,所述金层的厚度为0.1~0.2um。
可选的,所述板上芯片封装键合盘基板为陶瓷COB键合盘基板或硅衬底COB键合盘基板。
同时,为解决上述问题,本发明还提出一种上述LED封装结构的制备方法,该方法包括如下步骤:
制备所述LED模块;
制作所述板上芯片封装键合盘基板;
将所述LED模块、所述LED驱动电路以及所述ESD保护电路置于所述板上芯片封装键合盘基板上,与所述金属互联结构固定连接;以及
在所述LED模块上涂敷荧光粉。
可选的,所述制备LED模块具体包括如下步骤:
提供衬底;
在所述衬底上依次生长低温缓冲层、N型电子注入层、多量子阱有源层、电子阻挡层、P型空穴注入层以及P型电极金属全发射层;
依次刻蚀所述P型电极金属全发射层、P型空穴注入层、电子阻挡层、多量子阱有源层、N型电子注入层以及低温缓冲层,形成电隔离沟槽;
在所述P型电极金属全发射层上制备P型电极;
去除所述衬底;
制备N型电极,所述N型电极覆盖所述低温缓冲层的底部,并部分填入所述电隔离沟槽;
划片,形成多个LED模块,其中每个LED模块包括多个LED芯片单元。
可选的,所述LED模块为氮化镓基LED模块,其中,所述低温缓冲层为GaN层,所述N型电子注入层为N型GaN层,所述电子阻挡层为P型AlGaN层,所述P型空穴注入层为P型GaN层。
可选的,所述N型电极包括第一导电层及第二导电层,其中,所述第一导电层位于所述第二导电层上。
可选的,所述第一导电层的导电性大于所述第二导电层的导电性,所述第二导电层的散热性大于所述第一导电层的散热性。
可选的,所述第一导电层的材料为TiAlAu,所述第二导电层的材料为Al或Cu。
可选的,所述N型电极固定在所述金属互联结构上,所述P型电极通过一引线与所述金属互联结构相连。
可选的,所述金属互联结构为铜镍金复合金属层。
可选的,所述铜镍金复合金属层包括:
铜层,形成于所述板上芯片封装键合盘基板上;
镍层,形成于所述铜层上;
金层,形成于所述镍层上。
可选的,所述镍层的厚度为2~4um,所述金层的厚度为0.1~0.2um。
可选的,所述板上芯片封装键合盘基板为陶瓷COB键合盘基板或硅衬底COB键合盘基板。
与现有技术相比,本发明提供的LED封装结构采用LED器件模块结构,每个LED模块包括多个LED芯片单元,从而不需对每个LED芯片单元进行单独划片以及打引线等一系列封装工序,节省了工序,降低了制作成本;并且所述LED模块采用垂直电极结构且剥离了衬底,其与LED驱动电路以及ESD保护电路直接固定于板上芯片封装键合盘基板上,从而省略了芯片固晶、金线键合的步骤,降低了制造成本,提高了制造效率,并且解决了小尺寸的LED封装中焊盘和引线的挡光问题,大幅度提高了LED的出光效率,节省了封装空间,实现了LED封装尺寸进一步小型化与集成化。
与现有技术相比,本发明提供的LED封装结构的制备方法,将LED模块与LED驱动电路以及ESD保护电路直接固定于板上芯片封装键合盘基板上,从而省略了芯片固晶、金线键合的步骤,降低了制造成本,提高了制造效率,并且解决了小尺寸的LED封装中焊盘和引线的挡光问题,大幅度提高了LED的出光效率,节省了封装空间,实现了LED封装尺寸进一步小型化与集成化;并且由于每个LED模块包括多个LED芯片单元,从而不需对每个LED芯片单元进行单独划片以及打引线等一系列封装工序,节省了工序,降低了制作成本。
附图说明
图1为本发明实施例提供的LED封装结构的剖面图;
图2A至图2K为本发明实施例提供的LED封装结构制备方法中各步骤对应的器件剖面图。
具体实施方式
以下结合附图和具体实施例对本发明提出的LED封装结构及其制备方法作进一步详细说明。根据下面说明和权利要求书,本发明的优点和特征将更清楚。需说明的是,附图均采用非常简化的形式且均使用非精准的比率,仅用于方便、明晰地辅助说明本发明实施例的目的。
本发明的核心思想在于,提供一种LED封装结构,该LED封装结构采用LED器件模块结构,从而不需对每个LED芯片单元进行单独划片以及打引线等一系列封装工序,节省了工序,降低了制作成本;且所述LED模块采用垂直电极结构,可直接固定于板上芯片封装键合盘基板上,从而省略了芯片固晶、金线键合的步骤,降低了制造成本,提高了制造效率,并且解决了小尺寸的LED封装中焊盘和引线的挡光问题,大幅度提高了LED的出光效率,节省了封装空间,实现了LED封装尺寸进一步小型化与集成化;同时,还提供一种LED封装结构的制备方法,将LED模块与LED驱动电路以及ESD保护电路直接固定于板上芯片封装键合盘基板上,从而省略了芯片固晶,金线键合的步骤,降低了制造成本,提高了制造效率,并且解决了小尺寸的LED封装中焊盘和引线的挡光问题,大幅度提高了LED的出光效率,节省了封装空间,实现了LED封装尺寸进一步小型化与集成化,并且由于每个LED模块包括多个LED芯片单元,从而不需对每个LED芯片单元进行单独划片以及打引线等一系列封装工序,节省了工序,降低了制作成本。
请参考图1,图1为本发明实施例提供的LED封装结构的剖面图,如图1所示,本发明实施例提供的LED封装结构包括:
至少一个LED模块,每个LED模块至少包括两个LED芯片单元120(图中只示意了3个),所述LED芯片单元120之间设置有电隔离沟槽,同一LED模块上的所有LED芯片单元120的N型电极130b连接在一起,且同一LED模块上的所有LED芯片单元120的P型电极130a电连接在一起;
至少一个LED驱动电路130;
至少一个ESD保护电路(图中未示意);
板上芯片封装键合盘基板110,其上具有金属互联结构111;所述LED模块、所述LED驱动电路130以及所述ESD保护电路置于所述金属互联结构111上,与所述金属互联结构111固定连接,通过所述金属互联结构111实现串并联电学连接;以及
荧光粉140,涂敷于所述LED模块上。
本发明实施例提供的LED封装结构采用LED器件模块结构,从而不需对每个LED芯片单元进行单独划片以及打引线等一系列封装工序,节省了工序,降低了制作成本;且所述LED模块采用垂直电极结构,可直接固定于板上芯片封装键合盘基板上,从而省略了芯片固晶、金线键合的步骤,降低了制造成本,提高了制造效率,并且解决了小尺寸的LED封装中焊盘和引线的挡光问题,大幅度提高了LED的出光效率,节省了封装空间,实现了LED封装尺寸进一步小型化与集成化。
进一步地,所述LED芯片单元120从下至上依次包括:低温缓冲层、N型电子注入层、多量子阱有源层、电子阻挡层、P型空穴注入层以及P型电极金属全发射层,其中,所述P型电极金属全发射层上制备有P型电极130a;所述N型电极130b直接覆盖所述低温缓冲层的底部,将同一LED模块上的所有LED芯片单元120连接在一起。
在本发明的一个具体实施例中,所述LED模块为氮化镓基LED模块,其中,所述低温缓冲层为GaN层,所述N型电子注入层123为N型GaN层,所述电子阻挡层为P型AlGaN层,所述P型空穴注入层为P型GaN层。
进一步地,所述N型电极130b包括第一导电层及第二导电层,其中,所述第一导电层位于所述第二导电层上。
进一步地,所述第一导电层的导电性大于所述第二导电层的导电性,从而降低所述N型电极130b与所述低温缓冲层之间的接触电阻;所述第二导电层的散热性大于所述第一导电层的散热性,从而提高器件的散热性能。
进一步地,所述第一导电层的材料为TiAlAu,所述第二导电层的材料为Al或Cu;然而本发明并不以此为限,只要保证所述第一导电层的导电性较好,第二导电层的散热性较好即可。
进一步地,所述N型电极130b固定在所述金属互联结构111上,所述P型电极130a通过一引线与所述金属互联结构111相连。
本发明提供的LED模块由于剥离了衬底,使得N型电极130b直接设置在所述低温缓冲层与所述金属互联结构111之间,从而提高了器件的导电性能及散热性能。
进一步地,所述金属互联结构111为铜镍金复合金属层。具体地,所述铜镍金复合金属层包括:
铜层,形成于所述板上芯片封装键合盘基板110上;
镍层,形成于所述铜层上;其中,所述镍层的厚度为2~4um;
金层,形成于所述镍层上,其中,所述金层的厚度为0.1~0.2um。
由于本发明实施例提供的键合盘111为铜镍金复合金属层,从而大大提高了键合盘的导电导热能力。
进一步地,所述板上芯片封装键合盘基板110为陶瓷COB键合盘基板或硅衬底COB键合盘基板,从而使得所述板上芯片封装键合盘基板110具有较高的热导系数。其中,所述陶瓷COB键合盘基板可具体地为氮化铝COB键合盘基板。
本发明实施例提供的LED封装结构,其LED芯片单元120中的PN结的热量可直接通过所述金属互联结构111传导至所述芯片封装键合盘基板110上,通过所述芯片封装键合盘基板110散发至环境中,从而使得其散热效果更优。
请继续参考图2A至图2K,图2A至图2K为本发明实施例提供的LED封装结构制备方法中各步骤对应的器件剖面图,结合图2A至图2K,本发明实施例提供的LED封装结构的制备方法包括如下步骤:
步骤一:制备LED模块;具体包括以下步骤:
提供衬底121;
在所述衬底121上依次生长低温缓冲层122、N型电子注入层123、多量子阱有源层124、电子阻挡层125、P型空穴注入层126以及P型电极金属全发射层127,如图2A所示;
依次刻蚀所述P型电极金属全发射层127、P型空穴注入层126、电子阻挡层125、多量子阱有源层124、N型电子注入层123以及低温缓冲层122,形成电隔离沟槽128,如图2B所示;
在所述P型电极金属全发射层上制备P型电极130a;关于P型电极130a的结构请参考图2C至图2E,其中图2C为制备好P型电极130a的器件的俯视图,图2D为图2C沿A-A方向的剖面图,图2E为图2C沿B-B方向的剖面图,如图2C至图2E所示,每个LED芯片单元的P型电极130a是电连接在一起的;
去除所述衬底,如图2F所示;具体地,通过激光剥离(LLO,Laser Lift-Off)去研磨去除所述衬底;
制备N型电极130b,所述N型电极130b覆盖所述低温缓冲层122的底部,并部分填入所述电隔离沟槽128,如图2G所示;具体地,所述N型电极130b包括第一导电层及第二导电层,其中,所述第一导电层位于所述第二导电层上;所述第一导电层的导电性大于所述第二导电层的导电性,所述第二导电层的散热性大于所述第一导电层的散热性;优选地,所述第一导电层的材料为TiAlAu,所述第二导电层的材料为Al或Cu;
划片,形成多个LED模块,其中每个LED模块包括多个LED芯片单元120,如图2H所示。
在本发明的一个具体实施例中,所述衬底121为蓝宝石衬底,所述LED模块为氮化镓基LED模块,其中,所述低温缓冲层122为GaN层,所述N型电子注入层123为N型GaN层,所述电子阻挡层125为P型AlGaN层,所述P型空穴注入层126为P型GaN层。当然,本发明并不以此为限,所述LED模块还可以为其它类型的LED,例如三五族系LED。
步骤二:制作板上芯片封装键合盘基板110,如图2I所示;其中所述板上芯片封装键合盘基板110上具有金属互联结构111;在本发明的一个具体实施例中,所述金属互联结构111为铜镍金复合金属层,所述铜镍金复合金属层包括:形成于所述板上芯片封装键合盘基板110上的铜层,形成于所述铜层上的镍层以及形成于所述镍层上的金层。其中,所述镍层的厚度为2~4um,所述金层的厚度为0.1~0.2um。
进一步地,所述板上芯片封装键合盘基板110为陶瓷COB键合盘基板或硅衬底COB键合盘基板,从而使得所述板上芯片封装键合盘基板110具有较高的热导系数。其中,所述陶瓷COB键合盘基板可具体地为氮化铝COB键合盘基板。
步骤三:将所述LED模块、LED驱动电路130以及ESD保护电路置于所述板上芯片封装键合盘基板110上,与所述金属互联结构111固定连接,如图2J所示;具体地,对于所述LED模块来说,将所述P型电极130a通过一引线连接至所述金属互联结构111上,所述N型电极130b通过金属凸点焊球焊接至所述金属互联结构111上。当然,为了提高LED器件的可靠性,焊接之后,所述金属凸点焊球112上还涂敷了硅胶。
步骤三:在所述LED模块上涂敷荧光粉140,如图2K所示。
综上所述,本发明提供了一种LED封装结构,该LED封装结构采用LED器件模块结构,从而不需对每个LED芯片单元进行单独划片以及打引线等一系列封装工序,节省了工序,降低了制作成本;且所述LED采用垂直电极结构,直接固定于板上芯片封装键合盘基板上,从而省略了芯片固晶、金线键合的步骤,降低了制造成本,提高了制造效率,并且解决了小尺寸的LED封装中焊盘和引线的挡光问题,大幅度提高了LED的出光效率,节省了封装空间,实现了LED封装尺寸进一步小型化与集成化;同时,还提供了一种LED封装结构的制备方法,将LED模块与LED驱动电路以及ESD保护电路直接固定于板上芯片封装键合盘基板上,从而省略了芯片固晶,金线键合的步骤,降低了制造成本,提高了制造效率,并且解决了小尺寸的LED封装中焊盘和引线的挡光问题,大幅度提高了LED的出光效率,节省了封装空间,实现了LED封装尺寸进一步小型化与集成化,并且由于每个LED模块包括多个LED芯片单元,从而不需对每个LED芯片单元进行单独划片以及打引线等一系列封装工序,节省了工序,降低了制作成本。
显然,本领域的技术人员可以对发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。
Claims (21)
1.一种LED封装结构,其特征在于,包括:
至少一个LED模块,每个LED模块包括至少两个LED芯片单元,所述LED芯片单元之间设置有电隔离沟槽,同一LED模块上的所有LED芯片单元的N型电极连接在一起,且同一LED模块上的所有LED芯片单元的P型电极电连接在一起;所述LED芯片单元从下至上依次包括:低温缓冲层、N型电子注入层、多量子阱有源层、电子阻挡层、P型空穴注入层以及P型电极金属全发射层;其中,所述P型电极金属全发射层上制备有所述P型电极;所述N型电极直接覆盖所述低温缓冲层的底部,将同一LED模块上的所有LED芯片单元连接在一起;
至少一个LED驱动电路;
至少一个ESD保护电路;
板上芯片封装键合盘基板,其上具有金属互联结构;所述LED模块、所述LED驱动电路以及所述ESD保护电路置于所述金属互联结构上,与所述金属互联结构固定连接,通过所述金属互联结构实现串并联电学连接;以及
荧光粉,涂敷于所述LED模块上。
2.如权利要求1所述的LED封装结构,其特征在于,所述LED模块为氮化镓基LED模块,其中,所述低温缓冲层为GaN层,所述N型电子注入层为N型GaN层,所述电子阻挡层为P型AlGaN层,所述P型空穴注入层为P型GaN层。
3.如权利要求1所述的LED封装结构,其特征在于,所述N型电极包括第一导电层及第二导电层,其中,所述第一导电层位于所述第二导电层上。
4.如权利要求3所述的LED封装结构,其特征在于,所述第一导电层的导电性大于所述第二导电层的导电性,所述第二导电层的散热性大于所述第一导电层的散热性。
5.如权利要求4所述的LED封装结构,其特征在于,所述第一导电层的材料为TiAlAu,所述第二导电层的材料为Al或Cu。
6.如权利要求1所述的LED封装结构,其特征在于,所述N型电极固定在所述金属互联结构上,所述P型电极通过一引线与所述金属互联结构相连。
7.如权利要求1或6所述的LED封装结构,其特征在于,所述金属互联结构为铜镍金复合金属层。
8.如权利要求7所述的LED封装结构,其特征在于,所述铜镍金复合金属层包括:
铜层,形成于所述板上芯片封装键合盘基板上;
镍层,形成于所述铜层上;
金层,形成于所述镍层上。
9.如权利要求8所述的LED封装结构,其特征在于,所述镍层的厚度为2~4um,所述金层的厚度为0.1~0.2um。
10.如权利要求1所述的LED封装结构,其特征在于,所述板上芯片封装键合盘基板为陶瓷COB键合盘基板或硅衬底COB键合盘基板。
11.一种如权利要求1所述的LED封装结构的制备方法,其特征在于,包括如下步骤:
制备所述LED模块;
制作所述板上芯片封装键合盘基板;
将所述LED模块、所述LED驱动电路以及所述ESD保护电路置于所述板上芯片封装键合盘基板上,与所述金属互联结构固定连接;以及
在所述LED模块上涂敷荧光粉。
12.如权利要求11所述的LED封装结构的制备方法,其特征在于,所述制备LED模块具体包括如下步骤:
提供衬底;
在所述衬底上依次生长低温缓冲层、N型电子注入层、多量子阱有源层、电子阻挡层、P型空穴注入层以及P型电极金属全发射层;
依次刻蚀所述P型电极金属全发射层、P型空穴注入层、电子阻挡层、多量子阱有源层、N型电子注入层以及低温缓冲层,形成电隔离沟槽;
在所述P型电极金属全发射层上制备P型电极;
去除所述衬底;
制备N型电极,所述N型电极覆盖所述低温缓冲层的底部,并部分填入所述电隔离沟槽;
划片,形成多个LED模块,其中每个LED模块包括多个LED芯片单元。
13.如权利要求12所述的LED封装结构的制备方法,其特征在于,所述LED模块为氮化镓基LED模块,其中,所述低温缓冲层为GaN层,所述N型电子注入层为N型GaN层,所述电子阻挡层为P型AlGaN层,所述P型空穴注入层为P型GaN层。
14.如权利要求12所述的LED封装结构的制备方法,其特征在于,所述N型电极包括第一导电层及第二导电层,其中,所述第一导电层位于所述第二导电层上。
15.如权利要求14所述的LED封装结构的制备方法,其特征在于,所述第一导电层的导电性大于所述第二导电层的导电性,所述第二导电层的散热性大于所述第一导电层的散热性。
16.如权利要求15所述的LED封装结构的制备方法,其特征在于,所述第一导电层的材料为TiAlAu,所述第二导电层的材料为Al或Cu。
17.如权利要求12所述的LED封装结构的制备方法,其特征在于,所述N型电极固定在所述金属互联结构上,所述P型电极通过一引线与所述金属互联结构相连。
18.如权利要求11或17所述的LED封装结构的制备方法,其特征在于,所述金属互联结构为铜镍金复合金属层。
19.如权利要求18所述的LED封装结构的制备方法,其特征在于,所述铜镍金复合金属层包括:
铜层,形成于所述板上芯片封装键合盘基板上;
镍层,形成于所述铜层上;
金层,形成于所述镍层上。
20.如权利要求19所述的LED封装结构的制备方法,其特征在于,所述镍层的厚度为2~4um,所述金层的厚度为0.1~0.2um。
21.如权利要求11所述的LED封装结构的制备方法,其特征在于,所述板上芯片封装键合盘基板为陶瓷COB键合盘基板或硅衬底COB键合盘基板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 201110137894 CN102231378B (zh) | 2011-05-25 | 2011-05-25 | 一种led封装结构及其制备方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 201110137894 CN102231378B (zh) | 2011-05-25 | 2011-05-25 | 一种led封装结构及其制备方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102231378A CN102231378A (zh) | 2011-11-02 |
CN102231378B true CN102231378B (zh) | 2013-05-29 |
Family
ID=44843932
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN 201110137894 Expired - Fee Related CN102231378B (zh) | 2011-05-25 | 2011-05-25 | 一种led封装结构及其制备方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102231378B (zh) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102395236B (zh) * | 2011-11-30 | 2013-11-27 | 上海俪德照明科技股份有限公司 | 一种采用cob工艺的led灯板 |
CN103177662B (zh) * | 2011-12-21 | 2015-01-21 | 四川柏狮光电技术有限公司 | 高密度全彩led显示点阵模块 |
WO2014017871A2 (ko) * | 2012-07-26 | 2014-01-30 | An Sang Jeong | 반도체 발광소자 |
CN103887293A (zh) * | 2012-12-19 | 2014-06-25 | 苏州科医世凯半导体技术有限责任公司 | 一种新型led芯片 |
DE102016113168A1 (de) * | 2016-07-18 | 2018-01-18 | Osram Opto Semiconductors Gmbh | Modul für eine videowand |
CN109119409B (zh) * | 2018-08-27 | 2020-07-24 | 福建兆元光电有限公司 | 多合一led芯片及制造方法 |
US11817535B2 (en) | 2020-04-21 | 2023-11-14 | Raysolve Optoelectronics (Suzhou) Company Limited | Light emitting diode structure and method for manufacturing the same |
US20220140217A1 (en) * | 2020-10-30 | 2022-05-05 | Raysolve Optoelectronics (Suzhou) Company Limited | Light emitting diode structure and method for manufacturing the same |
WO2022217648A1 (en) * | 2021-04-13 | 2022-10-20 | Raysolve Optoelectronics (Suzhou) Co. Ltd. | Light emitting diode structure and method for manufacturing thereof |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1624944A (zh) * | 2003-12-03 | 2005-06-08 | 住友电气工业株式会社 | 发光装置 |
CN1819254A (zh) * | 2005-12-28 | 2006-08-16 | 亚世达科技股份有限公司 | 发光二极管芯片 |
US7154149B2 (en) * | 2003-07-31 | 2006-12-26 | Epistar Corporation | EDS protection configuration and method for light emitting diodes |
CN101663767A (zh) * | 2007-01-22 | 2010-03-03 | 美商克立股份有限公司 | 一种晶片级荧光体涂层方法和利用该方法制造的器件 |
-
2011
- 2011-05-25 CN CN 201110137894 patent/CN102231378B/zh not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7154149B2 (en) * | 2003-07-31 | 2006-12-26 | Epistar Corporation | EDS protection configuration and method for light emitting diodes |
CN1624944A (zh) * | 2003-12-03 | 2005-06-08 | 住友电气工业株式会社 | 发光装置 |
CN1819254A (zh) * | 2005-12-28 | 2006-08-16 | 亚世达科技股份有限公司 | 发光二极管芯片 |
CN101663767A (zh) * | 2007-01-22 | 2010-03-03 | 美商克立股份有限公司 | 一种晶片级荧光体涂层方法和利用该方法制造的器件 |
Also Published As
Publication number | Publication date |
---|---|
CN102231378A (zh) | 2011-11-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102214649B (zh) | 一种led封装结构及其制备方法 | |
CN102231378B (zh) | 一种led封装结构及其制备方法 | |
US7683396B2 (en) | High power light emitting device assembly utilizing ESD protective means sandwiched between dual sub-mounts | |
CN102339913B (zh) | 高压led器件及其制造方法 | |
JP5918221B2 (ja) | Ledチップの製造方法 | |
US8610136B2 (en) | Thermally optimised LED chip-on-board module | |
CN102194987B (zh) | 发光装置封装元件 | |
TWI414088B (zh) | 發光元件及其製造方法 | |
US8441020B2 (en) | Light emitting diode wafer-level package with self-aligning features | |
CN106981550B (zh) | 一种易封装易散热倒装高压led芯片 | |
EP2249403A1 (en) | A manufacturing method of led apparatus | |
CN104037317B (zh) | 一种使用陶瓷散热的高功率led灯具 | |
CN102194972B (zh) | 发光装置封装元件 | |
CN102214652B (zh) | 一种led封装结构及其制备方法 | |
CN102201527A (zh) | 一种led封装结构及其制备方法 | |
CN101859865B (zh) | 一种大功率白光led器件的无金线封装方法及白光led器件 | |
CN102226995B (zh) | 一种led封装结构及其制备方法 | |
CN100459195C (zh) | 可防止静电破坏的发光器封装结构及其制造方法 | |
CN102214746B (zh) | 一种氮化镓基功率型led芯片制作方法 | |
EP2439794B1 (en) | Light emitting device | |
CN105023932B (zh) | 一种结合led外延结构与led封装基板为一体的垂直式led阵列元件 | |
CN207116432U (zh) | 一种csp封装的高压led芯片结构 | |
CN2798315Y (zh) | 大功率发光二极管封装结构 | |
CN110416396B (zh) | 一种节能环保型照明装置及其制造方法 | |
CN215527747U (zh) | 一种生长在荧光材料与蓝宝石复合衬底上的led芯片 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20130529 Termination date: 20200525 |