CN102169697A - 抑制光盘数据直流和值的装置和方法 - Google Patents
抑制光盘数据直流和值的装置和方法 Download PDFInfo
- Publication number
- CN102169697A CN102169697A CN 201110001620 CN201110001620A CN102169697A CN 102169697 A CN102169697 A CN 102169697A CN 201110001620 CN201110001620 CN 201110001620 CN 201110001620 A CN201110001620 A CN 201110001620A CN 102169697 A CN102169697 A CN 102169697A
- Authority
- CN
- China
- Prior art keywords
- stream
- dsv
- data
- value
- submodule
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 26
- 238000009825 accumulation Methods 0.000 claims abstract description 57
- 230000003287 optical effect Effects 0.000 claims abstract description 18
- 239000003550 marker Substances 0.000 claims abstract description 5
- 230000001360 synchronised effect Effects 0.000 claims description 12
- 230000005764 inhibitory process Effects 0.000 claims description 8
- 238000006243 chemical reaction Methods 0.000 claims description 5
- 230000008676 import Effects 0.000 claims description 3
- 230000002401 inhibitory effect Effects 0.000 abstract 1
- 230000000694 effects Effects 0.000 description 4
- 238000010586 diagram Methods 0.000 description 3
- 238000004364 calculation method Methods 0.000 description 2
- 239000007795 chemical reaction product Substances 0.000 description 1
- 238000002474 experimental method Methods 0.000 description 1
- 230000000452 restraining effect Effects 0.000 description 1
- 238000003466 welding Methods 0.000 description 1
Images
Landscapes
- Signal Processing For Digital Recording And Reproducing (AREA)
Abstract
一种抑制光盘数据直流和值的装置和方法,该装置由原始数据处理器、调制流数据处理器、流DSV值累加计算器、流DSV最高值寄存器、流DSV和值寄存器、流DSV最高值比较器、流DSV和值比较器、流标志位比较器和流输出处理器构成,本发明通过对原始数据调制码分流枚举来实现抑制光盘数据直流和值,这能有效的抑制数据直流和的发散,本发明具有实现方便,DSV抑制效果佳,可靠实用的特点。
Description
技术领域
本发明涉及光盘,特别是一种通过对原始数据调制码分流枚举来实现抑制光盘数据的直流和值(以下简称为DSV)的装置和方法。
背景技术
在光存储系统中,信道码元序列被表示为信息“坑”或“岸”,由于物理上的原因,这些连续的“坑”或“岸”的长度既不能太长,也不能太短。因此,只有那些满足游程长度受限条件的码元序列才能被记录。因此原始数据就需要被适当的调制。
调制后的信号并不直接输入到信道中,而是要经过反转不归零(NonReturn to Zero,Inverted,NRZI)的转换,“1”对应信号跳变,“0”对应信号不变。
而在调制后的信号中很可能包含直流(DC)分量,DC分量的存在将直接影响到刻录的质量,导致误码率上升,更严重可能导致刻录失败。因此我们必须要抑制DC分量。
当调制后的码序列中将码字“1”赋值为+1,并且码字“0”赋值为-1时,数字和值(简称为DSV)被定义为各值的和。DSV给出了在码序列中的DC分量的表示。DSV的绝对值越大代表DC分量越大。所以我们可以通过抑制DSV来达到抑制DC的目的。
发明内容
本发明要解决的技术问题在于:
1、提供一种抑制光盘数据直流和值的装置;
2、提供一种抑制光盘数据的直流和值(DSV)的方法;
本发明通过对原始数据调制码分流枚举的方法对原始数据并行处理,实现稳定的数据输出,以达到具有实现方便,DSV抑制效果佳,可靠实用的特点。
本发明的技术解决方案如下:
一种抑制光盘数据直流和值的装置,其特点在于该装置由原始数据处理器、调制流数据处理器、流DSV值累加计算器、流DSV最高值寄存器、流DSV和值寄存器、流DSV最高值比较器、流DSV和值比较器、流标志位比较器、流输出处理器构成,其中DSV为数据直流和值的简称,以下相同,上述元部件的位置关系如下:
所述的原始数据处理器第一输出端连接所述的调制流数据处理器的第一输入端,所述的原始数据处理器第二输出端连接所述的流输出处理器的第二输入端;
所述的调制流数据处理器的输出端分别连接所述的流DSV值累加计算器的输入端和所述的流输出处理器的输入端;
所述的调制流数据处理器具有N个与数据流的标志位相对应的子模块寄存单元,其中N=2n,n为2~10的正整数,该正整数n是装置每次调制的原始数据的个数;
所述的流DSV值累加计算器具有N个与数据流的标志位相对应的子模块计算单元;所述的流DSV最高值寄存器具有N个与数据流的标志位相对应的子模块寄存单元,所述的流DSV和值寄存器具有N个与数据流的标志位相对应的子模块寄存单元;所述的调制流数据处理器的N个与数据流的标志位相对应的子模块寄存单元的输出端与所述的流DSV值累加计算器的N个与数据流的标志位相对应的子模块计算单元的输入端相连,该流DSV值累加计算器的N个与数据流的标志位相对应的子模块计算单元的输出端分别与所述的流DSV最高值寄存器的N个与数据流的标志位相对应的子模块寄存单元的输入端和所述的流DSV和值寄存器的N个与数据流的标志位相对应的子模块寄存单元的输入端对应相连;
所述的流DSV最高值寄存器的N个与数据流的标志位相对应的子模块寄存单元的输出端与所述的流DSV最高值比较器的输入端相连;所述的流DSV和值寄存器的N个与数据流的标志位相对应的子模块寄存单元的输出端与所述的流DSV和值比较器的输入端相连;所述的流DSV最高值比较器的输出端和所述的流DSV和值比较器的输出端与所述的流标志位比较器的输入端相连;该流标志位比较器的输出端与所述的流调制流数据处理器的第二输入端相连;
所述的流输出处理器的输出端与所述的原始数据处理器的第二输入端相连。
一种利用上述抑制光盘数据直流和值的装置抑制光盘数据直流和值的方法,该方法包括以下步骤:
①装置中各单元清零,原始数据处理器获取原始数据文件中一次需要调制的原始数据流,一次需要调制的原始数据个数n由系统初始设置,n可为2到10以内的自然数;
②该原始数据处理器根据读取的原始数据并依据嵌入的调制码表,检索出同步码和每个原始数据的2个调制码字,将原始数据的每个数据各取一个调制码字并按原始数据的顺序组合,形成N个数据流,称为调制流数据,并依序进行标志位标记,N=2n,分别将所述的调制流数据按标志位依次输入所述的调制流数据处理器中的N个与数据流的标志位相对应的子模块寄存单元中,将所述的同步码传送给流输出处理器;
③所述的流DSV值累加计算器中N个与数据流的标志位相对应的子模块累加计算单元从所述的调制流数据处理器的N个与数据流的标志位相对应子模块寄存单元获得相应的调制流数据并各自计算各自调制流数据的DSV值,即数据直流和值,流DSV值累加计算器中子模块累加计算单元的计算DSV瞬时值的方法为:
1、初始DSV累加计算符号为负号,即“-”,且DSV的初始值为0;
2、在调制流数据中,如果遇到“1”的位,将当前DSV累加计算符号进行变换:从正“+”变为负“-”,或从负“-”变为正“+”;
3、遇到“0”的位,就将DSV的值按照当前的DSV累加计算符号对DSV值进行计算:符号为“+”,则+1,符号为“-”则-1;
流DSV值累加计算器中子模块累加计算单元对调制流数据当前位计算的DSV瞬时值实时地分别输入所述的流DSV最高值寄存器与数据流标志位相对应各子模块和所述流DSV和值寄存器与数据流标志位相对应各子模块;
所述的流DSV最高值寄存器将所述的DSV瞬时值与已有的DSV值比较,如果输入的DSV瞬时值比已有的DSV值大,则将输入DSV瞬时值替换子模块中的DSV值,否则不做替换,最后记录调制流数据的DSV最高值;
所述流DSV和值寄存器将输入的DSV瞬时值不断替换已有的DSV值,最后记录调制流数据最后一位累加的DSV和值;
④所述的流DSV最高值比较器对所述的流DSV最高值寄存器中与数据流标志位相对应各个子模块中的DSV最高值进行比较,获得绝对值最高的DSV值以及该值所在的数据流标志位,有相等则选择标志位较小的流,并把得到的流标志位传送给所述的流标志位比较器;
⑤所述的流DSV和值比较器对所述的流DSV和值寄存器中与数据流标志位相对应各个子模块中的DSV和值进行比较,获得DSV和值的绝对值最小和次小的值以及这两个值所在的流标志位,有相等则标志位较小的为最小的流,标志位较大的为次小的流,并把得到的两个流标志位传送给所述的流标志位比较器;
⑥所述的流标志位比较器对输入的三个标志位数据,即流流DSV最高值比较器输出的一个流标志和流DSV和值比较器输出的两个流标志位进行比较,如果流DSV最高值比较器输出的流标志和流DSV和值比较器输出的两个流标志位中的DSV和值最小的标志位相同,则输出DSV和值比较器得到的两个流标志位中的DSV和值次小的标志位给流调制流数据处理器,否则输出DSV和值比较器中DSV和值最小的标志位给调制流数据处理器;
⑦所述的调制流数据处理器根据获得标志位,触发相应标志位子寄存器中的调制数据传送给流输出处理器;
⑧所述流输出处理器在获取了原始数据处理器的同步码数据以及流调制流数据处理器中的调制流数据后,将数据按同步码数据在前调制流数据在后的顺序输出给外部文件,同时输出一个信号给所述的原始数据处理器;
⑨所述的原始数据处理器在接受到所述流输出处理器的信号后,再次读入下一次需要调制的指定个数的原始数据,系统依次循环,直到原始文件中的原始数据读取结束为止。
本发明的技术效果:
1、本发明所述的原始数据存储器,调制流数据处理器,DSV值累加计算器,DSV最高值寄存器,DSV和值寄存器,DSV比较器,流标志位比较器,流存储器均可在一片可编程逻辑门阵列上实现。
2、本发明通过对原始数据调制码分流枚举来实现抑制光盘数据直流和值(DSV),能有效的抑制数据直流和(DSV)的发散。现行一般的DSV控制方法主要是依靠调制说明中提供的方法实现,而本发明采用通过对原始数据调制码分流枚举的方法实现,完全不同于调制说明中的抑制方法,DSV能得以很好的抑制。
3、本发明通过对原始数据调制码分流枚举的方法对原始数据并行处理,能稳定地输出数据,具有实现方便,DSV抑制效果佳,可靠实用的特点。
附图说明
图1是本发明实现抑制光盘数据和值装置的结构框图。
图2是为列举的2个原始数据在调制流数据处理器中嵌入的调制码表中相应调制码字的示意图。
图3是为调制流数据处理器中得到的各个调制流寄存器子模块中的调制数据示意图。
图4是DSV累加值计算器对调制流寄存器子模块中的调制数据进行DSV计算的DSV变化曲线图。
图5表示由图3实例中调制流数据处理器2中的8个子寄存器的8个子流分别经过流DSV值累加计算器3进行DSV计算的DSV值的变化情况。
具体实施方式
下面结合实例及附图对本发明做进一步说明,但不应以此限制本发明的保护范围。
图1为本发明抑制光盘数据和值的装置的结构框图。由图可见,本发明抑制光盘数据和值的装置由原始数据存储器1、调制流数据处理器2、流DSV值累加计算器3、流DSV最高值寄存器4、流DSV和值寄存器5、流DSV最高值比较器6、流DSV和值比较器7、流标志位比较器8、流输出处理器(9)构成,上述元部件的位置关系如下:
所述的原始数据处理器1第一输出端连接所述的调制流数据处理器2的第一输入端,所述的原始数据处理器1第二输出端连接所述的流输出处理器(9)的第二输入端;
所述的调制流数据处理器2的输出端分别连接所述的流DSV值累加计算器(3)的输入端和所述的流输出处理器9的输入端;
所述的调制流数据处理器2具有N个与数据流的标志位相对应的子模块寄存单元,其中N=2n,n为2~10的正整数,该正整数n是装置每次调制的原始数据的个数;
所述的流DSV值累加计算器3具有N个与数据流的标志位相对应的子模块计算单元;所述的流DSV最高值寄存器4具有N个与数据流的标志位相对应的子模块寄存单元,所述的流DSV和值寄存器5具有N个与数据流的标志位相对应的子模块寄存单元;所述的调制流数据处理器2的N个与数据流的标志位相对应的子模块寄存单元的输出端与所述的流DSV值累加计算器3的N个与数据流的标志位相对应的子模块计算单元的输入端相连,该流DSV值累加计算器3的N个与数据流的标志位相对应的子模块计算单元的输出端分别与所述的流DSV最高值寄存器4的N个与数据流的标志位相对应的子模块寄存单元的输入端和所述的流DSV和值寄存器5的N个与数据流的标志位相对应的子模块寄存单元的输入端对应相连;
所述的流DSV最高值寄存器4的N个与数据流的标志位相对应的子模块寄存单元的输出端与所述的流DSV最高值比较器6的输入端相连;所述的流DSV和值寄存器5的N个与数据流的标志位相对应的子模块寄存单元的输出端与所述的流DSV和值比较器7的输入端相连;所述的流DSV最高值比较器6的输出端和所述的流DSV和值比较器7的输出端与所述的流标志位比较器8的输入端相连;该流标志位比较器8的输出端分别与所述的流调制流数据处理器2的第二输入端相连;
所述的流输出处理器9的输出端与所述的原始数据处理器1的第二输入端相连。
利用上述抑制光盘数据直流和值的装置抑制光盘数据直流和值的方法,包括以下步骤:
①装置中各单元清零,原始数据处理器1获取原始数据文件中一次需要调制的原始数据流,一次需要调制的原始数据个数n由系统初始设置,n可为2到10以内的自然数;
②该原始数据处理器1根据读取的原始数据并依据嵌入的调制码表,检索出同步码和每个原始数据的2个调制码字,将原始数据的每个数据各取一个调制码字并按原始数据的顺序组合,形成N个数据流,称为调制流数据,并依序进行标志位标记,其中N=2n,分别将所述的调制流数据按标志位依次输入所述的调制流数据处理器2中的N个与数据流的标志位相对应的子模块寄存单元中,将所述的同步码传送给流输出处理器9;
③所述的流DSV值累加计算器3中N个与数据流的标志位相对应的子模块累加计算单元从所述的调制流数据处理器2的N个与数据流的标志位相对应子模块寄存单元获得相应的调制流数据并各自计算各自调制流数据的DSV值,即数据直流和值,流DSV值累加计算器3中子模块累加计算单元的计算DSV瞬时值的方法为:
2、初始DSV累加计算符号为负号,即“-”,且DSV的初始值为0;
2、在调制流数据中,如果遇到“1”的位将当前DSV累加计算符号进行变换:从正“+”变为负“-”,或从负“-”变为正“+”;
3、遇到“0”的位,就将DSV的值按照当前的DSV累加计算符号对DSV值进行计算,即符号为“+”,则+1,符号为“-”则-1;
所述的流DSV值累加计算器3中各子模块累加计算单元对调制流数据当前位计算的DSV瞬时值实时地输入所述的流DSV最高值寄存器4与数据流标志位相对应各子模块和所述流DSV和值寄存器5的与数据流标志位相对应各子模块;
所述的流DSV最高值寄存器4将所述的DSV瞬时值与已有的DSV值比较,如果输入的DSV瞬时值比已有的DSV值大,则将输入DSV瞬时值替换掉最高位寄存器子模块中的DSV值,否则不做替换,最后记录调制流数据的DSV最高值;
所述流DSV和值寄存器5将输入的DSV瞬时值不断替换已有的DSV值,最后记录调制流数据最后一位累加的DSV和值;
④所述的流DSV最高值比较器6对所述的流DSV最高值寄存器4中与数据流标志位相对应各个子模块中的DSV最高值进行比较,获得绝对值最高的值以及该值所在的数据流标志位,有相等则选择标志位较小的流,并把得到的流标志位传送给流标志位比较器8;
⑤所述的流DSV和值比较器7对所述的流DSV和值寄存器5中与数据流标志位相对应各个子模块中的DSV和值进行比较,获得DSV和值的绝对值最小和次小的值以及这两个值所在的流标志位,有DSV和值相等则标志位较小的为最小的流,标志位较大的为次小的流,并把得到的两个流标志位传送给所述的流标志位比较器8;
⑥所述的流标志位比较器8对输入的三个标志位数据,即流流DSV最高值比较器6输出的一个流标志和流DSV和值比较器7输出的两个流标志位进行比较,如果流DSV最高值比较器6输出的流标志和流DSV和值比较器7输出的两个流标志位中的DSV和值最小的标志位相同,则输出DSV和值比较器7得到的两个流标志位中的DSV和值次小的标志位给流调制流数据处理器2,否则输出DSV和值比较器6中DSV和值最小的标志位给调制流数据处理器2;
⑦所述的调制流数据处理器)根据获得标志位,触发相应标志位子寄存器中的调制数据传送给流输出处理器9。
⑧所述流输出处理器9在获取了原始数据处理器1中的同步码数据以及流调制流数据处理器2中的调制流数据后,将数据按同步码数据在前调制流数据在后的顺序输出给外部文件,同时输出一个信号给所述的原始数据处理器1;
⑨所述的原始数据处理器1在接受到所述流输出处理器(9)的信号后,再次读入下一次需要调制的指定个数的原始数据,系统依次循环,直到原始文件中的原始数据读取结束为止。
以下以每次处理具有三个数据的原始数据为例来说明本发明装置的工作情况:
图2为实例,来介绍原始数据在流调制过程中获取的不同调制码字。实例中原始数据23,84,240为原始数据处理器1中按先后顺序排列的需要调制的数据,即一次处理的原始数据为3个。读取这些数据后原始数据处理器1通过已经嵌入的调制码表,从中检索出这3个原始数据的不同调制码,每一个原始码字均有两种不同的调制码字,如图2中所示为3个原始数据23,84,240,即n=3,从调制码表中检索出来的不同调制码,调制数据1所示为3个原始数据从调制码表中检索出的第一种调制码字,调制数据2所示为3个原始数据从调制码表中检索出的第二种调制码字。
图3是为调制流数据处理器中得到的各个调制流寄存器子模块中的调制数据示意图。原始数据处理器1将图2所示调制数据1和调制数据2各取一个调制码字并按原始数据的顺序组合,形成N个数据流,称为调制流数据,并依序进行标志位标记,其中N=23=8,分别将所述的调制流数据按标志位依次输入所述的调制流数据处理器2中的8个与数据流的标志位相对应的8个子模块寄存单元中
图4是DSV累加值计算器对调制流寄存器子模块中的调制数据进行DSV计算的DSV变化曲线图。
以下以图4为实例,来介绍流DSV值累加计算器3的一个子模块对调制流数据处理器2中的一个子流(即调制流子寄存器1数据进行DSV计算的过程(各子模块DSV计算过程均符合下述计算过程)。
图4中“调制流子寄存器1”的数据为图3实例中调制流数据处理器(2)中的一个子流数据,图4中所示的“DSV”为流DSV值累加计算器3对调制流寄存器1的数据进行计算时在每一个比特处得到的DSV瞬时值。图4中所示DSV瞬时值的计算方法为:流DSV值累加计算器(3)在得到调制流数据处理器(2)的数据后进行计算,计算规则是:
1、初始DSV累加计算符号为负号,即“-”,且DSV的初始值为0;
2、在调制流中,如果遇到“1”的位将当前DSV累加计算符号进行变换(从正“+”变为负“-”或从负“-”变为正“+”),
3、如果遇到“0”的位就将DSV的值按照当前的DSV累加计算符号对DSV值进行计算,如果符号为“+”则+1,符号为“-”则-1。
对调制流寄存器1的数据进行计算后的结果如图4所示,实例中所示流DSV最高值寄存器(4)的子寄存器在流DSV值累加计算器(3)对该流DSV计算结束时获得了该流中的DSV最高瞬时值为9(DSV最大瞬时值的结果是将每一个瞬时值进行比较,其中最大的即为所需);
流DSV和值寄存器(5)的子寄存器在流DSV值累加计算器(3)对该流DSV计算结束时获得了该流中DSV的和值为-1(即为计算完此流最后一位时DSV的瞬时值)。
以图5为实例,来说明输入给流DSV最高值比较器6、流DSV和值比较器7中的标志位的获取过程。图5表示了由图3实例中调制流数据处理器(2)中的8个子寄存器的8个子流分别经过流DSV值累加计算器3进行DSV计算的DSV值的变化情况。其中曲线图横坐标表示流DSV值累加计算器3当前计算到的流中的比特位位置,曲线图纵坐标为流DSV值累加计算器3计算相应比特位位置时的瞬时DSV值。图5展示了原始数据的调制码字的所有组合情况都枚举出来后由流DSV值累加计算器3计算DSV时各个流DSV的发散情况,由图5中所示各流DSV的情况,流DSV最高值比较器6、流DSV和值比较器7分别通过对流DSV最高值寄存器4和流DSV和值寄存器5中各DSV值(这些值均按图4实例中的方法获取)进行比较,可得到标号为5.1和5.6的流的为和值DSV最小和次小的流(有相等则标志位较小的为最小的流,标志位较大的为次小的流),而标号为3的流(有相等则选择标志位较小的流)为最高值DSV最大的流。这3个标志位将输出给后面所接系统流标志位比较器8,在流标志位比较器8中将判断最后结果输出给流输出处理器9,此实例中最高值DSV最大的流和和值DSV最小的流标号不同(一个为5.1,一个为5.3)流标志位比较器8最后将选择出和值DSV最小的流(即标号为5.1的流)为流数据存入流输出处理器9。由图5也能观察到流5.1为各流中DSV发散性较小的流,从而实现对流DSV的抑制。
实验表明,本发明具有实现方便,DSV抑制效果佳,可靠实用的特点。
Claims (2)
1.一种抑制光盘数据直流和值的装置,其特征在于该装置由原始数据处理器(1)、调制流数据处理器(2)、流DSV值累加计算器(3)、流DSV最高值寄存器(4)、流DSV和值寄存器(5)、流DSV最高值比较器(6)、流DSV和值比较器(7)、流标志位比较器(8)、流输出处理器(9)构成,其中DSV为数据直流和值的简称,以下相同,上述元部件的位置关系如下:
所述的原始数据处理器(1)第一输出端连接所述的调制流数据处理器(2)的第一输入端,所述的原始数据处理器(1)第二输出端连接所述的流输出处理器(9)的第二输入端;
所述的调制流数据处理器(2)的输出端分别连接所述的流DSV值累加计算器(3)的输入端和所述的流输出处理器(9)的输入端;
所述的调制流数据处理器(2)具有N个与数据流的标志位相对应的子模块寄存单元,其中N=2n,n为2~10的正整数,该正整数n是装置每次调制的原始数据的个数;
所述的流DSV值累加计算器(3)具有N个与数据流的标志位相对应的子模块计算单元;所述的流DSV最高值寄存器(4)具有N个与数据流的标志位相对应的子模块寄存单元,所述的流DSV和值寄存器(5)具有N个与数据流的标志位相对应的子模块寄存单元;所述的调制流数据处理器(2)的N个与数据流的标志位相对应的子模块寄存单元的输出端与所述的流DSV值累加计算器(3)的N个与数据流的标志位相对应的子模块计算单元的输入端相连,该流DSV值累加计算器(3)的N个与数据流的标志位相对应的子模块计算单元的输出端分别与所述的流DSV最高值寄存器(4)的N个与数据流的标志位相对应的子模块寄存单元的输入端和所述的流DSV和值寄存器(5)的N个与数据流的标志位相对应的子模块寄存单元的输入端对应相连;
所述的流DSV最高值寄存器(4)的N个与数据流的标志位相对应的子模块寄存单元的输出端与所述的流DSV最高值比较器(6)的输入端相连;所述的流DSV和值寄存器(5)的N个与数据流的标志位相对应的子模块寄存单元的输出端与所述的流DSV和值比较器(7)的输入端相连;所述的流DSV最高值比较器(6)的输出端和所述的流DSV和值比较器(7)的输出端与所述的流标志位比较器(8)的输入端相连;该流标志位比较器(8)的输出端分别与所述的流调制流数据处理器(2)的第二输入端相连;
所述的流输出处理器(9)的输出端与所述的原始数据处理器(1)的第二输入端相连。
2.一种利用权利要求1所述的抑制光盘数据直流和值的装置抑制光盘数据直流和值的方法,其特征在于该方法包括以下步骤:
①装置中各单元清零,原始数据处理器(1)获取原始数据文件中一次需要调制的原始数据流,一次需要调制的原始数据个数n由系统初始设置,n可为2到10以内的自然数;
②该原始数据处理器(1)根据读取的原始数据并依据嵌入的调制码表,检索出同步码和每个原始数据的2个调制码字,将原始数据的每个数据各取一个调制码字并按原始数据的顺序组合,形成N个数据流,称为调制流数据,并依序进行标志位标记,其中N=2n,分别将所述的调制流数据按标志位依次输入所述的调制流数据处理器(2)中的N个与数据流的标志位相对应的子模块寄存单元中,将所述的同步码传送给流输出处理器(9);
③所述的流DSV值累加计算器(3)中N个与数据流的标志位相对应的子模块累加计算单元从所述的调制流数据处理器(2)的N个与数据流的标志位相对应子模块寄存单元获得相应的调制流数据并各自计算各自调制流数据的DSV值,即数据直流和值,流DSV值累加计算器(3)中子模块累加计算单元的计算DSV瞬时值的方法为:
1、初始DSV累加计算符号为负号,即“-”,且DSV的初始值为0;
2、在调制流数据中,如果遇到“1”的位将当前DSV累加计算符号进行变换:从正“+”变为负“-”,或从负“-”变为正“+”;
3、遇到“0”的位,就将DSV的值按照当前的DSV累加计算符号对DSV值进行计算,即符号为“+”,则+1,符号为“-”则-1;
所述的流DSV值累加计算器(3)中子模块累加计算单元对调制流数据当前位计算的DSV瞬时值实时地输入所述的流DSV最高值寄存器(4)与数据流标志位相对应各子模块和所述流DSV和值寄存器(5)的与数据流标志位相对应各子模块;
所述的流DSV最高值寄存器(4)将所述的DSV瞬时值与已有的DSV值比较,如果输入的DSV瞬时值比已有的DSV值大,则将输入DSV瞬时值替换掉最高位寄存器子模块中的DSV值,否则不做替换,最后记录调制流数据的DSV最高值;
所述流DSV和值寄存器(5)将输入的DSV瞬时值不断替换已有的DSV值,最后记录调制流数据最后一位累加的DSV和值;
④所述的流DSV最高值比较器(6)对所述的流DSV最高值寄存器(4)中与数据流标志位相对应各个子模块中的DSV最高值进行比较,获得绝对值最高的值以及该值所在的数据流标志位,有相等则选择标志位较小的流,并把得到的流标志位传送给流标志位比较器(8);
⑤所述的流DSV和值比较器(7)对所述的流DSV和值寄存器(5)中与数据流标志位相对应各个子模块中的DSV和值进行比较,获得DSV和值的绝对值最小和次小的值以及这两个值所在的流标志位,有相等则标志位较小的为最小的流,标志位较大的为次小的流,并把得到的两个流标志位传送给所述的流标志位比较器(8);
⑥所述的流标志位比较器(8)对输入的三个标志位数据,即流流DSV最高值比较器(6)输出的一个流标志和流DSV和值比较器(7)输出的两个流标志位进行比较,如果流DSV最高值比较器(6)输出的流标志和流DSV和值比较器(7)输出的两个流标志位中的DSV和值最小的标志位相同,则输出DSV和值比较器(7)得到的两个流标志位中的DSV和值次小的标志位给流调制流数据处理器(2),否则输出DSV和值比较器(6)中DSV和值最小的标志位给调制流数据处理器(2);
⑦所述的调制流数据处理器(2)根据获得标志位,触发相应标志位子寄存器中的调制数据传送给流输出处理器(9)。
⑧所述流输出处理器(9)在获取了原始数据处理器(1)中的同步码数据以及流调制流数据处理器(2)中的调制流数据后,将数据按同步码数据在前调制流数据在后的顺序输出给外部文件,同时输出一个信号给所述的原始数据处理器(1);
⑨所述的原始数据处理器(1)在接受到所述流输出处理器(9)的信号后,再次读入下一次需要调制的指定个数的原始数据,系统依次循环,直到原始文件中的原始数据读取结束为止。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 201110001620 CN102169697A (zh) | 2011-01-06 | 2011-01-06 | 抑制光盘数据直流和值的装置和方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 201110001620 CN102169697A (zh) | 2011-01-06 | 2011-01-06 | 抑制光盘数据直流和值的装置和方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN102169697A true CN102169697A (zh) | 2011-08-31 |
Family
ID=44490830
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN 201110001620 Pending CN102169697A (zh) | 2011-01-06 | 2011-01-06 | 抑制光盘数据直流和值的装置和方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102169697A (zh) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1215495A (zh) * | 1996-02-09 | 1999-04-28 | 沃弗兰信息有限公司 | 用于数字数据存储的编码器 |
CN1534873A (zh) * | 2002-12-27 | 2004-10-06 | ��ʽ���綫֥ | 数据转换装置和数据转换方法 |
US6807137B2 (en) * | 2002-12-13 | 2004-10-19 | Sony Corporation | Encoding method and apparatus therefor, and optical-disk recording method and apparatus therefor |
-
2011
- 2011-01-06 CN CN 201110001620 patent/CN102169697A/zh active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1215495A (zh) * | 1996-02-09 | 1999-04-28 | 沃弗兰信息有限公司 | 用于数字数据存储的编码器 |
US6807137B2 (en) * | 2002-12-13 | 2004-10-19 | Sony Corporation | Encoding method and apparatus therefor, and optical-disk recording method and apparatus therefor |
CN1534873A (zh) * | 2002-12-27 | 2004-10-06 | ��ʽ���綫֥ | 数据转换装置和数据转换方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102934171B (zh) | 具有非易失性存储器的多级系统中的高级逐位操作及设备 | |
CN101226492B (zh) | Raid系统和伽罗瓦域乘积计算方法 | |
CN101702639B (zh) | 循环冗余校验的校验值计算方法及装置 | |
CN102681793A (zh) | 一种基于纠删码集群存储系统的局部式数据更新方法 | |
CN102546089B (zh) | 循环冗余校验crc码的实现方法及装置 | |
CN105356892B (zh) | 网络编码的方法及系统 | |
CN101241482A (zh) | 数据总线的转位装置及执行数据总线转位的方法 | |
CN1701517B (zh) | 译码装置和方法 | |
US9471416B2 (en) | Partitioned error code computation | |
US20140026022A1 (en) | Cyclic redundancy check generation via distributed time multiplexed linear feedback shift registers | |
CN102169697A (zh) | 抑制光盘数据直流和值的装置和方法 | |
CN105874774A (zh) | 用于在帧的处理过程中保持计数表的计数表保持装置以及相关的保持方法 | |
GB2530043A (en) | Device and method for storing data in a plurality of multi-level cell memory chips | |
CN102609482B (zh) | 一种json数据格式的封装方法 | |
CN103744750A (zh) | 一种数据恢复方法及装置 | |
CN110866739B (zh) | 一种考虑故障排查路径的配电网综合停电时间表示方法 | |
CN107800511B (zh) | 一种多级编码调制系统映射方法及装置 | |
CN102142849B (zh) | 一种维特比译码方法及维特比译码器 | |
CN105049057B (zh) | 一种面向128位并行输入的crc‑32校验电路 | |
CN109902178A (zh) | 一种多级文本分类方法及系统 | |
CN101567207B (zh) | 一种用于红光多阶光存储装置的游长受限调制编码方法 | |
CN1307802C (zh) | 数据转换装置和数据转换方法 | |
CN103997355A (zh) | 一种插值滤波方法及插值滤波器 | |
CN102682810A (zh) | 游程长度比率调制数据记录方法及其系统 | |
Hagberg | Bankkrishantering: Aktörer, marknad och stat |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20110831 |