CN101576785B - 触控面板 - Google Patents

触控面板 Download PDF

Info

Publication number
CN101576785B
CN101576785B CN2009101491387A CN200910149138A CN101576785B CN 101576785 B CN101576785 B CN 101576785B CN 2009101491387 A CN2009101491387 A CN 2009101491387A CN 200910149138 A CN200910149138 A CN 200910149138A CN 101576785 B CN101576785 B CN 101576785B
Authority
CN
China
Prior art keywords
electrode
conductive layer
pixel region
substrate
contact panel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2009101491387A
Other languages
English (en)
Other versions
CN101576785A (zh
Inventor
许哲嘉
王朝珍
马玫生
郑国兴
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AU Optronics Corp
Original Assignee
AU Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by AU Optronics Corp filed Critical AU Optronics Corp
Priority to CN2009101491387A priority Critical patent/CN101576785B/zh
Publication of CN101576785A publication Critical patent/CN101576785A/zh
Application granted granted Critical
Publication of CN101576785B publication Critical patent/CN101576785B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Abstract

本发明公开一种触控面板,包括第一导电层设置于第一基板上,其作为栅极及扫描线;第二导电层设置于第一导电层之上,其作为源/漏极及数据线;第三导电层设置于第二导电层之上,其作为共用电极;像素电极设置于第三导电层之上,其具有一次要区块覆盖第二与第三导电层的一部分,以及弯曲的信号读出线,由俯视方向观之,其由第一、第二、第三导电层及像素电极的次要区块互相连接而成,信号读出线在同一行且相邻的两个像素区中具有不同的弯曲方向。

Description

触控面板 
技术领域
本发明涉及一种触控面板,特别有关于一种触控面板的信号读出线的设置。 
背景技术
传统的触控面板可分为电容式感应或电阻式感应,电容式触控面板是利用检测手指触碰面板与感应电极之间产生的电容来判定手指触碰的位置,而电阻式触控面板则是利用手指按压面板,使得触控面板中按压感测结构的电极互相接触而短路,利用感测薄膜晶体管与按压感测结构电性连接,并通过信号读出线与感测薄膜晶体管连接,以读取按压感测信号,进而判定手指按压的位置。 
请参阅图1,其显示传统的电阻式触控面板的平面示意图,其具有多个次像素区18,次像素区18由两条相邻的笔直数据线10与两条相邻的笔直扫描线11所定义,每个次像素区18中具有一个显示薄膜晶体管12,显示薄膜晶体管12与笔直数据线10电性连接。另外,在传统的电阻式触控面板中还具有按压感测结构15,其电性连接至感测薄膜晶体管16,而触控面板中同一行的感测薄膜晶体管16由信号读出线14连接,以传递感测信号至集成电路。 
在传统的电阻式触控面板中,信号读出线14为直线型(笔直)的导电线(或称没有弯曲的导电线),因此显示薄膜晶体管12受到信号读出线14的阻挡,只能设置在数据线10的同一侧,无法设置成左右交错(zigzag)的配置,使得传统的电阻式触控面板无法采用点反转(dot inversion)的驱动方式,无法达到省电的功效。 
因此,业界亟需一种触控面板,其可以克服上述问题,达到省电的功效。 
发明内容
本发明提供一种触控面板,具有多个像素区,包括:第一基板,第一导电层设置于第一基板上,第一导电层作为栅极及扫描线;第二导电层设置于第一 导电层之上,第二导电层作为源极和漏极以及数据线,其中数据线与扫描线交错形成所述像素区;第三导电层设置于第二导电层之上,第三导电层作为共用电极;像素电极设置于第三导电层上,其中像素电极具有一主要区块及至少一与该主要区块电性绝缘的次要区块,主要区块位于各像素区中,次要区块覆盖第二导电层的一部分与第三导电层的一部分;以及弯曲的信号读出线,其在同一行且相邻的二个像素区中具有不同的弯曲方向,其中由俯视方向观之,弯曲的信号读出线由第一、第二及第三导电层与像素电极的次要区块互相连接形成,且其中第一导电层经一第一导通孔与第二导电层电性连接,像素电极的次要区块经第二导通孔分别与第二导电层及第三导电层电性连接。 
此外,本发明又提供一种触控面板,包括:第一基板,第一图案化导电层设置于第一基板上,其中第一图案化导电层包含:多条扫描线沿着第一方向排列,多个串联的第一导电电极,以及多个各自独立的第二导电电极。 
第二图案化导电层设置于第一基板上且位于第一图案化导电层上方,其中第二图案化导电层包含:多条数据线沿着第二方向排列,与所述扫描线交错而构成多个像素区群组,其中每个像素区群组至少包含第一像素区、第二像素区、第三像素区及第四像素区;至少一第一源/漏极对设置于每个像素区中,且每个源极电性连接于每条数据线;至少一第三导电电极设置于各第一导电电极之上、各第二导电电极之上及第一像素区中,其中位于各第一导电电极之上的第三导电电极电性连接于各第一导电电极;至少一第一导电线设置于第一像素区及第三像素区中,且分别电性连接位于第一像素区中的第三导电电极及位于该第三像素区中的第一导电电极之上的第三导电电极;以及至少一第二源/漏极对设置于第一像素区,第二源极电性连接于另一像素区群组中的第一导电线。 
第三图案化导电层设置于第一基板上且位于第二图案化导电层上方,其中第三图案化导电层包含:至少一第二导电线平行于所述扫描线其中一条排列,至少一第三导电线覆盖各数据线的一部分,以及至少一第四导电线设置于第一像素区中,且覆盖第二源极的一部分及位于第一像素区中的第三导电电极的一部分。 
像素电极设置于第一基板上,且位于第三图案化导电层上方,其中像素电极包含:像素电极区块设置于各像素区中,且与各像素区中的各第一漏极电性连接;第四导电电极覆盖且电性连接于第一像素区中的第三导电电极上及第二 源极上;以及第五导电线设置于第二像素区中的第二导电电极之上,其中所述第一导电电极、第一导电线、第三导电电极、第四导电线与第四导电电极构成一弯曲(ZigZag)的信号读出线。 
为了让本发明上述目的、特征、及优点能更明显易懂,以下配合所附图式,作详细说明如下: 
附图说明
图1显示传统的电阻式触控面板的平面示意图; 
图2显示为显示依据本发明一实施例的触控面板的平面示意图; 
图3A至图3G显示依据本发明的一实施例,形成触控面板的像素区群组的各制造过程平面示意图; 
图4A至图4E分别显示沿着图3G中剖面线A-A’、B-B’、C-C’、D-D’及E-E’的触控面板的剖面示意图。 
其中,附图标记 
10、20~数据线;            11、40~扫描线; 
12、22~显示薄膜晶体管;    14~信号读出线; 
15、25~按压感测结构;      16、26~感测薄膜晶体管; 
18、28~次像素区;          24~弯曲的信号读出线; 
30~像素区群组;            31~第一像素区; 
32~第二像素区;            33~第三像素区; 
34~第四像素区;            310~第一图案化导电层; 
241~第一导电电极(第一图案化导电层); 
46~第二导电电极(第一图案化导电层); 
421~显示薄膜晶体管的栅极(第一图案化导电层); 
422~感测薄膜晶体管的栅极(第一图案化导电层); 
48~半导体层;              49~第一导通孔; 
320~第二图案化导电层; 
242~第一导电线(第二图案化导电层); 
50~第三导电电极(第二图案化导电层); 
52~第一源/漏极对(第二图案化导电层); 
54~第二源/漏极对(第二图案化导电层); 
330~第三图案化导电层; 
60~第二导电线(第三图案化导电层); 
61~第三导电线(第三图案化导电层); 
243~第四导电线(第三图案化导电层); 
62~第二导通孔;                340~像素电极; 
70~像素电极的主要区块; 
72~像素电极的第四导电电极; 
74~像素电极的第五导电线(第二透明电极层); 
100~第一基板;                 481~未掺杂的半导体层; 
482~掺杂的半导体层;           43~第一介电层; 
45~第二介电层;                47~第三介电层; 
200~第二基板;                 201~感测间隔物; 
203~第一透明导电层;           101~感测平台; 
300~显示介直层;               P~间距; 
X~第一方向;                   Y~第二方向。 
具体实施方式
本发明提供一种触控面板,其具有弯曲的信号读出线,因此同一条数据线所连接的显示薄膜晶体管可以利用左右交错的方式配置,使得触控面板可采用点反转(dot inversion)的方式驱动,进而达到省电的目的。 
请参阅图2,其显示依据本发明一实施例的触控面板的平面示意图。触控面板具有多个次像素区28,其由两条相邻的数据线20与两条相邻的扫描线40所定义,每一个次像素区中具有至少一个显示薄膜晶体管22。图2中虚线框住的范围为一个像素区群组30,其包含第一像素区31、第二像素区32、第三像素区33及第四像素区34,触控面板内具有多个像素区群组30。在第一像素区31中具有至少一感测薄膜晶体管26,在同一行的像素区群组30中的多个感测薄膜晶体管26利用弯曲(zigzag)的信号读出线24连接,此弯曲的信号读出线24在同一行且相邻的两个像素区31及33中具有不同的弯曲方向,因此 可以避开左右交错配置的显示薄膜晶体管22,进而可实现点反转驱动的触控面板。其中,各个显示薄膜晶体管22是用以控制各次像素区28的像素电极(未标示)的电压开与关。 
另外,在第二像素区32中具有至少一按压感测结构25,其与右方的另一像素区群组中的感测薄膜晶体管26连接,尤其是,另一像素区群组的第一像素区31中的感测薄膜晶体管26,感测薄膜晶体管26接收来自按压感测结构25的信号,并与另一信号读出线24电性连接。 
由俯视方向观之,此弯曲的信号读出线24由第一导电层(或称第一图案化导电层)241、第二导电层(或称第二图案化导电层)242、第三导电层(或称第三图案化导电层)243及像素电极(未标示)的次要区块72互相连接而成。第一导电层241作为显示薄膜晶体管22的栅极和感测薄膜晶体管26的栅极以及扫描线40,且显示薄膜晶体管22的栅极连接至所对应的扫描线40,而感测薄膜晶体管26的栅极连接至所对应的扫描线40。第二导电层242设置于第一导电层241之上,其作为显示薄膜晶体管22的源/漏极和感测薄膜晶体管26的源/漏极以及数据线20,且显示薄膜晶体管22的源/漏极连接至所对应的数据线20,而感测薄膜晶体管26的源/漏极连接至所对应的数据线20。第三导电层243设置于第二导电层242之上,其作为共用电极(common electrode),而像素电极则设置于第三导电层243之上,其具有一主要区块(未显示)设置于各次像素区中,以及一次要区块72与主要区块电性绝缘,次要区块72覆盖第二导电层242的一部分与第三导电层243的一部分。上述第一导电层241经第一导通孔49与第二导电层242电性连接,而像素电极的次要区块72则经第二导通孔62分别与第二导电层242及第三导电层243电性连接。 
接着,请参阅图3A至图3G,其显示依据本发明的一实施例,形成触控面板的像素区群组30的各制作过程平面示意图,其中像素区群组30包含第一像素区31、第二像素区32、第三像素区33及第四像素区34。请参阅图3A,首先提供第一基板(未显示),其例如为透明基板(例如:玻璃、石英、其它的材料、或上述的组合。)、非透明基板(例如:晶圆、陶瓷、金属板、不透光的玻璃、不透光的石英、不透光的聚合物板、其它的材料、或上述的组合。)或软性基板(例如:聚丙酰酸酯类、聚碳酸酯、聚苯乙烯、聚酰类、聚酯类、其它的材料、或上述的组合。),在第一基板上形成第一图案化导电层310。第一图 案化导电层310包含多条扫描线40沿着第一方向X排列,多个串联的第一导电电极241,以及多个各自独立的第二导电电极46。另外,第一图案化导电层310还作为显示薄膜晶体管22的栅极421,以及感测薄膜晶体管26的栅极422。由图3A可知,第一图案化导电层310的所包含的元件,是很明白的显示于图中的各像素区位置,而不会有任何的疑问或不能理解的。 
请参阅图3B,形成半导体层48在显示薄膜晶体管22的栅极421上,以及在感测薄膜晶体管26的栅极422上。接着,请参阅图3C,在串联的第一导电电极241上形成第一导通孔49。请注意第一导通孔49并非形成于第一导电电极的材质中,请查看后续的图4C,即可明白。 
请参阅图3D,形成第二图案化导电层320在第一基板上,且位于第一图案化导电层310上方,第二图案化导电层320包含多条数据线20沿着第二方向Y排列,与扫描线40交错,以形成各像素区31、32、33及34。第二图案化导电层320还包含第一源/漏极对52设置于每个次像素区中,且每个第一源/漏极对52电性连接于每条数据线20。此外,第二图案化导电层320还包含第三导电电极50,设置于各第一导电电极241之上、各第二导电电极46之上,以及第一像素区31中,其中位于各第一导电电极241之上的第三导电电极50经第一导通孔49与各第一导电电极241电性连接。另外,第二图案化导电层320还包含第一导电线242,设置于第一像素区31及第三像素区33中,作为弯曲的信号连接线24的一部分,其中位于第一像素区31中的第一导电线242电性连接于第三导电电极50,位于第三像素区33中的第一导电线242电性连接于位于第一导电电极241之上的第三导电电极50。而且第一导电线242会与某些条扫描线40交错。第二图案化导电层320还包含第二源/漏极对54,设置于第一像素区31中,第二源极电性连接于另一像素区群组中的第一导电线242。 
请参阅图3E,形成第三图案化导电层330于第一基板之上,且位于第二图案化导电层320上方,第三图案化导电层330包含至少一第二导电线60,平行于扫描线40的其中一条排列;至少一第三导电线61,覆盖各数据线20的一部分;至少一第四导电线243,设置于第一像素区31中,且覆盖于第二源极54的一部分,以及覆盖于位于第一像素区31中的第三导电电极50的一部分,其作为弯曲的信号连接线24的一部分。 
请参阅图3F,形成第二导通孔62于各第一漏极52上、第二源/漏极54上、位于第二源极54之上的第四导电线243上、位于第三导电电极50的一部分之上的第四导电线243上,以及位于第一像素区31中的第三导电电极50上。请注意第二导通孔62并非形成于第一漏极52的材质中、第二源/漏极54的材质中、第四导电线243的材质中及第三导电电极50的材质中,请查看后续的图4A与图4D,就可明白。 
请参阅图3G,形成像素电极340于第一基板上,并位于第三图案化导电层330上方,像素电极340包含一像素电极主要区块(或称为像素电极区块)70,设置于各次像素区中,且经第二导通孔62与各次像素区中的各第一漏极52电性连接。像素电极340还包含第四导电电极72,其为像素电极340的次要区块,与像素电极的主要区块70电性绝缘。像素电极340的第四导电电极72覆盖部分第二源极54上,且经第二导通孔62与第二源极54电性连接;再者,第四导电电极72覆盖另一部分该第二源极上方的该第四导电线上。此外,第四导电电极72还覆盖于第一像素区31中的部分第三导电电极50上,且经第二导通孔62与第三导电电极50电性连接。另外,像素电极340还包括第五导电线74,设置于第二像素区32中的第二导电电极46之上。必需要说明的是,第五导电线74电性连接于另一像素区群组的第一像素区31中的第二漏极,而于同一像素群组时,第五导电线74并不会电性连接至第一像素区31中第二源极/漏极。此时,第五导电线74就会与某些数据线20交错。 
上述的第一导电电极241、第一导电线242、第三导电电极50、第四导电线243以及第四导电电极72构成弯曲的信号读出线24。 
虽然图3A至图3G中未绘出各导电层之间的介电层,然而在第一导电层310与第二导电层之间具有第一介电层43,在第二导电层320与第三导电层330之间具有第二介电层45,且在第三导电层330与像素电极340之间具有第三介电层47。因此,上述实施例所述的导通孔就是形成或突穿于上述介电层的材质中。 
请参阅图4A,其显示沿着图3G中剖面线A-A’的触控面板的局部剖面示意图,在此仅绘出第一基板上的结构。首先,在第一基板100上具有第一图案化导电层421作为显示薄膜晶体管22的栅极,接着在第一图案化导电层421上覆盖第一介电层(或称为栅极绝缘层)43,然后在第一介电层43上形成半导 体层48,半导体层48可包含未掺杂的半导体层481及掺杂的半导体层482。接着,形成第二图案化导电层52于半导体层48上,作为显示薄膜晶体管22的第一源/漏极对。接着,在第一源/漏极对52上覆盖第二介电层45(或称为保护层),并形成第三介电层47于第二介电层45上,在第二介电层45及第三介电层47中形成第二导通孔62,并形成像素电极70覆盖于第三介电层47上及第二导通孔62内,使得第一漏极52与像素电极70的主要区块电性连接。再者,本发明以底栅型晶体管为实施方式,但不限于此。于其它实施例中,顶栅型晶体管亦可使用,二者差别于半导体层48形成于第一基板100的顺序、栅极形成的顺序及介电层的数目。举例而言,底栅型晶体管先形成第一图案化导电层421的栅极后,再覆盖介电层43于第一图案化导电层421及第一基板100上。然后,再形成半导体层48于栅极上方的介电层43上。顶栅型晶体管先形成半导体层48于第一基板100上,再覆盖介电层43于半导体层48及第一基板100上。然后,再形成第一图案化导电层421的栅极于半导体层48上方的介电层43上。于顶栅型晶体管时,为了能够让第一图案化导电层421与第一图案化导电层421上的第二图案化导电层不会发生短路,除了第二介电层45与第三介电层47之外,会再覆盖一额外介电层(或称为内层介电层,未绘示)于第一图案化导电层421及基板100上,此时,第一图案化导电层421上的第二图案化导电层位于不同水平平面上;或者是,不覆盖额外介电层,则第一图案化导电层421的栅极与第二图案化导电层位于同一水平平面上,但二者相互隔开且绝缘。再依续堆叠所需要的膜层,如:第二图案化导电层52、第二介电层45、第三图案化导电层(未绘示于此A’-A剖面图)、第三介电层47以及像素电极70。 
请参阅图4B,其显示沿着图3G中剖面线B-B’的触控面板的局部剖面示意图。在第一基板100上具有第一介电层(或称为栅极绝缘层)43,在第一介电层43上具有第二图案化导电层20作为数据线,并且在第二图案化导电层20上覆盖第二介电层(或称为保护层)45。在第二介电层45上形成第三图案化导电层的第三导电线61,然后在第三导电线61上覆盖第三介电层47,并形成像素电极70的主要区块于第三介电层47上。 
请参阅图4C,其显示沿着图3G中剖面线C-C’的触控面板的局部剖面示意图。在第一基板100上具有第一图案化导电层的第一导电电极241,在第一 导电电极241上覆盖第一介电层(或称为栅极绝缘层)43,并在第一介电层43中形成第一导通孔49,然后形成第二图案化导电层的第三导电电极50覆盖于第一介电层43上及第一导通孔49内,并形成第二介电层(或称为保护层)45覆盖第三导电电极50,其中第一图案化导电层的第一导电电极241经第一导通孔49与第二图案化导电层的第三导电电极50电性连接。 
请参阅图4D,其显示沿着图3G中剖面线D-D’的触控面板的局部剖面示意图。在第一基板100上具有第一图案化导电层422,作为感测薄膜晶体管26的栅极,在第一图案化导电层422上覆盖第一介电层(或称为栅极绝缘层)43,然后形成第二图案化导电层54于第一介电层43上,作为感测薄膜晶体管26的第二源/漏极对,并形成第二介电层(或称为保护层)45覆盖第二源/漏极对54。接着,形成第三图案化导电层的第四导电线243于部分的第二介电层45上,并分别于第二介电层45及第四导电线243中形成第二导通孔62,然后形成像素电极的第五导电线74覆盖于第二介电层45和第四导电线243上,以及第二导通孔62内,其中像素电极的第五导电线74经第二导通孔62分别与第二图案化导电层的第二源/漏极对54及第三图案化导电层的第四导电线243电性连接。 
请参阅图4E,其显示沿着图3G中剖面线E-E’的触控面板的按压感测结构25剖面示意图。在第一基板100上具有第一图案化导电层的第二导电电极46,在第二导电电极46上覆盖第一介电层(或称为栅极绝缘层)43,然后形成第二图案化导电层的第三导电电极50于第一介电层43上,并在第三导电电极50上覆盖第二介电层(或称为保护层)45。上述第一、第二图案化导电层46和50以及第一、第二介电层43和45构成按压感测结构25的感测平台101。 
此外,触控面板还包括第二基板200与第一基板100对向设置,第二基板200例如为玻璃基板,感测间隔物201设置于第二基板200上,其例如为感光性间隔物(photo spacer)。在感测间隔物201上覆盖有第一透明导电层203,并且在感测平台101上覆盖有第二透明导电层74,其为像素电极的第五导电线,第一及第二透明导电层可为单层或多层结构,其材质包含:铟锡氧化物(ITO)、铟锌氧化物(IZO)、铝锌氧化物(AZO)、铝锡氧化物(ATO)、铟锗锌氧化物(IGZO)、其它合适的材质、或上述的组合,两者于触控面板未受到按压时具有一间距P,并且于触控面板受到按压时互相接触而形成电通路(或称短路)。此 时,触控面板就已完成,其中,二基板内没有其它物质。再者,若要形成触控显示面板,可将上述的触控面板外贴于显示面板之外,其中,显示面板结构为第一基板具有主动元件矩阵层,包含多个晶体管,第二基板相对应于第一基板,且上述二基板间具有一间隔以及显示介质层设置该间隔中。若,将触控面板搭配显示面板的制造过程,而形成内整合式触控显示面板,则在第一基板100与第二基板200之间还包含一显示介质层300,可使触控面板显示影像。其中,上述显示介质层的材料,包含非自发光材料(例如:液晶材料、电泳材料、其它合适的材料或上述的组合)、自发光材料(例如:有机发光材料、无机发光材料、其它合适的材料或上述的组合)、其它合适的材料或上述的组合。显示面板可依显示介质层的材料包含非自发光面板(例如:液晶显示面板、三维显示面板、电泳显示面板、蓝相显示面板、水平切换显示面板、垂直配向显示面板、双面显示面板、其它合适的面板或上述的组合)、自发光面板、其它合适的面板或上述之组合。 
当然,本发明还可有其它多种实施例,在不背离本发明精神及其实质的情况下,熟悉本领域的技术人员当可根据本发明作出各种相应的改变和变形,但这些相应的改变和变形都应属于本发明所附的权利要求的保护范围。 

Claims (14)

1.一种电阻式触控面板,具有多个像素区,其特征在于,包括:
一第一基板;
一第一导电层,设置于该第一基板上,该第一导电层作为一栅极及一扫描线;
一第二导电层,设置于该第一导电层之上,该第二导电层作为一源极及一漏极,以及一数据线,其中该数据线与该扫描线交错形成该像素区;
一第三导电层,设置于该第二导电层之上,该第三导电层作为一共用电极;
一像素电极,设置于该第三导电层上,其中该像素电极具有一主要区块及至少一与该主要区块电性绝缘的次要区块,该主要区块位于各该像素区中,该次要区块覆盖该第二导电层的一部分与该第三导电层的一部分;以及
一弯曲的信号读出线,该弯曲的信号读出线在同一行且相邻的二个该像素区中具有不同的一弯曲方向,其中由一俯视方向观之,该弯曲的信号读出线由该第一、该第二及该第三导电层与该像素电极的该次要区块互相连接形成,且其中该第一导电层经一第一导通孔与该第二导电层电性连接,该像素电极的该次要区块经一第二导通孔分别与该第二导电层及该第三导电层电性连接。
2.根据权利要求1所述的触控面板,其特征在于,该触控面板更包括多个显示薄膜晶体管,其中位于同一行且相邻的二个该像素区中的所述显示薄膜晶体管以一左右交错的形式排列。
3.根据权利要求2所述的触控面板,其特征在于,该信号读出线的该弯曲方向是避开所述显示薄膜晶体管的位置。
4.根据权利要求2所述的触控面板,其特征在于,该触控面板包括的所述多个显示薄膜晶体管为底栅型晶体管,该触控面板更包括:
一第一介电层,设置于该第一导电层与该第二导电层之间;
一第二介电层,设置于该第二导电层与该第三导电层之间;以及
一第三介电层,设置于该第三导电层与该像素电极之间。
5.根据权利要求4所述的触控面板,其特征在于,该触控面板更包括一半导体层,设置于该第一介电层与该源极和该漏极之间,以形成该显示薄膜晶体管。 
6.根据权利要求4所述的触控面板,其特征在于,该触控面板更包括:
一第二基板,与该第一基板对向设置;以及
一按压感测结构,设置于该第一基板与该第二基板之间,其中该按压感测结构与该信号读出线电性连接,且该按压感测结构包括:
一感测间隔物,设置于该第二基板之上;
一感测平台,设置于该感测间隔物之下;
一第一透明导电层,覆盖于该感测间隔物上,且面对该感测平台;以及
一第二透明导电层,设置于该感测平台上,其中该第一透明导电层与该第二透明导电层于未按压时具有一间距,且该第二透明导电层为该像素电极的一导电线。
7.根据权利要求6所述的触控面板,其特征在于,该感测平台包括该第一导电层及该第二导电层。
8.根据权利要求7所述的触控面板,其特征在于,该感测平台更包括该第一介电层设置于该第一导电层上,以及该第二介电层设置于该第二导电层上。
9.根据权利要求6所述的触控面板,其特征在于,该触控面板更包括一感测薄膜晶体管,接收来自该按压感测结构的一信号,并与该信号读出线电性连接。
10.根据权利要求6所述的触控面板,其特征在于,该触控面板更包括一显示介质层设置于该第一基板与该第二基板之间。
11.一种电阻式触控面板,其特征在于,包含:
一第一基板;
一第一图案化导电层,设置于该第一基板上,其中该第一图案化导电层包含:
多条扫描线延着一第一方向排列;
多个串联的一第一导电电极;以及
多个各自独立的一第二导电电极;
一第二图案化导电层,设置于该第一基板上且位于该第一图案化导电层上方,其中该第二图案化导电层包含:
多条数据线沿着一第二方向排列,与所述扫描线交错而构成多个像素区群 组,其中每个该像素区群组至少包含第一像素区、第二像素区、第三像素区及第四像素区;
至少一第一源/漏极对,设置于每个像素区中,且每个第一源极电性连接于每条数据线;
至少一第三导电电极,设置于各该第一导电电极之上、各该第二导电电极之上及该第一像素区中,其中位于各该第一导电电极之上的该第三导电电极电性连接于各该第一导电电极;
至少一第一导电线,设置于该第一像素区及该第三像素区中,且分别电性连接位于该第一像素区中的该第三导电电极及位于该第三像素区中的该第一导电电极之上的该第三导电电极;以及
至少一第二源/漏极对,设置于该第一像素区,该第二源极电性连接于另一像素区群组中的该第一导电线;
一第三图案化导电层,设置于该第一基板上且位于该第二图案化导电层上方,其中该第三图案化导电层包含:
至少一第二导电线,平行于所述扫描线其中一条排列;
至少一第三导电线,覆盖各该数据线的一部分;以及
至少一第四导电线,设置于该第一像素区中,且覆盖该第二源极的一部分及位于该第一像素区中的该第三导电电极的一部分;以及
一像素电极,设置于该第一基板上,且位于该第三图案化导电层上方,其中该像素电极包含:
一像素电极区块,设置于各该像素区中,且与各该像素区中的各该第一漏极电性连接;
一第四导电电极,覆盖且电性连接于该第一像素区中的该第三导电电极上、部分该第二源极上及另一部分该第二源极上方的该第四导电线上;以及
一第五导电线,设置于该第二像素区中的该第二导电电极之上,
其中所述第一导电电极、该第一导电线、该第三导电电极、该第四导电线与该第四导电电极构成一弯曲的信号读出线。
12.根据权利要求11所述的触控面板,其特征在于,该触控面板更包括:
一第二基板,与该第一基板对向设置;以及
一按压感测结构,设置于该第一基板与该第二基板之间,其中该按压感测 结构与该信号读出线电性连接,且该按压感测结构包括:
一感测间隔物,设置于该第二基板之上;
一感测平台,设置于该感测间隔物之下;
一第一透明导电层,覆盖于该感测间隔物上,且面对该感测平台;以及
一第二透明导电层,设置于该感测平台上,其中该第一透明导电层与该第二透明导电层于未按压时具有一间距,且该第二透明导电层为该第五导电线。
13.根据权利要求11所述的触控面板,其特征在于,该第五导电线电性连接于另一像素区群组的该第二漏极。
14.根据权利要求11所述的触控面板,其特征在于,该触控面板更包括一显示介质层设置于该第一基板与该第二基板之间。 
CN2009101491387A 2009-06-17 2009-06-17 触控面板 Expired - Fee Related CN101576785B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2009101491387A CN101576785B (zh) 2009-06-17 2009-06-17 触控面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2009101491387A CN101576785B (zh) 2009-06-17 2009-06-17 触控面板

Publications (2)

Publication Number Publication Date
CN101576785A CN101576785A (zh) 2009-11-11
CN101576785B true CN101576785B (zh) 2011-01-05

Family

ID=41271729

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2009101491387A Expired - Fee Related CN101576785B (zh) 2009-06-17 2009-06-17 触控面板

Country Status (1)

Country Link
CN (1) CN101576785B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI569430B (zh) * 2015-01-21 2017-02-01 友達光電股份有限公司 感測裝置
CN108646953B (zh) * 2016-01-29 2021-05-25 上海中航光电子有限公司 触控显示面板
CN113157136B (zh) * 2021-04-14 2022-10-04 深圳市华星光电半导体显示技术有限公司 触控基板及显示装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1838209A (zh) * 2006-04-24 2006-09-27 友达光电股份有限公司 显示面板模块
CN101241255A (zh) * 2008-03-18 2008-08-13 友达光电股份有限公司 触控式面板与触控式装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1838209A (zh) * 2006-04-24 2006-09-27 友达光电股份有限公司 显示面板模块
CN101241255A (zh) * 2008-03-18 2008-08-13 友达光电股份有限公司 触控式面板与触控式装置

Also Published As

Publication number Publication date
CN101576785A (zh) 2009-11-11

Similar Documents

Publication Publication Date Title
CN102566815B (zh) 像素阵列及具有该像素阵列的显示面板
CN103455205B (zh) 内置式触摸屏及液晶显示器
CN102314034B (zh) 有源元件、像素结构、驱动电路以及显示面板
CN104133590A (zh) 一种内嵌式触控面板及其制造方法
CN108062188B (zh) Tft基板及应用其的触控显示面板
CN104731412A (zh) 阵列基板、显示面板及显示装置
CN103279217A (zh) 一种内嵌式触摸屏及显示装置
CN202887131U (zh) 触控电极装置
CN102213852A (zh) 触摸显示装置及其制造方法
CN102855038B (zh) 一种触摸显示屏及触摸显示驱动方法
CN103777798A (zh) 有机发光二极管触控显示面板
CN105739155A (zh) 触控基板和触控液晶显示面板
CN105511146A (zh) 一种集成触控显示面板
CN104317115A (zh) 像素结构及其制造方法、阵列基板、显示面板和显示装置
CN107450770A (zh) 内嵌式触控显示面板
CN104483788A (zh) 像素结构及其制造方法、阵列基板、显示面板和显示装置
CN105093606A (zh) 阵列基板、液晶显示面板和液晶显示装置
TW201704975A (zh) 內嵌式觸控顯示面板
CN111708237B (zh) 一种阵列基板、显示面板及显示装置
CN102768444A (zh) 液晶显示面板
CN113282187B (zh) 显示面板和显示装置
CN101593069B (zh) 电阻式触控显示面板
CN101576785B (zh) 触控面板
CN101943811B (zh) 平面显示器面板
CN110376814B (zh) 阵列基板及内嵌触控显示面板

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20110105

Termination date: 20200617

CF01 Termination of patent right due to non-payment of annual fee