CN101226722B - 液晶显示器及其驱动方法 - Google Patents

液晶显示器及其驱动方法 Download PDF

Info

Publication number
CN101226722B
CN101226722B CN2007101800822A CN200710180082A CN101226722B CN 101226722 B CN101226722 B CN 101226722B CN 2007101800822 A CN2007101800822 A CN 2007101800822A CN 200710180082 A CN200710180082 A CN 200710180082A CN 101226722 B CN101226722 B CN 101226722B
Authority
CN
China
Prior art keywords
liquid crystal
crystal cells
control signal
polarity control
frame period
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN2007101800822A
Other languages
English (en)
Other versions
CN101226722A (zh
Inventor
宋鸿声
李周映
闵雄基
崔善永
车东勳
张修赫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Display Co Ltd
Original Assignee
LG Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1020070004251A external-priority patent/KR100891496B1/ko
Priority claimed from KR1020070047787A external-priority patent/KR100874640B1/ko
Priority claimed from KR1020070052679A external-priority patent/KR100894641B1/ko
Priority claimed from KR1020070053959A external-priority patent/KR100874641B1/ko
Application filed by LG Display Co Ltd filed Critical LG Display Co Ltd
Publication of CN101226722A publication Critical patent/CN101226722A/zh
Application granted granted Critical
Publication of CN101226722B publication Critical patent/CN101226722B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T7/00Image analysis
    • G06T7/20Analysis of motion
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/173Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
    • H03K19/1733Controllable logic circuits
    • H03K19/1737Controllable logic circuits using multiplexers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K21/00Details of pulse counters or frequency dividers
    • H03K21/08Output circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0224Details of interlacing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Computer Vision & Pattern Recognition (AREA)
  • Multimedia (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明提供了液晶显示器及其驱动方法。一种液晶显示装置包括:液晶显示板,该液晶显示板包括多条数据线、多条选通线以及多个液晶单元,所述多个液晶单元关联至第一液晶单元组和第二液晶单元组;数据驱动电路,用于响应于极性控制信号向所述多条数据线供应数据电压;选通驱动电路,用于向所述多条选通线供应扫描脉冲;以及极性控制电路,用于针对每个帧时段生成不同的极性控制信号,并将所述第一液晶单元组的数据电压频率与所述第二液晶单元组的数据电压频率控制为彼此不同。

Description

液晶显示器及其驱动方法
技术领域
本发明涉及液晶显示装置,更具体地涉及一种适于通过防止闪烁和DC残影(image sticking)来提高显示质量的液晶显示装置及其驱动方法。
背景技术
液晶显示装置根据视频信号来控制液晶单元的透光率,由此来显示图片。如图1所示,有源矩阵型液晶显示装置通过切换向供应给形成在每个液晶单元Clc处的薄膜晶体管TFT的数据电压来有源地控制显示图像,由此提高了运动图像的显示质量。如图1所示,标号“Cst”表示用于保持充入在液晶单元Clc中的数据电压的存储电容器。“DL”表示要向其供应数据电压的数据线,而“GL”表示要向其供应扫描电压以激活薄膜晶体管TFT的选通线。
液晶显示装置通过反转法来驱动,在该反转法中,极性在相邻液晶单元之间和连续帧时段之间反转,以便降低液晶的劣化并且减小DC偏置分量。如果数据电压的两个极性之间的任一极性主导性地提供了较长时间,就会生成残留图像。这种被称为“DC残影”的残留图像是由于同一极性的电压在液晶单元中重复充电而产生的。
发生DC残影的情况的一个例子是在将向液晶显示装置供应隔行扫描数据电压时。隔行扫描法在奇数帧时段内将奇数行数据电压施加至奇数水平行中的液晶单元,而在偶数帧时段内将偶数行数据电压施加至偶数水平行中的液晶单元。
图2例示了表示利用隔行法供应给液晶单元Clc的数据电压的示例的波形图。图2的数据电压表示了向设置在奇数水平行上的任一液晶单元供应的数据电压。
如图2所示,利用隔行法,仅在奇数帧时段内将高数据电压(即,图像数据)供应给设置在奇数水平行上的液晶单元Clc(未示出)。另外,因为数据电压的极性每帧时段出现交替,所以仅在奇数帧时段内向液晶单元Clc供应正的高电压,而在偶数帧时段内供应低电压(即,没有图像数据)。因此,例如,如图2的框中所示的波形的正数据电压在四帧时段内变得比负数据电压更具有主导性,由此产生了DC残影现象。
图3示出了因隔行数据而生成的DC残像现象的实验结果的示例性图像。例如,如果利用隔行法在液晶显示板上显示原始图片(例如,图3中的左侧图像)一固定时段,则在该原始图像之后向液晶显示板的所有液晶单元Clc供应中间灰度级(例如,127灰度级)的数据电压时,就会模糊地出现该原始图像的DC残像图案(例如,图3中的右侧图像)。
发生DC残像的情况的另一个例子是当图像以固定速度移动或滚动时,因为基于滚动速度(或移动速度)和滚动(或移动)的图片的尺寸而在液晶单元Clc中重复累积了同一极性的图像数据电压。图4示出了当以固定速度移动斜线或字符图案时所生成的DC残像现象的实验结果的示例性图像。
在液晶显示装置中,运动图像的显示质量不仅因DC残像而且因亮度差的视觉感知所造成的闪烁现象而劣化。因此,为了改进液晶显示装置的显示质量,需要防止DC残像现象和闪烁现象或使其最小化。
发明内容
因此,本发明旨在提供一种基本上消除了因现有技术的局限性和缺点而造成的一个或更多个问题的液晶显示装置及其驱动方法。
本发明的一个目的是提供一种通过防止DC残像和闪烁来改进显示质量的液晶显示装置及其驱动方法。
本发明的其它特征和优点将在下面的说明中加以阐述,其部分地将根据该说明而变得明了,或者可以通过实践本发明而获知。通过在文字说明及其权利要求以及附图中具体指出的结构将认识到并获得本发明的这些目的和其它优点。
为了实现这些和其它优点,并且根据具体实施和广泛描述的本发明的目的,本发明提供了一种液晶显示装置,该液晶显示装置包括:液晶显示板,具包括多条数据线、多条选通线以及多个液晶单元,所述多个液晶单元与第一液晶单元组与第二液晶单元组相关联;数据驱动电路,其响应于极性控制信号向所述多条数据线供应数据电压;选通驱动电路,其向所述多条选通线供应扫描脉冲;以及极性控制电路,其针对每个帧时段生成不同的极性控制信号,并且将所述第一液晶单元组的数据电压频率与所述第二液晶单元组的数据电压频率控制为彼此不同。
另一方面,本发明提供了一种液晶显示装置,该液晶显示装置包括:液晶显示板,其包括多条数据线、多条选通线以及多个液晶单元;逻辑电路,其生成第一极性控制信号、与该第一极性控制信号不同的第二极性控制信号、与第一极性控制信号的相位相反的第三极性控制信号以及与第二极性控制信号的相位相反的第四极性控制信号,并且生成水平输出反转信号,该水平输出反转信号的逻辑针对每个帧时段而反转;数据驱动电路,其响应于所述极性控制信号针对每个帧时段在所述多个液晶单元的垂直方向上移位(shift)要供应给所述多条数据线的数据电压的极性,并且响应于所述水平输出反转信号针对每个帧时段在水平方向上移位所述数据电压的极性;以及选通驱动电路,其向所述多条选通线供应扫描脉冲。
另一方面,本发明提供了一种液晶显示装置,该液晶显示装置包括:液晶显示板,其包括多条数据线、多条选通线以及多个液晶单元;图像分析电路,其对输入图像的数字视频数据进行分析;逻辑电路,其生成第一极性控制信号、与第一极性控制信号不同的第二极性控制信号、与第一极性控制信号的相位相反的第三极性控制信号以及与第二极性控制信号的相位相反的第四极性控制信号,并且在根据所述图像分析电路的输出而输入了有可能发生DC残像的数据时生成水平输出反转信号,该水平输出反转信号的逻辑针对每个帧时段而反转;数据驱动电路,其响应于所述极性控制信号针对每个帧时段在垂直方向上移位要供应给所述多条数据线的数据电压的极性,并且响应于所述水平输出反转信号在水平方向上移位所述数据电压的极性;以及选通驱动电路,其向所述多条选通线供应扫描脉冲。
又一方面,本发明提供了一种液晶显示装置,该液晶显示装置包括:液晶显示板,其包括多条数据线、多条选通线以及多个液晶单元;控制电路,其生成逻辑周期性地发生反转的极性控制信号,以及针对每个帧时段在水平方向上移位数据电压的极性的水平输出反转信号;数据驱动电路,其响应于所述极性控制信号针对每个水平时段或每两个水平时段反转所述数据电压的极性,并且响应于所述水平输出反转信号在水平方向上移位所述数据电压的极性,并且向所述多条数据线供应所述数据电压;以及选通驱动电路,其向所述多条选通线供应扫描脉冲。
又一方面,本发明提供了一种液晶显示装置,该液晶显示装置包括:液晶显示板,其包括多条数据线、多条选通线以及多个液晶单元;图像分析电路,其对输入图像的数字视频数据进行分析;控制电路,其生成逻辑周期性地发生反转的极性控制信号,以及当所述图像分析电路确定出作为图像输入了隔行数据时针对每个帧时段在水平方向上移位数据电压的极性的水平输出反转信号;数据驱动电路,其响应于所述极性控制信号针对每个帧时段来反转所述数据电压的极性,并且响应于所述水平输出反转信号在水平方向移位所述数据电压的极性,并且向所述多条数据线供应所述数据电压;以及选通驱动电路,其向所述多条选通线供应扫描脉冲。
再一方面,本发明提供了一种驱动液晶显示装置的方法,该方法包括以下步骤:生成极性控制信号,该极性控制信号针对每个帧时段都是不同的,从而对要供应给共存于液晶显示板中的第一液晶单元组和第二液晶单元组的数据电压频率进行可变地控制;响应于所述极性控制信号向所述液晶显示板的多条数据线供应数据电压;以及向所述液晶显示板的多条选通线供应扫描脉冲。
再一方面,本发明提供了一种驱动液晶显示装置的方法,该液晶显示装置具有包括多条数据线、多条选通线以及多个液晶单元的液晶显示板,所述方法包括以下步骤:生成第一极性控制信号、与第一极性控制信号不同的第二极性控制信号、与第一极性控制信号的相位相反的第三极性控制信号、与第二极性控制信号的相位相反的第四极性控制信号,以及逻辑针对每个帧时段而反转的水平输出反转信号;响应于所述极性控制信号针对每个帧时段在垂直方向上移位要供应给所述多条数据线的数据电压的极性,并且响应于所述水平输出反转信号针对每个帧时段在水平方向上移位所述数据电压的极性;以及向所述多条选通线供应扫描脉冲。
再一方面,本发明提供了一种驱动液晶显示装置的方法,该液晶显示装置具有包括多条数据线、多条选通线以及多个液晶单元的液晶显示板,所述方法包括以下步骤:对输入图像的数字视频数据进行分析;生成第一极性控制信号、与第一极性控制信号不同的第二极性控制信号、与第一极性控制信号的相位相反的第三极性控制信号、与第二极性控制信号的相位相反的第四极性控制信号,以及水平输出反转信号,当输入了有可能发生DC残像的数据时,该水平输出反转信号的逻辑针对每个帧时段而反转;响应于所述极性控制信号针对每个帧时段在垂直方向上移位要供应给所述多条数据线的数据电压的极性,并且响应于所述水平输出反转信号针对每个帧时段在水平方向上移位所述数据电压的极性;以及向所述多条选通线供应扫描脉冲。
又一方面,本发明提供了一种驱动液晶显示装置的方法,该液晶显示装置具有包括多条数据线、多条选通线以及多个液晶单元的液晶显示板,所述方法包括以下步骤:生成逻辑周期性地反转的极性控制信号;生成针对每个帧时段在水平方向上移位数据电压的极性的水平输出反转信号;响应于所述极性控制信号针对每个水平时段或每两个水平时段反转所述数据电压的极性,并响应于所述水平输出反转信号在水平方向上移位所述数据电压的极性,并向所述多条数据线供应所述数据电压;以及向所述多条选通线供应扫描脉冲。
又一方面,本发明提供了一种驱动液晶显示装置的方法,该液晶显示装置具有包括多条数据线、多条选通线以及多个液晶单元的液晶显示板,所述方法包括以下步骤:对输入图像的数字视频数据进行分析;生成逻辑周期性地反转的极性控制信号;生成当作为图像输入了隔行数据时针对每个帧时段在水平方向上移位数据电压的极性的水平输出反转信号;响应于所述极性控制信号针对每个帧时段来反转所述数据电压的极性,并且响应于所述水平输出反转信号在水平方向上移位所述数据电压的极性,并且向所述多条数据线供应所述数据电压;以及向所述多条选通线供应扫描脉冲。
另一方面,本发明提供了一种液晶显示装置,该液晶显示装置包括:液晶显示板,其包括多条数据线、多条选通线以及多个液晶单元;数据驱动电路,其响应于极性控制信号向所述多条数据线供应数据电压;选通驱动电路,其向所述多条选通线供应扫描脉冲;以及控制器,其生成针对每个帧时段都不同的所述极性控制信号,其中,所述液晶显示板包括第一液晶单元组和第二液晶单元组,该第一液晶单元组和该第二液晶单元组在两个帧时段内具有不同的数据驱动频率,所述第一液晶单元组和所述第二液晶单元组在垂直方向和水平方向上交替,并且针对每个帧时段彼此互换(change)。
另一方面,本发明提供了一种驱动液晶显示装置的方法,该液晶显示装置具有包括多条数据线、多条选通线以及多个液晶单元的液晶显示板,所述方法包括以下步骤:响应于极性控制信号向所述多条数据线供应数据电压;向所述多条选通线供应扫描脉冲;以及生成针对每个帧时段都不同的所述极性控制信号,其中,所述液晶显示板包括第一液晶单元组和第二液晶单元组,该第一液晶单元组和该第二液晶单元组在两个帧时段内具有不同的数据驱动频率,所述第一液晶单元组和所述第二液晶单元在垂直方向和水平方向上交替,并且针对每个帧时段彼此互换。
应当明白,前述一般描述和下面的详细描述都是示例性性和解释性的,旨在对要求保护的本发明提供进一步的阐释。
附图说明
包括进来以提供对本发明的进一步理解并且被并入而构成本说明书的一部分的附图例示了本发明的实施方式,并与说明书一起用于解释本发明的原理。在图中:
图1是示出液晶显示装置的液晶单元的电路图;
图2是示出隔行数据的示例的波形图;
图3是示出因隔行数据造成的DC残像的实验结果画面;
图4是示出因滚动数据造成的DC残像的实验结果画面;
图5例示了根据本发明第一实施方式的液晶显示装置的示例性驱动方法;
图6是表示根据图5所示的第一液晶单元组的DC残像防止效果的波形图;
图7和8例示了根据本发明第一实施方式的数据电压的示例性极性模式;
图9是表示在被供应了图7和8的数据电压的液晶显示板中测得的数据电压的DC偏置值和AC值的波形图;
图10是例示根据本发明第一实施方式的示例性液晶显示装置的框图;
图11是例示图10所示的示例性数据驱动电路的框图;
图12是例示图11所示的数字/模拟转换器的示例性电路图;
图13是例示图10所示的示例性逻辑电路的框图;
图14是例示图13所示的示例性POL生成电路的框图;
图15是例示根据本发明第二实施方式的液晶显示装置的示例性驱动方法的流程图;
图16是例示根据本发明第二实施方式的示例性液晶显示装置的框图;
图17是例示根据本发明第三实施方式的液晶显示装置的示例性驱动方法的流程图;
图18例示了根据本发明第三实施方式的在液晶显示装置的示例性驱动方法中充入在第一和第二液晶单元组中的数据电压的示例性极性模式;
图19A到19E例示了根据本发明第三实施方式的液晶显示装置的驱动方法中的数据电压的示例性极性模式;
图20是例示根据本发明第三实施方式的示例性液晶显示装置的框图;
图21是例示图20所示的示例性逻辑电路的框图;
图22是例示图21所示的示例性POL生成电路的框图;
图23是例示根据本发明第四实施方式的液晶显示装置的示例性驱动方法的流程图;
图24是例示根据本发明第四实施方式的示例性液晶显示装置的框图;
图25例示了根据本发明第五实施方式的供应给液晶显示装置的数据电压的示例性极性模式;
图26是例示根据本发明第五实施方式的示例性液晶显示装置的框图;
图27是例示图26所示的示例性逻辑电路的框图;
图28是例示图27所示的示例性POL生成电路的框图;
图29是例示图26所示的示例性数据驱动电路的框图;
图30是例示图29所示的数字/模拟转换器的示例性电路图;
图31例示了根据本发明第五实施方式的供应给液晶显示装置的数据电压的示例性极性模式;
图32是例示示例性基准极性控制信号、第一到第四极性控制信号以及水平输出反转信号的波形图;
图33是例示根据本发明第六实施方式的液晶显示装置的示例性驱动方法的流程图;
图34是例示根据本发明第六实施方式的液晶显示装置的框图;
图35是例示根据本发明第七实施方式的供应给液晶显示装置的数据电压的示例性极性模式的图;
图36是例示根据本发明第七实施方式的示例性液晶显示装置的框图;
图37是例示图36所示的示例性数据驱动电路的框图;
图38是例示图37所示的数字/模拟转换器的示例性电路图;
图39是例示用于控制图38所示的数字/模拟转换器的示例性水平输出反转信号和示例性极性控制信号的波形图;
图40是例示根据本发明第八实施方式的液晶显示装置的示例性驱动方法的流程图;
图41是例示根据本发明第八实施方式的示例性液晶显示装置的框图;
图42例示了根据本发明第七和第八实施方式的供应给液晶显示装置的数据电压的另一示例性极性模式;
图43A到45B例示了根据本发明第九实施方式的数据电压的各种示例性极性模式;
图46是例示在被供应了图43A到45B的数据电压的液晶显示板中测得的示例性光波形的波形图;
图47是例示根据本发明第九实施方式的示例性液晶显示装置的框图;
图48是例示根据本发明第十实施方式的示例性液晶显示装置的框图;
图49是例示图48所示的示例性POL逻辑电路的框图;
图50是例示图48所示的示例性数据驱动电路的框图;
图51是例示图48所示的数字/模拟转换器的示例性实施方式的电路图;
图52是例示图48所示的数字/模拟转换器的另选实施方式的电路图;
图53到55是例示各种示例性极性控制信号和H2/H1反转信号的波形图;
图56是例示根据本发明第十一实施方式的液晶显示装置的示例性驱动方法的流程图;而
图57是例示根据本发明第十一实施方式的示例性液晶显示装置的框图。
具体实施方式
下面对本发明的实施方式进行详细说明,附图中例示了其实施例。
根据本发明的示例性实施方式,一种驱动液晶显示装置的方法包括利用在两个帧时段内不同于第二液晶单元组的数据驱动频率的第一液晶单元组的数据驱动频率,并且第一液晶单元组和第二液晶单元组共存于液晶显示板中。以低数据驱动频率来驱动第一液晶单元组,以防止DC残像。通过比较,以相对较高的驱动频率来驱动第二液晶单元组,以防止可能由第一液晶单元组产生的闪烁。充入在第一液晶单元组中的数据电压的极性模式的改变对应于第一液晶单元组的驱动频率,而充入在第二液晶单元组中的数据电压的极性模式的改变对应于第二液晶单元组的驱动频率。充入在第一和第二液晶单元组中的数据电压的极性模式针对每个帧而改变,并且同一极性模式重复N(N为不小于4的整数)个帧时段。下面的实施方式将以N=4为例来进行说明。
如图5所示,根据本发明第一实施方式的液晶显示装置的示例性驱动方法在两个帧时段之间以第二液晶单元组的数据电压频率的大约一半来驱动第一液晶单元组。例如,在两个帧时段内,可以按大约30Hz的数据电压频率来驱动第一液晶单元组,而可以按60Hz的数据电压频率来驱动第二液晶单元组。而且,在两个帧时段内,可以按大约60Hz的数据电压频率来驱动第一液晶单元组,而可以按120Hz的数据电压频率来驱动第二液晶单元组。
根据本发明第一实施方式的液晶显示装置的示例性驱动方法通过向第一液晶单元组供应极性每两个帧时段发生反转的数据电压来防止DC残影,而通过向第二液晶单元组供应极性每帧时段发生反转的数据电压来防止闪烁。下面将参照图6来说明如何防止因第一液晶单元组造成的DC残像。
如图6所示,在奇数帧时段内向第一液晶单元组中的任意液晶单元Clc供应高数据电压,而在偶数帧时段内供应相对较低的数据电压,并且每两个帧时段来改变数据电压的极性。例如,在第一和第二帧时段向第一液晶单元组的液晶单元Clc供应的正数据电压和在第三和第四帧时段向该液晶单元Clc供应的负数据电压在这四个帧时段上彼此抵消,由此,防止了在该液晶单元Clc中累积任何偏极性电压。因此,在本发明的液晶显示装置中,即使在奇数帧和偶数帧中的任意一个中电压较高并且极性占主导地位的数据电压(例如,隔行图片的数据电压)的情况下,第一液晶单元组也不会生成DC残像,如图6所示。
根据上述示例性驱动方法,第一液晶单元组可以防止DC残像,但因为在两个帧时段上对液晶单元Clc供应了同一极性的数据电压,所以可以感知到闪烁。因此,向第二液晶单元组的液晶单元Clc供应极性在几乎感知不到闪烁的每帧时段发生反转的数据电压,由此,最小化了因第一液晶单元组造成的闪烁。一个原因在于,因为人眼对变化更加敏感,所以当观看共存有驱动频率不同的第一和第二液晶单元组的液晶显示装置时,第二液晶单元组的驱动频率被感知为比第一液晶单元组更高的驱动频率。
图7到8表示了根据本发明第一实施方式的数据电压的示例性极性模式。如图7所示,根据本发明第一实施方式的液晶显示装置的示例性驱动方法针对每个帧来移动第一和第二液晶单元组的位置,并且对这四个帧时段重复该极性模式。也就是说,对于第(4i+1)帧时段(其中,i为正整数),第一液晶单元组包括偶数水平行的液晶单元Clc,而第二液晶单元组包括奇数水平行的液晶单元Clc。对于第(4i+1)帧时段,充入第一液晶单元组的在垂直方向上彼此相邻(其间插入有第二液晶单元组的液晶单元Clc)的液晶单元Clc中的数据电压的极性彼此相反。充入在第一液晶单元组的在水平方向上彼此相邻的液晶单元Clc中的数据电压的极性也彼此相反。同样,对于第(4i+1)帧时段,充入在第二液晶单元组的在垂直方向上彼此相邻(其间插入有第一液晶单元组的液晶单元Clc)的液晶单元Clc中的数据电压的极性彼此相反。充入在第二液晶单元组的在水平方向上彼此相邻的液晶单元Clc中的数据电压的极性也彼此相反。
对于第(4i+2)帧时段,第一液晶单元组包括奇数水平行的液晶单元Clc,而第二液晶单元组包括偶数水平行的液晶单元Clc。对于第(4i+2)帧时段,充入在第一液晶单元组的在垂直方向上彼此相邻(其间插入有第二液晶单元组的液晶单元Clc)的液晶单元Clc中的数据电压的极性彼此相反。充入在第一液晶单元组的在水平方向上彼此相邻的液晶单元Clc中的数据电压的极性彼此相反。同样,对于第(4i+2)帧时段,充入在第二液晶单元组的在垂直方向上彼此相邻(其间插入有第一液晶单元组的液晶单元Clc)的液晶单元Clc中的数据电压的极性彼此相反。充入在第二液晶单元组的在水平方向上彼此相邻的液晶单元Clc中的数据电压的极性彼此相反。
对于第(4i+3)帧时段,第一液晶单元组包括偶数水平行的液晶单元Clc,而第二液晶单元组包括奇数水平行的液晶单元Clc。对于第(4i+3)帧时段,充入在第一液晶单元组的在垂直方向上彼此相邻(其间插入有第二液晶单元组的液晶单元Clc)的液晶单元Clc中的数据电压的极性彼此相反。充入在第一液晶单元组的在水平方向上彼此相邻的液晶单元Clc中的数据电压的极性彼此相反。同样,对于第(4i+3)帧时段,充入在第二液晶单元组的在垂直方向上彼此相邻(其间插入有第一液晶单元组的液晶单元Clc)的液晶单元Clc中的数据电压的极性彼此相反。充入在第二液晶单元组的在水平方向上彼此相邻的液晶单元Clc中的数据电压的极性彼此相反。参见第(4i+1)帧时段与第(4i+3)帧时段之间的极性模式,第一和第二液晶单元组的位置在第(4i+1)帧时段和第(4i+3)帧时段中相同,但数据电压的极性彼此相反。
对于第(4i+4)帧时段,第一液晶单元组包括奇数水平行的液晶单元Clc,而第二液晶单元组包括偶数水平行的液晶单元Clc。对于第(4i+4)帧时段,充入在第一液晶单元组的在垂直方向上彼此相邻(其间插入有第二液晶单元组的液晶单元Clc)的液晶单元Clc中的数据电压的极性彼此相反。充入在第一液晶单元组的在水平方向上彼此相邻的液晶单元Clc中的数据电压的极性彼此相反。同样,对于第(4i+4)帧时段,充入在第二液晶单元组的在垂直方向上彼此相邻(其间插入有第一液晶单元组的液晶单元Clc)的液晶单元Clc中的数据电压的极性彼此相反。充入在第二液晶单元组的在水平方向上彼此相邻的液晶单元Clc中的数据电压的极性彼此相反。参见第(4i+2)帧时段与第(4i+4)帧时段之间的极性模式,第一和第二液晶单元组的位置在第(4i+2)帧时段和第(4i+4)帧时段中相同,但数据电压的极性彼此相反。
为了生成这些模式,在第(4i+1)帧时段中生成的第一极性控制信号POLa的相位与在第(4i+3)帧时段中生成的第三极性控制信号POLc的相位相反。在第(4i+2)帧时段中生成的第二极性控制信号POLb的相位与在第(4i+4)帧时段中生成的第四极性控制信号POLd的相位相反。第一极性控制信号POLa和第二极性控制信号POLb具有大约一个水平时段的相位差,而第三极性控制信号POLc和第四极性控制信号POLd也具有大约一个水平时段的相位差。
为了生成图8所示的极性模式,极性控制信号POLa到POLd中的第二极性控制信号POLb和第四极性控制信号POLd的相位与图7的第二极性控制信号POLb和第四极性控制信号POLd的相位相反。如图8所示,对于第(4i+1)帧时段,第一液晶单元组包括奇数水平行的液晶单元Clc,而第二液晶单元组包括偶数水平行的液晶单元Clc。对于第(4i+1)帧时段,充入在第一液晶单元组的在垂直方向上彼此相邻(其间插入有第二液晶单元组的液晶单元Clc)的液晶单元Clc中的数据电压的极性彼此相反。充入在第一液晶单元组的在水平方向上彼此相邻的液晶单元Clc中的数据电压的极性彼此相反。同样,对于第(4i+1)帧时段,充入在第二液晶单元组的在垂直方向上彼此相邻(其间插入有第一液晶单元组的液晶单元Clc)的液晶单元Clc中的数据电压的极性彼此相反。充入在第二液晶单元组的在水平方向上彼此相邻的液晶单元Clc中的数据电压的极性彼此相反。
对于第(4i+2)帧时段,第一液晶单元组包括偶数水平行的液晶单元Clc,而第二液晶单元组包括奇数水平行的液晶单元Clc。对于第(4i+2)帧时段,充入在第一液晶单元组的在垂直方向上彼此相邻(其间插入有第二液晶单元组的液晶单元Clc)的液晶单元Clc中的数据电压的极性彼此相反。充入在第一液晶单元组的在水平方向上彼此相邻的液晶单元Clc中的数据电压的极性彼此相反。同样,对于第(4i+2)帧时段,充入在第二液晶单元组的在垂直方向上彼此相邻(其间插入有第一液晶单元组的液晶单元Clc)的液晶单元Clc中的数据电压的极性彼此相反。充入在第二液晶单元组的在水平方向上彼此相邻的液晶单元Clc中的数据电压的极性彼此相反。
对于第(4i+3)帧时段,第一液晶单元组包括奇数水平行的液晶单元Clc,而第二液晶单元组包括偶数水平行的液晶单元Clc。对于第(4i+3)帧时段,充入在第一液晶单元组的在垂直方向上彼此相邻(其间插入有第二液晶单元组的液晶单元Clc)的液晶单元Clc中的数据电压的极性彼此相反。充入在第一液晶单元组的在水平方向上彼此相邻的液晶单元Clc中的数据电压的极性彼此相反。同样,对于第(4i+3)帧时段,充入在第二液晶单元组的在垂直方向上彼此相邻(其间插入有第一液晶单元组的液晶单元Clc)的液晶单元Clc中的数据电压的极性彼此相反。充入在第二液晶单元组的在水平方向上彼此相邻的液晶单元Clc中的数据电压的极性彼此相反。第一和第二液晶单元组的位置在第(4i+1)帧时段和第(4i+3)帧时段中相同,但数据电压的极性彼此相反。
对于第(4i+4)帧时段,第一液晶单元组包括偶数水平行的液晶单元Clc,而第二液晶单元组包括奇数水平行的液晶单元Clc。对于第(4i+4)帧时段,充入在第一液晶单元组的在垂直方向上彼此相邻(其间插入有第二液晶单元组的液晶单元Clc)的液晶单元Clc中的数据电压的极性彼此相反。充入在第一液晶单元组的在水平方向上彼此相邻的液晶单元Clc中的数据电压的极性彼此相反。同样,对于第(4i+4)帧时段,充入在第二液晶单元组的在垂直方向上彼此相邻(其间插入有第一液晶单元组的液晶单元Clc)的液晶单元Clc中的数据电压的极性彼此相反。充入在第二液晶单元组的在水平方向上彼此相邻的液晶单元Clc中的数据电压的极性彼此相反。第一和第二液晶单元组的位置在第(4i+2)帧时段和第(4i+4)帧时段中相同,但数据电压的极性彼此相反。
这样,第一液晶单元组的液晶单元Clc就具有相对较长的极性改变周期(即,在这个实例中为两帧时段)。因此,如果将液晶单元在空间上排列在一起形成具有相对较长的极性改变周期的集中区域,则可能会感知到闪烁。因此,在如图7和8所示的根据本发明示例性实施方式的液晶显示装置的驱动方法中,对第一液晶单元组的液晶单元Clc进行控制,使得数据电压的极性在每帧时段中不重复超过两个连续水平行。
如上所述,第一液晶单元组的液晶单元Clc具有相对较长的极性改变周期。因而,如果液晶单元组的位置处于同一地点达三个以上的帧时段,则可能出现与其它水平行相比的亮度差别,由此产生波纹噪声(rippling noise)效应。因此,如图7和8所示的根据本发明示例性实施方式的液晶显示装置的驱动方法对第一液晶单元组和第二液晶单元组的位置进行控制,使它们针对每个帧而交替排列。
图9例示了向具有图7和8所示极性模式的液晶显示板供应127灰度级的数据电压并测量液晶显示板的电压波形的实验的结果。在这个实验中,在两帧时段内,向液晶显示板的第二液晶单元组供应极性以60Hz的频率改变的数据电压,而向第一液晶单元组供应极性以30Hz的频率改变的数据电压。然而,因为更快的60Hz频率被感知为占主导地位,所以在液晶显示板中测得的数据电压的频率被测出为大约60Hz。该数据电压的AC电压值(即,振幅)大约为30.35mV,而AC电压的中心与接地电压GND之间的DC偏移值被测出为大约1.389V。而且,由于第二液晶单元组的主导性频率,通过在样品液晶显示板上安装光学传感器而测得的光波形也大约为60Hz。这是因为在液晶显示板中测得的光波形是由频率比第一液晶单元组的频率更高的第二液晶单元组的光改变周期决定的。
图10到14例示了根据本发明第一实施方式的示例性液晶显示装置。如图10所示,根据本发明第一实施方式的示例性液晶显示装置包括:液晶显示板100、定时控制器101、逻辑电路102、数据驱动电路103以及选通驱动电路104。
在液晶显示板100中,液晶分子注入在两个玻璃基板之间。液晶显示板100包括通过m条数据线D1到Dm与n条选通线G1到Gn交叉而排列为矩阵图案的m×n个液晶单元Clc。这些液晶单元Clc被排列成如上所述在两帧时段内以不同数据电压频率驱动的第一和第二液晶单元组。
液晶显示板100的下玻璃基板上形成有数据线D1到Dm、选通线G1到Gn、TFT、与TFT相连的液晶单元Clc的像素电极1、存储电容器Cst以及其它组件。液晶显示板100的上玻璃基板上形成有黑底、滤色器以及公共电极2。公共电极2以诸如TN(扭曲向列)模式和VA(垂直配向)模式的垂直电场驱动法形成在上玻璃基板上。另选的是,公共电极2和像素电极1一起以诸如IPS(面内切换)模式和FFS(边缘场切换)模式的水平电场驱动法形成在下玻璃基板上。液晶显示板100的上玻璃基板和下玻璃基板上放置有光轴彼此垂直交叉的偏光片(polarizer),并且在面对液晶的内表面上形成有用于设置液晶的预倾斜角的配向膜。
定时控制器101接收定时信号(如垂直/水平同步信号Vsyns、Hsync、数据使能、时钟信号以及其它信号),以生成用于控制逻辑电路102、选通驱动电路104以及数据驱动电路103的操作定时的控制信号。控制信号包括选通起始脉冲GSP、选通移位时钟信号GSC、选通输出使能信号GOE、源起始脉冲SSP、源采样时钟SSC、源输出使能信号SOE以及基准极性控制信号POL。选通起始脉冲GSP表示当显示图像时在第一垂直时段中开始扫描的起始水平行。选通移位时钟信号GSC被输入至选通驱动电路104内的移位寄存器,并且被生成为具有与TFT的导通时段(on-period)相对应的脉冲宽度,作为用于使选通起始脉冲GSP顺序移位的定时控制信号。选通输出使能信号GOE表示选通驱动电路104的输出。源起始脉冲SSP表示第一水平行中要显示数据的起始像素。源采样时钟SSC表示基于上升沿和下降沿在数据驱动电路103内对数据进行的锁存操作。源输出使能信号SOE表示数据驱动电路103的输出。基准极性控制信号POL表示要向液晶显示板100的液晶单元Clc供应的数据电压的极性。基准极性控制信号POL被生成为单点和双点反转控制信号中的任意一个。单点反转控制信号是其中逻辑针对每个水平时段而反转的信号,而双点反转控制信号是其中逻辑针对每两个水平时段而反转的信号。
逻辑电路102接收选通起始脉冲GSP、源输出使能信号SOE以及基准极性控制信号POL,并选择性地输出基准极性控制信号POL或者极性控制信号POLa到POLd,以防止残留图像(即,DC残影)和闪烁。
数据驱动电路103在定时控制器101的控制下对数字视频数据RGB进行锁存。数据驱动电路103响应于来自定时控制器101的极性控制信号POL/POLa~POLd将数字视频数据转换成模拟正/负伽马补偿电压,以生成正/负模拟数据电压,由此将该数据电压供应给数据线D1到Dm。
选通驱动电路104包括多个选通驱动IC,每个选通驱动IC都包括移位寄存器、用于将移位寄存器的输出信号的摆幅宽度转换成适于驱动液晶单元的TFT的摆幅宽度的电平移位器,以及连接在电平移位器与选通线G1到Gn之间的输出缓冲器。选通驱动电路104顺序地输出脉冲宽度大约为一个水平时段的扫描脉冲。逻辑电路102可以嵌入在定时控制器101内。
根据本发明第一实施方式的示例性液晶显示装置还包括视频源105,该视频源105向定时控制器101供应数字视频数据RGB和定时信号Vsync、Hsync、DE、CLK。视频源105包括广播信号、外部装置接口电路、图形处理电路、行存储器106以及其它组件。视频源105从由外部装置输入的图像源或广播信号中提取视频数据,并将该视频数据转换成数字数据而供应给定时控制器101。将视频源105中接收到的隔行广播信号存储在行存储器中。然后将存储的信号输出。隔行广播信号的视频数据仅存在于针对奇数帧时段的奇数行以及针对偶数帧时段的偶数行中。因此,如果接收到了隔行广播信号,则视频源105生成黑数据值或存储在行存储器106中的有效数据的平均值,作为针对奇数帧时段的偶数行数据和作为针对偶数帧时段的奇数行数据。视频源105还在供应数字视频数据的同时向定时控制器101供应电力和定时信号Vsync、Hsync、DE、CLK。
图11和12例示了数据驱动电路103的示例性电路图。如图11和12所示,数据驱动电路103包括多个集成电路(下文中称为“IC”),每个IC都驱动k条数据线D1到Dk(其中k为小于m的整数)。每个IC都包括:移位寄存器111、数据寄存器112、第一锁存器113、第二锁存器114、数字/模拟转换器(下文中称为“DAC”)115、充电(charge)共享电路116以及输出电路117。
移位寄存器111根据源采样时钟SSC对来自定时控制器101的源起始脉冲SSP进行移位,以生成采样信号。而且,移位寄存器111对源起始脉冲SSP进行移位,以向下一级IC的移位寄存器111发送进位信号CAR。数据寄存器112临时地储由定时控制器101划分的奇数数字视频数据RGBodd和偶数数字视频数据RGBeven,并且将所存储的数据RGBodd、RGBeven供应给第一锁存器113。第一锁存器113响应于从移位寄存器111顺序输入的采样信号对来自数据寄存器112的数字视频数据RGBodd、RGBeven进行采样,针对每一水平行锁存数据RGBodd、RGBeven,并且同时输出一水平行部分的数据。在锁存了从第一锁存器113输入的一水平行部分的数据之后,在源输出使能信号SOE的低逻辑时段期间,第二锁存器114输出与其它IC的第二锁存器114同时锁存的数字视频数据。
DAC 115包括:被供应正伽马基准电压GH的P解码器PDEC 121、被供应负伽马基准电压GL的N解码器NEDC 122,以及响应于极性控制信号POL/POLa~POLd在P解码器121的输出与N解码器122的输出之间进行选择的复用器。P解码器121对从第二锁存器114输入的数字视频数据进行解码,以输出与数据的灰度级值相对应的正伽马补偿电压,而N解码器122对从第二锁存器114输入的数字视频数据进行解码,以输出与数据的灰度级值相对应的负伽马补偿电压。复用器123响应于极性控制信号POL/POLa~POLd在正伽马补偿电压和负伽马补偿电压之间交替地选择,并且输出所选的正/负伽马补偿电压作为模拟数据电压。充电共享电路116在源输出使能信号SOE的高逻辑时段期间使相邻数据输出信道短接(short),以输出相邻数据电压的平均值,或者在源输出使能信号SOE的高逻辑时段期间交替地向数据输出信道供应公共电压Vcom,以缓解正数据电压和负数据电压的快速改变。输出电路117包括缓冲器并且用于使供应给数据线D1到Dk的模拟数据电压的信号衰减最小化。
图13和14例示了逻辑电路102的示例性电路图。如图13和14所示,逻辑电路102包括帧计数器131、行计数器132、POL生成电路133以及复用器134。
帧计数器131响应于在与帧时段的起始相同的时刻针对一帧时段生成一次的选通起始脉冲GSP,输出表示要在液晶显示板100中显示的图片的帧数的帧计数信息Fcnt。例如,可以将帧计数信息Fcnt生成为2比特信息,以能够在生成如图7和图8所示的数据电压的极性模式的情况下标识四帧时段中的每一个。在不脱离本发明的范围的情况下可以使用不同数量的比特和帧时段。
行计数器132响应于表示向每一水平行供应数据电压时的时间点的源输出使能信号SOE,输出表示要在液晶显示板100中显示的水平行的行计数信息Lcnt。因为在液晶显示板100中显示的数据电压的极性如图7和8所示的数据电压的极性模式那样针对每一水平行或每两个水平行而反转,所以将行计数信息Lcnt生成为2比特信息。
对于要供应给帧计数器131和行计数器132的定时信号来说,可以使用从定时控制器101的内部振荡器生成的时钟。然而,因为该时钟为高频的,所以该时钟可能会增大定时控制器101和逻辑电路102之间的电磁干扰(EMI)。根据本发明,可以将源输出使能信号SOE和选通起始脉冲GSP用作帧计数器131和行计数器132的操作定时信号来降低定时控制器101与逻辑电路102之间的EMI的增大,因为这些信号的频率低于在定时控制器101的内部振荡器中生成的时钟的频率。
POL生成电路133包括第一POL生成电路141、第二POL生成电路142、第一反相器(inverter)143和第二反相器144,以及复用器145。第一POL生成电路141基于行计数信息Lcnt生成极性针对每两个水平时段而移位的第一极性控制信号POLa。第一变极器143对第一极性控制信号POLa进行反相,以生成第三极性控制信号POLc。第二POL生成电路142基于行计数信息Lcnt生成极性针对每两个水平时段而反转并且与第一极性控制信号POLa相比相位差为大约一个水平时段的第二极性控制信号POLb。第二反相器144对第二极性控制信号POLb进行反相,以生成第四极性控制信号POLd。第一POL生成电路141和第二POL生成电路142中的每一个都响应于帧计数信息Fcnt针对每一帧时段来反转极性控制信号POLb、POLc的极性。复用器145例如响应于2比特的帧计数信息Fcnt针对第(4i+1)帧时段输出第一极性控制信号POLa,然后,针对第(4i+2)帧时段输出第二极性控制信号POLb,然后,针对第(4i+3)帧时段输出第三极性控制信号POLc,而后,针对第(4i+4)帧时段输出第四极性控制信号POLd。
复用器134根据供应给连接至可选插脚的控制端子的逻辑值,选择来自POL生成电路133的与如图7和8中的每一帧时段相对应的极性控制信号POLa到POLd。该可选插脚连接至复用器134的控制端子,并且可以由制造商选择性地连接至接地电压GND或电源电压Vcc。例如,如果该可选插脚连接至接地电压和复用器134的控制端子,则复用器134本身的控制端子被供应了选择控制信号SEL“0”,由此输出了基准极性控制信号POL。如果该可选插脚连接至电源电压和复用器134的控制端子,则复用器134本身的控制端子被供应了选择控制信号SEL“1”,由此输出了来自POL生成电路133的极性控制信号POLa到POLd。复用器134的选择控制信号SEL可以由通过用户界面输入的用户选择信号来代替,或者根据数据的分析结果从定时控制器101或视频源105自动生成的选择控制信号来代替。
图15是例示根据本发明第二实施方式的液晶显示装置的示例性驱动方法的流程图。如图15所示,根据本发明第二实施方式的液晶显示装置的示例性驱动方法对输入数据进行分析,并且确定该输入数据是否为有可能发生DC残像的数据,如隔行扫描数据或滚动数据(S1,S2)。在步骤S2中,如果当前输入数据被判定为可能发生DC残像的数据,则本发明的第二实施方式针对每一帧时段顺序地生成第一到第四极性控制信号POLa到POLd,并且在两帧时段之间将第一液晶单元组的数据电压驱动频率控制为低于第二液晶单元组的数据电压驱动频率(S3)。在步骤S2中,如果当前输入数据被确定为不会发生DC残像的数据,则本发明的第二实施方式在所有帧时段中生成基准极性控制信号POL,以使第一液晶单元组和第二液晶单元组的数据电压驱动频率相同(S4)。
图16表示了根据本发明第二实施方式的示例性液晶显示装置。如图16所示,根据本发明第二实施方式的液晶显示装置包括视频源105、液晶显示板100、图像分析电路161、定时控制器101、逻辑电路162、数据驱动电路103以及选通驱动电路104。在该示例性实施方式中,视频源105、液晶显示板100、定时控制器101、数据驱动电路103以及选通驱动电路104与前述实施方式基本上相同。因此,用相同标号来表示前述组件,并且省略了对其的详细说明。
图像分析电路161判断当前输入图像的数字视频数据是否为有可能发生DC残像的数据。图像分析电路161对一帧图像中的相邻行之间的数据进行比较,如果行之间的数据大于指定阈值,则将当前输入数据视为隔行数据。而且,图像分析电路161以帧为单位来比较每个像素的数据,并且检测显示图像中的运动图片和该运动图片的速度。如果该图片以预设速度移动,则将包括该运动图片的帧数据视为滚动数据。作为图像分析的结果,图像分析电路161生成表示当前输入数据是隔行数据或滚动数据的选择信号SEL2,并利用该选择信号SEL2来控制逻辑电路162。
逻辑电路162响应于来自图像分析电路161的选择信号SEL2的第一逻辑值,如图13所示针对第(4i+1)到第(4i+4)帧时段顺序地生成第一到第四极性控制信号POLa到POLd。而且,逻辑电路162响应于选择信号SEL2的第二逻辑值,在当前输入数据被视为非隔行数据或非滚动数据时向数据驱动电路103发送基准极性控制信号POL。可以将定时控制器101、图像分析电路161以及逻辑电路162集成在一个芯片中。
如图17和18所示,根据本发明第三实施方式的液晶显示装置的示例性驱动方法针对N个帧时段(其中,N为不小于2的正整数),在两帧时段之间将第一液晶单元组的数据驱动频率控制为低于第二液晶单元组的数据驱动频率(S1)。第一液晶单元组和第二液晶单元组中的每一个都包括多个液晶单元Clc。
根据本发明第三实施方式的液晶显示装置的示例性驱动方法在第(N+1)帧时段向第一和第二液晶单元组供应极性模式与在第N帧时段期间供应的不同的数据电压(S2)。下文中,将在第(N+1)帧时段供应的极性模式称为“不规则极性模式”。该不规则极性模式是一种向使所供应的极性模式变得不规则的液晶单元Clc供应的极性模式,即,与在第(N+1)帧时段之前针对第N帧时段向第一和第二液晶单元组供应的数据电压的极性模式不同的极性模式。
图19A到19E例示了周期性地插入到数据电压的极性模式中的不规则极性模式的例子。如图19A到19E所示,根据本发明第三实施方式的液晶显示装置的示例性驱动方法在20帧时段内重复数据电压的极性模式。然而,在不脱离本发明的范围的情况下,可以在其它数量的帧时段内重复该极性模式。
在第(4i+1)帧时段到第(4i+4)帧时段(其中,i为正整数)中的每一个中,以具有以下极性模式的数据电压对第一和第二液晶单元组的液晶单元Clc进行充电:数据电压的极性由于第一极性控制信号POL1a到POL1d而在垂直方向上按每两个水平时段反转,其中第一极性控制信号POL1a到POL1d的逻辑针对每两个水平时段而反转。另外,水平相邻的数据电压的极性也反转。针对第(4i+1)帧时段到第(4i+4)帧时段生成的第一极性控制信号POL1a到POL1d主要采用其中逻辑每两个水平时段发生反转的垂直双点反转方法。
在第5i帧时段(其中,i为正整数)中,以具有不规则极性模式(即,单点反转类型)的数据电压对第一和第二液晶单元组的液晶单元Clc进行充电。也就是说,针对第5i帧时段,以具有以下极性模式的数据电压对第一和第二液晶单元组的液晶单元Clc进行充电:数据电压的极性由于第二极性控制信号POL2而在垂直方向上针对每个水平时段发生反转,其中第二极性控制信号POL2的逻辑针对每个水平时段而反转。另外,水平相邻的数据电压的极性也反转。因此,在第5i帧时段中用第二极性控制信号POL2代替第一极性控制信号POL1a到POL1d。
在第1、第4、第6、第9、第11、第14、第16、第19以及第20帧时段中的每一个中,第一和第二液晶单元组的一些液晶单元Clc维持它们的位置,而另一些液晶单元Clc在下一帧时段中移至另一水平行。因此,在第3到第8帧时段、第13到第18帧时段中的每一个中,第一和第二液晶单元组的液晶单元Clc在前一帧中的位置都与它们在下一帧中的位置不交叠。
在第(4i+1)帧时段中生成的第(1a)极性控制信号POL1a的相位与在第(4i+3)帧时段中生成的第(1c)极性控制信号POL1c的相位相反。在第(4i+2)帧时段中生成的第(1b)极性控制信号POL1b的相位与在第(4i+4)帧时段中生成的第(1d)极性控制信号POL1d的相位相反。第(1a)极性控制信号POL1a和第(1b)极性控制信号POL1b具有一个水平时段的相位差,且第(1c)极性控制信号POL1c和第(1d)极性控制信号POL1d也具有一个水平时段的相位差。
根据本发明第三实施方式的液晶显示装置的示例性驱动方法在其中存在第一液晶单元组的液晶单元Clc的水平行的位置连续不大于2时控制帧时段的数量,如图19A到19E所示。第一液晶单元组的液晶单元Clc具有相对较长的极性改变周期。因而,如果第一液晶单元组的位置相同达三帧时段以上,则会出现与另一水平行相比的亮度差别,由此生成波纹噪声效应。
图20到21例示了根据本发明第三实施方式的示例性液晶显示装置。如图20所示,根据本发明第三实施方式的示例性液晶显示装置包括液晶显示板200、定时控制器201、逻辑电路202、数据驱动电路203、选通驱动电路204以及视频源205。视频源205包括用于存储隔行数据的行存储器206。液晶显示板200、定时控制器201、数据驱动电路203、选通驱动电路204以及视频源205与前述实施方式基本上相同。由此,省略了对其的详细说明。
逻辑电路202接收选通起始脉冲GSP、源输出使能信号SOE以及基准极性控制信号POL,并且针对第(4i+1)帧时段到第(4i+4)帧时段生成第一极性控制信号POL1,而针对第5i帧时段生成第二极性控制信号POL2。第一极性控制信号POL1包括针对第(4i+1)帧时段生成的第(1a)极性控制信号POL1a、针对第(4i+2)帧时段生成的第(1b)极性控制信号POL1b、针对第(4i+3)帧时段生成的第(1c)极性控制信号POL1c,以及针对第(4i+4)帧时段生成的第(1d)极性控制信号POL1d。而且,逻辑电路202可以针对所有帧时段向数据驱动电路203选择性地发送基准极性控制信号POL。
图21和22是例示图20所示逻辑电路202的示例性电路图。如图21和22所示,逻辑电路202包括帧计数器211、行计数器212、POL生成电路213以及复用器214。
帧计数器211响应于在与帧时段开始相同的时刻针对一帧时段生成一次的选通起始脉冲GSP,输出表示要在液晶显示板200中显示的图片的帧数的帧计数信息Fcnt。例如,可以将帧计数信息Fcnt生成为2比特信息,以能够标识如图7和图8所示的20个帧时段中的每一个。在不脱离本发明的范围的情况下,可以使用不同数量的比特和帧时段。
行计数器212响应于表示向每一水平行供应数据电压的时间点的源输出使能信号SOE,输出表示要在液晶显示板200中显示的水平行的行计数信息Lcnt。因为在液晶显示板200中显示的数据电压的极性例如如图7和8所示每一水平行或每两个水平行而反转,所以将行计数信息Lcnt生成为2比特信息。在不脱离本发明的范围的情况下,可以使用不同数量的比特和帧时段。
对于要供应给帧计数器211和行计数器212的定时信号来说,可以使用从定时控制器201的内部振荡器生成的时钟。然而,因为该时钟为高频率,所以该时钟可能会增大定时控制器201和逻辑电路202之间的EMI。根据本发明,可以将源输出使能信号SOE和选通起始脉冲GSP用作帧计数器211和行计数器212的操作定时信号来缓解定时控制器201与逻辑电路202之间的EMI的增大,因为这些信号的频率低于由定时控制器201的内部振荡器生成的时钟。
POL生成电路213包括第一POL生成电路221、第二POL生成电路222、第三POL生成电路223,以及第一和第二反相器224、225。第一POL生成电路221基于行计数信息Lcnt生成极性每两个水平时段发生反转的第(1a)极性控制信号POL1a。第一反相器224对第(1a)极性控制信号POL1a进行反相,以生成第(1c)极性控制信号POL1c。第二POL生成电路222基于行计数信息Lcnt生成极性每两个水平时段发生反转并且与第(1a)极性控制信号POL1a相比具有大约一个水平时段的相位差的第(1b)极性控制信号POL1b。第二反相器225对第(1b)极性控制信号POL1b进行反相,以生成第(1d)极性控制信号POL1d。第三POL生成电路223基于行计数信息生成极性每一个水平时段发生反转的第二极性控制信号POL2。第一到第三POL生成电路221、222以及223中的每一个都响应于帧计数信息Fcnt针对每一帧时段来反转极性控制信号POL1a到POL1d、POL2的极性。
复用器214响应于帧计数信息Fcnt,如图19A到19E所示选择来自POL生成电路213的与每一帧时段相对应的极性控制信号POL1、POL2。复用器214可以通过由制造商选择的单独的可选插脚在所有帧时段中输出基准极性控制信号POL。该可选插脚连接至复用器214的可选控制端子,并且选择性地连接至接地电压GND或电源电压Vcc,由此将复用器214的输出固定为基准极性控制信号POL。
图23是例示了根据本发明第四实施方式的液晶显示装置的示例性驱动方法的流程图。如图23所示,根据本发明第四实施方式的液晶显示装置的示例性驱动方法对输入数据进行分析,并且确定该输入数据是否为有可能发生DC残像的数据,如隔行数据或滚动数据(S231,S232)。在步骤S232中,如果当前输入数据被视为有可能发生DC残像的数据,则本发明的第四实施方式针对N个帧时段向存在于液晶显示板中的第一液晶单元组供应极性每两帧时段而反转的数据电压,并且在两帧时段之间将第二液晶单元组的数据电压驱动频率控制为高于第一液晶单元组的数据电压驱动频率(S233)。随后,本发明的第四实施方式利用针对第5i帧时段的不规则极性模式来控制数据电压的极性(步骤S234)。因此,如果该输入数据被视为有可能发生DC残像的数据,如隔行数据或滚动数据,则本发明的第四实施方式在两帧时段之间将第一液晶单元组的数据电压驱动频率控制为低于第二液晶单元组的数据电压驱动频率。在步骤S232中,如果当前输入数据被视为不会生成DC残像的数据,则本发明的第四实施方式在所有帧时段中生成基准极性控制信号POL,以将第一和第二液晶单元组的数据电压驱动频率控制为相同(S235)。
图24例示了根据本发明第四实施方式的示例性液晶显示装置。如图24所示,根据本发明第四实施方式的液晶显示装置包括视频源205、液晶显示板200、图像分析电路241、定时控制器201、逻辑电路242、数据驱动电路203以及选通驱动电路204。在该示例性实施方式中,视频源205、液晶显示板200、定时控制器201、数据驱动电路203以及选通驱动电路204与前述实施方式基本上相同。由此,用相同标号来表示相同组件,并且省略了对其的详细说明。
图像分析电路241判断当前输入图像的数字视频数据是否为有可能发生DC残像的数据。图像分析电路241对一帧图像中的相邻行之间的数据进行比较,如果行之间的数据大于指定阈值,则将当前输入数据确定为隔行数据。而且,图像分析电路241以帧为单位来比较每个像素的数据,并且检测显示图像中的运动图片和该运动图片的速度。如果该图片以预设速度移动,则将包括该运动图片的帧数据视为滚动数据。根据图像分析的结果,图像分析电路241生成表示存在隔行数据或滚动数据的选择信号SEL2,并且控制逻辑电路242来生成该选择信号SEL2。
逻辑电路242响应于来自图像分析电路241的选择信号SEL2的第一逻辑值,如图13所示针对第(4i+1)到第(4i+4)帧时段顺序生成第一到第四极性控制信号POLa到POLd,并且针对第5i帧时段顺序生成第二极性控制信号POL2。在输入了不会生成DC残像的数据的情况下,逻辑电路242响应于选择信号SEL2的第二逻辑值,向数据驱动电路203发送基准极性控制信号POL。可以将定时控制器201、图像分析电路241以及逻辑电路242集成在一个芯片中。
图25例示了根据本发明第五实施方式的供应给液晶显示装置的数据电压的示例性极性模式。如图25所示,根据本发明第五实施方式的液晶显示装置的示例性驱动方法每两帧时段使充入在液晶单元Clc中的数据电压的极性发生反转,并且将供应给水平相邻液晶单元Clc的数据电压的极性反转周期控制为交替(alternating)。
例如,针对第N帧时段,沿第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6向布置在第(4j+1)和第(4j+2)水平行(其中,j为正整数)R1、R2、R5、R6上的液晶单元供应正(+)数据电压,而沿第(4i+3)和第(4+4)垂直行C3、C4、C7、C8向布置在第(4j+1)和第(4j+2)水平行R1、R2、R5、R6上的液晶单元供应负(-)数据电压。针对第N帧时段,沿第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6向布置在第(4j+3)和第(4j+4)水平行R3、R4、R7上的液晶单元供应负(-)数据电压,而沿第(4i+3)和第(4i+4)垂直行C3、C4、C7、C8向布置在第(4j+3)和第(4j+4)水平行R3、R4、R7上的液晶单元供应正(+)数据电压。
针对第(N+1)帧时段,沿第(4i+2)和第(4i+3)垂直行C2、C3、C6、C7向布置在第(4j+1)和第(4j+4)水平行R1、R4、R5上的液晶单元供应正(+)数据电压,而沿第(4i+1)和第(4i+4)垂直行C1、C4、C5、C8向布置在第(4j+1)和第(4j+4)水平行R1、R4、R5上的液晶单元供应负(-)数据电压。针对第(N+1)帧时段,沿第(4i+2)和第(4i+3)垂直行C2、C3、C6、C7向布置在第(4j+2)和第(4j+3)水平行R2、R3、R6、R7上的液晶单元供应负(-)数据电压,而沿第(4i+1)和第(4i+4)垂直行C1、C4、C5、C8向布置在第(4j+2)和第(4j+3)水平行R2、R3、R6、R7上的液晶单元供应正(+)数据电压。
针对第(N+2)帧时段,沿第(4i+3)和第(4i+4)垂直行C3、C4、C7、C8向布置在第(4j+1)和第(4j+2)水平行R1、R2、R5、R6上的液晶单元供应正(+)数据电压,而沿第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6向布置在第(4j+1)和第(4j+2)水平行R1、R2、R5、R6上的液晶单元供应负(-)数据电压。针对第(N+2)帧时段,沿第(4i+3)和第(4i+4)垂直行C3、C4、C7、C8向布置在第(4j+3)和第(4j+4)水平行R3、R4、R7上的液晶单元供应负(-)数据电压,而沿第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6向布置在第(4j+3)和第(4j+4)水平行R3、R4、R7上的液晶单元供应正(+)数据电压。
针对第(N+3)帧时段,沿第(4i+1)和第(4i+4)垂直行C1、C4、C5、C8向布置在第(4j+1)和第(4j+4)水平行R1、R4、R5上的液晶单元供应正(+)数据电压,而沿第(4i+2)和第(4i+3)垂直行C2、C3、C6、C7向布置在第(4j+1)和第(4j+4)水平行R1、R4、R5上的液晶单元供应负(-)数据电压。针对第(N+3)帧时段,沿第(4i+1)和第(4i+4)垂直行C1、C4、C5、C8向布置在第(4j+2)和第(4j+3)水平行R2、R3、R6、R7上的液晶单元供应负(-)数据电压,而沿第(4i+2)和第(4i+3)垂直行C2、C3、C6、C7向布置在第(4j+2)和第(4j+3)水平行R2、R3、R6、R7上的液晶单元供应正(+)数据电压。
在第(N+4)帧时段中,向液晶单元供应极性模式与第N帧时段相同的数据电压。在第(N+5)帧时段中,向液晶单元供应极性模式与第(N+1)帧时段相同的数据电压。在第(N+6)帧时段中,向液晶单元供应极性模式与第(N+2)帧时段相同的数据电压。在第(N+7)帧时段中,向液晶单元供应极性模式与第(N+3)帧时段相同的数据电压。在每一帧时段中,都将第一液晶单元组的液晶单元设置成在水平方向和垂直方向与第二液晶单元组的液晶单元交替,并且其位置针对每一帧时段而改变。
如图25所示,根据本发明第五实施方式,向液晶单元供应极性沿水平方向和垂直方向每相邻两个液晶单元而反转(即,双点反转)的数据电压,并且第一液晶单元组的液晶单元按照在水平方向和垂直方向的每一个方向上与第二液晶单元组的液晶单元交替的方式排列(即,单点反转)。第一液晶单元组防止DC残像,而第二液晶单元组通过增大数据电压的极性在液晶显示板的屏幕上改变的空间频率来防止闪烁。
图26到30例示了根据本发明第五实施方式的示例性液晶显示装置。如图26所示,根据本发明第五实施方式的示例性液晶显示装置包括液晶显示板260、定时控制器261、逻辑电路262、数据驱动电路263,选通驱动电路264以及视频源265。视频源265包括用于存储隔行数据的行存储器266。液晶显示板260、定时控制器261、选通驱动电路264以及视频源265与前述实施方式基本上相同。由此,省略了对其的详细说明。
逻辑电路262接收选通起始脉冲GSP、源输出使能信号SOE以及基准极性控制信号POL,并且顺序地输出如图25所示的极性控制信号POL2a到POL2d,或者输出基准极性控制信号POL。如图25所示,极性控制信号POL2a到POL2d针对每一帧时段在垂直行方向上将数据电压的极性移位一个液晶单元(即,单点)。而且,逻辑电路262生成水平输出反转信号HINV,并且针对每一个帧在水平行方向上将数据电压的极性移位一个液晶单元(即,单点),所述水平输出反转信号HINV用于使从数据驱动电路的输出信道中的某些输出信道输出的数据电压的极性发生反转。逻辑电路262可以嵌入在定时控制器261内。
数据驱动电路263在定时控制器261的控制下对数字视频数据RGBodd、RGBeven进行锁存,响应于来自逻辑电路262的极性控制信号POL/POL2a~POL2d将数字视频数据RGBodd、RGBeven转换成正/负伽马补偿电压,以生成正/负模拟数据电压,然后将该数据电压供应给数据线D1到Dm。数据驱动电路263响应于来自逻辑电路262的极性控制信号POL/POL2a~POL2d,针对每个水平时段或每两个水平时段来反转数据电压的极性。而且,数据驱动电路263响应于来自逻辑电路262的水平输出反转信号HINV,使通过相邻输出信道中的某些输出的数据电压的极性反转。
图27和28是例示图26所示的逻辑电路262的示例性电路图。如图27和28所示,逻辑电路262包括帧计数器271、行计数器272、POL生成电路273以及复用器274。帧计数器271响应于在与帧时段开始相同的时刻针对一帧时段生成一次的选通起始脉冲GSP,输出表示要在液晶显示板260中显示的图片的帧数的帧计数信息Fcnt。例如,可以将帧计数信息Fcnt生成为2比特信息,以能够如图7和图15所示,在假定针对每4帧时段生成数据电压的极性模式时标识4帧时段中的每一个。然而,在不脱离本发明的范围的情况下,可以使用不同数量的比特。
行计数器272响应于表示在针对每个水平时段从数据驱动电路263输出数据电压的时间点的源输出使能信号SOE,输出表示要在液晶显示板260中显示数据的行(即,水平行)的行计数信息Lcnt。将行计数信息Lcnt生成为2比特信息。然而,在不脱离本发明的范围的情况下,可以使用不同数量的比特。
POL生成电路273利用帧计数信息Fcnt生成1比特的水平输出反转信号HINV,并且利用第一POL生成电路281、第二POL生成电路282、第一和第二反相器283、284以及复用器285顺序地生成第一到第四极性控制信号POL2a到POL2d。例如,如图32所示,水平输出反转信号HINV的逻辑针对每一帧时段而反转,并且控制数据驱动电路263的输出,从而可以在行方向上移位如图25所示的水平双点方向和垂直双点方向的极性模式。
为了生成如图25所示的极性模式,例如,如图32中的实线波形所示,将水平输出反转信号HINV生成为在第N个和第(N+2)帧时段中具有低逻辑,而在第(N+1)个和第(N+3)帧时段中具有高逻辑。水平双点反转方法包括向液晶单元供应极性针对水平方向相邻的每两个液晶单元(即,双点)而反转的数据电压,如图25所示。垂直双点反转方法是一种包括向液晶单元供应极性针对垂直方向相邻的每两个液晶单元(即双点)而反转的数据电压的反转方法,如图7和15所示。
第一POL生成电路281生成逻辑根据行计数信息Lcnt和帧计数信息Fcnt而反转的第一极性控制信号POL2a。例如如图7和15所示,将第一极性控制信号POL2a生成为沿第一水平行R1和第二水平行R2具有表示数据电压的正(+)极性的高逻辑,并且从第一行到第n行每两行反转其逻辑。第一反相器283反转第一极性控制信号POL2a以生成相位与第一极性控制信号POL2a相反的第三极性控制信号POL2c。因此,将第三极性控制信号POL2c生成为沿第一水平行R1和第二水平行R2具有表示数据电压的负(-)极性的低逻辑,并且从第一行到第n行每两行反转其逻辑。
第二POL生成电路282生成逻辑根据行计数信息Lcnt和帧计数信息Fcnt而反转的第一极性控制信号POL2b。例如如图7和15所示,将第二极性控制信号POL2b生成为沿第一水平行R1具有表示数据电压的负(-)极性的低逻辑,并且从第二行到第n行每两行反转其逻辑。第二反相器284反转第二极性控制信号POL2b以生成相位与第二极性控制信号POL2b相反的第四极性控制信号POL2d。因此,将第四极性控制信号POL2d生成为沿第一水平行R1具有表示数据电压的正(+)极性的高逻辑,并且从第二行到第n行每两行反转其逻辑。
复用器285例如响应于2比特的帧计数信息Fcnt,针对第N帧时段输出第一极性控制信号POL2a,并且针对第(N+1)帧时段输出第二极性控制信号POL2b,然后针对第(N+2)帧时段输出第三极性控制信号POL2c,而后针对第(N+3)帧时段输出第四极性控制信号POL2d。
可以通过复用器274来选择从POL生成电路273输出的第一到第四极性控制信号POL2a到POL2d中的任意一个和由定时控制器261的内部电路生成的基准极性控制信号POL。复用器274根据连接至POL选择可选插脚的控制端子的逻辑值,选择要向数据驱动电路263供应的极性控制信号POL2a到POL2d、POL。该POL选择可选插脚连接至复用器274的控制端子,并且可以通过制造商或用户选择性地连接至接地电压GND或电源电压Vcc。例如,如果POL选择可选插脚连接至接地电压和复用器274的控制端子,则复用器274本身的控制端子被供应了选择控制信号SEL“0”,由此输出了基准极性控制信号POL。如果POL选择可选插脚连接至电源电压Vcc和复用器274的控制端子,则复用器274本身的控制端子被供应了选择控制信号SEL“1”,由此输出了来自POL生成电路273的第一到第四极性控制信号POL2a到POL2d。复用器274的选择控制信号SEL可以被通过用户界面输入的用户选择信号来代替,或者由根据数据的分析结果自动生成的选择控制信号来代替。
图29和30是例示数据驱动电路263的示例性电路图。如图29和30所示,数据驱动电路263包括多个集成电路(“IC”),每个IC都驱动k条数据线D1到Dk(k为小于m的整数)。每个IC都包括:移位寄存器291、数据寄存器292、第一锁存器293、第二锁存器294、数字/模拟转换器(下文中称为“DAC”)295、充电共享电路296以及输出电路297。
移位寄存器291根据源采样时钟SSC对来自定时控制器261的源起始脉冲SSP进行移位,以生成采样信号。而且,移位寄存器291对源起始脉冲SSP进行移位,以向下一级IC的移位寄存器291发送进位信号CAR。数据寄存器292临时地存储由定时控制器261划分的奇数数字视频数据RGBodd和偶数数字视频数据RGBeven,并且将存储的数据RGBodd、RGBeven供应给第一锁存器293。第一锁存器293响应于从移位寄存器291顺序输入的采样信号对来自数据寄存器292的数字视频数据RGBodd、RGBeven进行采样、针对每一水平行来锁存数据RGBodd、RGBeven,并同时输出一水平行部分的数据。在锁存了从第一锁存器293输入的一水平行部分的数据之后,在源输出使能信号SOE的低逻辑时段期间,第二锁存器294输出与其它IC的第二锁存器294同时锁存的数字视频数据。
如图30所示,DAC 295包括:被供应正伽马基准电压GH的P解码器PDEC 301;被供应负伽马基准电压GL的N解码器NEDC 302;响应于极性控制信号POL/POL2a~POL2d在P解码器301的输出与N解码器302的输出之间进行选择的第一到第四复用器303a到303d;以及响应于水平输出反转信号HINV对供应给第二和第四复用器303b、303d的控制端子的极性控制信号POL/POL2a~POL2d的逻辑进行反转的水平输出反转电路304a、304b。P解码器301对从第二锁存器294输入的数字视频数据进行解码,以输出与数据的灰度级值相对应的正伽马补偿电压,而N解码器302对从第二锁存器294输入的数字视频数据进行解码,以输出与数据的灰度级值相对应的负伽马补偿电压。
复用器303包括由极性控制信号POL/POL2a~POL2d直接控制的第一和第三复用器303a、303c,以及由水平输出反转电路304a、304b的输出控制的第二和第四复用器303b、303d。第一复用器303a响应于供应给其本身的非反转控制端子的极性控制信号POL/POL2a~POL2d,每两个水平时段在正伽马补偿电压和负伽马补偿电压之间交替地选择,并且输出所选的正/负伽马补偿电压作为模拟数据电压。第二复用器303b响应于供应给其本身的非反转控制端子的水平输出反转电路304a的输出,每两个水平时段在正伽马补偿电压和负伽马补偿电压之间交替地选择,并且输出所选的正/负伽马补偿电压作为模拟数据电压。第三复用器303c响应于供应给其本身的反转控制端子的极性控制信号POL/POL2a~POL2d,每两个水平时段在正伽马补偿电压和负伽马补偿电压之间交替地选择,并且输出所选的正/负伽马补偿电压作为模拟数据电压。第四复用器303d响应于供应给其本身的反转控制端子的水平输出反转电路304b的输出,每两个水平时段在正伽马补偿电压和负伽马补偿电压之间交替地选择,并且输出所选的正/负伽马补偿电压作为模拟数据电压。
水平输出反转电路304a、304b包括开关器件S1、S2以及反相器304。水平输出反转电路304a、304b响应于水平极性反转信号HINV,对供应给第二复用器303b的非反转控制端子和第四复用器303d的反转控制端子的选择控制信号的逻辑值进行控制。第一开关器件S1的输入端子连接至极性控制信号供应线305,而第一开关器件S1的输出端子连接至第二或第四复用器303b、303d的反转/非反转控制端子。第一开关器件S1的非反转控制端子连接至水平输出反转信号供应线306。第二开关器件S2的输入端子连接至极性控制信号供应线305,而第二开关器件S2的输出端子连接至反相器304。第二开关器件S2的反转控制端子连接至水平输出反转信号供应线306。反相器304连接至第二开关器件S2的输出端子和第二或第四复用器303b、303d的反转/非反转控制端子。
如图25、31以及32所示,如果水平输出反转信号HINV处于高逻辑电平,则第二开关器件S2接通,而第一开关器件S1断开。于是,第二复用器303b的非反转控制端子被供应了反转的极性控制信号POL/POL2a~POL2d,而第四复用器303d的反转控制端子也被供应了反转的极性控制信号POL/POL2a~POL2d。结果,如果极性控制信号POL/POL2a~POL2d处于高逻辑电平且水平输出反转信号HINV处于高逻辑电平,则第二复用器303b输出来自N解码器302的负伽马补偿电压,作为要供应给第(4i+2)数据线D2、D6、…、Dm-2的数据电压,而第四复用器303d输出来自P解码器301的正伽马补偿电压,作为要供应给第(4i+4)数据线D4、D8、…、Dm的数据电压。如果极性控制信号POL/POL2a~POL2d处于低逻辑电平且水平输出反转信号HINV处于高逻辑电平,则第二复用器303b输出来自P解码器301的正伽马补偿电压,作为要供应给第(4i+2)数据线D2、D6、…、Dm-2的数据电压,而第四复用器303d输出来自N解码器302的负伽马补偿电压,作为要供应给第(4i+4)数据线D4、D8、…、Dm的数据电压。
如果水平输出反转信号HINV处于低逻辑电平,则第一开关器件S1接通,而第二开关器件S2断开。于是,第二复用器303b的非反转控制端子被供应了未反转的极性控制信号POL/POL2a~POL2d,而第四复用器303d的反转控制端子也被供应了未反转的极性控制信号POL/POL2a~POL2d。结果,如果极性控制信号POL/POL2a~POL2d处于高逻辑电平且水平输出反转信号HINV处于低逻辑电平,则第二复用器303b输出来自P解码器301的正伽马补偿电压,作为要供应给第(4i+2)数据线D2、D6、…、Dm-2的数据电压,而第四复用器303d输出来自N解码器302的负伽马补偿电压,作为要供应给第(4i+4)数据线D4、D8、…、Dm的数据电压。如果极性控制信号POL/POL2a~POL2d处于低逻辑电平且水平输出反转信号HINV处于低逻辑电平,则第二复用器303b输出来自N解码器302的负伽马补偿电压,作为要供应给第(4i+2)数据线D2、D6、…、Dm-2的数据电压,而第四复用器303d输出来自P解码器301的正伽马补偿电压,作为要供应给第(4i+4)数据线D4、D8、…、Dm的数据电压。因此,可以通过本发明,随着利用水平输出反转信号HINV和极性控制信号POL/POL2a~POL2d的水平双点和垂直双点反转的极性模式来控制要供应给液晶单元的数据电压。
图31表示了根据本发明第五实施方式的数据电压的极性模式的另一例子。出于示例的目的,图31例示了针对第N个到第(N+3)帧时段向8×7液晶单元供应的数据电压的极性。如图31所示,针对第N帧时段,沿第(4i+1)和第(4i+4)垂直行C1、C4、C5、C8向布置在第(4j+1)和第(4j+2)水平行R1、R2、R5、R6上的液晶单元供应正(+)数据电压,并且沿第(4i+2)和第(4i+3)垂直行C2、C3、C6、C7向布置在第(4j+1)和第(4j+2)水平行R1、R2、R5、R6上的液晶单元供应负(-)数据电压。针对第N帧时段,沿第(4i+1)和第(4i+4)垂直行C1、C4、C5、C8向布置在第(4j+3)和第(4j+4)水平行R3、R4、R7上的液晶单元供应负(-)数据电压,并且沿第(4i+2)和第(4i+3)垂直行C2、C3、C6、C7向布置在第(4j+3)和第(4j+4)水平行R3、R4、R7上的液晶单元供应正(+)数据电压。针对第N帧时段,从第(N-1)帧时段(未示出,但会具有与第(N+3)帧时段相同的极性模式)起被充入同一极性的数据电压的第一液晶单元组包括布置在第(4i+1)和第(4i+3)垂直行C1、C3、C5、C7上的液晶单元。另外,针对第N帧时段,被充入极性与第(N-1)帧时段相反的数据电压的第二液晶单元组包括布置在第(4i+2)和第(4i+4)垂直行C2、C4、C6、C8上的液晶单元。
针对第(N+1)帧时段,沿第(4i+3)和第(4i+4)垂直行C3、C4、C7、C8向布置在第(4j+1)和第(4j+4)水平行R1、R4、R5上的液晶单元供应正(+)数据电压,并且沿第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6向布置在第(4j+1)和第(4j+4)水平行R1、R4、R5上的液晶单元供应负(-)数据电压。针对第(N+1)帧时段,沿第(4i+3)和第(4i+4)垂直行C3、C4、C7、C8向布置在第(4j+2)和第(4j+3)水平行R2、R3、R6、R7上的液晶单元供应负(-)数据电压,并且沿第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6向布置在第(4j+2)和第(4j+3)水平行R2、R3、R6、R7上的液晶单元供应正(+)数据电压。针对第(N+1)帧时段,第一液晶单元组的液晶单元在每一行和每一列方向上与第二液晶单元组的液晶单元交替地排列。
针对第(N+2)帧时段,沿第(4i+2)和第(4i+3)垂直行C2、C3、C6、C7向布置在第(4j+1)和第(4j+4)水平行R1、R4、R5上的液晶单元供应正(+)数据电压,并且沿第(4i+1)和第(4i+4)垂直行C1、C4、C5、C8向布置在第(4j+1)和第(4j+4)水平行R1、R4、R5上的液晶单元供应负(-)数据电压。针对第(N+2)帧时段,沿第(4i+2)和第(4i+3)垂直行C2、C3、C6、C7向布置在第(4j+2)和第(4j+3)水平行R2、R3、R6、R7上的液晶单元供应负(-)数据电压,并且沿第(4i+1)和第(4i+4)垂直行C1、C4、C5、C8向布置在第(4j+2)和第(4j+3)水平行R2、R3、R6、R7上的液晶单元供应正(+)数据电压。针对第(N+2)帧时段,从第(N+1)帧时段起被充入同一极性的数据电压的第一液晶单元组包括布置在第(4i+1)和第(4i+3)垂直行C1、C3、C5、C7上的液晶单元。另外,针对第(N+2)帧时段,被充入极性与第(N+1)帧时段的相反的数据电压的第二液晶单元组包括布置在第(4i+2)和第(4i+4)垂直行C2、C4、C6、C8上的液晶单元。
针对第(N+3)帧时段,沿第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6向布置在第(4j+1)和第(4j+2)水平行R1、R2、R5、R6上的液晶单元供应正(+)数据电压,并且沿第(4i+3)和第(4i+4)垂直行C3、C4、C7、C8向布置在第(4j+1)和第(4j+2)水平行R1、R2、R5、R6上的液晶单元供应负(-)数据电压。针对第(N+3)帧时段,沿第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6向布置在第(4j+3)和第(4j+4)水平行R3、R4、R7上的液晶单元供应负(-)数据电压,并且沿第(4i+3)和第(4i+4)垂直行C3、C4、C7、C8向布置在第(4j+3)和第(4j+4)水平行R3、R4、R7上的液晶单元供应正(+)数据电压。针对第(N+3)帧时段,第一液晶单元组的液晶单元在水平方向和垂直方向上都与第二液晶单元组的液晶单元交替地排列。
在第(N+4)帧时段中,向液晶单元供应极性模式与第N帧时段相同的数据电压。在第(N+5)帧时段中,向液晶单元供应极性模式与第(N+1)帧时段相同的数据电压。在第(N+6)帧时段中,向液晶单元供应极性模式与第(N+2)帧时段相同的数据电压。在第(N+7)帧时段中,向液晶单元供应极性模式与第(N+3)帧时段相同的数据电压。
图33是例示根据本发明第六实施方式的液晶显示装置的示例性驱动方法的流程图。如图33所示,根据本发明第六实施方式的液晶显示装置的示例性驱动方法对输入数据进行分析,并确定该输入数据是否为有可能发生DC残像的数据,如隔行数据或滚动数据(S331,S332)。在步骤S332中,如果当前输入数据被视为有可能发生DC残像的数据,则本发明针对每一帧时段顺序地生成第一到第四极性控制信号POL2a到POL2d,并且在两帧时段之间将第一液晶单元组的数据电压驱动频率控制为低于第二液晶单元组的数据电压驱动频率。而且,生成水平输出反转信号HINV,该信号将要充入水平相邻液晶单元中的数据的极性控制为针对每一帧时段都不同(S333)。在步骤S332中,如果当前输入数据被视为不生成DC残像的数据,则生成在所有帧时段中针对每一帧时段而反转极性的基准极性控制信号POL,该信号将第一和第二液晶单元组的数据电压驱动频率控制为相同(S334)。
图34例示了根据本发明第六实施方式的示例性液晶显示装置。如图34所示,根据本发明第六实施方式的液晶显示装置包括视频源265、液晶显示板260、图像分析电路341、定时控制器261、逻辑电路342、数据驱动电路263以及选通驱动电路264。在这个示例性实施方式中,视频源265、液晶显示板260、定时控制器261、数据驱动电路263以及选通驱动电路264与前述实施方式基本上相同。因此,用相同标号来表示相同组件,并且省略了对其的详细说明。
图像分析电路341确定当前输入图像的数字视频数据是否为有可能发生DC残像的数据。图像分析电路341对一帧图像中的相邻行之间的数据进行比较,如果行之间的数据大于指定阈值,则将当前输入数据确定为隔行数据。而且,图像分析电路341以帧为单位对每个像素的数据进行比较,并且检测显示图像中的运动图片和该运动图片的速度。如果该图片以预设速度移动,则将包括该运动图片的帧数据视为滚动数据。基于图像分析的结果,图像分析电路341生成表示存在隔行数据或滚动数据的选择信号SEL2,并且利用该选择信号SEL2例如如图11所示来控制逻辑电路342。
逻辑电路342响应于来自图像分析电路341的选择信号SEL2的第一逻辑值,如图31所示顺序地生成第一到第四极性控制信号POL2a到POL2d,并且生成水平输出反转信号HINV。而且,逻辑电路342响应于选择信号SEL2的第二逻辑值,在输入不是隔行数据或滚动数据的数据的情况下向数据驱动电路263发送基准极性控制信号POL。
数据驱动电路263在定时控制器261的控制下对数字视频数据RGBodd、RGBeven进行锁存,响应于来自逻辑电路342的极性控制信号POL/POL2a~POL2d将数字视频数据RGBodd、RGBeven转换成正/负伽马补偿电压,以生成正/负模拟数据电压,接着,将该数据电压供应给数据线D1到Dm。数据驱动电路263响应于来自逻辑电路342的极性控制信号POL/POL2a~POL2d,利用极性模式来反转数据电压的极性,由此在列方向上移位数据电压的极性。而且,数据驱动电路263响应于来自逻辑电路342的水平输出反转信号HINV,在行方向上移位数据电压的极性。可以将定时控制器261、图像分析电路341以及逻辑电路342集成在一个芯片中。
图35例示了根据本发明第七实施方式的供应给液晶显示装置的数据电压的示例性极性模式。出于示例的目的,图35例示了针对第N个到第(N+3)帧时段向8×7液晶单元供应的数据电压的极性。
针对第N帧时段,沿第(4i+1)和第(4i+4)垂直行(其中,i为正整数)C1、C4、C5、C8向布置奇数水平行R1、R3、R5、R7上的液晶单元供应正(+)数据电压,并且沿第(4i+2)和第(4i+3)垂直行C2、C3、C6、C7向布置在奇数水平行R1、R3、R5、R7上的液晶单元供应负(-)数据电压。针对第N帧时段,沿第(4i+1)和第(4i+4)垂直行C1、C4、C5、C8向布置在偶数水平行R2、R4、R6上的液晶单元供应负(-)数据电压,并且沿第(4i+2)和第(4i+3)垂直行C2、C3、C6、C7向布置在偶数水平行R2、R4、R6上的液晶单元供应正(+)数据电压。针对第N帧时段,用于防止DC残像的第一液晶单元组包括布置在偶数垂直行上的液晶单元,而用于防止闪烁的第二液晶单元组包括在布置奇数垂直行上的液晶单元。
针对第(N+1)帧时段,沿第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6向布置在奇数水平行R1、R3、R5、R7上的液晶单元供应正(+)数据电压,并且沿第(4i+3)和第(4i+4)垂直行C3、C4、C7、C8向布置在奇数水平行R1、R3、R5、R7上的液晶单元供应负(-)数据电压。针对第(N+1)帧时段,沿第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6向布置在偶数水平行R2、R4、R6上的液晶单元供应负(-)数据电压,并且沿第(4i+3)和第(4i+4)垂直行C3、C4、C7、C8向布置在偶数水平行R2、R4、R6上的液晶单元供应正(+)数据电压。针对第(N+1)帧时段,用于防止DC残像的第一液晶单元组包括布置在奇数垂直行上的液晶单元,而用于防止闪烁的第二液晶单元组包括布置在偶数垂直行上的液晶单元。
针对第(N+2)帧时段,沿第(4i+1)和第(4i+4)垂直行C1、C4、C5、C8向布置在奇数水平行R1、R3、R5、R7上的液晶单元供应负(-)数据电压,并且沿第(4i+2)和第(4i+3)垂直行C2、C3、C6、C7向布置在奇数水平行R1、R3、R5、R7上的液晶单元供应正(+)数据电压。针对第(N+2)帧时段,沿第(4i+1)和第(4i+4)垂直行C1、C4、C5、C8向布置在偶数水平行R2、R4、R6上的液晶单元供应正(+)数据电压,并且沿第(4i+2)和第(4i+3)垂直行C2、C3、C6、C7向布置在偶数水平行R2、R4、R6上的液晶单元供应负(-)数据电压。针对第(N+2)帧时段,用于防止DC残像的第一液晶单元组包括布置在偶数垂直行上的液晶单元,而用于防止闪烁的第二液晶单元组包括布置在奇数垂直行上的液晶单元。
针对第(N+3)帧时段,沿第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6向布置在奇数水平行R1、R3、R5、R7上的液晶单元供应负(-)数据电压,并且沿第(4i+3)和第(4i+4)垂直行C3、C4、C7、C8向布置在奇数水平行R1、R3、R5、R7上的液晶单元供应正(+)数据电压。针对第(N+3)帧时段,沿第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6向布置在偶数水平行R2、R4、R6上的液晶单元供应正(+)数据电压,并且沿第(4i+3)和第(4i+4)垂直行C3、C4、C7、C8向布置在偶数水平行R2、R4、R6上的液晶单元供应负(-)数据电压。针对第(N+3)帧时段,用于防止DC残像的第一液晶单元组包括布置在奇数垂直行上的液晶单元,而用于防止闪烁的第二液晶单元组包括布置在偶数垂直行上的液晶单元。
图36到38例示了根据本发明第七实施方式的示例性液晶显示装置。如图36所示,根据本发明第七实施方式的示例性液晶显示装置包括视频源365、液晶显示板360、定时控制器361、数据驱动电路363以及选通驱动电路364。视频源365包括用于存储隔行数据的行存储器366。视频源365、液晶显示板360以及选通驱动电路364与前述实施方式基本上相同。由此,省略了对其的详细说明。
定时控制器361接收定时信号(如垂直/水平同步信号Vsyns、Hsync、数据使能、时钟信号CLK以及其它信号),以生成用于控制选通驱动电路364和数据驱动电路363的操作定时的控制信号。控制信号包括选通定时控制信号,如选通起始脉冲GSP、选通移位时钟脉冲GSC、选通输出使能信号GOE以及其它控制信号。而且,控制信号包括源起始脉冲SSP、源采样时钟SSC、源输出使能信号SOE、基准极性控制信号POL以及水平输出反转信号HINV。选通起始脉冲GSP表示当显示画面时在第一垂直时段中开始扫描的起始水平行。选通移位时钟脉冲GSC被输入至选通驱动电路364内的移位寄存器并且被生成为具有与TFT的导通时段相对应的脉冲宽度,作为用于顺序地移位选通起始脉冲GSP的定时控制信号。选通输出使能信号GOE表示选通驱动电路364的输出。源起始脉冲SSP表示第一水平行中要显示数据的起始像素。源采样时钟SSC表示基于上升沿和下降沿在数据驱动电路363内对数据进行的锁存操作。源输出使能信号SOE表示数据驱动电路363的输出。极性控制信号POL2表示要供应给液晶显示板360的液晶单元Clc的数据电压的极性。极性控制信号POL2的逻辑针对每个水平时段而反转,如图35所示。水平输出反转信号HINV是用于通过反转数据驱动电路363的一些输出来针对每个帧时段而对数据电压的水平极性模式进行移位的控制信号。
定时控制器361将输入的数字视频数据RGB分成奇数像素数据RGBodd和偶数像素数据RGBeven,以降低数字视频数据的发送频率并将该数据供应给数据驱动电路363。数据驱动电路363在定时控制器361的控制下对数字视频数据RGBodd、RGBeven进行锁存,将该数字视频数据转换成模拟正/负伽马补偿电压,然后将极性根据极性控制信号POL2和水平输出反转信号HINV而选择的数据电压供应给数据线D1到Dm。数据驱动电路363响应于极性控制信号POL2来选择要向布置在垂直方向上的液晶单元供应的数据电压的极性。而且,数据驱动电路363根据水平输出反转信号HINV来选择要向布置在水平方向上的液晶单元供应的数据电压的极性。针对第N和第(N+2)帧时段,将水平输出反转信号HINV生成为具有高逻辑H。数据驱动电路363响应于该水平输出反转信号,如图35所示将要供应给布置在水平方向的四个液晶单元的数据电压的极性控制为“+--+”或“-++-”。针对第(N+1)和第(N+3)帧时段,将水平输出反转信号HINV生成为具有低逻辑L。数据驱动电路363响应于该水平输出反转信号,如图35所示将要供应给布置在行方向的四个液晶单元的数据电压的极性控制为“++--”或“--++”。
图37和38是例示数据驱动电路363的示例性电路图。如图37和38所示,数据驱动电路363包括多个集成电路(“IC”),每个IC都驱动k条数据线D1到Dk(k为小于m的整数)。每个IC都包括移位寄存器371、数据寄存器372、第一锁存器373、第二锁存器374、DAC 375、充电共享电路376以及输出电路377。
移位寄存器371根据源采样时钟SSC对来自定时控制器361的源起始脉冲SSP进行移位,以生成采样信号。而且,移位寄存器371对源起始脉冲SSP进行移位,以向下一级IC的移位寄存器371发送进位信号CAR。数据寄存器372临时地存储由定时控制器361划分的奇数数字视频数据RGBodd和偶数数字视频数据RGBeven,并且将所存储的数据RGBodd、RGBeven供应给第一锁存器373。第一锁存器373响应于从移位寄存器371顺序输入的采样信号对来自数据寄存器372的数字视频数据RGBodd、RGBeven进行采样、对数据RGBodd、RGBeven进行锁存,并同时输出锁存的数据。在锁存了从第一锁存器373输入的数据之后,针对源输出使能信号SOE的低逻辑时段,第二锁存器374输出与其它IC的第二锁存器374同时锁存的数字视频数据。
如图38所示,DAC 375包括:被供应正伽马基准电压GH的P解码器PDEC 381、被供应负伽马基准电压GL的N解码器NEDC 382、响应于极性控制信号POL2从P解码器381的输出与N解码器382的输出中进行选择的第一到第四复用器383a到383d,以及响应于水平输出反转信号HINV对供应给复用器383a到383d的控制端子的选择控制信号的逻辑进行反转的水平输出反转电路384a、384b。P解码器381对从第二锁存器374输入的数字视频数据进行解码,以输出与数据的灰度级值相对应的正伽马补偿电压,而N解码器382对从第二锁存器374输入的数字视频数据进行解码,以输出与数据的灰度级值相对应的负伽马补偿电压。
复用器383a到383d包括:向连接至第(4i+1)数据线D1、D5、D9、…、Dm-3的输出信道输出数据电压的第(4i+1)复用器383a、向连接至第(4i+2)数据线D2、D6、D10、…、Dm-2的输出信道输出数据电压的第(4i+2)复用器383b、向连接至第(4i+3)数据线D3、D7、D11、…、Dm-1的输出信道输出数据电压的第(4i+3)复用器383c,以及向连接至第(4i+4)数据线D4、D8、D12、…、Dm的输出信道输出数据电压的第(4i+4)复用器383d。第(4i+1)复用器383a响应于极性控制信号POL2的非反转逻辑值,选择正数据电压与负数据电压中的任意一个。第(4i+2)复用器383b响应于逻辑值经第一水平输出反转电路384a选择性反转了的极性控制信号POL2的反转逻辑值,选择正数据电压与负数据电压中的任意一个。第(4i+3)复用器383c响应于极性控制信号POL2的反转逻辑值,选择正数据电压与负数据电压中的任意一个。第(4i+4)复用器383d响应于逻辑值经第二水平输出反转电路384b选择性反转了的极性控制信号POL2的非反转逻辑值,选择正数据电压与负数据电压中的任意一个。
水平输出反转电路384a、384b包括:第一水平输出反转电路384a,其选择性地反转供应给第(4i+2)复用器383b的反转控制端子的极性控制信号POL2;和第二水平输出反转电路384b,其选择性地反转供应给第(4i+4)复用器383d的非反转控制端子的极性控制信号POL2。第一水平输出反转电路384a包括被并行供应极性控制信号POL2的第一和第二开关器件S1、S2,和连接在第二开关器件S2与第(4i+2)复用器383b的反转控制端子之间的第一反相器385a。第一水平输出反转电路384a响应于高逻辑H的水平输出反转信号HINV,针对第N个和第(N+2)帧时段使供应给第(4i+2)复用器383b的反转控制端子的极性控制信号的逻辑保持不变,而针对第(N+1)和第(N+3)帧时段使供应给第(4i+2)复用器383b的反转控制端子的极性控制信号POL2的逻辑发生反转。
第二水平输出反转电路384b包括被并行供应极性控制信号POL2的第三和第四开关器件S3、S4,和连接在第四开关器件S4与第(4i+4)复用器383d的反转控制端子之间的第二反相器385b。第三开关器件S3响应于水平输出反转信号HINV的高逻辑H而接通,并且向第(4i+4)复用器383d的非反转控制端子供应极性控制信号POL2。第四开关器件S4响应于水平输出反转信号HINV的低逻辑L而接通,并且向第二反相器385b供应极性控制信号POL2,由此,向第(4i+4)复用器383d的非反转控制端子供应了反转的极性控制信号POL2。因此,第二水平输出反转电路384b响应于高逻辑H的水平输出反转信号HINV,针对第N和第(N+2)帧时段使供应给第(4i+4)复用器383d的非反转控制端子的极性控制信号的逻辑保持不变,而针对第(N+1)和第(N+3)帧时段使供应给第(4i+4)复用器383d的反转控制端子的极性控制信号POL2的逻辑发生反转。
图39是例示用于控制图38的电路的水平输出反转信号和极性控制信号POL2的示例性波形图。如图35和38所示,极性控制信号POL2的逻辑针对每个水平时段而反转,水平输出反转信号HINV的逻辑针对每个水平时段而反转。因此,如图35所示,驱动液晶单元在列方向上被垂直单点反转方法V1dot驱动,而在行方向上被水平双点反转方法H2dot驱动。如图所示,针对每一帧通过水平输出反转信号在行方向上对数据电压的极性进行移位。
图40是例示根据本发明第八实施方式的液晶显示装置的示例性驱动方法。如图40所示,根据本发明第八实施方式的液晶显示装置的示例性驱动方法对输入数据进行分析,并且确定该输入数据是否为有可能发生DC残像的数据,如隔行数据或滚动数据(S401,S402)。在步骤S402中,如果当前输入数据被视为有可能发生DC残像的数据,则本发明使能水平输出反转信号HINV(S403)。在步骤S402中,如果当前输入数据被视为不会生成DC残像的数据,则本发明禁能水平输出反转信号HINV,以针对每一帧时段对充入在所有液晶单元中的数据电压的极性进行反转(S404)。
图41例示了根据本发明第八实施方式的示例性液晶显示装置。如图41所示,根据本发明第八实施方式的示例性液晶显示装置包括视频源365、液晶显示板360、图像分析电路412、定时控制器411、数据驱动电路363以及选通驱动电路364。在这个示例性实施方式中,视频源365、液晶显示板360、数据驱动电路363以及选通驱动电路364与前述实施方式基本上相同。因此,用相同标号来表示相同组件,并且省略了对其的详细说明。
图像分析电路412判断当前输入图像的数字视频数据是否为有可能发生DC残像的数据。图像分析电路412对一帧图像中的相邻行之间的数据进行比较,如果行之间的数据大于指定阈值,则将当前输入数据视为隔行数据。而且,图像分析电路412以帧为单位来比较每个像素的数据,并且检测显示图像中的运动图片和该运动图片的速度。如果该图片以预设速度移动,则将包括该运动图片的帧数据视为滚动数据。根据图像分析的结果,图像分析电路412向定时控制器411供应表示存在隔行数据或滚动数据的信号。
定时控制器411接收定时信号(如垂直/水平同步信号Vsyns、Hsync、数据使能、时钟信号CLK以及其它信号),以生成用于控制选通驱动电路364和数据驱动电路363的操作定时的控制信号。在数据定时控制信号当中,极性控制信号POL2表示要供应给液晶显示板360的液晶单元Clc的数据电压的极性。如图35所示,极性控制信号POL2的逻辑针对每个水平时段而反转。当图像分析电路412检测到有可能发生DC残像的数据时从定时控制器411生成水平输出反转信号HINV,并且如图35、38以及39所示,对供应给两条水平相邻数据线的数据电压中的任意一个的极性进行反转,然后针对每一帧时段在水平方向上逐个点地移位数据电压的极性。
数据驱动电路363在定时控制器411的控制下对数字视频数据RGBodd、RGBeven进行锁存,并将该数字视频数据转换成正/负伽马补偿电压。当输入了有可能发生DC残像的数据时,数据驱动电路363根据极性控制信号POL2和水平输出反转信号HINV,如图35所示,向数据线D1到Dm供应极性通过水平双点和垂直单点反转方法改变了的数据电压。当输入了不会生成DC残像的数据时,数据驱动电路363仅利用极性控制信号POL2来确定数据电压的极性。
图42是根据本发明第七和第八实施方式供应给液晶显示装置的数据电压的另一示例性极性模式。出于示例的目的,图42例示了针对第N到第(N+3)帧时段向8×7液晶单元供应的数据电压的极性。如图42所示,针对第N帧时段,沿第(4i+1)和第(4i+4)垂直行C1、C4、C5、C8向布置在第(4j+1)和第(4j+2)水平行(其中,j为正整数)R1、R2、R5、R6上的液晶单元供应正(+)数据电压,并且沿第(4i+2)和第(4i+3)垂直行C2、C3、C6、C7向布置在第(4j+1)和第(4j+2)水平行R1、R2、R5、R6上的液晶单元供应负(-)数据电压。针对第N帧时段,沿第(4i+1)和第(4i+4)垂直行C1、C4、C5、C8向布置在第(4j+3)和第(4j+4)水平行R3、R4、R7上的液晶单元供应负(-)数据电压,并且沿第(4i+2)和第(4i+3)垂直行C2、C3、C6、C7向布置在第(4j+3)和第(4j+4)水平行R3、R4、R7上的液晶单元供应正(+)数据电压。针对第N帧时段,用于防止DC残像的第一液晶单元组包括布置在偶数垂直行上的液晶单元,而用于防止闪烁的第二液晶单元组包括布置在奇数垂直行上的液晶单元。
针对第(N+1)帧时段,沿第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6向布置在第(4j+1)和第(4j+2)水平行R1、R2、R5、R6上的液晶单元供应正(+)数据电压,并且沿第(4i+3)和第(4i+4)垂直行C3、C4、C7、C8向布置在第(4j+1)和第(4j+2)水平行R1、R2、R5、R6上的液晶单元供应负(-)数据电压。针对第(N+1)帧时段,沿第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6向布置在第(4j+3)和第(4j+4)水平行R3、R4、R7上的液晶单元供应负(-)数据电压,并且沿第(4i+3)和第(4i+4)垂直行C3、C4、C6、C7向布置在第(4j+3)和第(4j+4)水平行R3、R4、R7上的液晶单元供应正(+)数据电压。针对第(N+1)帧时段,用于防止DC残像的第一液晶单元组包括布置在奇数垂直行上排列的液晶单元,而用于防止闪烁的第二液晶单元组包括布置在偶数垂直行上的液晶单元。
针对第(N+2)帧时段,沿第(4i+1)和第(4i+4)垂直行C1、C4、C5、C8向布置在第(4j+1)和第(4j+2)水平行R1、R2、R5、R6上的液晶单元供应负(-)数据电压,并且沿第(4i+2)和第(4i+3)垂直行C2、C3、C6、C7向布置在第(4j+1)和第(4j+2)水平行R1、R2、R5、R6上的液晶单元供应正(+)数据电压。针对第(N+2)帧时段,沿第(4i+1)和第(4i+4)垂直行C1、C4、C5、C8向布置在第(4j+3)和第(4j+4)水平行R3、R4、R7上的液晶单元供应正(+)数据电压,并且沿第(4i+2)和第(4i+3)垂直行C2、C3、C6、C7向布置在第(4j+3)和第(4j+4)水平行R3、R4、R7上的液晶单元供应负(-)数据电压。针对第(N+2)帧时段,用于防止DC残像的第一液晶单元组包括布置在偶数垂直行上的液晶单元,而用于防止闪烁的第二液晶单元组包括布置在奇数垂直行上的液晶单元。
针对第(N+3)帧时段,沿第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6向布置在第(4j+1)和第(4j+2)水平行R1、R2、R5、R6上的液晶单元供应负(-)数据电压,并且沿第(4i+3)和第(4i+4)垂直行C3、C4、C7、C8向布置在第(4j+1)和第(4j+2)水平行R1、R2、R5、R6上的液晶单元供应正(+)数据电压。针对第(N+3)帧时段,沿第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6向布置在第(4j+3)和第(4j+4)水平行R3、R4、R7上的液晶单元供应正(+)数据电压,并且沿第(4i+3)和第(4i+4)垂直行C3、C4、C7、C8向布置在第(4j+3)和第(4j+4)水平行R3、R4、R7上的液晶单元供应负(-)数据电压。针对第(N+3)帧时段,用于防止DC残像的第一液晶单元组包括布置在奇数垂直行上的液晶单元,而用于防止闪烁的第二液晶单元组包括布置在偶数垂直行上的液晶单元。通过逻辑每两个水平时段发生反转的极性控制信号POL2和逻辑针对每一帧时段而反转的水平输出反转信号HINV来控制图42的数据电压的极性。
图43A到45B例示了根据本发明第九实施方式的供应给液晶显示装置的数据电压的多种示例性极性模式。如图43A和43B所示,针对第(4i+1)帧时段(其中,i为正整数),第一液晶单元组包括沿第(4i+2)和第(4i+3)水平行L2、L3、L6、L7设置在第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6上的液晶单元Clc,并且包括沿第(4i+1)和第(4i+4)水平行L1、L4、L5设置在第(4i+3)和第(4i+4)垂直行C3、C4、C7、C8上的液晶单元Clc。第二液晶单元组在垂直和水平方向上布置在第一液晶单元组之间,并且包括沿第(4i+2)和第(4i+3)水平行L2、L3、L6、L7设置在第(4i+3)和第(4i+4)垂直行C3、C4、C7、C8上的液晶单元Clc,和沿第(4i+1)和第(4i+4)水平行L1、L4、L5设置在第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6上的液晶单元Clc。
第一和第二液晶单元组中的每一个例如都由垂直和水平方向相邻的2×2液晶单元的单位来限定。2×2液晶单元内的相邻液晶单元的极性是相反的。第一液晶单元组的液晶单元和与其相邻的第二液晶单元组的液晶单元被充入了相同极性的数据电压。为此,在第(4i+1)帧时段期间生成的第一极性控制信号POLa的极性与两个水平同步信号相对应地每两个水平时段发生反转。数据驱动电路响应于第一极性控制信号POLa通过两个相邻输出信道来输出相同极性的数据电压,并且针对每两个输出信道来反转该数据电压的极性,以针对第(4i+1)帧时段向两个水平相邻的液晶单元供应相同极性的数据电压。而且,数据驱动电路响应于第一极性控制信号POLa每两个水平时段来反转数据电压的极性,以针对第(4i+1)帧时段每两个水平时段来反转该数据电压的极性。针对第(4i+1)帧时段,通过水平双点反转(H2D)方法和垂直双点反转(V2D)方法来驱动第一和第二液晶单元组。
针对第(4i+2)帧时段,第一液晶单元组包括沿第(4i+2)和第(4i+3)水平行L2、L3、L6、L7设置在第(4i+3)和第(4i+4)垂直行C3、C4、C7、C8上的液晶单元Clc,并且包括沿第(4i+1)和第(4i+4)水平行L1、L4、L5设置在第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6上的液晶单元Clc。第二液晶单元组在垂直和水平方向上布置在第一液晶单元组之间。第二液晶单元组包括沿第(4i+2)和第(4i+3)水平行L2、L3、L6、L7设置在第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6上的液晶单元Clc,和沿第(4i+1)和第(4i+4)水平行L1、L4、L5设置在第(4i+3)和第(4i+4)垂直行C3、C4、C7、C8上的液晶单元Clc。
第一和第二液晶单元组中的每一个例如都由垂直和水平方向上相邻的2×2液晶单元的单位来限定。2×2液晶单元内的相邻液晶单元的极性是相反的。第一液晶单元组的液晶单元和与其相邻的第二液晶单元组的液晶单元被充入了极性彼此不同的数据电压。为此,在第(4i+2)帧时段期间生成的第二极性控制信号POLb的极性针对每个水平时段而反转。数据驱动电路响应于第二极性控制信号POLb通过相邻输出信道来输出极性彼此不同的数据电压,并且针对每个水平时段来反转该数据电压的极性,以在第(4i+2)帧时段期间在垂直和水平方向中的每一个上针对每个液晶单元来反转数据电压的极性。针对第(4i+2)帧时段,通过水平单点反转(H1D)方法和垂直单点反转(V1D)方法来驱动第一和第二液晶单元组。
针对第(4i+3)帧时段,第一液晶单元组包括沿第(4i+2)和第(4i+3)水平行L2、L3、L6、L7设置在第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6上的液晶单元Clc,并且包括沿第(4i+1)和第(4i+4)水平行L1、L4、L5设置在第(4i+3)和第(4i+4)垂直行C3、C4、C7、C8上的液晶单元Clc。第二液晶单元组在垂直和水平方向上布置在第一液晶单元组之间。第二液晶单元组包括沿第(4i+2)和第(4i+3)水平行L2、L3、L6、L7设置在第(4i+3)和第(4i+4)垂直行C3、C4、C7、C8上的液晶单元Clc,和沿第(4i+1)和第(4i+4)水平行L1、L4、L5设置在第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6上的液晶单元Clc。
第一和第二液晶单元组中的每一个例如都由垂直和水平方向上相邻的2×2液晶单元的单位来限定。2×2液晶单元内的相邻液晶单元的极性是相反的。第一液晶单元组的液晶单元和与其相邻的第二液晶单元组的液晶单元被充入了相同极性的数据电压。针对第(4i+3)帧时段分别向第一和第二液晶单元组的液晶单元供应的数据电压的极性与针对第(4i+1)帧时段而生成的数据电压的极性相反。为此,在第(4i+3)帧时段期间生成的第三极性控制信号POLc的极性每两个水平时段发生反转,并且其相位与第一极性控制信号POLa相比发生了反转。数据驱动电路响应于第三极性控制信号POLc通过两个相邻输出信道来输出相同极性的数据电压,并且针对每两个输出信道来反转该数据电压的极性,以针对第(4i+3)帧时段向两个水平相邻液晶单元供应相同极性的数据电压。而且,数据驱动电路响应于第三极性控制信号POLc针对每两个水平时段来反转数据电压的极性,以针对第(4i+3)帧时段每两个水平时段反转该数据电压的极性。针对第(4i+3)帧时段,通过水平双点反转(H2D)方法和垂直双点反转(V2D)方法来驱动第一和第二液晶单元组。
针对第(4i+4)帧时段,第一液晶单元组包括沿第(4i+2)和第(4i+3)水平行L2、L3、L6、L7设置在第(4i+3)和第(4i+4)垂直行C3、C4、C7、C8上的液晶单元Clc,并且包括沿第(4i+1)和第(4i+4)水平行L1、L4、L5设置在第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6上的液晶单元Clc。第二液晶单元组在垂直和水平方向上布置在第一液晶单元组之间。第二液晶单元组包括沿第(4i+2)和第(4i+3)水平行L2、L3、L6、L7设置在第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6上的液晶单元Clc,和沿第(4i+1)和第(4i+4)水平行L1、L4、L5设置在第(4i+3)和第(4i+4)垂直行C3、C4、C7、C8上的液晶单元Clc。
第一和第二液晶单元组中的每一个例如都由垂直和水平方向上相邻的2×2液晶单元的单位来限定。2×2液晶单元内的相邻液晶单元的极性是相反的。第一液晶单元组的液晶单元和与其相邻的第二液晶单元组的液晶单元被充入了极性彼此不同的数据电压。针对第(4i+4)帧时段向第一和第二液晶单元组的每一个液晶单元供应的数据电压的极性与针对第(4i+2)帧时段而生成的数据电压的极性相反。为此,在第(4i+4)帧时段期间生成的第四极性控制信号POLd的极性针对每个水平时段发生反转,并且其相位与第二极性控制信号POLb相比发生了反转。数据驱动电路响应于第四极性控制信号POLd通过相邻输出信道来输出极性彼此不同的数据电压,并且针对每个水平时段来反转该数据电压的极性,以在第(4i+4)帧时段期间在垂直和水平方向中的每一个上针对每个液晶单元来反转数据电压的极性。针对第(4i+4)帧时段,通过水平单点反转(H1D)方法和垂直单点反转(V1D)方法来驱动第一和第二液晶单元组。
如图44A和44B所示,针对第(4i+1)帧时段,第一液晶单元组包括沿第(4i+2)和第(4i+3)水平行L2、L3、L6、L7设置在第(4i+3)和第(4i+4)垂直行C3、C4、C7、C8上的液晶单元Clc,并且包括沿第(4i+1)和第(4i+4)水平行L1、L4、L5设置在第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6上的液晶单元Clc。第二液晶单元组在垂直和水平方向上布置在第一液晶单元组之间。第二液晶单元组包括沿第(4i+2)和第(4i+3)水平行L2、L3、L6、L7设置在第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6上的液晶单元Clc,和沿第(4i+1)和第(4i+4)水平行L1、L4、L5设置在第(4i+3)和第(4i+4)垂直行C3、C4、C7、C8上的液晶单元Clc。
第一和第二液晶单元组中的每一个例如都由垂直和水平方向相邻的2×2液晶单元的单位来限定。2×2液晶单元内的相邻液晶单元的极性是相反的。第一液晶单元组的液晶单元和与其相邻的第二液晶单元组的液晶单元被充入了极性彼此不同的数据电压。为此,在第(4i+1)帧时段期间生成的第一极性控制信号POLa的极性针对每个水平时段而反转。数据驱动电路响应于第一极性控制信号POLa通过相邻输出信道来输出极性彼此不同的数据电压,并且针对每个水平时段来反转该数据电压的极性,以在第(4i+1)帧时段期间在垂直和水平方向中的每一个上针对每个液晶单元来反转数据电压的极性。针对第(4i+1)帧时段,通过水平单点反转(H1D)方法和垂直单点反转(V1D)方法来驱动第一和第二液晶单元组。
针对第(4i+2)帧时段,第一液晶单元组包括沿第(4i+2)和第(4i+3)水平行L2、L3、L6、L7设置在第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6上的液晶单元Clc,并且包括沿第(4i+1)和第(4i+4)水平行L1、L4、L5设置在第(4i+3)和第(4i+4)垂直行C3、C4、C7、C8上的液晶单元Clc。第二液晶单元组在垂直和水平方向上设置在第一液晶单元组之间。第二液晶单元组包括沿第(4i+2)和第(4i+3)水平行L2、L3、L6、L7设置在第(4i+3)和第(4i+4)垂直行C3、C4、C7、C8上的液晶单元Clc,和沿第(4i+1)和第(4i+4)水平行L1、L4、L5设置在第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6上的液晶单元Clc。
第一和第二液晶单元组中的每一个例如都由垂直和水平方向上相邻的2×2液晶单元的单位来限定。2×2液晶单元内的相邻液晶单元的极性是相反的。第一液晶单元组的液晶单元和与其相邻的第二液晶单元组的液晶单元被充入了相同极性的数据电压。为此,在第(4i+2)帧时段期间生成的第二极性控制信号POLb的极性每两个水平时段发生反转。数据驱动电路响应于第二极性控制信号POLb通过两个相邻输出信道来输出相同极性的数据电压,并且针对每两个输出信道来反转该数据电压的极性,以针对第(4i+2)帧时段向两个水平相邻液晶单元供应相同极性的数据电压。而且,数据驱动电路响应于第二极性控制信号POLb针对每两个水平时段来反转数据电压的极性,以针对第(4i+2)帧时段每两个水平时段来反转该数据电压的极性。针对第(4i+2)帧时段,通过水平双点反转(H2D)方法和垂直双点反转(V2D)方法来驱动第一和第二液晶单元组。
针对第(4i+3)帧时段,第一液晶单元组包括沿第(4i+2)和第(4i+3)水平行L2、L3、L6、L7设置在第(4i+3)和第(4i+4)垂直行C3、C4、C7、C8上的液晶单元Clc,并且包括沿第(4i+1)和第(4i+4)水平行L1、L4、L5设置在第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6上的液晶单元Clc。第二液晶单元组在垂直和水平方向上布置在第一液晶单元组之间。第二液晶单元组包括沿第(4i+2)和第(4i+3)水平行L2、L3、L6、L7设置在第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6上的液晶单元Clc,和沿第(4i+1)和第(4i+4)水平行L1、L4、L5设置在第(4i+3)和第(4i+4)垂直行C3、C4、C7、C8上的液晶单元Clc。
第一和第二液晶单元组中的每一个例如都由垂直和水平方向上相邻的2×2液晶单元的单位来限定。2×2液晶单元内的相邻液晶单元的极性是相反的。第一液晶单元组的液晶单元和与其相邻的第二液晶单元组的液晶单元被充入了极性彼此不同的数据电压。针对第(4i+3)帧时段向第一和第二液晶单元组中的每一个液晶单元供应的数据电压的极性与针对第(4i+1)帧时段而生成的数据电压的极性相反。为此,在第(4i+3)帧时段期间生成的第三极性控制信号POLc的极性针对每个水平时段而发生反转,并且被生成为与第一极性控制信号POLa相比具有反转的逻辑。数据驱动电路响应于第三极性控制信号POLc通过相邻输出信道来输出极性彼此不同的数据电压,并且针对每个水平时段来反转该数据电压的极性,以在第(4i+3)帧时段期间在垂直和水平方向中的每一个上针对每个液晶单元来反转数据电压的极性。针对第(4i+3)帧时段,通过水平单点反转(H1D)方法和垂直单点反转(V1D)方法来驱动第一和第二液晶单元组。
针对第(4i+4)帧时段,第一液晶单元组包括沿第(4i+2)和第(4i+3)水平行L2、L3、L6、L7设置在第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6上的液晶单元Clc,并且包括沿第(4i+1)和第(4i+4)水平行L1、L4、L5设置在第(4i+3)和第(4i+4)垂直行C3、C4、C7、C8上的液晶单元Clc。第二液晶单元组在垂直和水平方向上布置在第一液晶单元组之间。第二液晶单元组包括沿第(4i+2)和第(4i+3)水平行L2、L3、L6、L7设置在第(4i+3)和第(4i+4)垂直行C3、C4、C7、C8上的液晶单元Clc,和沿第(4i+1)和第(4i+4)水平行L1、L4、L5设置在第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6上的液晶单元Clc。
第一和第二液晶单元组中的每一个例如都由垂直和水平方向上相邻的2×2液晶单元的单位来限定。2×2液晶单元内的相邻液晶单元的极性是相反的。第一液晶单元组的液晶单元和与其相邻的第二液晶单元组的液晶单元被充入了相同极性的数据电压。针对第(4i+4)帧时段分别向第一和第二液晶单元组的液晶单元供应的数据电压的极性与针对第(4i+2)帧时段生成的数据电压的极性相反。为此,在第(4i+4)帧时段期间生成的第四极性控制信号POLd的极性每两个水平时段发生反转,并且被生成为与第二极性控制信号POLb相比具有反转的逻辑。数据驱动电路响应于第四极性控制信号POLd通过两个相邻输出信道来输出相同极性的数据电压,并且针对每两个输出信道来反转该数据电压的极性,以针对第(4i+4)帧时段向两个水平相邻液晶单元供应相同极性的数据电压。而且,数据驱动电路响应于第四极性控制信号POLd针对每两个水平时段来反转数据电压的极性,以针对第(4i+4)帧时段每两个水平时段来反转该数据电压的极性。针对第(4i+4)帧时段,通过水平双点反转(H2D)方法和垂直双点反转(V2D)方法来驱动第一和第二液晶单元组。
如图45A和45B所示,针对第(4i+1)帧时段,第一液晶单元组包括沿第(4i+1)和第(4i+3)水平行L1、L3、L5、L7设置在第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6上的液晶单元Clc,并且包括沿第(4i+2)和第(4i+4)水平行L2、L4、L6设置在第(4i+3)和第(4i+4)垂直行C3、C4、C7、C8上的液晶单元Clc。第二液晶单元组在垂直和水平方向上布置在第一液晶单元组之间。第二液晶单元组包括沿第(4i+1)和第(4i+3)水平行L1、L3、L5、L7设置在第(4i+3)和第(4i+4)垂直行C3、C4、C7、C8上的液晶单元Clc,和沿第(4i+2)和第(4i+4)水平行L2、L4、L6设置在第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6上的液晶单元Clc。
第一和第二液晶单元组中的每一个例如都由水平方向上相邻的2×1液晶单元的单位来限定。2×1液晶单元内的相邻液晶单元的极性是相反的。第一液晶单元组的液晶单元和与其相邻的第二液晶单元组的液晶单元被充入了极性彼此不同的数据电压。为此,在第(4i+1)帧时段期间生成的第一极性控制信号POLa的极性每两个水平时段发生反转。数据驱动电路针对第(4i+1)帧时段向水平相邻液晶单元供应极性彼此不同的数据电压,并且响应于第一极性控制信号POLa来反转该数据电压的极性,以针对每两个水平时段来反转数据电压的极性。针对第(4i+1)帧时段,通过水平单点反转(H1D)方法和垂直双点反转(V2D)方法来驱动第一和第二液晶单元组。
针对第(4i+2)帧时段,第一液晶单元组包括沿第(4i+1)和第(4i+3)水平行L1、L3、L5、L7设置在第(4i+3)和第(4i+4)垂直行C3、C4、C7、C8上的液晶单元Clc,并且包括沿第(4i+2)和第(4i+4)水平行L2、L4、L6设置在第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6上的液晶单元Clc。第二液晶单元组在垂直和水平方向上布置在第一液晶单元组之间。第二液晶单元组包括沿第(4i+1)和第(4i+3)水平行L1、L3、L5、L7设置在第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6上的液晶单元Clc,和沿第(4i+2)和第(4i+4)水平行L2、L4、L6设置在第(4i+3)和第(4i+4)垂直行C3、C4、C7、C8上的液晶单元Clc。
第一和第二液晶单元组中的每一个例如都由水平方向上相邻的2×1液晶单元的单位来限定。2×1液晶单元内的相邻液晶单元的极性是相反的。第一液晶单元组的液晶单元和与其相邻的第二液晶单元组的液晶单元被充入了极性彼此不同的数据电压。为此,在第(4i+2)帧时段期间生成的第二极性控制信号POLb的极性每两个水平时段发生反转,并且被生成为与第一极性控制信号POLa相比具有和一个水平时段一样多的相位差。数据驱动电路针对第(4i+2)帧时段向水平相邻液晶单元供应极性彼此不同的数据电压,并且响应于第二极性控制信号POLb来反转该数据电压的极性,以针对每两个水平时段来反转数据电压的极性。针对第(4i+2)帧时段,通过水平双点反转(H2D)方法和垂直双点反转(V2D)方法来驱动第一和第二液晶单元组。
针对第(4i+3)帧时段,第一液晶单元组包括沿第(4i+1)和第(4i+3)水平行L1、L3、L5、L7设置在第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6上的液晶单元Clc,并且包括沿第(4i+2)和第(4i+4)水平行L2、L4、L6设置在第(4i+3)和第(4i+4)垂直行C3、C4、C7、C8上的液晶单元Clc。第二液晶单元组在垂直和水平方向上布置在第一液晶单元组之间。第二液晶单元组包括沿第(4i+1)和第(4i+3)水平行L1、L3、L5、L7设置在第(4i+3)和第(4i+4)垂直行C3、C4、C7、C8上的液晶单元Clc,和沿第(4i+2)和第(4i+4)水平行L2、L4、L6设置在第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6上的液晶单元Clc。
第一和第二液晶单元组中的每一个例如都由垂直和水平方向上相邻的2×1液晶单元的单位来限定。2×l液晶单元内的相邻液晶单元的极性是相反的。第一液晶单元组的液晶单元和与其相邻的第二液晶单元组的液晶单元被充入了极性彼此不同的数据电压。针对第(4i+3)帧时段分别向第一和第二液晶单元组中的液晶单元供应的数据电压的极性与针对第(4i+1)帧时段生成的数据电压的极性相反。为此,在第(4i+3)帧时段期间生成的第三极性控制信号POLc的极性每两个水平时段发生反转,并且被生成为与第一极性控制信号POLa相比具有反转的逻辑。数据驱动电路响应于第三极性控制信号POLc通过两个相邻输出信道来输出相同极性的数据电压,并且针对每两个输出信道来反转该数据电压的极性,以针对第(4i+3)帧时段向两个水平相邻液晶单元供应相同极性的数据电压。而且,数据驱动电路针对第(4i+3)帧时段向水平相邻的液晶单元供应极性彼此不同的数据电压,并且响应于第三极性控制信号POLc来反转该数据电压的极性,以针对每两个水平时段来反转数据电压的极性。针对第(4i+3)帧时段,通过水平单点反转(H1D)方法和垂直双点反转(V2D)方法来驱动第一和第二液晶单元组。
针对第(4i+4)帧时段,第一液晶单元组包括沿第(4i+1)和第(4i+3)水平行L1、L3、L5、L7设置在第(4i+3)和第(4i+4)垂直行C3、C4、C7、C8上的液晶单元Clc,并且包括沿第(4i+2)和第(4i+4)水平行L2、L4、L6设置在第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6上的液晶单元Clc。第二液晶单元组在垂直和水平方向上布置在第一液晶单元组之间。第二液晶单元组包括沿第(4i+1)和第(4i+3)水平行L1、L3、L5、L7设置在第(4i+1)和第(4i+2)垂直行C1、C2、C5、C6上的液晶单元Clc,和沿第(4i+2)和第(4i+4)水平行L1、L4、L5设置在第(4i+3)和第(4i+4)垂直行C3、C4、C7、C8上的液晶单元Clc。
第一和第二液晶单元组中的每一个例如都由垂直和水平方向上相邻的2×1液晶单元的单位来限定。2×1液晶单元内的相邻液晶单元的极性是相反的。第一液晶单元组的液晶单元和与其相邻的第二液晶单元组的液晶单元被充入了极性彼此不同的数据电压。针对第(4i+4)帧时段向第一和第二液晶单元组中的每一个液晶单元供应的数据电压的极性与针对第(4i+2)帧时段而生成的数据电压的极性相反。为此,在第(4i+4)帧时段期间生成的第四极性控制信号POLd的极性针对每个水平时段而发生反转,并且被生成为与第二极性控制信号POLb相比具有反转的极性。数据驱动电路针对第(4i+4)帧时段向水平相邻的液晶单元供应极性彼此不同的数据电压,并且响应于第四极性控制信号POLd来反转该数据电压的极性,以针对每两个水平时段来反转数据电压的极性。针对第(4i+4)帧时段,通过水平双点反转(H2D)方法和垂直双点反转(V2D)方法来驱动第一和第二液晶单元组。
在实验中,在样品液晶显示板上安装光学传感器,并且在以大约30Hz来驱动第一液晶单元组而以大约60Hz来驱动第二液晶单元组的情况下测量光波形。如图46所示,由于第二液晶单元组,液晶显示板的光波形被测得为大约60Hz。这是因为在液晶显示板中测得的光波形是由在两帧时段之间驱动频率比第一液晶单元组的驱动频率高的第二液晶单元组的光充电(charge)周期决定的。
图47例示了根据本发明第九实施方式的示例性液晶显示装置。如图47所示,根据本发明第九实施方式的示例性液晶显示装置包括:包括行存储器476的视频源475、液晶显示板100、定时控制器471、POL逻辑电路472、数据驱动电路473、选通驱动电路474以及水平输出反转逻辑电路477。在这个示例性实施方式中,视频源475、液晶显示板100以及选通驱动电路474与前述实施方式基本上相同。因此,省略了对其的详细说明。
定时控制器471接收定时信号(如垂直/水平同步信号Vsyns、Hsync、数据使能、时钟信号CLK以及其它信号),以生成用于控制POL逻辑电路472、选通驱动电路474和数据驱动电路473的操作定时的控制信号。控制信号包括选通起始脉冲GSP、选通移位时钟信号GSC、选通输出使能信号GOE、源起始脉冲SSP、源采样时钟SSC、源输出使能信号SOE以及基准极性控制信号POL。POL逻辑电路472接收选通起始脉冲GSP、源输出使能信号SOE以及基准极性控制信号POL,并且顺序地输出极性控制信号POLa到POLd,以防止残留图像和闪烁,或者针对每一帧选择性地输出相同的基准极性控制信号POL。POL逻辑电路472可以通过如图13和14所示的示例性电路来实现。
数据驱动电路473在定时控制器471的控制下对数字视频数据RGBodd、RGBeven进行锁存。数据驱动电路473响应于来自POL逻辑电路472的极性控制信号POL/POLa~POLd将该数字视频数据转换成模拟正/负伽马补偿电压,以生成正/负模拟数据电压,由此将该数据电压供应给数据线D1~Dm。数据驱动电路473响应于极性控制信号POL/POLa~POLd在垂直方向上控制数据电压的极性。而且,数据驱动电路473响应于水平输出反转逻辑电路477所生成的水平(H2/H1)反转信号DINV,在水平双点反转方法(H2)和水平单点反转方法(H1)之间交替地改变数据电压的水平方向极性。
例如,如图53到55所示,H2/H1反转信号每一帧时段发生反转。由此,将从数据驱动电路473同时输出的数据电压的水平极性模式控制为每个水平时段都不同。例如,如图43A和43B所示,所述同时从数据驱动电路473输出的数据电压可以分别在奇数帧时段中通过水平双点反转方法(H2)和在偶数帧时段中通过水平单点反转方法(H1)而生成。另外,如图44A和44B所示,所述同时从数据驱动电路473输出的数据电压可以分别在奇数帧时段中通过水平单点反转方法(H1)和在偶数帧中通过水平双点反转方法(H2)而生成。
水平输出反转逻辑电路477响应于来自定时控制器471的选通起始脉冲GSP而生成H2/H1反转信号DINV,H2/H1反转信号DINV的逻辑在每个选通起始脉冲GSP输入时都反转。因为选通起始脉冲GSP是在帧时段期间内与一个帧时段的开始同时地生成一次,所以如图53-55所示,H2/H1反转信号DINV的逻辑每一帧时段发生反转。可以将POL逻辑电路472并入在定时控制器471中。
图48和49例示了根据本发明第十实施方式的示例性液晶显示装置。如图48所示,根据本发明第十实施方式的示例性液晶显示装置包括液晶显示板100、定时控制器471、POL逻辑电路482、数据驱动电路483以及选通驱动电路474。在这个示例性实施方式中,液晶显示板100、定时控制器471以及选通驱动电路474与前述实施方式基本上相同。因此,用相同标号来表示相同组件,并且省略了对其的详细说明。
POL逻辑电路482接收选通起始脉冲GSP、源输出使能信号SOE以及基准极性控制信号POL,并且顺序地输出极性控制信号POLa到POLd,以防止残留图像和闪烁,或者针对每一帧选择性地输出相同的基准极性控制信号POL。而且,POL逻辑电路482输出用于对数据电压的极性在水平方向上反转的周期进行控制的水平输出(H2/H1)反转信号DINV。
数据驱动电路483在定时控制器471的控制下对数字视频数据RGBodd、RGBeven进行锁存,并且响应于来自POL逻辑电路482的极性控制信号POL/POLa~POLd将数字视频数据转换成模拟正/负伽马补偿电压,以生成正/负模拟数据电压,然后将该数据电压供应给数据线D1~Dm。数据驱动电路483响应于来自POL逻辑电路482的极性控制信号POL/POLa~POLd针对每个水平时段或每两个水平时段来反转数据电压的极性。而且,数据驱动电路483响应于来自POL逻辑电路482的H2/H1反转信号DINV,反转要供应给相邻数据线的数据电压的极性,或者针对每两条数据线来反转数据电压的极性。
图49是例示了POL逻辑电路482的示例性电路图。如图49所示,POL逻辑电路482包括帧计数器491、行计数器492、POL生成电路493以及复用器494。
帧计数器491响应于在与帧时段开始相同的时刻针对一帧时段生成一次的选通起始脉冲GSP,输出表示要在液晶显示板100中显示的图片的帧数的帧计数信息Fcnt。例如,可以将帧计数信息Fcnt生成为2比特信息,以能够在针对每四个帧时段重复数据电压的极性模式的情况下标识四个帧时段中的每一个。行计数器492响应于表示向每一条水平行供应数据电压的时间点的源输出使能信号SOE,输出表示要在液晶显示板100中显示的水平行的行计数信息Lcnt。例如,将行计数信息Lcnt生成为2比特信息。
POL生成电路493基于帧计数信息Fcnt生成逻辑针对每一帧时段而反转的1比特的H2/H1反转信号DINV。POL生成电路493包括如图14所示电路的用于顺序地生成极性控制信号POLa到POLd的电路。
图50是例示了数据驱动电路473、483的示例性电路图。如图50所示,数据驱动电路473、483包括多个集成电路(“IC”),每个IC都驱动k条数据线D1到Dk(k为小于m的整数)。每个IC都包括移位寄存器501、数据寄存器502、第一锁存器503、第二锁存器504、数字/模拟转换器(下文中称为“DAC”)505、充电共享电路506以及输出电路507。
移位寄存器501根据源采样时钟SSC对来自定时控制器471的源起始脉冲SSP进行移位,以生成采样信号。而且,移位寄存器501对源起始脉冲SSP进行移位,以向下一级IC的移位寄存器501发送进位信号CAR。数据寄存器502临时地存储由定时控制器471划分的奇数数字视频数据RGBodd和偶数数字视频数据RGBeven,并将所存储的数据RGBodd、RGBeven供应给第一锁存器503。第一锁存器503响应于从移位寄存器501顺序输入的采样信号对来自数据寄存器502的数字视频数据RGBodd、RGBeven进行采样、针对每一条水平行来锁存数据RGBodd、RGBeven,并且同时输出一水平行部分的数据。在锁存了从第一锁存器503输入的一水平行部分的数据之后,针对源输出使能信号SOE的低逻辑时段,第二锁存器504输出与其它IC的第二锁存器504同时锁存的数字视频数据。
可以如图51或52所示来构造DAC 505。DAC 505响应于极性控制信号POL/POLa~POLd和H2/H1反转信号DINV,将来自第二锁存器504的数字视频数据转换成正伽马补偿电压GH或负伽马补偿电压GL,由此将数据转换成模拟正/负数据电压。
充电共享电路506针对源输出使能信号SOE的高逻辑时段,使相邻数据输出信道短接,以输出相邻数据电压的平均值作为充电共享电压,或者针对源输出使能信号SOE的高逻辑时段向数据输出信道供应公共电压Vcom,以减缓正负数据电压的快速改变。输出电路507包括缓冲器并且使供应给数据线D1到Dk的模拟数据电压的信号衰减最小化。
图51是例示了DAC 505的示例性实施方式的电路图。图51的DAC505输出具有图43A和43B所示极性模式的数据电压。如图51所示,根据这个示例性实施方式的DAC 505包括被供应正伽马补偿电压GH的P解码器PDEC 121、被供应负伽马补偿电压GL的N解码器NDEC 122、响应于极性控制信号POL/POLa~POLd在P解码器121的输出与N解码器122的输出之间进行选择的复用器123a到123d,以及响应于H2/H1反转信号DINV对供应给复用器123a到123d的控制端子的选择控制信号的逻辑进行反转的水平输出反转电路510。P解码器121和N解码器122以如上针对图12所述基本相同的方式进行工作。因此省略了对其的详细说明。
第(4i+1)复用器123a响应于输入到其本身的非反转控制端子的极性控制信号POL/POLa~POLd,针对每个水平时段或每两个水平时段在正伽马补偿电压与负伽马补偿电压之间交替地进行选择,并且输出所选的正/负伽马补偿电压,作为模拟数据电压。第(4i+2)复用器123b响应于输入到其本身的反转控制端子的极性控制信号POL/POLa~POLd,针对每个水平时段或每两个水平时段在正伽马补偿电压与负伽马补偿电压之间交替地进行选择,并且输出所选的正/负伽马补偿电压,作为模拟数据电压。
第(4i+3)复用器123c响应于输入给其本身的非反转控制端子的水平输出反转电路510的输出,针对每个水平时段或每两个水平时段在正伽马补偿电压与负伽马补偿电压之间交替地进行选择,并且输出所选的正/负伽马补偿电压,作为模拟数据电压。第(4i+4)复用器123d响应于输入给其本身的反转控制端子的水平输出反转电路510的输出,针对每个水平时段或每两个水平时段在正伽马补偿电压与负伽马补偿电压之间交替地进行选择,并且输出所选的正/负伽马补偿电压,作为模拟数据电压。水平输出反转电路510响应于H2/H1反转信号DINV对第(4i+3)和第(4i+4)复用器173c、173d进行控制,使得要向数据线供应的数据电压在其极性经水平单点反转方法H1或水平双点反转方法H2反转后才输出。
水平输出反转电路510包括开关器件S1、S2以及反相器511。水平输出反转电路510响应于H2/H1反转信号DINV,对供应给第(4i+3)和第(4i+4)复用器173c、173d的控制端子的选择控制信号的逻辑值进行控制。第一开关器件S1的输入端子连接至极性控制信号供应端子181,而第一开关器件S1的输出端子连接至第(4i+3)和第(4i+4)复用器123c、123d的非反转/反转控制端子。第一开关器件S1的反转控制端子被供应了H2/H1反转信号DINV。第二开关器件S2的输入端子连接至极性控制信号供应端子181而第二开关器件S2的输出端子连接至反相器511。第二开关器件S2的非反转控制端子被供应了H2/H1反转信号DINV。反相器511连接至第二开关器件S2的输出端子以及第(4i+3)和第(4i+4)复用器123c、123d的非反转/反转控制端子。
如果H2/H1反转信号DINV处于高逻辑,则第二开关器件S2接通,而第一开关器件S1断开。于是,向第(4i+3)复用器123c的非反转控制端子输入了反转的极性控制信号POL/POLa~POLd,并且向第(4i+4)复用器123d的反转控制端子输入了反转的极性控制信号POL/POLa~POLd。如果H2/H1反转信号DINV处于低逻辑,则第一开关器件S1接通,而第二开关器件S2断开。于是,向第(4i+3)复用器123c的非反转控制端子输入了初始的极性控制信号POL/POLa~POLd,并且向第(4i+4)复用器123d的反转控制端子输入了初始的极性控制信号POL/POLa~POLd。因此,如果如图53所示来生成H2/H1反转信号DINV和极性控制信号POL/POLa~POLd,则如图43A和43B所示,供应给第(4i+1)到第(4i+4)数据线的数据的水平极性模式变为针对第(4i+1)帧时段为“-++-”、针对第(4i+2)帧时段为“-+-+”、针对第(4i+3)帧时段为“+--+”,而针对第(4i+4)帧时段为“+-+-”。
图52是例示了根据DAC 505的另选示例性实施方式的电路图。图52的DAC 505输出具有如图44A到45B所示的极性模式的数据电压。如图52所示,根据该另选实施方式的DAC 505包括:被供应正伽马补偿电压GH的P解码器PDEC 121、被供应负伽马补偿电压GL的N解码器NDEC 122、响应于极性控制信号POL/POLa~POLd在P解码器121的输出与N解码器122的输出中进行选择的复用器123a到123d,以及水平输出反转电路520。
第(4i+3)复用器123c响应于输入到其本身的非反转控制端子的极性控制信号POL/POLa~POLd,针对每个水平时段或每两个水平时段在正伽马补偿电压与负伽马补偿电压之间交替地进行选择,并且输出所选的正/负伽马补偿电压,作为模拟数据电压。第(4i+4)复用器123d响应于输入到其本身的反转控制端子的极性控制信号POL/POLa~POLd,针对每个水平时段或每两个水平时段在正伽马补偿电压与负伽马补偿电压之间交替地进行选择,并且输出所选的正/负伽马补偿电压,作为模拟数据电压。
第(4i+1)复用器123a响应于输入到其本身的非反转控制端子的水平输出反转电路520的输出,针对每个水平时段或每两个水平时段在正伽马补偿电压与负伽马补偿电压之间交替地进行选择,并且输出所选的正/负伽马补偿电压,作为模拟数据电压。第(4i+2)复用器123b响应于输入到其本身的反转控制端子的水平输出反转电路520的输出,针对每个水平时段或每两个水平时段在正伽马补偿电压与负伽马补偿电压之间交替地进行选择,并且输出所选的正/负伽马补偿电压,作为模拟数据电压。水平输出反转电路520响应于H2/H1反转信号DINV来控制第(4i+1)和第(4i+2)复用器123a、123b,使得要向数据线供应的数据电压在其极性经水平单点反转方法H1或水平双点反转方法H2反转后才输出。
水平输出反转电路520包括开关器件S1、S2以及反相器521。水平输出反转电路520响应于H2/H1反转信号DINV,对供应给第(4i+1)和第(4i+2)复用器123a、123b的控制端子的选择控制信号的逻辑值进行控制。第一开关器件S1的输入端子连接至极性控制信号供应端子181,而第一开关器件S1的输出端子连接至第(4i+1)和第(4i+2)复用器123a、123b的非反转/反转控制端子。第一开关器件S1的反转控制端子被供应了H2/H1反转信号DINV。第二开关器件S2的输入端子连接至极性控制信号供应端子181而第二开关器件S2的输出端子连接至反相器521。第二开关器件S2的非反转控制端子被供应了H2/H1反转信号DINV。反相器521连接至第二开关器件S2的输出端子和第(4i+1)和第(4i+2)复用器123a、123b的非反转/反转控制端子。
如果H2/H1反转信号DINV处于高逻辑,则第二开关器件S2接通,而第一开关器件S1断开。于是,向第(4i+1)复用器123a的非反转控制端子输入了反转的极性控制信号POL/POLa~POLd,并且向第(4i+2)复用器123b的反转控制端子输入了反转的极性控制信号POL/POLa~POLd。如果H2/H1反转信号DINV处于低逻辑,则第一开关器件S1接通,而第二开关器件S2断开。于是,向第(4i+1)复用器123a的非反转控制端子输入了初始的极性控制信号POL/POLa~POLd,并且向第(4i+2)复用器123b的反转控制端子输入了初始的极性控制信号POL/POLa~POLd。因此,如果如图54和55所示来生成H2/H1反转信号DINV和极性控制信号POL/POLa~POLd,则如图44A到45B所示,向第(4i+1)到第(4i+4)数据线供应的数据的水平极性模式变为针对第(4i+1)帧时段为“+-+-”针对第(4i+2)帧时段为“-++-”、针对第(4i+3)帧时段为“-+-+”,而针对第(4i+4)帧时段为“+--+”。
图56是例示了根据本发明第十一实施方式的液晶显示装置的示例性驱动方法的流程图。如图56所示,根据本发明第十一实施方式的液晶显示装置的示例性驱动方法对输入数据进行分析,并且确定输入数据是否为有可能发生DC残像的数据,如隔行数据或滚动数据(S561,S562)。在步骤S562中,如果当前输入数据是有可能发生DC残像的数据,则本发明针对每一帧时段顺序地生成第一到第四极性控制信号POLa到POLd,并且在两帧时段之间将第一液晶单元组的数据驱动频率控制为低于第二液晶单元组的数据驱动频率。而且,本发明生成了逻辑针对每一帧时段发生反转的H2/H1反转信号DINV,并且将针对每一帧时段从数据驱动电路输出的数据电压的水平极性模式控制为不同(S563)。在步骤S562中,如果当前输入数据是不会生成DC残像的数据,则本发明在所有帧时段中生成基准极性控制信号POL,并且生成低逻辑的H2/H1反转信号DINV,由此将所有液晶单元的数据驱动频率控制为相同(S564)。
图57例示了根据本发明第十一实施方式的示例性液晶显示装置。如图57所示,根据本发明第十一实施方式的示例性液晶显示装置包括视频源475、液晶显示板100、图像分析电路571、定时控制器471、POL逻辑电路572、数据驱动电路573以及选通驱动电路474。在这个示例性实施方式中,视频源475、液晶显示板100、定时控制器471以及选通驱动电路474与前述实施方式基本上相同。因此,用相同标号来表示相同组件,并且省略了对其的详细说明。
图像分析电路571确定当前输入图像的数字视频数据是否为有可能发生DC残像的数据。图像分析电路571对一帧图像中的相邻行之间的数据进行比较,如果行之间的数据大于指定阈值,则将当前输入数据视为隔行数据。而且,图像分析电路571以帧为单位来比较每个像素的数据,并且检测显示图像中的运动图片和该运动图片的速度。如果该图片以预设速度移动,则将包括该运动图片的帧数据视为滚动数据。根据图像分析的结果,图像分析电路571生成表示存在隔行数据或滚动数据的选择信号SEL2,并利用该选择信号SEL2来控制POL逻辑电路572。
POL逻辑电路572响应于来自图像分析电路571的选择信号SEL2,针对第(4i+1)个到第(4i+4)帧时段顺序地生成第一到第四极性控制信号POLa到POLd,并且针对每一帧时段来反转H2/H1反转信号DINV的逻辑。而且,POL逻辑电路572在输入了非隔行数据或滚动数据的数据的情况下向数据驱动电路573发送基准极性控制信号POL,并且响应于选择信号SEL2将H2/H1反转信号DINV的逻辑保持为低逻辑。
数据驱动电路573在定时控制器471的控制下对数字视频数据RGBodd、RGBeven进行锁存。并且,数据驱动电路573响应于来自POL逻辑电路572的极性控制信号POL/POLa~POLd将该数字视频数据转换成模拟正/负伽马补偿电压,以生成正/负模拟数据电压,由此向数据线D1~Dm供应该数据电压。数据驱动电路573响应于来自POL逻辑电路572的极性控制信号POL/POLa~POLd针对每个水平时段或每两个水平时段来反转数据电压的极性。而且,数据驱动电路573响应于来自POL逻辑电路572的H2/H1反转信号DINV,将数据电压的极性控制为以水平单点反转方法H1和水平双点反转方法H2交替。可以将图像分析电路571和POL逻辑电路572嵌入在定时控制器471内。
如上所述,根据本发明示例性实施方式的液晶显示装置及其驱动方法将供应给液晶显示板的第一液晶单元组的数据电压的驱动频率控制为变低,从而防止DC残像,并且将供应给第二液晶单元组的数据电压的驱动频率控制为变高,从而防止闪烁,因此提高了显示质量。另外,本发明的示例性实施方式周期性地插入不规则的极性模式,以降低第一和第二液晶单元组的位置的规则性,由此使规则亮度改变最小化。
本领域技术人员应当明白,在不脱离本发明的精神或范围的情况下,可以对本发明进行各种修改和变型。因而,本发明旨在涵盖落入所附权利要求及其等同物的范围内的本发明的这些修改和变型。
本申请要求2007年1月15日提交的韩国专利申请No.P07-004246、2007年1月15日提交的韩国专利申请No.P07-004251、2007年1月29日提交的韩国专利申请No.P07-008895、2007年5月16日提交的韩国专利申请No.P07-047787、2007年5月30日提交的韩国专利申请No.P07-052679以及2007年6月1日提交的韩国专利申请No.P07-053959的优先权,通过引用将它们并入此处。

Claims (58)

1.一种液晶显示装置,该液晶显示装置包括:
液晶显示板,其包括多条数据线、多条选通线以及多个液晶单元,所述多个液晶单元与第一液晶单元组和第二液晶单元组相关联;
数据驱动电路,其响应于极性控制信号向所述多条数据线供应数据电压;
选通驱动电路,其向所述多条选通线供应扫描脉冲;以及
极性控制电路,其针对每个帧时段生成不同的极性控制信号,并且将所述第一液晶单元组的数据电压频率与所述第二液晶单元组的数据电压频率控制为彼此不同。
2.根据权利要求1所述的液晶显示装置,其中:
针对第4i+1帧时段,所述第一液晶单元组由偶数水平行的液晶单元限定,而所述第二液晶单元组由奇数水平行的液晶单元限定,其中,i为正整数,
针对第4i+2帧时段,所述第一液晶单元组由所述奇数水平行的液晶单元限定,而所述第二液晶单元组由所述偶数水平行的液晶单元限定,
针对第4i+3帧时段,所述第一液晶单元组由所述偶数水平行的液晶单元限定,而所述第二液晶单元组由所述奇数水平行的液晶单元限定,
针对第4i+4帧时段,所述第一液晶单元组由所述奇数水平行的液晶单元限定,而所述第二液晶单元组由所述偶数水平行的液晶单元限定,
在两个帧时段内,所述第一液晶单元组的数据驱动频率低于所述第二液晶单元组的数据驱动频率,并且
在每个帧时段中,所述第一液晶单元组的垂直相邻的液晶单元的电压极性彼此相反,所述第一液晶单元组的水平相邻的液晶单元的电压极性彼此相反,所述第二液晶单元组的垂直相邻的液晶单元的电压极性彼此相反,所述第二液晶单元组的水平相邻的液晶单元的电压极性彼此相反。
3.根据权利要求1所述的液晶显示装置,其中: 
针对第4i+1帧时段,所述第一液晶单元组由奇数水平行的液晶单元限定,而所述第二液晶单元组由偶数水平行的液晶单元限定,其中,i为正整数,
针对第4i+2帧时段,所述第一液晶单元组由所述偶数水平行的液晶单元限定,而所述第二液晶单元组由所述奇数水平行的液晶单元限定,
针对第4i+3帧时段,所述第一液晶单元组由所述奇数水平行的液晶单元限定,而所述第二液晶单元组由所述偶数水平行的液晶单元限定,
针对第4i+4帧时段,所述第一液晶单元组由所述偶数水平行的液晶单元限定,而所述第二液晶单元组由所述奇数水平行的液晶单元限定,
在两个帧时段内,所述第一液晶单元组的数据驱动频率低于所述第二液晶单元组的数据驱动频率,并且
在每个帧时段中,所述第一液晶单元组的垂直相邻的液晶单元的电压极性彼此相反,所述第一液晶单元组的水平相邻的液晶单元的电压极性彼此相反,所述第二液晶单元组的垂直相邻的液晶单元的电压极性彼此相反,所述第二液晶单元组的水平相邻的液晶单元的电压极性彼此相反。
4.根据权利要求1所述的液晶显示装置,其中,所述极性控制信号包括多个极性控制信号,所述多个极性控制信号的逻辑每两个水平时段发生反转,以使所述数据电压的极性每所述液晶显示板的两个水平行发生反转。
5.根据权利要求4所述的液晶显示装置,其中,所述多个极性控制信号包括:
在第4i+1帧时段中生成的第一极性控制信号,其中,i为正整数,
在第4i+2帧时段中生成的第二极性控制信号,其与所述第一极性控制信号相比具有大约一个水平时段的相位差,
在第4i+3帧时段中生成的第三极性控制信号,其具有与所述第一极性控制信号相反的相位,以及
在第4i+4帧时段中生成的第四极性控制信号,其具有与所述第二极性控制信号相反的相位。 
6.根据权利要求5所述的液晶显示装置,其中,所述极性控制电路针对每个帧时段顺序地输出所述第一极性控制信号到所述第四极性控制信号。
7.根据权利要求6所述的液晶显示装置,其中,所述极性控制电路包括:
帧计数器,用于对选通起始脉冲进行计数,以生成表示帧数的帧计数信息,
行计数器,用于对源输出使能信号进行计数,以生成表示所述液晶显示板的显示行数的行计数信息,
极性控制信号生成电路,用于根据所述帧计数信息和所述行计数信息来生成所述第一极性控制信号到所述第四极性控制信号,以及
复用器,用于响应于所述帧计数信息来顺序地选择所述第一极性控制信号到所述第四极性控制信号。
8.根据权利要求7所述的液晶显示装置,其中,所述极性控制电路还包括:
第一反相器,用于反转所述第一极性控制信号,以生成所述第三极性控制信号,并将所述第三极性控制信号供应给所述复用器,以及
第二反相器,用于反转所述第二极性控制信号,以生成所述第四极性控制信号,并将所述第四极性控制信号供应给所述复用器。
9.根据权利要求6所述的液晶显示装置,该液晶显示装置还包括图像分析电路,该图像分析电路用于对输入图像的数字视频数据进行分析,并根据分析结果来控制所述极性控制电路的输出。
10.根据权利要求9所述的液晶显示装置,其中,所述图像分析电路对所述输入图像的所述数字视频数据进行分析,如果所述液晶显示板的相邻水平行的数据的亮度差大于指定阈值,则控制所述极性控制电路针对每个帧时段顺序地输出所述第一极性控制信号到所述第四极性控制信号。
11.根据权利要求10所述的液晶显示装置,其中,所述图像分析电路针对每个帧时段对所述输入图像的所述数字视频数据进行比较,如果 发现所述输入图像的所述数字视频数据中包括以指定速度移动的图片,则控制所述极性控制电路针对每个帧时段顺序地输出所述第一极性控制信号到所述第四极性控制信号。
12.根据权利要求1所述的液晶显示装置,其中,所述极性控制信号包括:
第一极性控制信号,其逻辑每两个水平时段发生反转,以使所述数据电压的极性每所述液晶显示板的两个水平行发生反转,以及
第二极性控制信号,其逻辑针对每个水平时段发生反转,以使所述数据电压的极性针对所述液晶显示板的每个水平行发生反转。
13.根据权利要求12所述的液晶显示装置,其中,所述第一极性控制信号包括:
在除了第5i帧时段以外的第4i+1帧时段中生成的第1a极性控制信号,其中,i为正整数,
在除了第5i帧时段以外的第4i+2帧时段中生成的第1b极性控制信号,其与所述第1a极性控制信号相比具有大约一个水平时段的相位差,
在除了第5i帧时段以外的第4i+3帧时段中生成的第1c极性控制信号,其具有与所述第1a极性控制信号相反的相位,以及
在除了第5i帧时段以外的第4i+4帧时段中生成的第1d极性控制信号,其具有与所述第1b极性控制信号相反的相位。
14.根据权利要求13所述的液晶显示装置,其中,所述第二极性控制信号是在第5i帧时段中生成的。
15.根据权利要求14所述的液晶显示装置,其中,所述极性控制电路包括:
帧计数器,用于对选通起始脉冲进行计数,以生成表示帧数的帧计数信息,
行计数器,用于对源输出使能信号进行计数,以生成表示所述液晶显示板的显示行数的行计数信息,
极性控制信号生成电路,用于根据所述帧计数信息和所述行计数信息来生成所述第1a极性控制信号到第1d极性控制信号以及所述第二极性控制信号,以及
复用器,用于响应于所述帧计数信息顺序地选择所述第1a极性控制信号到第1d极性控制信号以及所述第二极性控制信号。
16.根据权利要求15所述的液晶显示装置,其中,所述极性控制电路包括:
第一反相器,用于反转所述第1a极性控制信号,以生成所述第1c极性控制信号,并将所述第1c极性控制信号供应给所述复用器,以及
第二反相器,用于反转所述第1b极性控制信号,以生成所述第1d极性控制信号,并将所述第1d极性控制信号供应给所述复用器。
17.根据权利要求14所述的液晶显示装置,该液晶显示装置还包括图像分析电路,该图像分析电路用于对输入图像的数字视频数据进行分析,并根据分析结果来控制所述极性控制电路的输出。
18.根据权利要求17所述的液晶显示装置,其中,所述图像分析电路对所述输入图像的所述数字视频数据进行分析,如果所述液晶显示板的相邻水平行的数据的亮度差大于指定阈值,则控制所述极性控制电路针对每个帧时段顺序地输出所述第1a极性控制信号到第1d极性控制信号以及所述第二极性控制信号。
19.根据权利要求18所述的液晶显示装置,其中,所述图像分析电路针对每个帧时段对所述输入图像的所述数字视频数据进行比较,如果发现所述输入图像的所述数字视频数据中包括以指定速度移动的图片,则控制所述极性控制电路针对每个帧时段顺序地输出所述第1a极性控制信号到第1d极性控制信号以及所述第二极性控制信号。
20.一种驱动液晶显示装置的方法,该方法包括以下步骤:
生成针对每个帧时段都不同的极性控制信号,从而将第一液晶单元组的数据电压和第二液晶单元组的数据电压频率控制为彼此不同,第一液晶单元组和第二液晶单元组共存于液晶显示板中;
响应于所述极性控制信号向所述液晶显示板的多条数据线供应数据电压;以及
向所述液晶显示板的多条选通线供应扫描脉冲。 
21.根据权利要求20所述的方法,其中,所述极性控制信号包括多个极性控制信号,所述多个极性控制信号的逻辑每两个水平时段发生反转,以使所述数据电压的极性每所述液晶显示板的两个水平行发生反转。
22.根据权利要求21所述的方法,其中,所述多个极性控制信号包括:
在第4i+1帧时段中生成的第一极性控制信号,其中,i为正整数,
在第4i+2帧时段中生成的第二极性控制信号,其与所述第一极性控制信号相比具有大约一个水平时段的相位差,
在第4i+3帧时段中生成的第三极性控制信号,其具有与所述第一极性控制信号相反的相位,以及
在第4i+4帧时段中生成的第四极性控制信号,其具有与所述第二极性控制信号相反的相位。
23.根据权利要求22所述的方法,其中,生成针对每个帧时段都不同的极性控制信号的所述步骤包括以下步骤:针对每个帧时段顺序地输出所述第一极性控制信号到所述第四极性控制信号。
24.根据权利要求22所述的方法,该方法还包括以下步骤:对输入图像的数字视频数据进行分析并根据分析结果来控制所述极性控制信号。
25.根据权利要求24所述的方法,其中,控制所述极性控制信号的所述步骤包括以下步骤:对所述输入图像的所述数字视频数据进行分析,如果所述液晶显示板的相邻水平行的数据的亮度差大于指定阈值,则针对每个帧时段顺序地输出所述第一极性控制信号到所述第四极性控制信号。
26.根据权利要求22所述的方法,其中,控制所述极性控制信号的所述步骤包括以下步骤:针对每个帧时段来比较所述输入图像的所述数字视频数据,如果发现所述输入图像的所述数字视频数据中包括以指定速度移动的图片,则针对每个帧时段顺序地输出所述第一极性控制信号到所述第四极性控制信号。
27.根据权利要求20所述的方法,其中,所述极性控制信号包括: 
第一极性控制信号,其逻辑每两个水平时段发生反转,以使所述数据电压的极性每所述液晶显示板的两个水平行发生反转,以及
第二极性控制信号,其逻辑针对每个水平时段发生反转,以使所述数据电压的极性针对所述液晶显示板的每个水平行发生反转。
28.根据权利要求27所述的方法,其中,所述第一极性控制信号包括:
在除了第5i帧时段以外的第4i+1帧时段中生成的第1a极性控制信号,其中,i为正整数,
在除了第5i帧时段以外的第4i+2帧时段中生成的第1b极性控制信号,其与所述第1a极性控制信号相比具有大约一个水平时段的相位差,
在除了第5i帧时段以外的第4i+3帧时段中生成的第1c极性控制信号,其具有与所述第1a极性控制信号相反的相位,以及
在除了第5i帧时段以外的第4i+4帧时段中生成的第1d极性控制信号,其具有与所述第1b极性控制信号相反的相位。
29.根据权利要求28所述的方法,其中,在第5i帧时段中生成所述第二极性控制信号。
30.根据权利要求29所述的方法,该方法还包括以下步骤:对输入图像的数字视频数据进行分析并根据分析结果来控制所述极性控制信号。
31.根据权利要求30所述的方法,其中,控制所述极性控制信号的所述步骤包括以下步骤:对所述输入图像的所述数字视频数据进行分析,如果所述液晶显示板的相邻水平行的数据的亮度差大于指定阈值,则针对每个帧时段顺序地输出所述第1a极性控制信号到第1d极性控制信号以及所述第二极性控制信号。
32.根据权利要求30所述的方法,其中,控制所述极性控制信号的所述步骤包括以下步骤:针对每个帧时段对所述输入图像的所述数字视频数据进行分析,如果发现所述输入图像的所述数字视频数据中包括以指定速度移动的图片,则针对每个帧时段顺序地输出所述第1a极性控制信号到第1d极性控制信号以及所述第二极性控制信号。 
33.一种液晶显示装置,该液晶显示装置包括:
液晶显示板,其包括多条数据线、多条选通线以及多个液晶单元;
数据驱动电路,用于响应于极性控制信号向所述多条数据线供应数据电压;
选通驱动电路,用于向所述多条选通线供应扫描脉冲;以及
控制器,用于生成针对每个帧时段都不同的所述极性控制信号,
其中,所述液晶显示板包括第一液晶单元组和第二液晶单元组,该第一液晶单元组和第二液晶单元组在两个帧时段内具有不同的数据驱动频率,该第一液晶单元组和第二液晶单元组在垂直方向和水平方向上交替,并且针对每个帧时段彼此互换。
34.根据权利要求33所述的液晶显示装置,其中,所述第一液晶单元组和所述第二液晶单元组中的每一个的尺寸都不大于2×2个液晶单元。
35.根据权利要求33所述的液晶显示装置,其中,所述第一液晶单元组的数据驱动频率低于所述第二液晶单元组的数据驱动频率。
36.根据权利要求35所述的液晶显示装置,其中,所述控制器还生成用于使所述数据电压中的一些的极性反转的水平输出反转信号,所述水平输出反转信号的逻辑针对每个帧时段发生反转,并且从所述数据驱动电路输出。
37.根据权利要求36所述的液晶显示装置,其中,所述数据驱动电路包括:
多个第一解码器,用于将数字视频数据转换成正伽马补偿电压,
多个第二解码器,用于将数字视频数据转换成负伽马补偿电压,
多个复用器,用于响应于所述极性控制信号交替地选择所述多个第一解码器的输出和所述多个第二解码器的输出,以及
与所述多个复用器的子集的控制端子相连的水平输出反转电路,用于响应于所述水平输出反转信号针对每个帧时段来反转供应给所述控制端子的控制信号。
38.根据权利要求37所述的液晶显示装置,其中,所述极性控制信号包括: 
针对第4i+1帧时段生成的第一极性控制信号,其逻辑每两个水平时段发生反转,其中,i为正整数,
针对第4i+2帧时段生成的第二极性控制信号,其逻辑针对每个水平时段发生反转,
针对第4i+3帧时段生成的第三极性控制信号,其具有与所述第一极性控制信号相反的相位,以及
针对第4i+4帧时段生成的第四极性控制信号,其具有与所述第二极性控制信号相反的相位。
39.根据权利要求38所述的液晶显示装置,其中,
针对第4i+1帧时段,所述第一液晶单元组由沿第4i+2和第4i+3水平行设置在第4i+1和第4i+2垂直行上的液晶单元以及沿第4i+1和第4i+4水平行设置在第4i+3和第4i+4垂直行上的液晶单元限定,而所述第二液晶单元组在垂直方向和水平方向上布置在所述第一液晶单元组之间,其中,i为正整数,
针对第4i+2帧时段,所述第一液晶单元组由沿第4i+2和第4i+3水平行设置在第4i+3和第4i+4垂直行上的液晶单元以及沿第4i+1和第4i+4水平行设置在第4i+1和第4i+2垂直行上的液晶单元限定,而所述第二液晶单元组在垂直方向和水平方向上布置在所述第一液晶单元组之间,
针对第4i+3帧时段,所述第一液晶单元组由沿第4i+2和第4i+3水平行设置在第4i+1和第4i+2垂直行上的液晶单元以及沿第4i+1和第4i+4水平行设置在第4i+3和第4i+4垂直行上的液晶单元限定,而所述第二液晶单元组在垂直方向和水平方向上布置在所述第一液晶单元组之间,并且
针对第4i+4帧时段,所述第一液晶单元组由沿第4i+2和第4i+3水平行设置在第4i+3和第4i+4垂直行上的液晶单元以及沿第4i+1和第4i+4水平行设置在第4i+1和第4i+2垂直行上的液晶单元限定,而所述第二液晶单元组在垂直方向和水平方向上布置在所述第一液晶单元组之间。
40.根据权利要求37所述的液晶显示装置,其中,所述极性控制信号包括: 
针对第4i+1帧时段生成的第一极性控制信号,其逻辑针对每个水平时段发生反转,其中,i为正整数,
针对第4i+2帧时段生成的第二极性控制信号,其逻辑每两个水平时段发生反转,
针对第4i+3帧时段生成的第三极性控制信号,其具有与所述第一极性控制信号相反的相位,以及
针对第4i+4帧时段生成的第四极性控制信号,其具有与所述第二极性控制信号相反的相位。
41.根据权利要求40所述的液晶显示装置,其中,
针对第4i+1帧时段,所述第一液晶单元组由沿第4i+2和第4i+3水平行设置在第4i+3和第4i+4垂直行上的液晶单元以及沿第4i+1和第4i+4水平行设置在第4i+1和第4i+2垂直行上的液晶单元限定,而所述第二液晶单元组在垂直方向和水平方向上布置在所述第一液晶单元组之间,其中,i为正整数,
针对第4i+2帧时段,所述第一液晶单元组由沿第4i+2和第4i+3水平行设置在第4i+1和第4i+2垂直行上的液晶单元以及沿第4i+1和第4i+4水平行设置在第4i+3和第4i+4垂直行上的液晶单元限定,而所述第二液晶单元组在垂直方向和水平方向上布置在所述第一液晶单元组之间,
针对第4i+3帧时段,所述第一液晶单元组由沿第4i+2和第4i+3水平行设置在第4i+3和第4i+4垂直行上的液晶单元以及沿第4i+1和第4i+4水平行设置在第4i+1和第4i+2垂直行上的液晶单元限定,而所述第二液晶单元组在垂直方向和水平方向上布置在所述第一液晶单元组之间,并且
针对第4i+4帧时段,所述第一液晶单元组由沿第4i+2和第4i+3水平行设置在第4i+1和第4i+2垂直行上的液晶单元以及沿第4i+1和第4i+4水平行设置在第4i+3和第4i+4垂直行上的液晶单元限定,而所述第二液晶单元组在垂直方向和水平方向上布置在所述第一液晶单元组之间。
42.根据权利要求37所述的液晶显示装置,其中,所述极性控制信号包括: 
针对第4i+1帧时段生成的第一极性控制信号,其逻辑每两个水平时段发生反转,其中,i为正整数,
针对第4i+2帧时段生成的第二极性控制信号,其逻辑每两个水平时段发生反转,并且与所述第一极性控制信号相比具有大约一个水平行的相位差,
针对第4i+3帧时段生成的第三极性控制信号,其具有与所述第一极性控制信号相反的相位,以及
针对第4i+4帧时段生成的第四极性控制信号,其具有与所述第二极性控制信号相反的相位。
43.根据权利要求42所述的液晶显示装置,其中
针对第4i+1帧时段,所述第一液晶单元组由沿第4i+1和第4i+3水平行设置在第4i+1和第4i+2垂直行上的液晶单元以及沿第4i+2和第4i+4水平行设置在第4i+3和第4i+4垂直行上的液晶单元限定,而所述第二液晶单元组在垂直方向和水平方向上布置在所述第一液晶单元组之间,其中,i为正整数,
针对第4i+2帧时段,所述第一液晶单元组由沿第4i+1和第4i+3水平行设置在第4i+3和第4i+4垂直行上的液晶单元以及沿第4i+2和第4i+4水平行设置在第4i+1和第4i+2垂直行上的液晶单元限定,而所述第二液晶单元组在垂直方向和水平方向上布置在所述第一液晶单元组之间,
针对第4i+3帧时段,所述第一液晶单元组由沿第4i+1和第4i+3水平行设置在第4i+1和第4i+2垂直行上的液晶单元以及沿第4i+2和第4i+4水平行设置在第4i+3和第4i+4垂直行上的液晶单元限定,而所述第二液晶单元组在垂直方向和水平方向上布置在所述第一液晶单元组之间,并且
针对第4i+4帧时段,所述第一液晶单元组由沿第4i+1和第4i+3水平行设置在第4i+3和第4i+4垂直行上的液晶单元以及沿第4i+2和第4i+4水平行设置在第4i+1和第4i+2垂直行上的液晶单元限定,而所述第二液晶单元组在垂直方向和水平方向上布置在所述第一液晶单元组之间。
44.根据权利要求37所述的液晶显示装置,其中,所述极性控制信 号包括:
针对第4i+1和第4i+2帧时段生成的第一极性控制信号,其逻辑每两个水平时段发生反转,其中,i为正整数,以及
针对第4i+3和第4i+4帧时段生成的第二极性控制信号,其逻辑每两个水平时段发生反转并且具有与所述第一极性控制信号相反的相位。
45.根据权利要求44所述的液晶显示装置,其中
针对第4i+1帧时段,所述第一液晶单元组由设置在第4i+3和第4i+4垂直行上的液晶单元限定,而所述第二液晶单元组由设置在第4i+1和第4i+2垂直行上的液晶单元限定,其中,i为正整数,
针对第4i+2帧时段,所述第一液晶单元组由设置在第4i+1和第4i+2垂直行上的液晶单元限定,而所述第二液晶单元组由设置在第4i+3和第4i+4垂直行上的液晶单元限定,
针对第4i+3帧时段,所述第一液晶单元组由设置在第4i+3和第4i+4垂直行上的液晶单元限定,而所述第二液晶单元组由设置在第4i+1和第4i+2垂直行上的液晶单元限定,并且
针对第4i+4帧时段,所述第一液晶单元组由设置在第4i+1和第4i+2垂直行上的液晶单元限定,而所述第二液晶单元组由设置在第4i+3和第4i+4垂直行上的液晶单元限定。
46.根据权利要求33所述的液晶显示装置,其中,所述控制器包括:
帧计数器,用于对选通起始脉冲进行计数并生成表示帧数的帧计数信息,
行计数器,用于对源输出使能信号进行计数并生成表示所述液晶显示板的显示行数的行计数信息,
极性控制信号生成电路,用于根据所述帧计数信息和所述行计数信息来生成针对每个帧时段彼此不同的极性控制信号,以及
复用器,用于响应于所述帧计数信息来选择所述极性控制信号。
47.根据权利要求46所述的液晶显示装置,该液晶显示装置还包括:
第一反相器,其连接在所述极性控制信号生成电路与所述复用器之间,用于针对第4i+1帧时段对从所述极性控制信号生成电路生成的第一 极性控制信号进行反转,并针对第4i+3帧时段生成第三极性控制信号,其中,i为正整数;以及
第二反相器,其连接在所述极性控制信号生成电路与所述复用器之间,用于针对第4i+2帧时段对从所述极性控制信号生成电路生成的第二极性控制信号进行反转,并针对第4i+4帧时段生成第四极性控制信号。
48.根据权利要求46所述的液晶显示装置,该液晶显示装置还包括反相器,该反相器连接在所述极性控制信号生成电路与所述复用器之间,用于针对第4i+1和第4i+2帧时段对从所述极性控制信号生成电路生成的第一极性控制信号进行反转,并针对第4i+3和第4i+4帧时段生成第二极性控制信号,其中,i为正整数。
49.根据权利要求36所述的液晶显示装置,该液晶显示装置还包括图像分析电路,该图像分析电路用于对输入图像的数字视频数据进行分析,并根据其分析结果来控制从所述控制器生成的极性控制信号和水平输出反转信号。
50.一种驱动液晶显示装置的方法,该液晶显示装置具有包括多条数据线、多条选通线以及多个液晶单元的液晶显示板,所述方法包括以下步骤:
响应于极性控制信号向所述多条数据线供应数据电压;
向所述多条选通线供应扫描脉冲;以及
生成针对每个帧时段都不同的所述极性控制信号,
其中,所述液晶显示板包括第一液晶单元组和第二液晶单元组,该第一液晶单元组和第二液晶单元组在两个帧时段内具有不同的数据驱动频率,该第一液晶单元组和第二液晶单元在垂直方向和水平方向上交替,并且针对每个帧时段彼此互换。
51.根据权利要求50所述的方法,其中,所述第一液晶单元组和所述第二液晶单元组中的每一个的尺寸都不大于2×2个液晶单元。
52.根据权利要求50所述的方法,其中,所述第一液晶单元组的数据驱动频率低于所述第二液晶单元组的数据驱动频率。
53.根据权利要求52所述的方法,该方法还包括以下步骤:生成用 于对一些数据电压的极性进行反转的水平输出反转信号,所述水平输出反转信号的逻辑针对每个帧时段发生反转,并且从所述数据驱动电路输出。
54.根据权利要求52所述的方法,其中,所述极性控制信号包括:
针对第4i+1帧时段生成的第一极性控制信号,其逻辑每两个水平时段发生反转,其中,i为正整数,
针对第4i+2帧时段生成的第二极性控制信号,其逻辑针对每个水平时段发生反转,
针对第4i+3帧时段生成的第三极性控制信号,其具有与所述第一极性控制信号相反的相位,以及
针对第4i+4帧时段生成的第四极性控制信号,其具有与所述第二极性控制信号相反的相位。
55.根据权利要求52所述的方法,其中,所述极性控制信号包括:
针对第4i+1帧时段生成的第一极性控制信号,其逻辑针对每个水平时段发生反转,其中,i为正整数,
针对第4i+2帧时段生成的第二极性控制信号,其逻辑每两个水平时段发生反转,
针对第4i+3帧时段生成的第三极性控制信号,其具有与所述第一极性控制信号相反的相位,以及
针对第4i+4帧时段生成的第四极性控制信号,其具有与所述第二极性控制信号相反的相位。
56.根据权利要求52所述的方法,其中,所述极性控制信号包括:
针对第4i+1帧时段生成的第一极性控制信号,其逻辑每两个水平时段发生反转,其中,i为正整数,
针对第4i+2帧时段生成的第二极性控制信号,其逻辑每两个水平时段发生反转,并且与所述第一极性控制信号相比具有大约一个水平行的相位差,
针对第4i+3帧时段生成的第三极性控制信号,其具有与所述第一极性控制信号相反的相位,以及 
针对第4i+4帧时段生成的第四极性控制信号,其具有与所述第二极性控制信号相反的相位。
57.根据权利要求52所述的方法,其中,所述极性控制信号包括:
针对第4i+1和第4i+2帧时段生成的第一极性控制信号,其逻辑每两个水平时段发生反转,其中,i为正整数,以及
针对第4i+3和第4i+4帧时段生成的第二极性控制信号,其逻辑每两个水平时段发生反转并具有与所述第一极性控制信号相反的相位。
58.根据权利要求53所述的方法,该方法还包括以下步骤:对输入图像的数字视频数据进行分析,并根据其分析结果来控制所述水平输出反转信号和所述极性控制信号。 
CN2007101800822A 2007-01-15 2007-12-31 液晶显示器及其驱动方法 Active CN101226722B (zh)

Applications Claiming Priority (18)

Application Number Priority Date Filing Date Title
KR1020070004251A KR100891496B1 (ko) 2007-01-15 2007-01-15 액정표시장치와 그 구동 방법
KR1020070004246 2007-01-15
KR1020070004246A KR100894642B1 (ko) 2007-01-15 2007-01-15 액정표시장치와 그 구동 방법
KR10-2007-0004246 2007-01-15
KR1020070004251 2007-01-15
KR10-2007-0004251 2007-01-15
KR20070008895 2007-01-29
KR1020070008895 2007-01-29
KR10-2007-0008895 2007-01-29
KR10-2007-0047787 2007-05-16
KR1020070047787 2007-05-16
KR1020070047787A KR100874640B1 (ko) 2007-05-16 2007-05-16 액정표시장치와 그 구동 방법
KR1020070052679 2007-05-30
KR1020070052679A KR100894641B1 (ko) 2007-05-30 2007-05-30 액정표시장치와 그 구동 방법
KR10-2007-0052679 2007-05-30
KR10-2007-0053959 2007-06-01
KR1020070053959A KR100874641B1 (ko) 2007-01-29 2007-06-01 액정표시장치와 그 구동 방법
KR1020070053959 2007-06-01

Related Child Applications (1)

Application Number Title Priority Date Filing Date
CN 201010120426 Division CN101819737B (zh) 2007-01-15 2007-12-31 液晶显示器及其驱动方法

Publications (2)

Publication Number Publication Date
CN101226722A CN101226722A (zh) 2008-07-23
CN101226722B true CN101226722B (zh) 2011-09-28

Family

ID=39821472

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2007101800822A Active CN101226722B (zh) 2007-01-15 2007-12-31 液晶显示器及其驱动方法

Country Status (2)

Country Link
KR (1) KR100894642B1 (zh)
CN (1) CN101226722B (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101613723B1 (ko) * 2009-06-23 2016-04-29 엘지디스플레이 주식회사 액정표시장치
KR101374425B1 (ko) * 2009-08-14 2014-03-24 엘지디스플레이 주식회사 액정표시장치와 그 도트 인버젼 제어방법
CN102376238B (zh) * 2010-08-16 2015-12-16 立景光电股份有限公司 显示装置、像素电路及像素电路的操作方法
CN106104665B (zh) * 2014-03-10 2019-02-05 乐金显示有限公司 显示装置
JP6551724B2 (ja) * 2015-01-20 2019-07-31 Tianma Japan株式会社 液晶表示用の極性反転制御装置、液晶表示装置、その駆動方法及び駆動プログラム
CN105719614B (zh) * 2016-04-25 2018-10-19 深圳市华星光电技术有限公司 一种显示面板的驱动方法及驱动装置
KR102330164B1 (ko) * 2017-06-08 2021-11-24 엘지전자 주식회사 디지털 사이니지 및 그 동작 방법
TWI613633B (zh) * 2017-06-21 2018-02-01 友達光電股份有限公司 應用於顯示裝置的驅動器及畫素單元
CN110582806B (zh) * 2018-08-03 2021-04-23 昆山龙腾光电股份有限公司 液晶显示装置
CN110544461B (zh) * 2019-09-04 2021-12-24 京东方科技集团股份有限公司 液晶显示面板的驱动方法和驱动器、显示装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0969445A1 (en) * 1998-06-30 2000-01-05 Sun Microsystems, Inc. Method and apparatus for selective enabling of addressable display elements
CN1685393A (zh) * 2002-10-29 2005-10-19 东芝松下显示技术有限公司 电压生成电路
CN1761327A (zh) * 2004-10-11 2006-04-19 三星电子株式会社 图像显示设备及其控制方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100905330B1 (ko) * 2002-12-03 2009-07-02 엘지디스플레이 주식회사 액정표시장치의 데이터 구동 장치 및 방법
JP2004271719A (ja) * 2003-03-06 2004-09-30 Advanced Display Inc 液晶表示装置の駆動方法及び液晶表示装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0969445A1 (en) * 1998-06-30 2000-01-05 Sun Microsystems, Inc. Method and apparatus for selective enabling of addressable display elements
CN1685393A (zh) * 2002-10-29 2005-10-19 东芝松下显示技术有限公司 电压生成电路
CN1761327A (zh) * 2004-10-11 2006-04-19 三星电子株式会社 图像显示设备及其控制方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
EP 0969445 A1,全文.

Also Published As

Publication number Publication date
KR20080067091A (ko) 2008-07-18
KR100894642B1 (ko) 2009-04-24
CN101226722A (zh) 2008-07-23

Similar Documents

Publication Publication Date Title
CN101226722B (zh) 液晶显示器及其驱动方法
CN101334975B (zh) 液晶显示器及其驱动方法
CN101334973B (zh) 液晶显示器及其驱动方法
CN101308639B (zh) 液晶显示装置及其驱动方法
CN101471049B (zh) 液晶显示装置及其驱动方法
CN101604512B (zh) 液晶显示器及其驱动方法
US8111229B2 (en) Liquid crystal display and driving method thereof
CN101751887B (zh) 液晶显示器
CN101833906B (zh) 液晶显示器及其驱动方法
CN101312026B (zh) 液晶显示装置及其驱动方法
CN101471057B (zh) 液晶显示器及其驱动方法
CN101930714B (zh) 液晶显示器
CN101819737A (zh) 液晶显示器及其驱动方法
CN101315755B (zh) 液晶显示装置及其驱动方法
KR101330459B1 (ko) 액정표시장치
US5107353A (en) Driving method of liquid crystal display
US20070262310A1 (en) Liquid crystal display device and driving method thereof
KR101705369B1 (ko) 데이터전압의 극성 제어 방법과 이를 이용한 액정표시장치
KR100874641B1 (ko) 액정표시장치와 그 구동 방법
KR100894641B1 (ko) 액정표시장치와 그 구동 방법
KR101358388B1 (ko) 액정표시장치와 그 구동방법
KR100874640B1 (ko) 액정표시장치와 그 구동 방법
KR20080083426A (ko) 액정표시장치와 그 구동방법

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant