CN101141177B - 一种实时控制射频芯片及模拟基带芯片的装置 - Google Patents

一种实时控制射频芯片及模拟基带芯片的装置 Download PDF

Info

Publication number
CN101141177B
CN101141177B CN2007101760774A CN200710176077A CN101141177B CN 101141177 B CN101141177 B CN 101141177B CN 2007101760774 A CN2007101760774 A CN 2007101760774A CN 200710176077 A CN200710176077 A CN 200710176077A CN 101141177 B CN101141177 B CN 101141177B
Authority
CN
China
Prior art keywords
time
pushup storage
correction
counter
implementation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2007101760774A
Other languages
English (en)
Other versions
CN101141177A (zh
Inventor
贺超
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing T3G Technology Co Ltd
Original Assignee
Beijing T3G Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing T3G Technology Co Ltd filed Critical Beijing T3G Technology Co Ltd
Priority to CN2007101760774A priority Critical patent/CN101141177B/zh
Publication of CN101141177A publication Critical patent/CN101141177A/zh
Application granted granted Critical
Publication of CN101141177B publication Critical patent/CN101141177B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Abstract

本发明公开了一种实时控制射频芯片及模拟基带芯片的装置,包括:第一先入先出存储器,用于按照先入先出的方式存储执行时间和对应的控制命令;第二先入先出存储器,用于按照先入先出的方式存储校正时间和对应的校正命令;时间计数器,用于记录当前时间;比较器,用于对时间计数器记录的当前时间和第一先入先出存储器底部的执行时间以及第二先入先出存储器底部的校正时间进行比较;选择器,用于根据比较器的比较结果,选择输出第一先入先出存储器底部的执行时间对应的控制命令或者第二先入先出存储器底部的校正时间对应的校正命令,从而实时控制射频芯片及模拟基带芯片。该控制装置实现简单、容错能力高,并可实现对控制命令的变更、撤销和插入。

Description

一种实时控制射频芯片及模拟基带芯片的装置
技术领域
本发明涉及通信领域,尤其涉及一种实时控制射频芯片及模拟基带芯片的装置。
背景技术
在时分同步码分多址(TD-SCDMA)系统中,对网络与终端之间的同步要求非常严格。所以,数字基带芯片必须能够精确实时地控制射频芯片进行收、发、开、关等操作。同样,数字基带芯片也需要对模拟基带芯片进行实时控制。
现有技术采用存储控制命令和对应的命令执行时间,然后利用时间计数器匹配命令执行时间,最后执行控制命令的方式来实现对射频芯片及模拟基带芯片的实时控制。具体地,是通过软件配置一组控制命令和对应的命令执行时间,所述控制命令及对应的命令执行时间在存储器中无次序存放,实现时比较复杂。
另外,其中的时间计数采用的是帧内偏移的方式,计数精度通常是1/8码片(chip)或1/4chip,时间信息中没有包含帧号信息。这样,下一帧中的命令执行时间可能在当前帧中被匹配,导致在错误的时间执行了控制命令,因而现有技术实时控制的容错能力低。
发明内容
本发明所要解决的技术问题是提供一种实时控制射频芯片及模拟基带芯片的装置,该控制装置实现简单、容错能力高,并可实现对控制命令的变更、撤销和插入。
为解决上述技术问题,本发明提供技术方案如下:
一种实时控制射频芯片及模拟基带芯片的装置,包括:
第一先入先出存储器,用于按照先入先出的方式存储执行时间和对应的控制命令;
第二先入先出存储器,用于按照先入先出的方式存储校正时间和对应的校正命令;
时间计数器,用于记录当前时间;
比较器,用于对时间计数器记录的当前时间和第一先入先出存储器底部的执行时间以及第二先入先出存储器底部的校正时间进行比较;
选择器,用于根据所述比较器的比较结果,选择输出第一先入先出存储器底部的执行时间对应的控制命令或者第二先入先出存储器底部的校正时间对应的校正命令,从而实时控制射频芯片及模拟基带芯片。
所述选择器进一步用于,在所述比较器的比较结果为时间计数器记录的当前时间与第二先入先出存储器底部的校正时间一致时,选择输出第二先入先出存储器底部的校正时间对应的校正命令。
所述选择器在选择输出第二先入先出存储器底部的校正时间对应的校正命令前,进一步判断所述第二先入先出存储器底部的校正时间对应的校正命令是否为屏蔽输出预设值,若是,则屏蔽输出。
所述选择器进一步用于,在所述比较器的比较结果为时间计数器记录的当前时间与第二先入先出存储器底部的校正时间不一致,且时间计数器记录的当前时间与第一先入先出存储器底部的执行时间一致时,选择输出第一先入先出存储器底部的执行时间对应的控制命令。
所述执行时间、校正时间和当前时间均由帧号和帧内偏移构成。
所述时间计数器包括帧号计数器和时间基准计数器;所述帧号计数器,用于对帧号进行计数;所述时间基准计数器,用于对帧内偏移进行计数。
所述时间基准计数器的计数精度为1/8码片。
所述帧号计数器对帧号进行奇偶计数。
所述第一、第二先入先出存储器为一先入先出存储器组。
所述先入先出存储器组包括时间先入先出存储器、命令先入先出存储器、校正时间先入先出存储器、校正命令先入先出存储器;所述时间先入先出存储器,用于按照先入先出的方式存储执行时间;所述命令先入先出存储器,用于按照先入先出的方式存储所述执行时间对应的控制命令;所述校正时间先入先出存储器,用于按照先入先出的方式存储校正时间;所述校正命令先入先出存储器,用于按照先入先出的方式存储所述校正时间对应的校正命令。
与现有技术相比,本发明采用先入先出存储器,按照先入先出的方式存储命令执行时间和对应的的控制命令以及校正时间和对应的校正命令,相关信息是按序存放的,这样,实时控制装置实现起来比较简单。另外,本发明通过采用两组先入先出存储器(分别为:用于存储执行时间和对应的控制命令的先入先出存储器、用于存储校正时间和对应的校正命令的先入先出存储器),实现了对控制命令的变更、撤销和插入。进一步,时间信息中还可以包括帧号信息,使得实时控制装置的容错能力高。
附图说明
图1为本发明较佳实施例的实时控制射频芯片及模拟基带芯片的装置结构示意图。
具体实施方式
先入先出(FIFO)是一种常见的数据结构,其特点在于:在一组需要存放进FIFO的数据/命令中,先存入的数据和命令只能先被取出。本发明将FIFO数据结构应用于手机电路中,来实现数字基带芯片对射频芯片及模拟基带芯片的实时控制。
为使本发明的目的、技术方案和优点更加清楚,下面将结合附图及具体实施例对本发明进行详细描述。
请参照图1,为本发明较佳实施例的实时控制射频芯片及模拟基带芯片的装置结构示意图,所述实时控制装置包括:时间FIFO、命令FIFO、校正时间FIFO、校正命令FIFO、时间计数器、比较器和选择器。
所述时间FIFO,用于按照先入先出的方式存储执行时间;所述命令FIFO,用于按照先入先出的方式存储所述执行时间对应的控制命令;所述校正时间FIFO,用于按照先入先出的方式存储校正时间;所述校正命令FIFO,用于按照先入先出的方式存储所述校正时间对应的校正命令。例如,数字基带芯片的处理器核依次向命令FIFO中写入射频芯片及模拟基带芯片控制命令:命令1~命令n,依次向时间FIFO中写入所述控制命令对应的命令执行时间:时间1~时间n,依次向校正命令FIFO中写入射频芯片及模拟基带芯片校正命令:校正命令1~校正命令m,依次向校正时间FIFO中写入所述校正命令对应的校正命令执行时间:校正时间1~校正时间m。
在实现中,可以根据数字基带芯片处理器核的数据线宽度灵活设置FIFO的个数。在所述数据线宽度大于存储所述执行时间和对应的控制命令所需要的宽度时,上述时间FIFO和命令FIFO可以由一个FIFO替代,上述校正时间FIFO和校正命令FIFO可以由另外一个FIFO替代。显然,在所述数据线宽度较小时,也可能需要设置更多的FIFO,来实现对所述执行时间、校正时间和对应的控制命令、校正命令的存储。因此,具体FIFO的个数本发明不做限制。
所述时间计数器,用于记录当前时间。所述执行时间、校正时间和当前时间可以是帧内偏移信息。在本发明中,所述执行时间、校正时间和当前时间优选为由帧号和帧内偏移构成。如此,所述时间计数器包括帧号计数器和时间基准计数器;所述帧号计数器,用于对帧号进行计数;所述时间基准计数器,用于对帧内偏移进行计数。其中,所述时间基准计数器是按照帧为周期循环计数的,基于时分复用双工低码片速率(TDD-LCR)标准的计数精度为1/8码片(chip)。在实际应用中,由于没有跨帧的命令,因而帧计数器可以简化为对帧号进行0或1的奇偶计数。
所述比较器,用于对时间计数器记录的当前时间和时间FIFO底部的执行时间以及校正时间FIFO底部的校正时间进行比较。比较器的比较结果供选择器对控制命令和校正命令执行不同的选择。
所述选择器,用于根据所述比较器的比较结果,选择输出时间FIFO底部的执行时间对应的命令FIFO中的控制命令或者校正时间FIFO底部的校正时间对应的校正命令FIFO中的校正命令,并通过执行所述控制命令或者校正命令来实现对射频芯片及模拟基带芯片的实时控制。
所述选择器的输出规则具体如下:
(1)在所述比较器的比较结果为时间计数器记录的当前时间与校正时间FIFO底部的校正时间一致时,选择输出校正时间FIFO底部的校正时间对应的校正命令FIFO中的校正命令,如此,便实现了对控制命令的变更和插入;另外,所述选择器在选择输出所述校正命令前,还可以进一步判断所述校正命令是否为屏蔽输出预设值,若是,则屏蔽输出,如此,便实现了对控制命令的撤销。
(2)在所述比较器的比较结果为时间计数器记录的当前时间与校正时间FIFO存储器底部的校正时间不一致,且时间计数器记录的当前时间与时间FIFO存储器底部的执行时间一致时,选择输出时间FIFO底部的执行时间对应的命令FIFO中的控制命令。
最后应当说明的是,以上实施例仅用以说明本发明的技术方案而非限制,本领域的普通技术人员应当理解,可以对本发明的技术方案进行修改或者等同替换,而不脱离本发明技术方案的精神范围,其均应涵盖在本发明的权利要求范围当中。

Claims (8)

1.一种实时控制射频芯片及模拟基带芯片的装置,其特征在于,包括:
第一先入先出存储器,用于按照先入先出的方式存储执行时间和对应的控制命令;
第二先入先出存储器,用于按照先入先出的方式存储校正时间和对应的校正命令;
时间计数器,用于记录当前时间;
比较器,用于对时间计数器记录的当前时间和第一先入先出存储器底部的执行时间以及第二先入先出存储器底部的校正时间进行比较;
选择器,用于根据所述比较器的比较结果,选择输出第一先入先出存储器底部的执行时间对应的控制命令或者第二先入先出存储器底部的校正时间对应的校正命令,从而实时控制射频芯片及模拟基带芯片;
所述选择器进一步用于:
在所述比较器的比较结果为时间计数器记录的当前时间与第二先入先出存储器底部的校正时间一致时,选择输出第二先入先出存储器底部的校正时间对应的校正命令;
在所述比较器的比较结果为时间计数器记录的当前时间与第二先入先出存储器底部的校正时间不一致,且时间计数器记录的当前时间与第一先入先出存储器底部的执行时间一致时,选择输出第一先入先出存储器底部的执行时间对应的控制命令。
2.如权利要求1所述的装置,其特征在于:
所述选择器在选择输出第二先入先出存储器底部的校正时间对应的校正命令前,进一步判断所述第二先入先出存储器底部的校正时间对应的校正命令是否为屏蔽输出预设值,若是,则屏蔽输出。
3.如权利要求1所述的装置,其特征在于:
所述执行时间、校正时间和当前时间均由帧号和帧内偏移构成。
4.如权利要求3所述的装置,其特征在于:
所述时间计数器包括帧号计数器和时间基准计数器;
所述帧号计数器,用于对帧号进行计数;
所述时间基准计数器,用于对帧内偏移进行计数。
5.如权利要求4所述的装置,其特征在于:
所述时间基准计数器的计数精度为1/8码片。
6.如权利要求4所述的装置,其特征在于:
所述帧号计数器对帧号进行奇偶计数。
7.如权利要求1所述的装置,其特征在于:
所述第一、第二先入先出存储器为一先入先出存储器组。
8.如权利要求7所述的装置,其特征在于:
所述先入先出存储器组包括时间先入先出存储器、命令先入先出存储器、校正时间先入先出存储器、校正命令先入先出存储器;
所述时间先入先出存储器,用于按照先入先出的方式存储执行时间;
所述命令先入先出存储器,用于按照先入先出的方式存储所述执行时间对应的控制命令;
所述校正时间先入先出存储器,用于按照先入先出的方式存储校正时间;
所述校正命令先入先出存储器,用于按照先入先出的方式存储所述校正时间对应的校正命令。
CN2007101760774A 2007-10-18 2007-10-18 一种实时控制射频芯片及模拟基带芯片的装置 Expired - Fee Related CN101141177B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2007101760774A CN101141177B (zh) 2007-10-18 2007-10-18 一种实时控制射频芯片及模拟基带芯片的装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2007101760774A CN101141177B (zh) 2007-10-18 2007-10-18 一种实时控制射频芯片及模拟基带芯片的装置

Publications (2)

Publication Number Publication Date
CN101141177A CN101141177A (zh) 2008-03-12
CN101141177B true CN101141177B (zh) 2011-05-11

Family

ID=39192951

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2007101760774A Expired - Fee Related CN101141177B (zh) 2007-10-18 2007-10-18 一种实时控制射频芯片及模拟基带芯片的装置

Country Status (1)

Country Link
CN (1) CN101141177B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101141144B (zh) * 2007-10-18 2010-08-25 北京天碁科技有限公司 一种实时控制射频芯片及模拟基带芯片的装置
CN108270617A (zh) * 2017-12-30 2018-07-10 广州市广晟微电子有限公司 基带芯片对射频芯片工作参数的配置方法及电路

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1349360A (zh) * 2000-10-14 2002-05-15 Lg电子株式会社 用于在异步移动通信系统中实现系统信息广播功能的方法
CN2694626Y (zh) * 2003-08-11 2005-04-20 中国电子科技集团公司第五十研究所 在25KHz信道内跳频双工或数话同传的收发机
WO2007073622A1 (en) * 2005-12-29 2007-07-05 Zte Corporation Digital baseband processing controller and baseband real time control method

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1349360A (zh) * 2000-10-14 2002-05-15 Lg电子株式会社 用于在异步移动通信系统中实现系统信息广播功能的方法
CN2694626Y (zh) * 2003-08-11 2005-04-20 中国电子科技集团公司第五十研究所 在25KHz信道内跳频双工或数话同传的收发机
WO2007073622A1 (en) * 2005-12-29 2007-07-05 Zte Corporation Digital baseband processing controller and baseband real time control method

Also Published As

Publication number Publication date
CN101141177A (zh) 2008-03-12

Similar Documents

Publication Publication Date Title
CN106663458B (zh) Dram设备、用于在dram设备中终结的方法、用于输入/输出终结的设备
CN108600803A (zh) 多路视频码流的回放方法、装置、终端设备和存储介质
CN108496161A (zh) 数据缓存装置及控制方法、数据处理芯片、数据处理系统
CN110515633A (zh) 烧录装置及系统
CN107391023A (zh) 一种多通道数据存储器及其存取方法及装置
CN109533756A (zh) 一种基板的仓储方法、装置及仓储控制系统
CN101141177B (zh) 一种实时控制射频芯片及模拟基带芯片的装置
US20200264795A1 (en) Data deposition method
CN102148751B (zh) 逻辑接口管理方法、装置及网络设备
KR101739267B1 (ko) 광학 라인 단말을 위한 비트―인터리버
CN109656836A (zh) 一种数据处理方法及装置
CN109918038A (zh) 一种音频播放速度同步方法及系统
CN101141144B (zh) 一种实时控制射频芯片及模拟基带芯片的装置
CN104618335A (zh) 一种消息交互的方法和接口处理平台
CN1930792B (zh) 基带处理器以及向射频子系统和包括基带处理器的无线电电信设备发送命令的方法
CN104052778A (zh) 分布式的话单统计方法、装置以及系统
CN207249659U (zh) 一种存储装置的量产工具
JPH09505680A (ja) メモリを制御する方法およびデバイス
CN101409914B (zh) 一种实时控制射频芯片的装置及包含该装置的终端
CN102681970A (zh) 信号处理器的配置方法及信号处理器
CN102137428B (zh) 业务接入速率的控制方法、设备及系统
CN105656804A (zh) 一种报文处理方法及装置
CN102253917B (zh) 一种spi控制器及数据发送方法
CN109450517A (zh) Rdss通信传输控制方法和系统
CN117201315B (zh) 一种多模态网络编程环境下的命令下发方法及装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20110511

Termination date: 20181018