CN101086824A - 液晶显示器像素结构及其驱动方法 - Google Patents

液晶显示器像素结构及其驱动方法 Download PDF

Info

Publication number
CN101086824A
CN101086824A CN 200610094560 CN200610094560A CN101086824A CN 101086824 A CN101086824 A CN 101086824A CN 200610094560 CN200610094560 CN 200610094560 CN 200610094560 A CN200610094560 A CN 200610094560A CN 101086824 A CN101086824 A CN 101086824A
Authority
CN
China
Prior art keywords
gtg
cycle
images
pixel
sub
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN 200610094560
Other languages
English (en)
Other versions
CN100533538C (zh
Inventor
白凤霆
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hannstar Display Corp
Original Assignee
Hannstar Display Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hannstar Display Corp filed Critical Hannstar Display Corp
Priority to CNB2006100945603A priority Critical patent/CN100533538C/zh
Publication of CN101086824A publication Critical patent/CN101086824A/zh
Application granted granted Critical
Publication of CN100533538C publication Critical patent/CN100533538C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明涉及一种液晶显示器像素结构及其驱动方法,该液晶显示器通过新的像素结构,或同时利用时间(Frame)的运算,来达到高色彩深度(High Color Depth)的画质,且该新的像素结构中,每个子像素(dot)包括三个次像素(sub-dot)且三个次像素间的开口率比值为1∶1∶2。

Description

液晶显示器像素结构及其驱动方法
技术领域
本发明涉及一种液晶显示器的显示技术,特别是涉及通过混合式帧速率控制(Frame Rate Control)技术以增加薄膜晶体管液晶显示器的色彩深度(Color Depth)的方法。
背景技术
图1是传统的液晶显示面板的架构,包括复数个子像素(colordot)、复数条扫描线12和复数条数据线14。每个子像素能显示三原色(红、绿色和蓝色)之一,并且有一主动组件10。每三个原色可组成一个像素(Pixel)。复数条扫描线12电性地连接到主动组件10的栅极,并且用来传送主动组件10的开关信号。复数条数据线14电性地连接到主动组件10的源极,并且用来传送数据信号到主动组件10。主动组件10能够控制每个子像素的透光度。通过透光度的改变,可控制三原色的比重,使像素(pixel)显示各种不同的颜色。
从色彩的观点来看,全彩显示意味着每一个三原色可以被等分成256灰阶。因此,一个液晶显示面板的阶调的深度通常利用可显示的灰阶数来描述。例如,一个6位的面板表示每一个三原色有64(=26)灰阶。一个6位的面板能显示262,144(=64×64×64)种颜色。一个8位的面板表示每一个三原色有256(=28)灰阶。一个8位的面板能显示16,777,216(=256×256×256)种颜色。一个面板能显示的色彩数量与系统的成本有关。分辨率越高,能显示的色彩数量就越多。不过,驱动IC能处理的色彩深度(Color Depth)越高,则译码器就越大、成本就越高。为了同时达到低成本和高色彩深度的要求,通常都利用内插(dithering)技术,通过人眼的视觉暂留来增加面板显示的色彩数量。而内插(dithering)技术有以下的两种型式:
空间内插:这是利用空间的组合来显示中间阶调,如图2中所示,其中,Ln和Ln+1分别表示两个不同的阶调。因为空间内插是一个空间的运算,所以很容易在帧上产生图像并且降低图像的识别率。此外,要使用更多的内存。因此,空间内插一般都使用在标量系统。
时间内插:这是利用时间的运算,瞬间数次更新色彩。因为视觉暂留,各种色调将通过人眼睛的混合而产生新的中间阶调,达到插补方式的效果,如图3中所示。液晶显示器一般采用这种方法,又称为帧速率控制技术(frame rate control technique)。
一般的帧速率控制技术能增加二位的色彩深度,但是很少能增加三位的色彩深度。因此,虽然帧速率控制技术是面板常用的技术,但在降低成本及提升色彩深度方面,能提供的帮助很有限。若要通过上述两种内插技术把一个面板的色彩深度由6位增加到10位,则译码器的结构大小将被大大地扩大,并且时间的运算也将变得非常错综复杂。为了改进先前的技术,因此本发明的目的是要以最小复杂性来增加色彩深度,并且发表一种混合式帧速率控制技术,该技术能使显示器增加至少4位的色彩深度,以下为本发明的简要说明。
发明内容
本发明提供在液晶显示器里使用的一种混合式帧速率控制方法,这能增加4位的色彩深度,并且能用在色彩深度至少为4位的面板上。同时,生产成本也能被大大地降低,并且闪烁(Flicker)的现象将被抑制。
本发明的一个目的是提供一个增加面板的色彩深度的色点结构,每个子像素(dot)包括三个次像素(sub-dot)。每个次像素(sub-dot)包括一条扫描线,一条数据线,以及一个薄膜晶体管,其中,薄膜晶体管的栅极电性连接到扫描线,薄膜晶体管的源极电性连接到数据线,并且薄膜晶体管的漏极电性连接到次像素(sub-dot)的电极。这三个次像素的电极大小分别占对应子像素(dot)之电极大小的2/4、1/4、1/4。两个面积比例为1/4的次像素电极被放置在面积比例为2/4的次像素(sub-dot)电极的同一侧或两侧。
本发明的另一个目的是针对上述架构的面板,提供一种混合式帧速率控制方法。将子像素分成三个次像素之后,一个透过扫描线传送的扫描信号会在每一个帧同时将三个次像素的晶体管打开。然后,透过被打开的晶体管,将第一个灰阶数据和第二个灰阶数据分别写入三个次像素电极。最后,由子像素(dot)显示第三个灰阶数据。而第三个灰阶数据是介于第一个灰阶数据和第二个灰阶数据之间。
本发明的另一个目的是提供一种混合式帧速率控制方法,包括已知构成一个图像周期的连续帧的个数。在图像周期内的帧,子像素(dot)显示第一个灰阶数据和第三个灰阶数据。或者,在图像周期内的帧,子像素(dot)显示第二个灰阶数据和第三个灰阶数据。或者,在图像周期内的帧,子像素(dot)显示两个相邻的第三个灰阶数据。
在阅读以下之优选实施例的详细描述之后,将明显地了解本发明的目的与已知技术的差异。
附图说明
图1是现有液晶显示器的结构图;
图2是现有的空间内插技术;
图3是现有的时间内插技术;
图4(a)到(c)是分别对应本发明的不同实施例的子像素结构;
图5是本发明的实施例可以达到的内插法的效果;
图6(a)~(c)是本发明的混合式帧速率控制方法;
图7(a)~(c)是分别对应本发明的不同实施例的子像素结构。
具体实施方式
本发明提供结合空间域和时间域的一种混合式帧速率控制方法和结构。每个子像素(dot)被分成三个次像素(sub-dot),然后与时间内插技术合并使用。子像素(dot)间的开口率的比值、灰阶和时间性地多次更新技术被用来产生一等效于插补方式的新灰阶。因此本发明能以最小的复杂性换得最大的色彩深度(Color Depth)。
为了实现混合式帧速率控制方法,子像素的结构必须做修改。在一个实施例中,每个子像素被分成一个较大的次像素和两个较小且相同大小的次像素。而且较大的次像素的开口率占对应子像素的开口率的2/4,同时两个较小且相同大小的次像素的开口率分别占对应子像素的开口率的1/4。
图4(a)~(c)是用来说明本发明的各个实施例的子像素结构,其中,A代表开口率。如图4所示,较大的次像素20的开口率占对应子像素的开口率的一半。因为两个较小的次像素22均分剩下的对应子像素的开口率的一半,所以两个较小的次像素的开口率为较大的次像素20的开口率的一半。如图4(a)所示,两个较小的次像素22可以分别被安排在较大的次像素20的左右两侧,或者如图4(b)及(c)所示,两个较小的次像素22可以同时被安排在较大的次像素20的相同侧。
因为大的次像素20和小的次像素22有不同的开口率,所以即使输入相同的数据(即,灰阶),显示的亮度页将不同。通过穿透度的比率(即,亮度的比率)以及输入数据的变化,我们可以得到一个与插补方式相同的效果。
图5是通过图4(c)的实施例来说明本发明是如何得到一个与插补方式相同的效果,其中,Ln和Ln+1分别表示两个不同的灰阶。当大的次像素20和两个小的次像素22显示的灰阶是Ln时,整个子像素(dot)显示的灰阶就是Ln。当大的次像素20和一个小的次像素22显示的灰阶是Ln,且另一个小的次像素22显示的灰阶是Ln+1,此时,整个子像素显示的灰阶就是3/4(Ln)+1/4(Ln+1)。
当写入第一个灰阶电压Ln到两个小的次像素22和写入第二个灰阶电压Ln+1到大的次像素20,此时,整个子像素将显示第三个灰阶Lx,就是1/2(Ln)+1/2(Ln+1)。
当写入第一个灰阶电压Ln到一个小的次像素22和同时写入第二个灰阶电压Ln+1到大的次像素20及一个小的次像素22,此时,整个子像素将显示第三个灰阶Lx,就是1/4(Ln)+3/4(Ln+1)。
根据上述作法,本发明的子像素结构能在不加大内存结构的情况下,有效地增加二位的色彩深度。
图6(a)~(c)表示本发明的混合式帧速率控制方法。如果需要再进一步增加二位的色彩深度,则在输入灰阶数据到每个次像素20和22之后,我们再搭配利用时间内插技术即可。在显示目前图像帧及输入下一图像帧之间,次像素20和22所对应的灰阶会被更新数次以达到及时混色的效果。也就是说,根据次像素之间的穿透度比值将对应的灰阶及时混色,就可以得到一个与插补方式相同的效果。灰阶的运算不再是以传统子像素结构的n位的色彩深度为基底,而是以(n+2)位的色彩深度为基底。通过子像素结构的改变和实时的运算,本发明的混合式帧速率控制方法能达到(n+2+2)位的色彩深度。因此,对一个6位的系统而言,我们能以10位的色彩深度得到极佳的影像品质。而且,时间运算所造成的闪烁现象也会因为色彩深度的增加而变小。当然,模糊化也能抑制残余的闪烁现象。
本发明的混合式帧速率控制方法,先决定构成图像周期的连续帧的个数。然后,在图像周期的数个帧中,分别以子像素显示第一个灰阶Ln和第三个灰阶Lx
在本发明的一个实施例中,一个图像周期有四个连续的帧而且子像素随机地在图像周期的一个帧显示第一个灰阶Ln以及在图像周期的三个帧显示第三个灰阶Lx。另一个实施例是子像素随机地在图像周期的两个帧显示第一个灰阶Ln以及在图像周期的两个帧显示第三个灰阶Lx。另一个实施例是子像素色点随机地在图像周期的三个帧显示第一个灰阶Ln以及在图像周期的一个帧显示第三个灰阶Lx
同样地,在本发明的实施例中,还已知构成图像周期的连续帧的个数。子像素在图像周期的数个帧内显示第二个灰阶Ln+1和第三个灰阶Lx
在本发明的一个实施例中,一个图像周期有四个连续的帧而且子像素随机地在图像周期的一个帧显示第二个灰阶Ln+1以及在图像周期的三个帧显示第三个灰阶Lx。另一个实施例是子像素随机地在图像周期的两个帧显示第二个灰阶Ln+1以及在图像周期的两个帧显示第三个灰阶Lx。另一个实施例是子像素随机地在图像周期的三个帧显示第二个灰阶Ln+1以及在图像周期的一个帧显示第三个灰阶Lx
同样地,在本发明的实施例中,还已知构成图像周期的连续帧的个数。子像素在图像周期的数个帧内显示两个阶调相邻的第三个灰阶Lx和Lx+1
在本发明的一个实施例中,一个图像周期有四个连续的帧而且子像素随机地在图像周期的一个帧显示第三个灰阶Lx以及在图像周期的三个帧显示另一相邻阶调的第三个灰阶Lx+1。另一个实施例是子像素随机地在图像周期的两个帧显示第三个灰阶Lx以及在图像周期的两个帧显示另一相邻阶调的第三个灰阶Lx+1。另一个实施例是子像素随机地在图像周期的三个帧显示第二个灰阶Lx以及在图像周期的一个帧显示另一相邻阶调的第三个灰阶Lx+1
图7(a)~7(c)分别表示本发明的不同的实施例所对应的子像素结构。如图7所示,每个子像素24被分割成一个较大的次像素20和数个均分剩下子像素的较小的次像素22,其中,A代表开口率。在这些实施例中,较大的次像素20的开口率占对应子像素24的开口率的一半,并且较小的次像素22的开口率为较大的次像素20的开口率的一半。如图7(a)所示,较小的次像素22可以分别被安排在较大的次像素20的左右两侧,或者如图7(b)~(c)所示,较小的次像素22可以同时被安排在较大的次像素20的相同侧。根据子像素24的需要,每个次像素20或者22能显示不同的灰阶。通过次像素的穿透度的比率(即,亮度的比率)以及输入数据的变化,我们可以得到一个与插补方式相同的效果。因此,通过不同色彩与不同灰阶的组合,每个子像素24可以显示的色彩就变多,因而增加色彩深度。例如,图7(a)~(c)所显示的子像素结构能增加二位的色彩深度。
同样地,将上述子像素结构用于本发明的混合式帧速率控制方法,亦即将子像素分割成数个次像素之后,将要显示的影像数据输入次像素,并且利用时间内插技术在目前显示的影像帧与下一个要输入的影像帧之间,将次像素的数据更新数次,因此,可以得到一个与插补方式相同的效果。此时,灰阶以(n+2)为基底作运算。
以上所有的实施例都能以最小的复杂性去增加色彩深度。本发明不仅能增加四位的色彩深度、支持至少有四位的色彩深度的面板,还能大大地降低产品的成本。而且,使闪烁的现象变得最小。
本案可以由本领域技术人员进行各种修改,但是都不脱离所附权利要求所保护的范围内。

Claims (22)

1.一种显示器的混合式帧速率控制方法,该混合式帧速率控制方法包括下列步骤:
把每一个子像素分割成三个次像素;
在每一个帧内,传送一个扫描信号去打开三个晶体管;
通过被打开的晶体管分别将第一个灰阶Ln的电压和第二个灰阶Ln+1的电压写入该三个次像素的电极;以及
通过色点显示第三个灰阶Lx,并且该第三个灰阶Lx介于第一个灰阶Ln和第二个灰阶Ln+1之间。
2.如权利要求1所述的显示器的混合式帧速率控制方法,其中该次像素包括:
一条扫描线;
一条数据线;以及
晶体管,晶体管包括:
栅极电性地连接到该扫描线;
源极电性地连接到该数据线;以及
漏极电性地连接到该次像素电极,且预先决定三个该次像素电极彼此间的开口率的比例。
3.如权利要求2所述的显示器的混合式帧速率控制方法,其中三个该次像素电极的开口率的比例,分别为2/4、1/4、以及1/4。
4.如权利要求3所述的显示器的混合式帧速率控制方法,当第一个灰阶Ln的电压分别写入开口率比值为2/4、1/4的两个该次像素电极,以及第二个灰阶Ln+1的电压写入开口率比值为1/4的一个该次像素电极,此时,该子像素显示的第三个灰阶Lx就是3/4(Ln)+1/4(Ln+1)。
5.如权利要求3所述的显示器的混合式帧速率控制方法,当第一个灰阶Ln的电压分别写入开口率比值为1/4、1/4的两个该次像素电极,以及第二个灰阶Ln+1的电压写入开口率比值为2/4的一个该次像素电极,此时,该子像素显示的第三个灰阶Lx就是1/2(Ln)+1/2(Ln+1)。
6.如权利要求3所述的显示器的混合式帧速率控制方法,当第一个灰阶Ln的电压写入开口率比值为1/4的一个该次像素电极,以及第二个灰阶Ln+1的电压分别写入开口率比值为1/4、2/4的两个该次像素电极,此时,该子像素显示的第三个灰阶Lx就是1/4(Ln)+3/4(Ln+1)。
7.如权利要求1所述的显示器的混合式帧速率控制方法,该混合式帧速率控制方法更进一步包括下列步骤:
预先决定构成一个图像周期所需的连续帧的个数;以及
透过该子像素分别在该图像周期的数个帧中显示第一个灰阶Ln和第三个灰阶Lx
8.如权利要求7所述的显示器的混合式帧速率控制方法,其中,每个该图像周期有四个连续帧,并且该子像素随机地在该图像周期的一个帧显示第一个灰阶Ln和该图像周期的三个帧显示第三个灰阶Lx
9.如权利要求7所述的显示器的混合式帧速率控制方法,其中,每个该图像周期有四个连续帧,并且该子像素随机地在该图像周期的两个帧显示第一个灰阶Ln和该图像周期的两个帧显示第三个灰阶Lx
10.如权利要求7所述的显示器的混合式帧速率控制方法,其中,每个该图像周期有四个连续帧,并且该子像素随机地在该图像周期的三个帧显示第一个灰阶Ln和该图像周期的一个帧显示第三个灰阶Lx
11.如权利要求1所述的显示器的混合式帧速率控制方法,该混合式帧速率控制方法更进一步包括下列步骤:
预先决定构成一个图像周期所需的连续帧的个数;以及
透过该子像素分别在该图像周期的数个帧中显示第二个灰阶Ln+1和第三个灰阶Lx
12.如权利要求11所述的显示器的混合式帧速率控制方法,其中,每个该图像周期有四个连续帧,并且该子像素随机地在该图像周期的一个帧显示第二个灰阶Ln+1和该图像周期的三个帧显示第三个灰阶Lx
13.如权利要求11所述的显示器的混合式帧速率控制方法,其中,每个该图像周期有四个连续帧,并且该子像素随机地在该图像周期的两个帧显示第二个灰阶Ln+1和该图像周期的两个帧显示第三个灰阶Lx
14.如权利要求11所述的显示器的混合式帧速率控制方法,其中,每个该图像周期有四个连续帧,并且该子像素随机地在该图像周期的三个帧显示第二个灰阶Ln+1和该图像周期的一个帧显示第三个灰阶Lx
15.如权利要求1所述的显示器的混合式帧速率控制方法,该混合式帧速率控制方法更进一步包括下列步骤:
预先决定构成一个图像周期所需的连续帧的个数;以及
透过该子像素分别在该图像周期的数个帧中显示两个相邻阶调的第三个灰阶Lx和Lx+1
16.如权利要求15所述的显示器的混合式帧速率控制方法,其中,每个该图像周期有四个连续帧,并且该子像素随机地在该图像周期的一个帧显示第三个灰阶Lx和该图像周期的三个帧显示另一个相邻阶调的第三个灰阶Lx+1
17.如权利要求15所述的显示器的混合式帧速率控制方法,其中,每个该图像周期有四个连续帧,并且该子像素随机地在该图像周期的两个帧显示第三个灰阶Lx和该图像周期的两个帧显示另一个相邻阶调的第三个灰阶Lx+1
18.如权利要求15所述的显示器的混合式帧速率控制方法,其中,每个该图像周期有四个连续帧,并且该子像素随机地在该图像周期的三个帧显示第三个灰阶Lx和该图像周期的一个帧显示另一个相邻阶调的第三个灰阶Lx+1
19.一种显示器的子像素结构,每个该子像素包括三个次像素,其中该次像素包括:
一条扫描线;
一条数据线;以及
一个薄膜晶体管,该薄膜晶体管包括:
栅极电性地连接到该扫描线;
源极电性地连接到该数据线;以及
漏极电性地连接到该次像素电极,且预先决定三个该次像素电极彼此间的开口率的比值。
20.如权利要求19所述的显示器的子像素结构,其中,三个该次像素电极的开口率的比值,分别为2/4、1/4、以及1/4。
21.如权利要求20所述的显示器的子像素结构,其中,开口率比值为1/4的两个该次像素电极分别被安排在开口率比值为2/4的该次像素电极的左右两侧。
22.如权利要求20所述的显示器的子像素结构,其中,开口率比值为1/4的两个该次像素电极同时被安排在开口率比值为2/4的该次像素电极的同一侧。
CNB2006100945603A 2006-06-09 2006-06-09 液晶显示器像素结构及其驱动方法 Expired - Fee Related CN100533538C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNB2006100945603A CN100533538C (zh) 2006-06-09 2006-06-09 液晶显示器像素结构及其驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB2006100945603A CN100533538C (zh) 2006-06-09 2006-06-09 液晶显示器像素结构及其驱动方法

Publications (2)

Publication Number Publication Date
CN101086824A true CN101086824A (zh) 2007-12-12
CN100533538C CN100533538C (zh) 2009-08-26

Family

ID=38937754

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2006100945603A Expired - Fee Related CN100533538C (zh) 2006-06-09 2006-06-09 液晶显示器像素结构及其驱动方法

Country Status (1)

Country Link
CN (1) CN100533538C (zh)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102368377A (zh) * 2011-09-16 2012-03-07 广东威创视讯科技股份有限公司 点阵显示屏像素倍增装置及点阵显示屏系统
CN102368376A (zh) * 2011-09-16 2012-03-07 广东威创视讯科技股份有限公司 提高点阵显示屏分辨率的方法、装置及点阵显示屏系统
CN102368374A (zh) * 2011-09-16 2012-03-07 广东威创视讯科技股份有限公司 点阵显示屏分辨率提高的装置及点阵显示屏系统
CN102376236A (zh) * 2011-09-16 2012-03-14 广东威创视讯科技股份有限公司 提高点阵显示屏分辨率的方法、装置及点阵显示屏系统
CN102402929A (zh) * 2011-09-16 2012-04-04 广东威创视讯科技股份有限公司 提高点阵显示屏分辨率的装置及点阵显示屏系统
CN102830558A (zh) * 2012-06-13 2012-12-19 友达光电股份有限公司 像素阵列基板、液晶显示器以及液晶显示器的制造方法
CN103295546A (zh) * 2012-03-01 2013-09-11 株式会社日本显示器西 显示装置、驱动显示装置的方法及电子电器
CN103310746A (zh) * 2012-03-06 2013-09-18 株式会社日本显示器西 显示装置和电子设备
CN109949731A (zh) * 2017-12-20 2019-06-28 上海和辉光电有限公司 一种显示面板的驱动方法及驱动装置

Cited By (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102368376B (zh) * 2011-09-16 2013-12-04 广东威创视讯科技股份有限公司 提高点阵显示屏分辨率的方法、装置及点阵显示屏系统
CN102368377A (zh) * 2011-09-16 2012-03-07 广东威创视讯科技股份有限公司 点阵显示屏像素倍增装置及点阵显示屏系统
CN102376236A (zh) * 2011-09-16 2012-03-14 广东威创视讯科技股份有限公司 提高点阵显示屏分辨率的方法、装置及点阵显示屏系统
CN102368377B (zh) * 2011-09-16 2013-12-04 广东威创视讯科技股份有限公司 点阵显示屏像素倍增装置及点阵显示屏系统
CN102368376A (zh) * 2011-09-16 2012-03-07 广东威创视讯科技股份有限公司 提高点阵显示屏分辨率的方法、装置及点阵显示屏系统
CN102368374B (zh) * 2011-09-16 2013-12-04 广东威创视讯科技股份有限公司 点阵显示屏分辨率提高的装置及点阵显示屏系统
CN102368374A (zh) * 2011-09-16 2012-03-07 广东威创视讯科技股份有限公司 点阵显示屏分辨率提高的装置及点阵显示屏系统
CN102402929A (zh) * 2011-09-16 2012-04-04 广东威创视讯科技股份有限公司 提高点阵显示屏分辨率的装置及点阵显示屏系统
CN102376236B (zh) * 2011-09-16 2013-12-25 广东威创视讯科技股份有限公司 提高点阵显示屏分辨率的方法、装置及点阵显示屏系统
CN102402929B (zh) * 2011-09-16 2013-12-25 广东威创视讯科技股份有限公司 提高点阵显示屏分辨率的装置及点阵显示屏系统
CN103295546A (zh) * 2012-03-01 2013-09-11 株式会社日本显示器西 显示装置、驱动显示装置的方法及电子电器
CN103310746B (zh) * 2012-03-06 2018-02-09 株式会社日本显示器 显示装置和电子设备
CN103310746A (zh) * 2012-03-06 2013-09-18 株式会社日本显示器西 显示装置和电子设备
CN102830558A (zh) * 2012-06-13 2012-12-19 友达光电股份有限公司 像素阵列基板、液晶显示器以及液晶显示器的制造方法
CN102830558B (zh) * 2012-06-13 2015-06-24 友达光电股份有限公司 像素阵列基板、液晶显示器以及液晶显示器的制造方法
CN109949731A (zh) * 2017-12-20 2019-06-28 上海和辉光电有限公司 一种显示面板的驱动方法及驱动装置
CN109949731B (zh) * 2017-12-20 2022-07-08 上海和辉光电股份有限公司 一种显示面板的驱动方法及驱动装置

Also Published As

Publication number Publication date
CN100533538C (zh) 2009-08-26

Similar Documents

Publication Publication Date Title
CN100533538C (zh) 液晶显示器像素结构及其驱动方法
US10643550B2 (en) Liquid crystal display device
KR102306598B1 (ko) 표시 장치
US9934736B2 (en) Liquid crystal display and method for driving the same
US7847780B2 (en) Method for driving a display panel
US20090102777A1 (en) Method for driving liquid crystal display panel with triple gate arrangement
CN111028812B (zh) 显示面板及其驱动方法
US20150294611A1 (en) Displaying method and driving device of lcd panel and lcd device
US8179346B2 (en) Methods and apparatus for driving liquid crystal display device
US20110304660A1 (en) Display device driving method and display device
KR102194775B1 (ko) 영상 처리부, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널 구동 방법
CN104795037A (zh) 一种液晶面板及其驱动方法
KR20090010826A (ko) 표시장치 및 표시장치의 구동방법
CN109188749A (zh) 显示装置
US10061167B2 (en) Display device with novel sub-pixel arrangement
CN111025791B (zh) 显示面板及显示装置
KR100995022B1 (ko) 디스플레이 및 그 구동방법
CN111474791A (zh) 像素结构、具有该像素结构的显示面板和显示装置
CN101751883A (zh) 液晶显示设备及其驱动方法
KR20160096776A (ko) 표시 장치 및 이의 구동방법
KR102217167B1 (ko) 표시장치
CN101364387A (zh) 以时间多工驱动的显示面板及其驱动方法
US20180277053A1 (en) Liquid crystal panel driving circuit and liquid crystal display device
KR20150108572A (ko) 액정 표시 장치 및 그 구동방법
US20070263257A1 (en) Hybrid frame rate control method and architecture for a display

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20090826

Termination date: 20160609

CF01 Termination of patent right due to non-payment of annual fee