CN100547592C - 调整数据存储和检索系统中的差错阈值的方法和系统 - Google Patents
调整数据存储和检索系统中的差错阈值的方法和系统 Download PDFInfo
- Publication number
- CN100547592C CN100547592C CNB2007100018255A CN200710001825A CN100547592C CN 100547592 C CN100547592 C CN 100547592C CN B2007100018255 A CNB2007100018255 A CN B2007100018255A CN 200710001825 A CN200710001825 A CN 200710001825A CN 100547592 C CN100547592 C CN 100547592C
- Authority
- CN
- China
- Prior art keywords
- bust
- data storage
- retrieval system
- error thresholds
- storer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/008—Reliability or availability analysis
Landscapes
- Engineering & Computer Science (AREA)
- Quality & Reliability (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
- Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
Abstract
本发明公开了调整数据存储和检索系统中的差错阈值的方法。该方法提供包含存储器和微码的数据存储和检索系统,其中,微码包含一个或多个默认差错阈值。该方法确定存储器是否包含一个或多个操作差错阈值。如果该方法确定存储器包含一个或多个操作差错阈值,那么,该方法利用这些一个或多个操作差错阈值操作数据存储和检索系统。另一方面,如果该方法确定存储器不包含一个或多个操作差错阈值,那么,该方法将一个或多个默认差错阈值设置为一个或多个操作差错阈值。
Description
技术领域
本发明涉及调整数据存储和检索系统中的差错阈值的方法和系统。
背景技术
数据存储和检索系统用于存储一个或多个主机计算机系统提供的信息。这样的数据存储和检索系统接收将信息写入一个或多个数据存储设备中的请求、和从这些一个或多个数据存储设备中检索信息的请求。一旦接收到写入请求,系统就将从主机计算机接收的信息存储在一个或多个数据存储设备中。一旦接收到读取请求,系统就从一个或多个数据存储设备中调回信息。因此,系统不断地将信息移入一个或多个数据存储设备中和从一个或多个数据存储设备中移出信息,和可选地,将信息移入数据高速缓存中和从数据高速缓存中移出。
数据存储和检索系统往往被设计成自动从硬件差错中恢复过来。设置差错阈值,当一个特定硬件超过可应用差错阈值时,检测永久性硬件差错。对这样的永久性差错作出响应,禁用出错资源。然后,请求人工干预以重置禁用资源。
当利用现有技术方法时,在测试期间或在实际使用中不能调整默认差错阈值。在测试程序期间,自动禁用出错设备的预编程方法可能妨碍测试程序模拟不同差错测试情况。在实际使用中,由于默认差错阈值可能不满足客户的需要,这些现有技术方法会遇到麻烦。
由于这里陈述的理由,需要的是一种调整一个或多个设备差错阈值的方法。本申请人的发明包含调整数据存储和检索系统中的一个或多个差错阈值的方法。
发明内容
本申请人的发明包含调整数据存储和检索系统中的差错阈值的方法。该方法提供包含存储器和微码的数据存储和检索系统,其中,微码包含一个或多个默认差错阈值。该方法确定存储器是否包含一个或多个操作差错阈值。如果该方法确定存储器包含一个或多个操作差错阈值,那么,该方法利用这些一个或多个操作差错阈值操作数据存储和检索系统。另一方面,如果该方法确定存储器不包含一个或多个操作差错阈值,那么,该方法将一个或多个默认差错阈值设置为一个或多个操作差错阈值。如果本申请人的数据存储和检索系统接收到一个或多个修正差错阈值,那么,该方法将操作差错阈值调整成包含这些一个或多个修正差错阈值,并将这些一个或多个调整后的操作差错阈值写入存储器中。
附图说明
通过结合附图对本发明的优选实施例进行如下详细描述,可以使本发明得到更好理解,在附图中,相同的标号用于指定相同的部件,和在附图中:
图1是示出本申请人的数据存储和检索系统的一个实施例的方块图;
图2是示出包含两个存储控制器和多个数据存储设备的本申请人的数据存储和检索系统的第二实施例的方块图;
图3是示出包含两个存储控制器和第一、第二、和第三多个数据存储设备的本申请人的数据存储和检索系统的第三实施例的方块图;和
图4是总结本申请人方法的步骤的流程图。
具体实施方式
在如下的描述中将参照附图以优选实施例的形式描述本发明,在附图中,相同的标号表示相同或相似的部件。本发明将被描述成体现在包含两个群集、多个主机适配器端口、多个设备适配器端口、和数据高速缓存的数据存储和检索系统中。本申请人发明的该描述不应该解释成本发明局限于调整包含两个群集、和/或两个处理器的数据存储和检索系统中的差错阈值,因为本申请人的方法可以一般性地用于调整数据存储和检索系统中的差错阈值。
现在参照图1,数据存储和检索系统100能够通过通信链路395与主机计算机390通信。图1的例示性实施例示出了单个主机计算机。在其它实施例中,本申请人的数据存储和检索系统能够与多个主机计算机通信。
主机计算机390包含计算机系统,譬如,巨型机、个人计算机、工作站、和它们的组合,计算机系统包括操作系统,譬如,Window、AIX、Unix、MVS、LINUX等(Window是微软公司的注册商标;AIX是注册商标和MVS是IBM公司的商标;和Unix是美国和通过开放组特许的其它国家的注册商标)。在某些实施例中,主机计算机390进一步包含存储管理程序。主机计算机390中的存储管理程序可以包括管理数据到数据存储和检索系统的传送的在现有技术中已知的存储管理型程序的功能,如在IBM MVS操作系统中实现的IBM DFSMS。
在某些实施例中,本申请人的数据存储和检索系统100包含包括适配器102-105和107-110的第一多个主机适配器端口101;和包括适配器112-115和117-120的第二多个主机适配器端口111。在其它实施例中,本申请人的数据存储和检索系统100包含少于16个的主机适配器端口。在另外的其它实施例中,本申请人的数据存储和检索系统100包含多于16个的主机适配器端口。
与设置在本申请人系统的任何实施例中的主机适配器端口的数量无关,这些主机适配器端口的每一个都包含平等访问中央处理/高速缓存单元130和140两者的共享资源。每个主机适配器端口可以包含一个或多个光纤信道端口、一个或多个FICON端口、一个或多个ESCON端口、或一个或多个SCSI端口、或一个或多个iSCSI端口。每个主机适配器端口通过互连总线121与两个群集连接,以便每个群集可以处理来自任何主机适配器端口的I/O。每个子系统中的内部总线通过远程I/O桥155/195分别连接在处理器部分130/140和I/O部分160/170之间。
处理器部分130包含处理器132和高速缓存134。在某些实施例中,处理器部分130进一步包含存储器133。在某些实施例中,存储器133包含随机存取存储器。在某些实施例中,存储器133包含非易失性存储器。
在图1的例示性实施例中,存储器133包含系统设备驱动器131和系统微码135,其中,系统微码135包含一个或多个默认差错阈值。在图1的例示性实施例中,存储器133进一步包含一个或多个操作差错阈值137。
处理器部分140包含处理器142和高速缓存144。在某些实施例中,处理器部分140进一步包含存储器143。在某些实施例中,存储器143包含随机存取存储器。在某些实施例中,存储器143包含非易失性存储器。
在图1的例示性实施例中,存储器143包含系统设备驱动器141和系统微码145,其中,系统微码145包含一个或多个默认差错阈值。在图1的例示性实施例中,存储器143进一步可选地包含一个或多个操作差错阈值147。
I/O部分160包含多个设备适配器端口161,在图1的例示性实施例中,多个设备适配器端口161包含设备适配器端口165、166、167、和168。I/O部分160进一步包含非易失性存储设备(“NVS”)162和用于NVS 162的备用电池164。
I/O部分170包含多个设备适配器171,在图1的例示性实施例中,多个设备适配器171包含设备适配器端口175、176、177、和178。I/O部分170进一步包含非易失性存储设备(“NVS”)172和用于NVS172的备用电池174。
在本申请人的系统的某些实施例中,一个或多个主机适配器端口101、处理器部分130、和一个或多个设备适配器端口161设置在诸如设置在本申请人的数据存储和检索系统中的控制器210(图2)的单个控制器中。类似地,在某些实施例中,一个或多个主机适配器端口111、处理器部分140、和一个或多个设备适配器端口171设置在诸如设置在本申请人的数据存储和检索系统中的控制器220的第二控制器上。在这些实施例中,本申请人的系统100包含一个或多个控制器,如控制器210(图2)和/或控制器220(图2)。
在图1的例示性实施例中,16个数据存储设备被组织成两个阵列,即,阵列180和阵列190。图1的例示性实施例示出了两个存储设备阵列。每个存储设备阵列在主机计算机看来就像一个或多个逻辑设备。
在某些实施例中,一个或多个数据存储设备包含多个硬盘驱动单元。在某些实施例中,阵列180和190使用RAID(冗余独立磁盘阵列)协议。在某些实施例中,阵列180和190包含有时称为JBOD的阵列,即,“Just a Bunch Of Disk”,其中,该阵列不是根据RAID配置的。在另外的某些实施例中,阵列180和190包含有时称为SBOD的阵列,即,“Switched a Bunch Of Disk”,其中,这些阵列也不是根据RAID配置的。
图1的例示性实施例示出了两个存储设备阵列。在其它实施例中,本申请人的系统包含单个存储设备阵列。在另外的其它实施例中,本申请人的系统包含多于两个的存储设备阵列。
现在参照图2,在某些实施例中,本申请人的存储系统结合多个数据存储设备包含两个存储控制器210和220。系统200进一步包含将两个存储控制器与一个或多个数据存储设备互连的中间面(midplane)。中间面230将多个数据存储设备240与存储控制器210和220互连。多个数据存储设备240的每一个包含两个光纤信道端口。在图2的例示性实施例中,设置在多个数据存储设备240的每一个上的两个光纤信道端口的每一个用于通过中间面230将多个数据存储设备240的每一个与存储控制器210和220互连。正如本领域的普通技术人员知道的那样,在多个数据存储设备240的每一个上使用两个光纤信道端口提供了两条从这些数据存储设备的每一个读取信息和/或将信息写入这些数据存储设备的每一个中的I/O路径。
在图2的例示性实施例中,存储控制器210包含主机适配器端口212、主机适配器端口214、光纤信道转换器216、处理器132、和存储器133。并且,在图2的例示性实施例中,存储器133包含系统设备驱动器131、特别包含默认差错阈值的设备微码135、和操作差错阈值137。
存储控制器210进一步包含通过通信链路252、254、和256分别与主机适配器端口212、主机适配器端口214、和光纤信道转换器216互连的存储逻辑单元(logic)211。存储逻辑单元211接收主机命令、和可选地,主机数据有效负载,和利用将这些主机命令提供给处理器132,和将主机数据有效负载提供给如一个或多个数据存储设备240的一个或多个指定数据存储设备的命令,将这些主机命令和这些可选主机数据有效负载引向光纤信道转换器216。
在某些实施例中,处理器132包含SES处理器。在某些实施例中,该SES处理器包含光纤信道初始化器。在其它实施例中,本申请人的存储控制器210包含多于两个的主机适配器端口、和/或多于两个的设备适配器端口。
通信链路213将主机适配器端口212与一个或多个主机计算机互连。通信链路215将主机适配器端口214与一个或多个主机计算机互连。
在图2的例示性实施例中,存储控制器220包含主机适配器端口222、主机适配器端口224、光纤信道转换器226、处理器142、和存储器143。并且,在图2的例示性实施例中,存储器143包含系统设备驱动器141、特别包含默认差错阈值的设备微码145、和操作差错阈值147。
存储控制器220进一步包含通过通信链路262、264、和266分别与主机适配器端口222、主机适配器端口224、和光纤信道转换器226互连的存储逻辑单元221。存储逻辑单元221接收主机命令、和可选地,主机数据有效负载,和利用将这些主机命令、和可选地,主机数据有效负载提供给如一个或多个数据存储设备240那样的一个或多个指定数据存储设备的命令,将这些主机命令和引向处理器142,和将可选主机数据有效负载引向光纤信道转换器226。
在某些实施例中,处理器142包含SES处理器。在某些实施例中,该SES处理器包含光纤信道初始化器。在其它实施例中,本申请人的存储控制器220包含多于两个的主机适配器端口、和/或多于两个的设备适配器端口。
光纤信道转换器216通过多条通信链路258与中间面230互连。光纤信道转换器226通过多条通信链路268与中间面230互连。中间面230通过多条通信链路270与多个数据存储设备240互连。
现在参照图3,本申请人的数据存储和检索系统300包含双光纤信道仲裁环路(“FC-AL”),双光纤信道仲裁环路包含多个光纤信道转换器,其中,存储控制器302和304的每一个都与两个FC-AL环路连接。每个环路包含多个转换域控制卡,譬如,转换域控制卡310、320、330、340、350、和360。
每个转换域控制卡包含转换器和处理器。在某些实施例中,转换器包含光纤信道转换器。在某些实施例中,处理器包含SES处理器。在图3的例示性实施例中,转换域控制器310、320、330、340、350、和360分别包含处理器312、322、332、342、352、和362。在图3的例示性实施例中,转换域控制器310、320、330、340、350、和360分别包含转换器314、324、334、344、354、和364。在图3的例示性实施例中,转换域控制器310、320、330、340、350、和360分别包含微码316、326、336、346、356、和366。
在图3的例示性实施例中,可以通过设置在两个不同转换域控制器中两个不同光纤信道转换器访问多个数据存储设备370的每一个、多个数据存储设备380的每一个、和多个数据存储设备390的每一个。正如本领域的普通技术人员知道的那样,在多个数据存储设备370、380和390的每一个上使用两个光纤信道端口提供了两条从每个数据存储设备读取信息和/或将信息写入每个数据存储设备中的I/O路径。
本申请人的发明包含调整用在例如非限制性系统100(图1)、系统200(图2)、和/或系统300(图3)的本申请人的数据存储和检索系统中的差错阈值的方法。现在参照图4,在步骤410中,本申请人的方法提供包含如存储器133(图1,2,3)和/或存储器143(图1,2,3)的存储器的数据存储和检索系统。步骤410进一步包含提供包含如系统设备驱动器131(图1,2,3)和/或系统设备驱动器141(图1,2,3)的系统设备驱动器的存储系统。
步骤410进一步包含提供包含如微码135(图1,2,3)和/或微码145(图1,2,3)的系统微码的存储系统。在某些实施例中,该系统微码包含一个或多个默认差错阈值。这样的一个或多个差错阈值包含,例如,在指定时间间隔内允许的最大数目的逻辑差错和/或电源系统差错。这样的差错阈值进一步包含例如指定时间间隔内的差错阈值,其包含最大数目的每条通信链路的通信链路差错,即,总线差错,所述通信链路诸如为设置在如系统100(图1)、系统200(图1)、和/或系统300(图3)中的远程I/O桥155(图1)、远程I/O桥165(图2)、通信链路213(图2)、通信链路215(图2)、通信链路223(图2)、通信链路225(图2)、通信链路252(图2)、通信链路254(图2)、通信链路256(图2)、通信链路262(图2)、通信链路264(图2)、通信链路266(图2)、通信链路301a(图3)、通信链路301b(图3)、通信链路301c(图3)、通信链路303a(图3)、通信链路303b(图3)、通信链路303c(图3)、通信链路305a(图3)、通信链路305b(图3)、通信链路305c(图3)、通信链路307a(图3)、通信链路307b(图3)、通信链路307c(图3)。
步骤410进一步包含提供可选地包含例如操作差错阈值137(图1,2,3)和/或操作差错阈值147(图1,2,3)的一个或多个操作差错阈值的系统存储器。在某些实施例中,操作差错阈值137和/或147被分别写入设置在存储器133和/或143中的数据库中。在其它实施例中,操作差错阈值137和/或147被分别写入设置在存储器133和/或143中的查用表中。在另外的其它实施例中,操作差错阈值137和/或147被分别写入设置在存储器133和/或143中的平面文件中。
在步骤420中,本申请人的方法加载如系统设备驱动器131(图1,2,3)和/或系统设备驱动器141(图1,2,3)的系统设备驱动器。在某些实施例中,步骤420由设置在步骤410的数据存储和检索系统中的如处理器132(图1,2,3)和/或处理器142(图1,2,3)的处理器执行。
在步骤430中,本申请人的方法确定如存储器133(图1,2,3)和/或存储器143(图1,2,3)的系统存储器是否包含如操作差错阈值137(图1,2,3)和/或操作差错阈值147(图1,2,3)的操作差错阈值。在某些实施例中,步骤430由设置在步骤410的数据存储和检索系统中的如处理器132(图1,2,3)和/或处理器142(图1,2,3)的处理器执行。在其它实施例中,步骤430由与本申请人的数据存储和检索系统互连的如主机计算机390(图1)的主机计算机执行。
如果本申请人的方法在步骤430中确定系统存储器的确包含操作差错阈值,那么,该方法从步骤430过渡到步骤460。另一方面,如果本申请人的方法在步骤430中确定系统存储器不包含操作差错阈值,那么,该方法从步骤430过渡到步骤440,在步骤440中,该方法从如微码135(图1,2,3)和/或微码145(图1,2,3)的系统微码中读取一个或多个默认差错阈值,并将这些一个或多个默认差错阈值设置为一个或多个操作差错阈值137和/或操作差错阈值147。在某些实施例中,步骤440由设置在步骤410的数据存储和检索系统中的如处理器132(图1,2,3)和/或处理器142(图1,2,3)的处理器执行。在其它实施例中,步骤440由与本申请人的数据存储和检索系统互连的如主机计算机390(图1)的主机计算机执行。
本申请人的方法从步骤440过渡到步骤450,在步骤450中,本申请人的方法将步骤440的操作差错阈值写入如存储器133(图1,2,3)和/或存储器143(图1,2,3)的系统存储器中。在某些实施例中,步骤450由设置在步骤410的数据存储和检索系统中的如处理器132(图1,2,3)和/或处理器142(图1,2,3)的处理器执行。在其它实施例中,步骤450由与本申请人的数据存储和检索系统互连的如主机计算机390(图1)的主机计算机执行。
本申请人的方法从步骤450过渡到步骤460,在步骤460中,该方法利用写入存储器中的一个或多个操作差错阈值操作步骤410的数据存储和检索系统。在某些实施例中,步骤460由设置在步骤410的数据存储和检索系统中的如处理器132(图1,2,3)和/或处理器142(图1,2,3)的处理器执行。在其它实施例中,步骤460由与本申请人的数据存储和检索系统互连的如主机计算机390(图1)的主机计算机执行。
在步骤470,本申请人的方法确定是否已经接收到一个或多个修正差错阈值。在某些实施例中,步骤470由设置在步骤410的数据存储和检索系统中的如处理器132(图1,2,3)和/或处理器142(图1,2,3)的处理器执行。在其它实施例中,步骤470由与本申请人的数据存储和检索系统互连的如主机计算机390(图1)的主机计算机执行。
在某些实施例中,步骤470进一步包含接收一个或多个修正差错阈值,其中,这些一个或多个修正差错阈值由数据存储和检索系统的拥有者和/或操作方提供。在某些实施例中,步骤470进一步包含接收一个或多个修正差错阈值,其中,这些一个或多个修正差错阈值由与数据存储和检索系统互连的如主机计算机390(图1)的主机计算机提供。
在某些实施例中,步骤410的数据存储和检索系统由数据存储服务提供方拥有和/或操作。该数据存储服务提供方将数据存储服务提供给一个或多个数据存储服务客户。在某些实施例中,如主机计算机390(图1)的主机计算机由这样的数据存储服务客户拥有和/或操作。在某些实施例中,步骤470进一步包含接收来自数据存储服务客户的一个或多个修正差错阈值。
如果本申请人的方法未接收到修正差错阈值,那么,该方法从步骤470过渡到步骤460并继续执行这里所述的步骤。另一方面,如果本申请人的方法的确接收到修正差错阈值,那么,该方法从步骤470过渡到步骤480,在步骤480中,该方法将一个或多个操作差错阈值调整成包含在步骤470中接收的一个或多个修正差错阈值。本申请人的方法从步骤480过渡到步骤450,在步骤450中,该方法将一个或多个调整后的操作差错阈值写入存储器,然后,继续执行这里所述的步骤。
在某些实施例中,步骤480由设置在步骤410的数据存储和检索系统中的如处理器132(图1,2,3)和/或处理器142(图1,2,3)的处理器执行。在其它实施例中,步骤480由与本申请人的数据存储和检索系统互连的如主机计算机390(图1)的主机计算机执行。
在某些实施例中,可以组合、删除、或重新排序在图4中所述的各个步骤。
在某些实施例中,本申请人的发明包括驻留在存储器133(图1,2,3)和/或存储器143(图1,2,3)的指令,其中,这些指令分别由如处理器132(图1,2,3)和/或处理器142(图1,2,3)的处理器执行,以便执行在图4中所述的步骤420、430、440、450、460、470、和/或480的一个或多个步骤。
在其它实施例中,本申请人的发明包括驻留在任何其它计算机程序产品中的指令,其中,这些指令由系统100外部或内部的计算机执行,以便执行在图4中所述的步骤420、430、440、450、460、470、和/或480的一个或多个步骤。在任何一种情况下,都可以将指令编码在信息存储媒体中,信息存储媒体包含,例如,磁信息存储媒体、光信息存储媒体、电信息存储媒体等。关于“电子存储媒体”,本申请人指的是,例如,如PROM(可编程只读存储器)、EPROM(可擦除可编程只读存储器)、EEPROM(电可擦除可编程只读存储器)、闪速PROM、微型快擦写存储卡、智能媒体等的设备。
虽然已经详细例示了本发明的优选实施例,但对于本领域的普通技术人员来说,显而易见,在不偏离如所附权利要求书所述的本发明的范围的情况下,可以对这些实施例作各种各样的修改和调整。
Claims (12)
1.一种调整数据存储和检索系统中的差错阈值的方法,包含如下步骤:
提供包含存储器和微码的数据存储和检索系统,其中,所述微码包含一个或多个默认差错阈值;
确定所述存储器是否包含一个或多个操作差错阈值;
如果所述存储器包含一个或多个操作差错阈值,利用所述一个或多个操作差错阈值操作所述数据存储和检索系统,以及
如果所述存储器不包含一个或多个操作差错阈值,将所述一个或多个默认差错阈值设置为所述一个或多个操作差错阈值。
2.根据权利要求1所述的方法,进一步包含如下步骤:将所述一个或多个操作差错阈值写入所述存储器中。
3.根据权利要求1所述的方法,进一步包含如下步骤:
接收一个或多个修正操作差错阈值;
将所述操作差错阈值调整成包含所述一个或多个修正差错阈值;和
将所述调整操作差错阈值写入所述存储器中。
4.根据权利要求3所述的方法,其中,所述接收步骤包含从所述数据存储和检索系统的操作方接收一个或多个修正操作差错阈值。
5.根据权利要求3所述的方法,其中,所述接收步骤包含从与所述数据存储和检索系统互连的主机计算机接收一个或多个修正操作差错阈值。
6.一种利用包含存储器和系统微码的数据存储和检索系统向一个或多个数据存储服务客户提供数据存储服务的方法,其中,所述微码包含一个或多个默认差错阈值,所述方法包含如下步骤:
确定所述存储器是否包含一个或多个操作差错阈值;
如果所述存储器包含一个或多个操作差错阈值,利用所述一个或多个操作差错阈值操作所述数据存储和检索系统;和
如果所述存储器不包含一个或多个操作差错阈值,将所述一个或多个默认差错阈值设置为所述一个或多个操作差错阈值。
7.根据权利要求6所述的方法,进一步包含如下步骤:
接收一个或多个修正差错阈值;
将所述操作差错阈值调整成包含所述一个或多个修正差错阈值;和
将所述调整后的一个或多个操作差错阈值写入所述存储器中。
8.一种调整数据存储和检索系统中的差错阈值的系统,所述数据存储和检索系统包含存储器和微码,其中,所述微码包含一个或多个默认差错阈值,所述调整数据存储和检索系统中的差错阈值的系统包含:
确定所述存储器是否包含一个或多个操作差错阈值的装置;以及
如果所述存储器包含一个或多个操作差错阈值,利用所述一个或多个操作差错阈值操作所述数据存储和检索系统,以及如果所述存储器不包含一个或多个操作差错阈值,将所述一个或多个默认差错阈值设置为所述一个或多个操作差错阈值的装置。
9.根据权利要求8所述的调整数据存储和检索系统中的差错阈值的系统,进一步包含:将所述一个或多个操作差错阈值写入所述存储器中的装置。
10.根据权利要求8所述的调整数据存储和检索系统中的差错阈值的系统,进一步包含:
接收一个或多个修正操作差错阈值的装置;
将所述操作差错阈值调整成包含所述一个或多个修正差错阈值的装置;和
将所述调整操作差错阈值写入所述存储器中的装置。
11.根据权利要求10所述的调整数据存储和检索系统中的差错阈值的系统,其中,所述接收一个或多个修正操作差错阈值的装置被配置成从所述数据存储和检索系统的操作方接收一个或多个修正操作差错阈值。
12.根据权利要求10所述的调整数据存储和检索系统中的差错阈值的系统,其中,所述接收一个或多个修正操作差错阈值的装置被配置成从与所述数据存储和检索系统互连的主机计算机接收一个或多个修正操作差错阈值。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/326,652 US7752488B2 (en) | 2006-01-06 | 2006-01-06 | Method to adjust error thresholds in a data storage and retrieval system |
US11/326,652 | 2006-01-06 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1996315A CN1996315A (zh) | 2007-07-11 |
CN100547592C true CN100547592C (zh) | 2009-10-07 |
Family
ID=38251403
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2007100018255A Expired - Fee Related CN100547592C (zh) | 2006-01-06 | 2007-01-05 | 调整数据存储和检索系统中的差错阈值的方法和系统 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7752488B2 (zh) |
CN (1) | CN100547592C (zh) |
TW (1) | TWI405078B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20110178984A1 (en) * | 2010-01-18 | 2011-07-21 | Microsoft Corporation | Replication protocol for database systems |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1289419A (zh) * | 1998-02-10 | 2001-03-28 | 国际商业机器公司 | 压缩存储自由空间管理 |
US6301639B1 (en) * | 1999-07-26 | 2001-10-09 | International Business Machines Corporation | Method and system for ordering priority commands on a commodity disk drive |
US6442711B1 (en) * | 1998-06-02 | 2002-08-27 | Kabushiki Kaisha Toshiba | System and method for avoiding storage failures in a storage array system |
CN1554050A (zh) * | 2001-08-10 | 2004-12-08 | ���ɶȰ뵼�幫˾ | 具有自适应优先权控制器的数据处理系统 |
CN1707438A (zh) * | 2004-06-10 | 2005-12-14 | 国际商业机器公司 | 使用动态规则集扩展离散帧技术行为的方法和设备 |
Family Cites Families (33)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2548425B1 (fr) | 1983-06-30 | 1988-06-17 | Lepage Joseph | Appareil de certification de bandes magnetiques |
FR2592256B1 (fr) | 1985-12-20 | 1988-02-12 | Trt Telecom Radio Electr | Dispositif d'asservissement de la puissance d'emission d'un faisceau hertzien |
US5577196A (en) * | 1993-04-07 | 1996-11-19 | Sprint Communications Co. L.P. | Intelligent digital signal hitless protection switch |
US5864558A (en) | 1996-06-27 | 1999-01-26 | International Business Machines Corporation | Dynamic transmit tuning for ethernet device drivers |
US5952563A (en) | 1997-06-27 | 1999-09-14 | Komag, Incorporated | Dynamic threshold margin to test memory storage media |
US6052415A (en) | 1997-08-26 | 2000-04-18 | International Business Machines Corporation | Early error detection within an MPEG decoder |
US6285659B1 (en) * | 1997-09-10 | 2001-09-04 | Level One Communications, Inc. | Automatic protocol selection mechanism |
US6438670B1 (en) | 1998-10-02 | 2002-08-20 | International Business Machines Corporation | Memory controller with programmable delay counter for tuning performance based on timing parameter of controlled memory storage device |
US6542950B1 (en) | 2000-05-05 | 2003-04-01 | Lucent Technologies Inc. | Self-adaptive processor overload control system |
US6975590B2 (en) * | 2000-09-07 | 2005-12-13 | Eurologic Systems Limited | Fiber-channel arbitrated-loop split loop operation |
US7076695B2 (en) * | 2001-07-20 | 2006-07-11 | Opnet Technologies, Inc. | System and methods for adaptive threshold determination for performance metrics |
US6844704B2 (en) | 2001-10-04 | 2005-01-18 | Ise Corp. | Voltage threshold device and energy storage cell failure detection system for power supply |
US20030084200A1 (en) * | 2001-10-31 | 2003-05-01 | Vtel Corporation | System and method for generating programmable traps for a communications network |
US6928514B2 (en) * | 2002-08-05 | 2005-08-09 | Lsi Logic Corporation | Method and apparatus for teaming storage controllers |
TW574700B (en) * | 2002-10-15 | 2004-02-01 | Mediatek Inc | Method and system for buffering a data file to a buffer memory |
US7010645B2 (en) * | 2002-12-27 | 2006-03-07 | International Business Machines Corporation | System and method for sequentially staging received data to a write cache in advance of storing the received data |
US7320084B2 (en) * | 2003-01-13 | 2008-01-15 | Sierra Logic | Management of error conditions in high-availability mass-storage-device shelves by storage-shelf routers |
TW591407B (en) * | 2003-03-21 | 2004-06-11 | Via Tech Inc | Method for a display controller to access data stored in a system memory of a computer device |
US7401254B2 (en) * | 2003-04-23 | 2008-07-15 | Dot Hill Systems Corporation | Apparatus and method for a server deterministically killing a redundant server integrated within the same network storage appliance chassis |
JP2005122338A (ja) * | 2003-10-15 | 2005-05-12 | Hitachi Ltd | スペアディスクドライブをもつディスクアレイ装置及びデータスペアリング方法 |
JP4012498B2 (ja) * | 2003-11-18 | 2007-11-21 | 株式会社日立製作所 | 情報処理システム、情報処理装置、情報処理装置の制御方法及びプログラム |
US7421519B2 (en) * | 2003-11-20 | 2008-09-02 | International Business Machines Corporation | Method for the detection of misdirected data |
JP4514501B2 (ja) * | 2004-04-21 | 2010-07-28 | 株式会社日立製作所 | ストレージシステム及びストレージシステムの障害解消方法 |
JP4404353B2 (ja) * | 2004-05-25 | 2010-01-27 | 株式会社日立製作所 | ディスク故障を抑止するディスクアレイ |
JP2006072634A (ja) * | 2004-09-01 | 2006-03-16 | Hitachi Ltd | ディスク装置 |
US20060123285A1 (en) * | 2004-11-16 | 2006-06-08 | De Araujo Daniel F | Dynamic threshold scaling in a communication system |
JP4583150B2 (ja) * | 2004-12-06 | 2010-11-17 | 株式会社日立製作所 | ストレージシステム、及びストレージシステムにおけるスナップショットデータ作成方法 |
JP4634136B2 (ja) * | 2004-12-24 | 2011-02-16 | 株式会社日立製作所 | 記憶制御システム |
US7523359B2 (en) * | 2005-03-31 | 2009-04-21 | International Business Machines Corporation | Apparatus, system, and method for facilitating monitoring and responding to error events |
US7747788B2 (en) * | 2005-06-30 | 2010-06-29 | Intel Corporation | Hardware oriented target-side native command queuing tag management |
US7436418B2 (en) * | 2005-07-25 | 2008-10-14 | Seiko Epson Corporation | Thermal printer, thermal printer control method, and printing system |
US7366808B2 (en) * | 2005-11-23 | 2008-04-29 | Hitachi, Ltd. | System, method and apparatus for multiple-protocol-accessible OSD storage subsystem |
US7474491B2 (en) * | 2005-12-09 | 2009-01-06 | Maxtor Corporation | Adaptive write unsafe thresholds for self servo writing |
-
2006
- 2006-01-06 US US11/326,652 patent/US7752488B2/en not_active Expired - Fee Related
-
2007
- 2007-01-03 TW TW096100182A patent/TWI405078B/zh not_active IP Right Cessation
- 2007-01-05 CN CNB2007100018255A patent/CN100547592C/zh not_active Expired - Fee Related
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1289419A (zh) * | 1998-02-10 | 2001-03-28 | 国际商业机器公司 | 压缩存储自由空间管理 |
US6442711B1 (en) * | 1998-06-02 | 2002-08-27 | Kabushiki Kaisha Toshiba | System and method for avoiding storage failures in a storage array system |
US6301639B1 (en) * | 1999-07-26 | 2001-10-09 | International Business Machines Corporation | Method and system for ordering priority commands on a commodity disk drive |
CN1554050A (zh) * | 2001-08-10 | 2004-12-08 | ���ɶȰ뵼�幫˾ | 具有自适应优先权控制器的数据处理系统 |
CN1707438A (zh) * | 2004-06-10 | 2005-12-14 | 国际商业机器公司 | 使用动态规则集扩展离散帧技术行为的方法和设备 |
Also Published As
Publication number | Publication date |
---|---|
TWI405078B (zh) | 2013-08-11 |
US20070174665A1 (en) | 2007-07-26 |
CN1996315A (zh) | 2007-07-11 |
US7752488B2 (en) | 2010-07-06 |
TW200801927A (en) | 2008-01-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100458677C (zh) | 配置一个或多个存储阵列的装置与方法 | |
CN101322105B (zh) | 用于重新配置存储阵列的装置和方法 | |
US20110145452A1 (en) | Methods and apparatus for distribution of raid storage management over a sas domain | |
EP2366153B1 (en) | Active-active failover for a direct-attached storage system | |
US8639808B1 (en) | Method and apparatus for monitoring storage unit ownership to continuously balance input/output loads across storage processors | |
US20090006863A1 (en) | Storage system comprising encryption function and data guarantee method | |
US7506200B2 (en) | Apparatus and method to reconfigure a storage array disposed in a data storage system | |
US20100180144A1 (en) | Power system communication management and recovery | |
KR20110007040A (ko) | 주문형 구성 변경을 구현하기 위한 방법 | |
CN100401297C (zh) | 用于管理信息存储和检索系统的配置信息的方法和系统 | |
US7659697B2 (en) | Apparatus and method to provide power to battery-backup assemblies disposed in an information storage and retrieval system | |
US7983171B2 (en) | Method to manage path failure thresholds | |
US7506201B2 (en) | System and method of repair management for RAID arrays | |
CN100547592C (zh) | 调整数据存储和检索系统中的差错阈值的方法和系统 | |
US7743201B2 (en) | Apparatus and method to assign addresses to a plurality of information storage devices | |
US20170123657A1 (en) | Systems and methods for back up in scale-out storage area network | |
CN100440213C (zh) | 验证信息存储和检索系统的配置的方法和系统 | |
US10324655B2 (en) | Efficient sidefile utilization in asynchronous data replication systems | |
US20190339903A1 (en) | Drive utilization in multi-tiered systems with read-intensive flash | |
CN100377063C (zh) | 信息存储和检索系统 | |
US9563512B1 (en) | Host recovery based on rapid indication of estimated recovery time | |
CN102160027B (zh) | 数据处理系统中保留逻辑通信路径的方法和设备 | |
CN103780634A (zh) | 数据交互方法及装置 | |
US9729629B2 (en) | Optimizing data transfer across multiple asynchronous data replication sessions using shared bandwidth | |
US20230418525A1 (en) | Data storage system with distributed operations for known hardware |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20091007 Termination date: 20190105 |