BR102015014189A2 - circuito e método de mudança síncrona de taxa e banda do sinal em transceptores ópticos coerentes - Google Patents

circuito e método de mudança síncrona de taxa e banda do sinal em transceptores ópticos coerentes Download PDF

Info

Publication number
BR102015014189A2
BR102015014189A2 BR102015014189A BR102015014189A BR102015014189A2 BR 102015014189 A2 BR102015014189 A2 BR 102015014189A2 BR 102015014189 A BR102015014189 A BR 102015014189A BR 102015014189 A BR102015014189 A BR 102015014189A BR 102015014189 A2 BR102015014189 A2 BR 102015014189A2
Authority
BR
Brazil
Prior art keywords
signal
rate
circuit
band
change
Prior art date
Application number
BR102015014189A
Other languages
English (en)
Other versions
BR102015014189B1 (pt
Inventor
Valery Nobl Rozental
Original Assignee
Fundacao Cpqd Ct Pesquisa E Desenvolvimento Em Tel
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fundacao Cpqd Ct Pesquisa E Desenvolvimento Em Tel filed Critical Fundacao Cpqd Ct Pesquisa E Desenvolvimento Em Tel
Priority to BR102015014189-0A priority Critical patent/BR102015014189B1/pt
Priority claimed from BR102015014189-0A external-priority patent/BR102015014189B1/pt
Publication of BR102015014189A2 publication Critical patent/BR102015014189A2/pt
Publication of BR102015014189B1 publication Critical patent/BR102015014189B1/pt

Links

Abstract

circuito e método de mudança síncrona de taxa e banda do sinal em transceptores ópticos coerente. novo sistema e circuito e seu método de funcionamento para mudança síncrona de taxa e banda do sinal em transceptores ópticos coerentes, onde o presente circuito aplica-se a sistemas ópticos de médio, longo e ultra-longo alcance com alta taxa de transmissão, que utilizam detecção coerente do sinal transmitido no receptor e processamento digital de sinais (pds) no transmissor e no receptor. o qual consiste em um sistema que permite variar online a taxa e a banda ocupada do sinal sem necessidade de re-sincronização do conjunto sem que a mudança seja perceptível pelo cliente.

Description

CIRCUITO E MÉTODO DE MUDANÇA SÍNCRONA DE TAXA E BANDA DO SINAL EM TRANSCEPTORES ÓPTICOS COERENTES
[001] Trata o presente relatório da descrição detalhada acompanhada de figuras ilustrativas de um novo sistema de circuito e seu método de funcionamento para mudança síncrona de taxa e banda do sinal em transceptores ópticos coerentes, onde o presente circuito aplica-se a sistemas ópticos de médio, longo e ultra-longo alcance com alta taxa de transmissão, que utilizam detecção coerente do sinal transmitido no receptor e processamento digital de sinais (PDS) no transmissor e no receptor. O qual consiste em um sistema que permite variar online a taxa e a banda ocupada do sinal sem necessidade de ressincronização do conjunto sem que a mudança seja perceptível pelo cliente.
[002] O objetivo deste circuito é propor um sistema e um método de mudança da taxa de transmissão online de modo síncrono em transceptores ópticos coerentes que utilizam PDS no lado transmissor, para acompanhar as flutuações temporais de tráfego. A mudança de taxa de transmissão é feita por redução e/ou aumento da taxa de símbolos. Como consequência, a banda ocupada pelo sinal óptico também é ajustada de acordo com essa taxa, e pode ser cedida para a camada de rede inteligente para ser aproveitada em outras conexões. Adicionalmente, devido à redução da vazão de dados no sistema, o circuito permite reduzir o consumo de potência dos blocos PDS (processamento digital de sinais) do receptor. Em particular, o circuito permite reduzir o consumo do bloco corretor de erros, que, em geral, demanda uma potência elevada, assim facilitando a transmissão e reduzindo custos da mesma.
[003] O circuito e método de mudança síncrona de taxa e banda do sinal em transceptores ópticos coerentes, objeto da presente invenção, propõe um circuito utilizado em sistemas de comunicação e transmissão de sinal com dispositivos ópticos que se aplica a sistemas ópticos coerentes que utilizam processamento digital de sinais no transmissor e no receptor, formando um sistema e um método para mudar a taxa de transmissão e a banda óptica ocupada pelo sinal online, de modo síncrono. Este circuito é baseado em interpoladores de múltiplas taxas introduzidos no transmissor e no receptor, sincronizados entre si, em que o interpolador do transmissor efetivamente controla a taxa de transmissão e a banda do sinal óptico. O método que acompanha o circuito consiste em realizar a mudança de taxa/banda em múltiplos passos discretos suficientemente pequenos, de modo a permitir que o equalizador dinâmico do receptor mantenha a convergência. A técnica proposta permite reduzir o consumo de potência relacionado ao processamento digital no receptor devido à redução da vazão de dados durante os horários de baixo tráfego. Adicionalmente, a redução de banda óptica permite entregar a banda de sobra à camada de rede inteligente para ser utilizada por outros canais.
[004] Os receptores ópticos coerentes são dispositivos opto-eletrônicos que mapeiam linearmente o campo do sinal óptico na grandeza do campo elétrico, possibilitando o uso de formatos avançados de modulação, uma vez que mantêm a informação de fase do sinal durante sua operação, e possibilitando a uso de técnicas de processamento digital de sinais (PDS) na recepção do mesmo. A tecnologia coerente e a multiplexação por polarização levaram ao uso de taxas de transmissão superiores a 100 Gb/s por canal em sistemas ópticos atuais.
[005] As interfaces de linha a 100 Gb/s baseiam-se em transmissores de sinal multiplexado por polarização (PM-polarization multiplexed) usando modulação por chaveamento de fase em quadratura (QPSK - quadrature phase shift keying). Deste modo, o modulo óptico consiste de um par de moduladores em fase e quadratura (IQ - in phase/quadrature), cada um modulando uma polarização. As taxas de símbolo de 28-32 GBd, (dependendo do cabeçalho do código de correção de erro) são compatíveis com a grade de frequências de 50 GHz, especificada pelo Setor de Normatização das Telecomunicações da União Internacional de Telecomunicações (ITU-T), e permitem usar sinais modulantes binários em apenas dois níveis de tensão dos moduladores IQ, gerando formatos de pulso “não retorna para zero" (NRZ - non return to zero). No entanto, os formatos de modulação de mais alto nível, como a modulação de amplitude em quadratura de ordem m, m = 8,16, 32, 64 (8,16,32,64 QAM - quadrature amplitude modulation), precisam de estruturas de módulo óptico muito mais complexas para suportar sinais modulantes binários, e em geral requerem log2 m/2 moduladores PM-IQ (PM - multiplexação em polarização (polarization multiplexing, IQ - (componentes do sinal) em fase e quadratura) e grande número de divisores de potência, resultando em dispositivos complicados e custosos.
[006] Uma alternativa atraente e vantajosa, para substituir esses Receptores ópticos coerentes, é usar a técnica PDS (processamento digital de sinais) no lado transmissor do dispositivo para gerar a forma de onda e o formato de modulação desejado no domínio digital, ao invés de usar sinais modulantes binários. Desta forma, o módulo óptico consiste de um único modulador PM-IQ (PM - multiplexação em polarização (polarization multiplexing, IQ - (componentes do sinal) em fase e quadratura), independente do formato de modulação. Adicionalmente, essa técnica requer um conversor digital-analógico (DAC - digital-to-analog converter) de alta taxa de amostragem e largura de banda, para obter sinais modulantes contínuos. Uma vantagem adicional desta técnica é que ela permite usar diversos formatos de pulso, e em particular, pulsos de Nyquist eficientes em banda, reduzindo a banda ocupada quase pela metade para a mesma taxa de transmissão, em comparação com os pulsos NRZ.
[007] Os transceptores ópticos atuais desconsideram as flutuações de tráfego, e tratam os sinais de clientes sempre como uma carga útil, mesmo que parte dos pacotes que entram pelo lado cliente sejam ociosos (isto é, não contenham informação). Situação similar ocorre também quando, por exemplo, apenas uma parte dos clientes é conectada. Neste caso o bloco formatador de quadros (Fig. 1, 102) produz quadros ociosos para garantir a transmissão síncrona na taxa nominal do sistema. Nos transceptores flexíveis que suportam múltiplos pontos de operação a situação é semelhante: uma vez estabelecido o ótimo ponto de operação, ele (o ponto de operação), em geral, permanece fixo, e a sua mudança requer ressincronização do sistema. Por outro lado, o aproveitamento das flutuações temporais de tráfego pode trazer vários benefícios, em particular, o uso mais eficiente da banda, e redução de consumo de potência.
[008] No Estado da Técnica existem alguns documentos de patente que descrevem dispositivos, circuitos e sistemas com transceptores ópticos que compõem sistemas de transmissão e recepção de dados e seus métodos de funcionamento e utilização, porém nenhum desses dispositivos, circuitos e sistemas possui a configuração do circuito e o método proposto nesta patente. Dentre esses documentos podem-se destacar os seguintes: [009] O documento US2012076502, RECONFIGURABLE DSP PERFORMANCE IN OPTICAL TRANSCEIVERS, que descreve um método para estabelecimento de parâmetros de transmissão do um transceptor, num emissor-receptor que tem uma pluralidade de componentes, para atingir a taxa de erro predeterminada aceitável extremo-a-bit final, reduzindo o consumo de energia. Um outro aspecto, a invenção refere-se a um sistema transceptor óptico que utiliza um processamento digital de sinal para processar o fluxo de dados enviado por um canal de fibra óptica para compensar a transmissão, recepção e prejuízos de canal para realizar a uma taxa de erro predeterminado extremidade-a-extremidade e pouco a alterar a sua dissipação de energia para que suficiente para satisfazer a referida extremidade-a-extremidade taxa de erro de bit. Numa forma de realização do sistema transceptor óptico inclui um transmissor óptico um receptor óptico que compreende um ASIC, FPGA, ou outros circuitos e um controlador em comunicação elétrica com o receptor óptico, em que o controlador controla a energia para porções do ASIC, a fim de reduzir a dissipação de energia e de satisfazer a taxa de erro de bit de ponta a ponta; e [010] O documento US2011255870, OPTICAL TRANSCEIVERS FOR USE IN FIBER OPTIC COMMUNICATION NETWORKS, onde a presente invenção proporciona um transceptor multiplexado em polarização, incluindo: um transmissor um circuito receptor dentro do transmissor configurado para inserir tons piloto como uma referência de estado de polarização para um sinal de polarização multiplexados e os circuitos dentro do receptor configurado para de-multiplexar a de polarização do sinal multiplexado utilizando os tons piloto. O sinal transmitido é construído de tal maneira a facilitar a divisão do processamento entre o receptor e domínios analógico digitais tal que a aplicação pode ser simultaneamente ambos altamente eficientes e espectralmente de energia eficiente.
[011 ]A seguir faz-se referência às figuras que acompanham este relatório descritivo, para melhor entendimento e ilustração do mesmo, assim como, a definição das abreviaturas e simbologias utilizadas neste descritivo, onde se lê e vê: [012] As abreviaturas utilizadas: [013] ADC - conversor analógico-digital (analog-to-digital converter) [014JBER - taxa de erro de bit (bit error rate) [015JCLK - sinal de temporização dos circuitos elétricos (clock) [016] DAC - conversor digital analógico (digital-to-analog converter) [017] FEC - correção de erros orientado para frente (forward error correction) [018] Gb/s - Giga bits por segundo [019] GBd - Giga Baud (Giga símbolos por segundo) [020JIQ - (componentes do sinal) em fase e quadratura [021JITU-T -Setor de Normatização das Telecomunicações da União Internacional de Telecomunicações [022JQPSK - modulação por chaveamento de fase em quadratura (quadrature phase shift keying) [023] QAM - modulação de amplitude em quadratura (quadrature amplitude modulation) [024] NRZ - não retorna para zero (non return to zero) [025] ODU - unidade óptica de dados (ópticaI data unit) [026] OTU - unidade óptica de transporte (optical transport unit) [027] PDS - processamento digital de sinais [028JPM - multiplexação (multiplexado) em polarização (polarization multiplexing) [029] A descrição das Figuras: [030] A Figura 1 descreve a arte anterior, mostrando um esquema generalizado do lado transmissor que emprega PSD da interface de linha. Os sinais provenientes de clientes em diferentes protocolos são mapeados adequadamente pelo mapeador do sinal cliente (101). Um formatador de quadros (102) constrói quadros ópticos de dados ODU. O formatador de cabeçalho (103) adiciona a esses quadros cabeçalhos FEC, formando os quadros ópticos de transporte OTU. Em seguida, o bloco PDS (104) mapeia as sequências binárias em pontos de constelação digital da modulação desejada, e molda os pulsos. O bloco DAC gera um sinal contínuo que modula os moduladores IQ do módulo óptico (107). O sinal óptico é lançado na fibra do lado linha da interface.
[031] A Figura 2 descreve a arte anterior, mostrando um esquema detalhado dos blocos PSD/DAC da figura anterior (104-105). Os sinais binários são mapeados em pontos de constelação desejada para cada polarização pelo mapeador de constelação (201). Em seguida, um superamostrador de fator fixo (202), cujo objetivo é inserir zeros entre os pontos de constelação, é usado para obter múltiplas amostras por símbolo transmitido, e o filtro formatador de pulso (203) gera o sinal modulante em tempo discreto, convertido em tempo contínuo pelo DAC (204). Em caso de representar transmissor flexível, o sinal CLK sintonizável (205) pode alterar a frequência de operação dos blocos, alterando a taxa de transmissão.
[032] A mesma estrutura das Figuras 1-2 se aplica, também, aos transceptores flexíveis (ou definidos por software), que suportam múltiplos formatos de modulação, múltiplos códigos corretores de erro e múltiplas taxas de símbolo. Neste caso, os blocos correspondentes devem suportar mais de um modo de operação, permitindo escolher o conjunto de parâmetros que definem as características de operação de acordo com as condições do enlace óptico e requisitos do sistema (comprimento do enlace, taxa de transmissão requerida, ocupação espectral máxima, e etc.). Adicionalmente, o sinal CLK sintonizável pode alterar a frequência de operação dos blocos, alterando a taxa de transmissão. Essa técnica é vantajosa para suportar mais de uma taxa de código corretor de erro. Uma implementação particular pode divergir dos esquemáticos das Figuras 1-2, incluindo blocos adicionais.
[033JA Figura 3 descreve a arte anterior, mostrando um esquema generalizado do receptor óptico coerente, onde o receptor inclui o front-end óptico (301), que mistura o sinal recebido com o oscilador local, mapeando o campo do sinal em quatro sinais elétricos, correspondentes às componentes I e Q dos sinais ortogonais multiplexados em polarização. Após a conversão analógica-digital pelos conversores ADC (302), os sinais digitalizados são submetidos a uma série de procedimentos indicados na figura como condicionamento do sinal (303), que inclui recuperação de temporização, correção de atrasos diferenciais nas linhas, ortogonalização e normalização. Em seguida, um equalizador digital estático (304) compensa a dispersão cromática, e um equalizador dinâmico (305) com estrutura “borboleta” compensa os fatores de degradação dependentes de polarização (rotação de polarização, dispersão de modo de polarização, perdas dependentes de polarização) e outros.
[034] A Figura 4 indica a limitação da arte anterior, mostrando o tráfego agregado diário [Figura 4(a)] e semanal [Figura 4(b)] do ponto de troca de tráfego da interconexão das redes autônomas brasileiras [3]. As taxas de tráfego flutuam entre -100 Gb/s durante noite, e - 600 Gb/s nos horários de pico. Na arte anterior, a rede é dimensionada para acomodar a carga máxima de tráfego, levando ao desperdiço de recursos espectrais e consumo energético elevado.
[035] A Figura 5 apresenta uma forma de realização da invenção, objeto da presente patente, mostrando a cadeia de PDS do lado transmissor e a correspondente arquitetura do lado receptor para suportar a mudança de taxa/banda. Os símbolos digitais provenientes do mapeador de constelação (501) são interpolados para a taxa de transmissão desejada pelo interpolador de taxas múltiplas (502), e a sequência resultante, após passar por um superamostrador (503) é convoluída com o filtro formatador de pulso (504). O sinal em tempo discreto formatado alimenta o DAC (505), produzindo sinal em tempo contínuo, que modula o modulador óptico. Como as amostras do sinal formatado em tempo discreto na saída do formatador (504) são enviadas ao DAC (505) na taxa constante, a taxa de transmissão (e a banda ocupada) são efetivamente estabelecidas pelo interpolador variável (502), sendo a taxa de símbolos inversamente proporcional ao fator de interpolação. Do lado receptor, a saída do ADC (506) e submetida a uma série de procedimentos indicados na figura como condicionamento do sinal (507), que inclui recuperação de temporização, correção de atrasos diferenciais nas linhas (deskew), ortogonalização e normalização, com a subsequente compensação da dispersão cromática por um equalizador estático (508), de modo similar ao estado da técnica (Figura 3). Em seguida, o sinal digital é interpolado pelo interpolador de taxas múltiplas (509), cujo fator de interpolação é o inverso do fator do interpolador do lado transmissor (502).
[036] A Figura 6 apresenta uma forma de realização da invenção, mostrando a funcionalidade de seleção dos pacotes cliente pelo mapeador do sinal cliente. O mapeador dos sinais cliente (601) possui um seletor (602) que verifica os cabeçalhos dos pacotes cliente para decidir se esses contêm carga útil ou não. Caso positivo, os pacotes são passados para um buffer (603) para subsequente processamento. Caso contrário, os pacotes são descartados. As taxas de preenchimento e esvaziamento do buffer podem servir de indicação para mudança de taxa. Neste caso, o decisor (604) inicializa o procedimento de mudança de taxa/banda, atuando nos blocos subsequentes do módulo elétrico: formatador de quadros (605); formatador de cabeçalho FEC (606); e PDS (607).
[037] A Figura 7 mostra o resultado da interpolação da parte real de um sinal 16QAM [Figura 7(a) ] com quatro níveis de tensão, interpolado pelo interpolador de múltiplas taxas (502) pelo fator de interpolação 1.5 [Figura 7(b)].
[038] Em seguida descreve-se uma forma preferencial não restritiva de realização do presente circuito e seu método de funcionamento, objeto desta patente, onde a configuração e aplicação podem variar na forma adequada para cada modelo e situação desejada; descrevendo uma das possibilidades construtivas que levam a concretizar o objeto descrito e a forma como o mesmo funciona [039] O sistema da invenção proposta baseia-se na inclusão de dois interpoladores com múltiplas taxas de interpolação, um do lado receptor (509), e outro do lado transmissor (502), conforme mostrado na Figura 5. O interpolador de múltiplas taxas (502) do transmissor controla a taxa de símbolos do sistema, alterando a taxa de transmissão do sistema e a ocupação espectral do sinal óptico. O interpolador do lado receptor (509) é temporalmente sincronizado com o interpolador do transmissor, e a função dele é inverter a taxa de interpolação do interpolador do lado transmissor, de modo a manter taxa de amostras por símbolo constante na entrada do equalizador dinâmico (510). Assim, para taxas diferentes de transmissão, o equalizador dinâmico e toda a cadeia de PDS (501, 502, 503, 504, processamento digital de sinais) subsequente (especialmente o corretor de erros) trabalham com vazão de dados reduzida, reduzindo a potência associada ao processamento.
[040] O método da invenção proposta para as mudanças de taxa e banda síncronas consiste em realizar a mudança em vários passos discretos suficientemente pequenos, de tal forma que o equalizador dinâmico adaptativo (510) consiga rastrear as mudanças no sinal sem perder a convergência. Deste modo, o sistema se mantém completamente sincronizado durante as transições. Para um número de passos suficiente, os pequenos transientes da amplitude do sinal na saída do equalizador dinâmico (510) são completamente mascarados pelo ruído aditivo, de modo a ter uma influência desprezível nas estatísticas de erro. Assim, em nenhum momento a taxa de erro de bit (BER - bit error rate) do sistema ultrapassa a BER na taxa de transmissão nominal.
[041] Uma mudança de taxa de transmissão online requer funcionalidades adicionais do mapeador do sinal cliente (101). Em particular, o mapeador deve fazer a seleção de pacotes provenientes dos sinais clientes, se são ociosos ou não, ao invés de tratar todos os pacotes clientes como carga útil.
[042] Uma possível realização desta funcionalidade é descrita na Figura 6, onde mapeador dos sinais cliente (601) possui um seletor (602) que verifica os cabeçalhos dos pacotes cliente para decidir se esses contêm carga útil ou não. Caso positivo, os pacotes são passados para um buffer (603) para subsequente processamento. Caso contrário, os pacotes são descartados. As taxas de preenchimento e esvaziamento do buffer podem servir de indicação para mudança de taxa. Neste caso, o decisor (604) inicializa o procedimento de mudança de taxa/banda, atuando nos blocos subsequentes do módulo elétrico [fora o DAC (608), que opera a taxa fixa].
[043] A cadeia de PDS (501, 502, 503, 504, processamento digital de sinais) do lado transmissor e a correspondente arquitetura do lado receptor para suportar a mudança de taxa/banda estão descritas na Figura 5. Os símbolos digitais provenientes do mapeador de constelação (501) são interpolados para a taxa de transmissão desejada pelo interpolador de taxas múltiplas (502), e a sequência resultante, após passar por um superamostrador (503) é convoluída com o filtro formatador de pulso (504). A Figura 7 mostra o resultado da interpolação da parte real de um sinal 16QAM [Figura 7(a) ] com quatro níveis de tensão, interpolado pelo interpolador de múltiplas taxas (502) pelo fator de interpolação 1.5 [Figura 7(b)].
[044] Em uma realização alternativa, o superamostrador 502 e o interpolador 503 podem ser substituídos por um único bloco interpolador (502,503), cuja funcionalidade é idêntica àquela da concatenação de 502 e 503.
[045] O sinal em tempo discreto formatado alimenta o DAC (505) (conversor digital analógico (digital-to-analog converter)), produzindo sinal em tempo contínuo, que modula o modulador óptico. Como as amostras do sinal formatado em tempo discreto na saída do formatador (504) são enviadas ao DAC (505) na taxa constante, a taxa de transmissão e a banda ocupada são efetivamente estabelecidas pelo interpolador variável (502), sendo a taxa de símbolos inversamente proporcional ao fator de interpolação.
[046] Por exemplo, se a taxa nominal de símbolo (que também é a taxa máxima suportada) for de 32 GBd, um fator de interpolação de 4/3 (isto é, cada três símbolos convertidos em quatro amostras pelo interpolador variável 502) produz um sinal a 24 GBd. Conforme, o número de amostras digitais que representa cada símbolo na saída do formatador do pulso (504) aumenta com a redução de taxa.
[047] Do lado receptor, a saída do ADC (506) (conversor analógico-digital (analog-to-digital converter)) e submetida a uma série de procedimentos indicados na figura como condicionamento do sinal (507), que inclui recuperação de temporização, correção de atrasos diferenciais nas linhas, ortogonalização e normalização, com a subsequente compensação da dispersão cromática por um equalizador estático (508), de modo similar ao estado da técnica. Em seguida, o sinal digital é interpolado pelo interpolador de taxas múltiplas (509), cujo fator de interpolação é o inverso do fator do interpolador do lado transmissor (502).
[048] O sistema apresentado até agora pode ser projetado para trabalhar em qualquer fração da taxa nominal, ignorando as restrições de implementação em hardware. No entanto, uma tentativa de chavear entre duas taxas suficientemente diferentes (por exemplo, entre 30 e 20 GBd) resultaria em uma severa perturbação no bloco do equalizador dinâmico (510), levando a uma perda imediata de convergência, requerendo uma reinicialização e ressincronização do sistema do nível de bit ao nível de quadro. Esta condição é evitada pelo método proposto, em que o chaveamento é realizado em múltiplos passos discretos, suficientemente pequenos, para permitir que o equalizador estático se acomode com as perturbações provenientes dos transientes na mudança de taxa. Assim, os interpoladores de múltiplas taxas do transmissor (502) e do receptor (509) devem suportar um conjunto discreto de fatores de interpolação para taxas de símbolo intermediárias. Adicionalmente, um mecanismo de sincronização (511) garante que os interpoladores (503 e 509) estão cientes dos exatos instantes de chaveamentos.
[049] Desta forma, o circuito e método de mudança síncrona de taxa e banda do sinal em transceptores ópticos coerentes, objeto da presente patente, que descreve um circuito é baseado em interpoladores de múltiplas taxas introduzidos no transmissor e no receptor, sincronizados entre si, em que o interpolador do transmissor efetivamente controla a taxa de transmissão e a banda do sinal óptico, conforme descrito acima, apresenta uma configuração nova e única que lhe configura grandes vantagens em relação aos circuitos encontrados no Estado da Técnica. Dentre essas vantagens podem-se citar: o fato de permitir que o interpolador do transmissor efetivamente controle a taxa de transmissão e a banda do sinal óptico; o fato de poder permitir o equalizador dinâmico do receptor manter a convergência do sinal; o fato de poder permitir reduzir o consumo de potência relacionado ao processamento digital no receptor devido à redução da vazão de dados durante os horários de baixo tráfego; e o fato da redução de banda óptica permitir entregar a banda de sobra à camada de rede inteligente para ser utilizada por outros canais.
[050] Assim, pelas características de configuração e funcionamento, acima descritas, pode-se notar claramente que o CIRCUITO E MÉTODO DE MUDANÇA SÍNCRONA DE TAXA E BANDA DO SINAL EM TRANSCEPTORES ÓPTICOS COERENTES, tratam-se de um dispositivo novo e método de funcionamento novo para o Estado da Técnica os quais revestem-se de condições de inovação, atividade inventiva e industrialização inéditas, que os fazem merecer o Privilégio de Patente de Invenção.
REIVINDICAÇÕES

Claims (3)

1 - CIRCUITO E MÉTODO DE MUDANÇA SÍNCRONA DE TAXA E BANDA DO SINAL EM TRANSCEPTORES ÓPTICOS COERENTES, circuito baseado em interpoladores de múltiplas taxas introduzidos no transmissor e no receptor, sincronizados entre si, em que o interpolador do transmissor efetivamente controla a taxa de transmissão e a banda do sinal óptico, caracterizado por compreender dois interpoladores com múltiplas taxas de interpolação, um do lado receptor (509), e outro do lado transmissor (502), temporalmente sincronizados, através de um mecanismo de sincronização (511); onde do lado do receptor inclui um equalizador dinâmico adaptativo (510), um equalizador estático (508), uma série de blocos de condicionamento do sinal (507) que recebe os sinais dos ADCs (506) (conversores analógico-digital); onde do lado do transmissor inclui uma cadeia de PDS (processamento digital de sinais), que recebe os sinais binários, contendo um mapeador de constelação (501), o interpolador de taxas múltiplas (502), um superamostrador (503) e um formatador de pulso (504), passando pelo DAC (505) (conversor digital analógico) em direção ao modulador; com o circuito incluindo um mapeador dos sinais cliente (601) que inclui um seletor (602) um buffer (603) para subsequente processamento, um decisor (604) que inicializa o procedimento de mudança de taxa/banda, atuando nos blocos subsequentes do módulo elétrico formado pelo mapeador dos sinais cliente (601), o formatador de quadros (605), o formatador de cabeçalho (606) e o PDS (607), e fora do DAC (608), que opera a taxa fixa.
2 - CIRCUITO E MÉTODO DE MUDANÇA SÍNCRONA DE TAXA E BANDA DO SINAL EM TRANSCEPTORES ÓPTICOS COERENTES, circuito de acordo com a reivindicação 1, caracterizado por existir o fato do superamostrador e interpolador (502 e 503) poderem ser substituídos por um único bloco interpolador (502,503), cuja funcionalidade é idêntica àquela da concatenação dos blocos (502 e 503).
3 - CIRCUITO E MÉTODO DE MUDANÇA SÍNCRONA DE TAXA E BANDA DO SINAL EM TRANSCEPTORES ÓPTICOS COERENTES, método que acompanha o circuito de acordo com a reivindicação 1, caracterizado por ser um método para mudar a taxa de transmissão e a banda óptica ocupada pelo sinal online, de modo síncrono, em que o chaveamento é realizado em múltiplos passos discretos, suficientemente pequenos, para permitir que o equalizador estático (508) se acomode com as perturbações provenientes dos transientes na mudança de taxa de modo a permitir que o equalizador dinâmico (510) do receptor mantenha a convergência.
BR102015014189-0A 2015-06-16 Circuito e método de mudança síncrona de taxa e banda do sinal em transceptores ópticos coerentes BR102015014189B1 (pt)

Priority Applications (1)

Application Number Priority Date Filing Date Title
BR102015014189-0A BR102015014189B1 (pt) 2015-06-16 Circuito e método de mudança síncrona de taxa e banda do sinal em transceptores ópticos coerentes

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
BR102015014189-0A BR102015014189B1 (pt) 2015-06-16 Circuito e método de mudança síncrona de taxa e banda do sinal em transceptores ópticos coerentes

Publications (2)

Publication Number Publication Date
BR102015014189A2 true BR102015014189A2 (pt) 2016-12-27
BR102015014189B1 BR102015014189B1 (pt) 2024-04-09

Family

ID=

Similar Documents

Publication Publication Date Title
US10742327B2 (en) Coherent transceiver architecture
US7664403B2 (en) Synchronizing nodes in an optical communications system utilizing frequency division multiplexing
USRE41517E1 (en) Recovery and transmission of return-to-zero formatted data using non-return-to-zero devices
EP3028394B1 (en) Parameter control for optical multicarrier signal
EP1708391B1 (en) Method and apparatus for improving dual-polarization optical communication performance
US20110236025A1 (en) Sub-rate sampling in coherent optical receivers
US20110081872A1 (en) Digital Microwave Radio Link with a Variety of Ports
US20200389234A1 (en) Synchronization for subcarrier communication
CN102577177A (zh) 多值调制光发送接收装置以及多值调制光发送接收方法
WO2001089119A2 (en) Variable rate high-speed input and output in optical communication networks
CN102511132A (zh) 差动符号光发送接收装置
US20020024694A1 (en) Control channel for an optical communications system utilizing frequency division multiplexing
Xing et al. Demonstration of PS-QAM based flexible coherent PON in burst-mode with 300G peak rate and ultra-wide dynamic range
US7154914B1 (en) Through-timing of data transmitted across an optical communications system utilizing frequency division multiplexing
Liu et al. World’s first demonstration of real-time symmetric flexible rate PON with entropy-loading and 10G-class optics
AU2003240411A1 (en) Method and arrangement for reducing the signal degradation in an optical polarisation-multiplex signal
US10390116B1 (en) Optical modem line timing
BR102015014189A2 (pt) circuito e método de mudança síncrona de taxa e banda do sinal em transceptores ópticos coerentes
BR102015014189B1 (pt) Circuito e método de mudança síncrona de taxa e banda do sinal em transceptores ópticos coerentes
WO2001022628A1 (en) Channel gain control for an optical communications system utilizing frequency division multiplexing
Souza et al. Comparative study of 1-Tb/s single laser coherent optical systems based on OFDM and Nyquist FDM
Estarán et al. Coherent optical orthogonal frequency-division multiplexing for optical slot switched intra-datacenters networks
US20020012146A1 (en) Synchronizing nodes in an optical communications system utilizing frequency division multiplexing
US20220216939A1 (en) Methods and apparatus for sub-carrier interleaving to improve overall forward error correction
Rozental et al. Gradual symbol rate switching for synchronous operation of flexible optical transceivers

Legal Events

Date Code Title Description
B03A Publication of a patent application or of a certificate of addition of invention [chapter 3.1 patent gazette]
B06F Objections, documents and/or translations needed after an examination request according [chapter 6.6 patent gazette]
B15K Others concerning applications: alteration of classification

Free format text: A CLASSIFICACAO ANTERIOR ERA: H04B 10/00

Ipc: H04B 10/61 (2013.01)

B06V Preliminary requirement: patent application procedure suspended [chapter 6.22 patent gazette]
B09A Decision: intention to grant [chapter 9.1 patent gazette]
B16A Patent or certificate of addition of invention granted [chapter 16.1 patent gazette]

Free format text: PRAZO DE VALIDADE: 20 (VINTE) ANOS CONTADOS A PARTIR DE 16/06/2015, OBSERVADAS AS CONDICOES LEGAIS