BE1005492A6 - Systeme de traitement de donnees. - Google Patents

Systeme de traitement de donnees. Download PDF

Info

Publication number
BE1005492A6
BE1005492A6 BE9300255A BE9300255A BE1005492A6 BE 1005492 A6 BE1005492 A6 BE 1005492A6 BE 9300255 A BE9300255 A BE 9300255A BE 9300255 A BE9300255 A BE 9300255A BE 1005492 A6 BE1005492 A6 BE 1005492A6
Authority
BE
Belgium
Prior art keywords
data
controller
batch
storage device
cable
Prior art date
Application number
BE9300255A
Other languages
English (en)
Inventor
Declan C Finn
Stephen Tunney
Original Assignee
Cambridge Technologies Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to GB9303820A priority Critical patent/GB2275550A/en
Application filed by Cambridge Technologies Ltd filed Critical Cambridge Technologies Ltd
Priority to BE9300255A priority patent/BE1005492A6/fr
Application granted granted Critical
Publication of BE1005492A6 publication Critical patent/BE1005492A6/fr

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0766Error or fault reporting or storing
    • G06F11/0772Means for error signaling, e.g. using interrupts, exception flags, dedicated error registers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0706Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
    • G06F11/0727Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment in a storage system, e.g. in a DASD or network based storage system

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
  • Debugging And Monitoring (AREA)

Abstract

Un système de traitement de données (1) comporte un contrôleur de réseau (3), avec divers circuits raccordés à un câble de réseau (2). Chacun des circuits du contrôleur de réseau (3) est associé à un dispositif de mémorisation faisant partie d'une batterie de dispositifs de ce type (4). Un contrôleur de validation en ligne (10) effectue un traitement de validation de toutes les données introduites par un micro-ordinateur au câble (2). Le contrôleur (10) émet divers signaux sur le câble de réseau (2) suivant les sorties de validation: Ces signaux sont surveillés par un contrôleur d'erreurs (11), un contrôleur de transferts par lots (12) et un contrôleur de fichiers de visualisation (13). Ces contrôleurs sont activés par la reconnainssance d'un signal particulier pour le traitment des erreurs, le traitement des transferts par lots et le transferts de fichiers de visualisation pour la mise à jour d'un fichier de visualisation (35) stocké dans un dispositif de mémorisation: Un contrôleur de système (18) fonctionne en parallèle pour surveiller toutes les demandes d'accès et emmagasiner les données qui s'y rapportent dans un dispositif de stockage de système (30)

Description


   <Desc/Clms Page number 1> 
 



     "Système   de traitement de données" La présente invention se rapporte à un système de traitement de données du type comprenant un réseau local auquel sont reliés un contrôleur de réseau, des dispositifs de mémorisation et divers micro-ordinateurs d'utilisateurs. 



  La description du Brevet Européen EP-B1-0239638 présente u n système de traitement de données qui comporte un ordinateur individuel et s'attaque au problème du traitement de données sûres dans des contextes financiers. L'ordinateur individuel communique avec les divers appareils périphériques par l'intermédiaire de liaisons de communication et de bus d'interface. 



  La présente invention vise à assurer la sécurité du traitement de données telles que des données financières dans un système traitement de données du type doté d'un contrôleur de réseau. 



  D'une manière plus détaillée, les objectifs de la présente invention sont les suivants :- (a) validation automatique et immédiate des données et rétroaction en direction de l'utilisateur ; (b) amélioration de l'efficacité de l'introduction de données dans les dispositifs de mémorisation ; et 

 <Desc/Clms Page number 2> 

 (c) fourniture d'un temps de réponse rapide pour les micro- ordinateurs formulant sur le réseau des demandes d'accès aux données. 



  Suivant l'invention, on fournit un système de traitement des données qui comporte :- un câble de réseau bidirectionnel local ; un jeu de micro-ordinateurs reliés au câble et possédant chacun un clavier, une unité centrale avec mémoire de lecture et d'écriture et un clavier ; une batterie de dispositifs de mémorisation raccordés au câble de réseau et comprenant :- un dispositif de mémorisation de système ; un dispositif de mémorisation de lots ; un dispositif de mémorisation de transactions ; un dispositif de mémorisation de sommaires ; un dispositif de mémorisation d'erreurs ;

   un contrôleur de réseau comportant plusieurs circuits qui sont reliés au câble et comprennent :- un contrôleur de validation en ligne qui comporte un dispositif destiné à surveiller les données transmises sur le câble de réseau, à exécuter une validation en ligne des données transmises depuis un micro- ordinateur, à transmettre un signal d'erreur sur le câble de réseau en cas de détection d'erreur et à envoyer un signal validé de données une fois que toutes les données d'une session d'introduction de données par lot ont été validées :

   

 <Desc/Clms Page number 3> 

 un contrôleur d'erreurs qui comporte un dispositif destiné à surveiller les données du câble en vue de la transmission d'un signal d'erreur venant du contrôleur de validation, à communiquer avec le contrôleur de validation à la réception d'un tel signal et à transmettre la totalité des données portant sur une erreur au dispositif de mémorisation d'erreurs, ainsi qu'à extraire du dispositif de mémorisation d'erreurs la totalité des données concernées à la réception d'un signal émanant du contrôleur de validation si un traitement supplémentaire de ces données est requis ;

   un contrôleur de transferts de lots qui comporte un dispositif destiné à surveiller des signaux sur le câble de réseau et à détecter une demande de transfert par lots transmise à partir du contrôleur de validation, ainsi qu'à acheminer dans le dispositif de mémorisation de lots toutes les données validées au cours d'une session d'introduction de données par lots et à communiquer avec le contrôleur de validation, tant pour l'écriture que pour la lecture de données émanant du dispositif de mémorisation par lots ;

   un processeur de lots à délai bref qui comporte un dispositif destiné à assurer un déclenchement après l'écoulement de brefs laps de temps préétablis, selon une horloge en temps réel, à extraire des données   d u   dispositif de mémorisation par lots et à les traiter, à mettre à jour le dispositif de mémorisation de sommaires au moyen des données de résumé de données entrées durant ce bref laps de temps et à mettre à jour le dispositif de mémorisation de transaction avec les détails de chacune des transactions auxquelles les données se rapportent ;

   et 

 <Desc/Clms Page number 4> 

 un contrôleur de système qui comporte un dispositif destiné à fonctionner en parallèle et de manière autonome pour surveiller toutes les demandes d'accès transmises sur le câble, emmagasiner dans une mémoire sur carte les signaux d'emmagasinement correspondant aux demandes d'accès, puis transmettre ces données au dispositif de mémorisation de système lorsque le trafic sur le câble de réseau est faible. 



  Dans une réalisation, le système comporte par ailleurs un fichier de visualisation stocké dans un dispositif de mémorisation relié au câble de réseau et un contrôleur de fichier de visualisation qui est situé dans le contrôleur de réseau et comprend un dispositif destiné à surveiller en permanence les demandes d'écriture de données sur le câble ainsi qu'à capturer des demandes d'écriture selon des critères préétablis et à écrire les données dans le fichier de visualisation de manière qu'elles puissent être extraites immédiatement à la demande. 



  Il est préférable de prévoir également un système de traitement de données qui fournit en outre un processeur de lots pour périodes de temps longues, destiné à exécuter un traitement par lots après l'écoulement de longues périodes de temps qui sont un multiple des brefs laps de temps du premier processeur de lots susmentionné. 



  On comprendra plus clairement ia présente invention à partir de la description qui est donnée ci-après de certaines de ses réalisations privilégiées et n'est fournie   qu'à   titre d'exemple, en référence au dessin d'accompagnement, lequel est une vue schématique montrant un système de traitement de données de l'invention. 



  Si l'on se reporte au dessin, on y verra un système de traitement de données selon   l'invention, désigné d'une   manière générale par le numéro de référence 1. Le système 1 comporte un câble de réseau   bidirectionnel : 2   auquel est raccordé un contrôleur de réseau 3. Le 
 EMI4.1 
 câble 2 est également relié à une batterie d'appareils de stockage 4 e-e 

 <Desc/Clms Page number 5> 

 qui, dans la présente réalisation, consistent en disques durs magnétiques. Le câble 2 est également raccordé à plusieurs microordinateurs, non montrés sur le dessin. Pour les connexions aux divers micro-ordinateurs et aux circuits du contrôleur de réseau 3, on utilise des cartes d'interface réseau. 



  En bref, le contrôleur de réseau 3 comporte les circuits suivants, reliés chacun au câble de réseau 2 :- - un contrôleur de validation en ligne 10 ;   - un   contrôleur d'erreurs de base de données 11 ;   - un   contrôleur de transferts par lots 12 ;   - un   contrôleur de fichiers de visualisation 13 ; - des processeurs de lots 14 et 15 ; et   - un contrôleur d'imprimante 16.   



  Le contrôleur d'imprimante 16 est raccordé à une imprimante 17. 



  La structure du contrôleur de réseau 3 constitue un aspect important de l'invention, car elle commande le mode d'introduction des données par les micro-ordinateurs et de transmission de ces données dans la batterie d'appareils de stockage 4. Les divers circuits du contrôleur de réseau 3 fonctionnent en collaboration mutuelle pour atteindre les objectifs établis au commencement de la description. Un autre aspect important de l'invention réside dans la configuration de la batterie d'appareils de stockage 4. Elle comporte un dispositif de mémorisation système 30 de 200 MB, un dispositif de mémorisation de lots 31 de 5 MB, un dispositif de mémorisation de transactions 32 de 100 MB, un dispositif de mémorisation d'erreurs 33 de 5 MB et un dispositif de mémorisation de sommaire 34 de 50 MB.

   Les capacités des dispositifs de mémorisation peuvent bien entendu varier selon la quantité de données à stocker et les circonstances spécifiques. Un 

 <Desc/Clms Page number 6> 

 point important est qu'il y ait un dispositif de mémorisation distinct pour chacune des différentes fonctions décrites ci-dessous. Les dispositifs de mémorisation distincts peuvent être des sections segmentées d'un seul dispositif de mémorisation ou des dispositifs de mémorisation séparés physiquement. De même, les circuits du contrôleur de réseau 3 peuvent être intégrés dans un ou plusieurs circuits et les programmes qui les font fonctionner peuvent être stockés dans des mémoires fixes programmables électriquement, des mémoires fixes programmables, voire dans des tableaux de circuits programmables par zone.

   La manière dont chaque circuit est constitué pour exécuter sa fonction particulière peut varier. 



  Ces fonctions techniques garantissent un temps de réponse rapide de la part du contrôleur de réseau 3, de sorte que l'utilisateur installé devant le micro-ordinateur peut rapidement extraire des données. Ces fonctions garantissent par ailleurs que les données sont vérifiées d'une manière efficace, tant d'un point de vue matériel que pour réduire le temps requis pour l'introduction des données par un utilisateur. Ce point peut souvent s'avérer important dans les situations où la nature des données a trait à des transactions financières et où le temps peut être capital. 



  Le contrôleur de validation en ligne 10 est conçu pour vérifier continuellement si le câble 2 est en train de transmettre une demande d'accès aux données qui émane d'un micro-ordinateur. Le contrôleur 10 capture automatiquement toutes les données et exécute des opérations de validation par comparaison avec des critères pré-mémorisés. Ces opérations sont effectuées en communication avec le micro-ordinateur concerné, grâce à un jeu temporaire d'emplacements de mémoire dans le micro-ordinateur. 



  Si une erreur est détectée, le contrôleur 10 transmet de la manière 
 EMI6.1 
 suivante deux signaux différents sur le câble : ! : e (1) un signal adressé au dispositif de mémorisation d'erreurs C > 33 pour le stockage de données relatives à l'erreur ; et 

 <Desc/Clms Page number 7> 

 (2) un signal adressé au micro-ordinateur concerné pour signaler à l'utilisateur qu'une erreur s'est produite. 



  Le contrôleur 10 continue ensuite à valider les données en cours d'introduction, tout en surveillant le clavier du micro-ordinateur de manière répétitive, pour détecter si l'on y a tapé une combinaison particulière de touches activant le traitement des données qui ont été introduites. Ces touches peuvent être pressées immédiatement ou après l'introduction de la totalité des données. Dès qu'il a détecté la frappe de cette combinaison de touches, le contrôleur 10 valide les droits d'accès pour le micro-ordinateur en question par référence à des critères d'accès pré-mémorisés, puis extrait les contenus du dispositif de mémorisation d'erreurs 33 qui se rapportent à cette session précise d'introduction de données.

   Ces données sont transmises au micro-ordinateur par le câble 2, de manière que l'utilisateur puisse traiter les données en procédant aux modifications nécessaires jusqu'à ce que le contrôleur 10 communique un signal indiquant que toutes les données ont été validées. Une fois cette opération effectuée, le contrôleur 10 met à jour les données nouvellement traitées, mais aussi la totalité des données validées originales et les transmet au dispositif de mémorisation de lots 31, où elles sont stockées dans un enregistrement séparé associé à cette session d'introduction de données particulière. 



  Un aspect important de la présente invention réside dans le fait que le contrôleur de validation 10 fonctionne en synchronisme avec le contrôleur d'erreurs 11 pour contrôler les données erronées. Le contrôleur d'erreurs 11 assume en particulier les fonctions nécessaires à l'accès au dispositif de mémorisation d'erreurs 33 afin de garantir que les données soient correctement stockées dans un endroit où l'on pourra facilement y accéder à une étape ultérieure. 



   Le contrôleur d'erreurs 11 est activé à la réception d'un signal émanant du contrôleur de validation 10 et transmis par le truchement du câble 2. De même. le contrôleur de transferts par lots 12 est activé par le contrôleur 10 via le câble 2 lorsque toutes 

 <Desc/Clms Page number 8> 

 les données ont été validées et que le dispositif de mémorisation de lots 31 doit être mis à jour. 



  Le contrôleur de fichier de visualisation 13 communique avec le contrôleur de transferts par lots 12 pour extraire des données répondant à un critère préétabli. Ainsi, il est possible d'extraire la totalité des données relatives à un client déterminé d'un dispositif de mémorisation de lots 31 en une opération synchronisée avec le contrôleur de transferts par lots 12 et ces données sont transmises par le contrôleur 13 au fichier de visualisation 35. Ce contrôleur de fichier de visualisation 13 peut être programmé de telle manière que l'utilisateur soit en mesure de lui donner sans difficulté l'ordre d'extraire divers types de données pour les transmettre au fichier de visualisation 35.

   Cette particularité est importante, car elle permet à l'utilisateur d'un autre micro-ordinateur, tout comme à l'utilisateur d'origine, d'accéder très rapidement aux données en envoyant sur le câble 2 une demande identifiée par le contrôleur   1 3   et visant à extraire des données qui peuvent l'être très rapidement du fichier de visualisation 35 sans qu'il soit nécessaire ni de faire des recherches dans les divers dispositifs de mémorisation, ni de compiler l'information. 



  Une fois écoulé un court laps de temps   préétabli,   le processeur de lots 15 entre en action pour compiler la totalité des données qui ont été écrites dans le dispositif de mémorisation de lots 31, ainsi que pour trier et traiter les données afin de générer une information résumée qui est stockée dans le dispositif de mémorisation de sommaires   34. En outre,   le processeur de lots 15 fonctionne pour garantir l'écriture des données relatives à chaque transaction dans le dispositif de mémorisation de transactions 32. Ces opérations sont effectuées en traitement par lots à la fin d'une période de travail, par exemple un jour.

   Outre la transmission des données au dispositif de mémorisation de transactions 32 et de sommaires 34, le processeur de lots 15 écrit également en parallèle les données dans un contrôleur d'imprimantes 16. qui commande la génération de divers rapports 17. 

 <Desc/Clms Page number 9> 

 



  Parallèlement au fonctionnement des divers circuits 10, 11, 12,13, 15 et 16, le contrôleur de système 18 travaille en mode autonome pour vérifier l'ensemble du trafic sur le câble 2. Chaque fois que le contrôleur 18 détecte une demande d'accès d'écriture comme de lecture émanant de n'importe lequel des dispositifs 30,31, 32,33, 34 ou 35, le contrôleur de système 18 stocke ces données dans son circuit de mémoire et transmet à intervalles réguliers un signal indiquant une demande d'accès au dispositif de mémorisation de système 30 pour mise en mémoire. Ce dispositif de mémorisation de système 30 doit par conséquent être très vaste ; dans la présente réalisation, il possède une capacité de 200 MB.

   A certains moments, le contrôleur de système 18 efface une certaine quantité des données stockées dans le dispositif de mémorisation 30 afin d'atténuer la pression qui s'exerce sur sa capacité. Quand un microordinateur transmet sur le câble 2 un signal qui est reconnu par le contrôleur de système 18 comme une demande d'information, celuici extrait successivement du dispositif de mémorisation 30 la totalité de l'information nécessaire pour indiquer la structure de toutes les demandes d'accès aux dispositifs de mémorisation pour une période de temps spécifique. Cet aspect est particulièrement important pour la génération de pistes de contrôle et dans les cas où il convient d'assurer la confidentialité et la sécurité des données.

   Un aspect important de la présente invention réside dans le fait que le contrôleur de système 18 travaille sur un mode autonome et parallèlement au reste des contrôleurs et circuits et n'interfère pas avec leur fonctionnement. Ce point se vérifie en particulier du fait que ce contrôleur de système 18 emmagasine les données de système dans un circuit de mémoire interne et ne les transmet sur le réseau 2 que lorsque le trafic est faible. 



   Pour ce qui est maintenant du processeur de lots 14, il fonctionne après écoulement d'une longue période préétablie, par exemple un mois. Dans un premier temps, les opérations du processeur de lots
14 sont effectuées en référence au dispositif de mémorisation de sommaires 34 mais. suivant la nature des instructions d'entrée, il 
 EMI9.1 
 peut également se référer à n'importe lequel des autres dispositifs e 

 <Desc/Clms Page number 10> 

 de mémorisation pour l'extraction des données dans un grand traitement par lots. Les données triées et traitées qui résultent du fonctionnement du processeur de lots 14 sont transmises au dispositif de mémorisation de sommaires 34. Elles sont également 
 EMI10.1 
 transmises au contrôleur d'imprimantes 16 en vue de la génération ZD de rapports de synthèse pour la longue période préétablie. 



  On retiendra que les divers circuits du contrôleur de réseau 1 fonctionnent en lien avec le câble de réseau 2 et les divers dispositifs de mémorisation d'une manière qui garantit une introduction correcte des données tandis qu'au cours d'une session d'introduction de données, l'utilisateur n'est plus interrompu que lorsque cela s'avère absolument nécessaire. Ce point est particulièrement important lorsqu'il est nécessaire d'obtenir une réponse rapide. Le fonctionnement du fichier de visualisation 35 et du contrôleur 13 est particulièrement important sous cet aspect, étant donné que le mode de stockage des données   à "accès   rapide" peut être rapidement configuré par l'utilisateur installé devant le micro-ordinateur.

Claims (4)

  1. REVENDICATIONS 1. Un système de traitement des données qui comporte un câble de réseau bidirectionnel local ; un jeu de micro-ordinateurs reliés au câble et possédant chacun un clavier, une unité centrale avec mémoire de lecture et d'écriture et un clavier ; une batterie de dispositifs de mémorisation raccordés au câble de réseau et comprenant :- un dispositif de mémorisation de système ; un dispositif de mémorisation de lots ; un dispositif de mémorisation de transactions ; un dispositif de mémorisation de sommaires ; un dispositif de mémorisation d'erreurs ;
    un contrôleur de réseau comportant plusieurs circuits qui sont reliés au câble et comprennent :- un contrôleur de validation en ligne qui comporte un dispositif destiné à surveiller les données transmises sur le câble de réseau, à exécuter une validation en ligne des données transmises depuis un micro- ordinateur, à transmettre un signal d'erreur sur le câble de réseau en cas de détection d'erreur et à envoyer un signal validé de données une fois que toutes les données d'une session d'introduction de données par lot ont été validées ;
    un contrôleur d'erreurs qui comporte un dispositif destiné à surveiller les données du câble en vue de la <Desc/Clms Page number 12> transmission d'un signal d'erreur venant du contrôleur de validation, à communiquer avec le contrôleur de validation à la réception d'un tel signal et à transmettre la totalité des données portant sur une erreur au dispositif de mémorisation d'erreurs. ainsi qu'à extraire du dispositif de mémorisation d'erreurs la totalité des données concernées à la réception d'un signal émanant du contrôleur de validation si un traitement supplémentaire de ces données est requis ;
    un contrôleur de transferts de lots qui comporte un dispositif destiné à surveiller des signaux sur le câble de réseau et à détecter une demande de transfert par lots transmise à partir du contrôleur de validation, ainsi qu'à acheminer dans le dispositif de mémorisation de lots toutes les données validées au cours d'une session d'introduction de données par lots et à communiquer avec le contrôleur de validation, tant pour l'écriture que pour la lecture de données émanant du dispositif de mémorisation par lots ;
    un processeur de lots à délai bref qui comporte un dispositif destiné à assurer un déclenchement après l'écoulement de brefs laps de temps préétablis, selon une horloge en temps réel, à extraire des données d u dispositif de mémorisation par lots et à les traiter, à mettre à jour le dispositif de mémorisation de sommaires au moyen des données de résumé de données entrées durant ce bref laps de temps et à mettre à jour le dispositif de mémorisation de transaction avec les détails de chacune des transactions auxquelles les données se rapportent : et un con :
    râleur de système qui comporte un dispositif destiné à fonctionner en parallèle et de manière <Desc/Clms Page number 13> autonome pour surveiller toutes les demandes d'accès transmises sur le câble, emmagasiner dans une mémoire sur carte les signaux d'emmagasinement correspondant aux demandes d'accès, puis transmettre ces données au dispositif de mémorisation de système lorsque le trafic sur le câble de réseau est faible.
  2. 2. Un dispositif de traitement de données tel que revendiqué dans la revendication 1 et comportant par ailleurs un fichier de visualisation stocké dans un dispositif de mémorisation relié au câble de réseau et un contrôleur de fichier de visualisation qui est situé dans le contrôleur de réseau et comprend un dispositif destiné à surveiller en permanence les demandes d'écriture de données sur le câble ainsi qu'à capturer des demandes d'écriture selon des critères préétablis et à écrire les données dans le fichier de visualisation de manière qu'elles puissent être extraites immédiatement à la demande.
  3. 3. Un système de traitement de données tel que revendiqué dans les réclamations 1 et 2 et dans lequel est également prévu un système de traitement de données qui fournit en outre un processeur de lots pour périodes de temps longues. destiné à exécuter un traitement par lots après l'écoulement de longues périodes de temps qui sont un multiple des brefs laps de temps du premier processeur de lots susmentionné.
  4. 4. Un système de traitement de données substantiellement semblable à celui décrit ci-dessus en référence aux dessins d'accompagnement et comme illustré dans ceux-ci.
BE9300255A 1993-02-25 1993-03-18 Systeme de traitement de donnees. BE1005492A6 (fr)

Priority Applications (2)

Application Number Priority Date Filing Date Title
GB9303820A GB2275550A (en) 1993-02-25 1993-02-25 A data processing system
BE9300255A BE1005492A6 (fr) 1993-02-25 1993-03-18 Systeme de traitement de donnees.

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
GB9303820A GB2275550A (en) 1993-02-25 1993-02-25 A data processing system
BE9300255A BE1005492A6 (fr) 1993-02-25 1993-03-18 Systeme de traitement de donnees.

Publications (1)

Publication Number Publication Date
BE1005492A6 true BE1005492A6 (fr) 1993-08-10

Family

ID=25662711

Family Applications (1)

Application Number Title Priority Date Filing Date
BE9300255A BE1005492A6 (fr) 1993-02-25 1993-03-18 Systeme de traitement de donnees.

Country Status (2)

Country Link
BE (1) BE1005492A6 (fr)
GB (1) GB2275550A (fr)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6876991B1 (en) 1999-11-08 2005-04-05 Collaborative Decision Platforms, Llc. System, method and computer program product for a collaborative decision platform

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4787027A (en) * 1985-09-20 1988-11-22 Ncr Corporation System using an adapter board to couple a personal computer to a plurality of peripherals in a financial environment
US4799156A (en) * 1986-10-01 1989-01-17 Strategic Processing Corporation Interactive market management system

Also Published As

Publication number Publication date
GB2275550A (en) 1994-08-31
GB9303820D0 (en) 1993-04-14

Similar Documents

Publication Publication Date Title
CH679434A5 (fr)
CN107492030A (zh) 一种基于大数据的综合财务审计系统
EP0394114B1 (fr) Coupleur multifonctions entre une unité centrale d&#39;ordinateur et les différents organes périphériques de ce dernier
CH690048A5 (fr) Dispositif de sécurité commandant l&#39;accès à un ordinateur ou à un terminal de réseau.
FR2719730A1 (fr) Système pour transactions sécurisées par téléphone.
FR2859294A1 (fr) Systeme de reseau de disques et procede de commande d&#39;informations d&#39;erreur
US20060054684A1 (en) Surveillance system for application in automated teller machines
CA2296009A1 (fr) Procede de gestion d&#39;un terminal securise
EP0698851B1 (fr) Système lecteur de carte à mémoire ou à puce
BE1005492A6 (fr) Systeme de traitement de donnees.
BE1004541A6 (fr) Ameliorations apportees a des systemes de sauvegarde de base de donnees et en relation avec ceux-ci.
FR2677148A1 (fr) Procede et dispositif de gestion de configuration d&#39;articles.
WO2003107185A1 (fr) Procede et systeme de gestion des evenements____________________
CA2067902C (fr) Procede et dispositif de detection et de controle du gabarit de messages numeriques transmis a un dispositif de reception
EP1051693B1 (fr) Carte a memoire asynchrone
BE1005838A6 (fr) Systeme de traitement distribue de donnees.
EP0246119B1 (fr) Système optionnel de protection de l&#39;accès à un ordinateur
FR2717921A1 (fr) Dispositif de gestion de conflit d&#39;accès entre un CPU et des mémoires.
BE1005126A6 (fr) Communication de donnees et generation de rapports.
BE1005227A6 (fr) Dispositif de traitement de donnees avec validation de donnees.
CN108108925A (zh) 一种受限环境下干警交接班系统及方法
EP1051689A1 (fr) Carte a microprocesseur comportant un circuit de communication cable
BE1003773A7 (fr) Un appareil de traitement insensible aux defaillances.
CA2275940A1 (fr) Procede d&#39;interpretation dynamique de donnees pour une carte a puce
BE844694R (fr) Systeme de memorisation et de traitement d&#39;informations telles que des taxes

Legal Events

Date Code Title Description
RE Patent lapsed

Owner name: CAMBRIDGE TECHNOLOGIES LTD

Effective date: 19950331