TW201123196A - Bit error threshold and content addressable memory to address a remapped memory device - Google Patents

Bit error threshold and content addressable memory to address a remapped memory device Download PDF

Info

Publication number
TW201123196A
TW201123196A TW099119456A TW99119456A TW201123196A TW 201123196 A TW201123196 A TW 201123196A TW 099119456 A TW099119456 A TW 099119456A TW 99119456 A TW99119456 A TW 99119456A TW 201123196 A TW201123196 A TW 201123196A
Authority
TW
Taiwan
Prior art keywords
memory
address
memory device
read
bit error
Prior art date
Application number
TW099119456A
Other languages
English (en)
Inventor
Gurkirat Billing
Stephen Bowers
Original Assignee
Numonyx Bv
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Numonyx Bv filed Critical Numonyx Bv
Publication of TW201123196A publication Critical patent/TW201123196A/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • G06F11/10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
    • G06F11/1008Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0035Evaluating degradation, retention or wearout, e.g. by counting writing cycles
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/349Arrangements for evaluating degradation, retention or wearout, e.g. by counting erase cycles
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C2029/0409Online test
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C2029/0411Online error correction

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Read Only Memory (AREA)
  • For Increasing The Reliability Of Semiconductor Memories (AREA)

Description

201123196 六、發明說明: 【發明所屬之技術領域】 文中所揭露之主題係與重新映射(remap) 一記憶裝 置有關。 【先前技術】 記憶裝置被使用於許多類型的電子裝置中,像是電 腦、手機、個人數位助理、資料記錄器以及導航設備, 此處僅列舉-些範例。在這類電子農置中,其可能採用 許多不同形式的非㈣性記憶裝置,像是NAND或N〇R 快閃記憶體(flash)、靜·遺機存取記憶體(SRAM)、動態 隨機存取圮憶體(DRAM)與相變化記憶體,此處僅列舉 -些範例…般來說’寫人或編程程序可用來將資訊儲 存於這類記憶裝置之中,而讀取程序則絲取回所儲存 之資訊。 這類非揮發性§己憶裝置可以包括隨時間缓慢衰退 的5己憶裝置,其可能導致在讀取這類記愧體時發生__ ^個讀取及/或寫入錯誤的可能性增加°。5;然這種錯誤^ 者可在-記憶裝置中進行更正,但這類更正可能在錯誤 數增加時變得困難或無法進行。 【實施方式】 ^在此說明書中,“一實施例,,或“一項實施例,,一 詞意味著以該實施例it行描述之—特定特徵、結構或特 性係含括在所主張標的物之至少—實施例中。因此,在 此說明書中多處出現的“在一實施例中”或“在一項 貫如例巾#片語並非—定是指相同的實施例。此外, 201123196 定的特徵、結構或特性可以結合於—或多個實施 退的裝置可以包括隨時間緩慢衰 -u ^ ,2^ ,、可此導致在項取這種記憶體時發生一 二個;1的可能性增加。這類錯誤可以在-計算系統 〇 品V中更正,例如藉由使用錯誤更正碼(error Γ觀ECC)或是其他這類的演算法。從一系 ; 而§,其可以狀是否要繼續使用這種易出錯的 (ΓΓί^^。如下文中所進—步描述者,這類判定 而定^ 雜錯料與—錯誤臨界值的比較 間加以:義°: il::值:ί記憶襄置的設置階段期 元出頊'乍中特疋的δ己憶裝置會在這類單 2=單元形成的錯誤量接近於-錯誤二: 達用會被中斷。例如,不-定要 :二接;:錯誤臨界值的錯誤量可以是-憶早7"可能即將產生過多錯誤的方法。例如 以在该圮憶單元實際開始嚴重 八 2錯的記憶單元。如果特定記憶單元用4類 擇其他替代的記憶單元來保持整體二:裝 “里的一情況下將一易出錯的記憶位置重:二 emap)s正確作用中的記憶位置的。 序至少部分是取決於因讀取重^^的耘 成的錯誤量及/或頻率的資訊而定。在== 4 201123196 =°己U衷置可被存取的部分,例如透過一種讀取及/ = ”’、入耘序,或是使用位址來識別這種記憶位置及/或部 刀例如,如下文中會進一步解說者,一 ECC解碼器可 =來判定位元錯誤率及/或與讀取一記憶體特定部位有 I的位7〇錯誤量。接著’該位元錯誤率及/或位元錯誤量 y以與一錯誤臨界值相比,例如,其可以包括對於可接 受誤量—種實質的限制。根據這種比較結果,其可 決定是否要撤回(retire,如中斷其使用)產生該錯誤的記 憶體特定部分。 在一特定實施例中,撤回部分記憶裝置的程序可以 包含將儲存在該欲被撤回的記憶裝置部分中的資料之 ,表信號移動至或轉換成該記憶裝置的另一部份。在一 =作中,一記憶元件撤回部分所重新定位(relocate)後的 資料之代表信號可以被移動至該記憶元件的一備用(空 出的)部分。例如,如下文中將進一步詳細說明者,這種 记憶裝置的備用部分可以包含該記憶裝置最初未被辨 別或被認為是該記憶裝置完整容量的一部分之實體位 置。撤回一記憶裝置部分的程序也可以包含將該記憶裝 置欲撤回部分的位址重新映射以對應該記憶裝置一新 的備用部分的位址。例如,如下文中將進一步詳細說明 者,這種重新映射後的位址可以被儲存在一内容可定址 式 5己憶體(content-addressable memory,CAM)中。當然, 這種程序僅為本發明之範例,其所欲主張之標的物並未 受此限制。 在一實施例中,如以上所描述的程序可以牵涉到一 種包括相變化記憶(phase-change memory,PCM)裝置的 記憶裝置。據此,當相變化記憶衰退時,由該相變化記 憶部分所產生的位元錯誤率及/或位元錯誤量可能會增 201123196 加。。。廷種錯誤在某些程度而言可使用如一錯誤更正碼解 碼器及/或其他這類的錯誤更正演算法來更正。然而,上 =的,°吳畺有可能會增加至超過這種錯誤更玉技術的 能力範圍。因此’較佳的作法是根據指示來將這種可能 已經開始或正在開始產生超額錯誤的記憶部分撤回。 ▲如以上所描述的實施例可以成功地使用那些可靠 度較低的技術之儲存裝置,像是現今那些因可靠度測試 結果較差、被略除不計的晶粒。同樣的,這種實施例吁 使儲存裝置的生命週期延長為其大多數記憶單元的生 命週,,而非其相對少數的記憶單元之生命週期。 第-圖為根據_實施例一記憶裝置之示意圖。記憶 裝置100可以被劃分為一主要記憶體11〇與一 3二20:記憶裝置100可以包括NAND或咖快閃; 憶體、靜紐機存取記憶體(S R AM)、動態隨 '。己 體(dram)或相變化記憶體(PCM),此處僅 圮憶 例。記憶裝置100可以包括一使用者可定 些範 間,其包含這種主要與備用的記憶體部分及記憶空 其他的記憶部分,其彼此間可以連續或不連 或多個 在或不位在-單-裝置上。主要記憶體11G與備=可位 體120可以包括獨立的可定址空間,其可以Μ圮憶 取、寫入及/或抹除等程序來存取。’、 错由如讀 根據一實施例’記憶裝置100的—或多個 儲存以該記憶裝置100 一特定狀態所表示之資^可以 資訊的代表信號。例如,代表該些資料及/或資气I及/或 信號可以藉由影響或改變該記憶裝置100這類部子 態使泫些 料及/或資訊表現成二元資訊(例如丨與 ' 狀 方式而被“儲存”在該記憶裝置部分中。因此,在— 實作中,這類因為要儲存代表該些資料及/或資訊之 6 201123196 而進行之記憶部分狀態改變係可看作是該記憶策置100 轉換至不同狀態或態樣之動作。 δ己憶裝置100可以被配置成在初始時就包拉了對應 該記憶裝置100完整可使用容量的主要記憶體丨10。這 種初始配置可以額外包括不需要被包含在記憶裝置容 量判定中的備用記憶體120。然而,如果主要纪憶體的 部分變成無法使用或是在讀取/寫入程序期間造成超額 的錯誤量時,備用記憶體120便可以用來取代部分的主 要記憶體110。當然,這種記憶體配置的細節僅為範例, 其所欲主張之標的物並不受此限制。 第二圖為根據一實施例一記憶體讀取程序2〇()的流 私圖。在步驟205會開始進行讀取代表儲存在一記憶裝 置部分中資訊之信號的讀取程序,例如由一庫^裎 式所起始’該應用程式提供一或多個讀取位== =的已儲存資料出處分別識別出—或多個記憶位置。在 乂驟210’可提供-或多個這種讀取位址至一内容可定 憶體(CAM) ’其可進行動作來搜尋對應該些所提 供項取位址可能的重新映射後位址。在一 $可定址式記憶體可以儲存使原始位址鱼所對應的重 產生關聯之資料庫及/或表格。據二 驟230可猎由搜尋這_容可定址式記 是否與該内容可定^式記憶體中- °如果不相關聯,搜尋該 二口得無結果⑽u)訊息,接著讀取程 步驟240,輸出該原始讀取 會引進 該原始讀取位址可以用來^^ ^在步驟㈣處’ 驟,從該記憶裝置裳置。接著’在步 ^始靖取位址讀取的資料可以 201123196 被提供至錯誤檢查硬 或如其他這=更更正碼 讀取位址具:對ΐ步:重=,如果其判定-收到的原始
Jf Jfr ψ ΛΑ ^ ,於该步驟會傳輸對應一特^ = = = : = ;如此,在步驟二 ;=:=用7重新映射後位址可以讀取該= 叫從該記憶元件之重新映射後;:位=【驟 i=c被二錯及誤r-硬體及/或軟體,像 i馬(;)解碼錢/或如其他這種錯誤更正演算半 n圮憶讀取程序的細節僅為範 主張 之標的物並不受此限制。 人主張 第三圖為根據-實施例一記憶體讀取程4 _ ^刀中貝3ft之㈣的讀取程序,例 ,開始’該應用程式提供一或多個讀取位置充:J :賣取的已儲存資料出處分別識別出一或多個記憶位 ,。例如’透過對讀取資料進行同位檢查(parity)之方 式,錯誤更正碼(ECC)硬體及/或軟體可以用來檢查及/ ^更正讀取資料中的錯誤。接著,在步驟31G,初始的 讀取資料可以與已更正的讀取資料相比較,因而判定出 發生在該記憶讀取程序中的錯誤量。在一特定實作中, 這種錯誤量可以以位元錯誤率(bit err0r rate, BER)來表 示,其可以包括錯誤位元數量對於讀取位元總數量的比 率。在步驟320,因讀取來自一記憶裝置部分的資訊之 代表信號所產生的位元錯誤率或錯誤量可以與一錯誤 8 201123196 臨界值相比較。例如,其可以包括代表一最大可接受位 元錯誤率(BER)或最大可接受錯誤數的數值,超過此數 值的其他錯誤可能無法被成功更正;這種錯誤臨界值可 以包括代表一特定記憶裝置可接受之位元錯誤率或錯 誤量的實值上限,如第1圖中所示的記憶裝置100。在 此錯誤臨界值或以下,錯誤更正碼硬體及/軟體可以更正 讀取錯誤。但在此臨界值以上,其有較高的可能無法更 正所有的讀取錯誤。 在步驟330,至少部分根據讀取這類記憶體部分是 否造成了太多錯誤來決定是否要撤回部分的該記憶裝 置。如果這類錯誤量係在錯誤臨界值以下,那麼讀取程 序300便會進行到步驟340。例如,於該步驟中可將讀 取資料提供至請求該讀取資料之一應用程式。另一方 面,如果這種錯誤量超過錯誤臨界值,那麼讀取程序300 便會進行至步驟350。例如,於該步驟中開始進行導致 過多錯誤之記憶部分的撤回程序。在一特定實作中,最 初儲存在這種易出錯的記憶部分中的資料可以被移動 至另一正常作用中及/或健全的記憶部分。這種新的記憶 部分可以包括部分的備用記憶體,如第一圖中所示之備 用記憶體120。在步驟360,用以識別該資料原始記憶 位置之一記憶位址或是多個記憶位址可以進行重新映 射之動作,以識別該資料被重新定位的新記憶部分。在 一實作中,重新映射的動作可以包括如透過一向量來指 定一新的位址以對應一原始位址,因此對該原始位址的 呼叫便可以被重新導向至那些可指定重新定位後資料 之位置的新位址。在步驟370,有關於這種經重新映射 後位址的資訊可以被提供至一内容可定址式記憶體,其 可將這類資訊保存在一向量重新映射表格中,其在下文 201123196 中將詳細描述。在重新映射一易出錯的記憶部分後,讀 取,序300可以進行至步驟34〇。例如,於該步驟中會 將讀取之資料提供至請求該讀取資料之一應用程式。當 然,這種讀取程序僅為本發明之範例,其所欲主張之標 的物並不受此限制。 一第四圖為根據一實施例一向量重新映射表格4 〇 〇之 =意圖。在其他實作中,表格4〇〇中所包含的資訊並不 需要以表格形式來呈現;例如,這種資訊可以包括一種 陣列或是其他組織這種資訊的方式。這種資訊可以訊號 形式儲存在一内容可定址式記憶體中。欄位41〇可以包 括原始位址440之清單,像是addri、addr2、addr3等等; 狀態攔位420可以包括關於被列於攔位41〇中之一對應 原始位址是否已經被重新映射的資訊;而攔位43〇可以 包括一重新映射後位址450的清單,像是addrl’、 addr2、addr3’等等,其與列於攔位41〇中的原始位址 440相對應。 在一實作中’原始位址440可以包括由一應用程式 及/或糸統所發出s買取請求中内含的一或多個位址,該應 用寿壬式及/或糸統會查§旬有關儲存在記憶裝置1 〇〇中一 或多個位址位置處之資訊。狀態欄位420可以包括描述 一原始位址440是否已經過重新映射動作之元資料 (metadata)。如果這種重新映射動作已經發生,那麼欄位 430可以包括一對應該些原始位址440的重新映射後位 址450。為了根據第一圖之範例來加以描述,圖中 addrl、addr5、addr7與addr8已經分別被重新映射至 addrl’、addr5,、addr7’與 addr8,,而 addr2、addr3、addr4 與addr6並未被重新映射。在此,並未被重新映射之原 始位址在攔位430中並不具有對應之重新映射後位址。 201123196 例如在另—料t,目為㈣崎後㈣ 代表特定的原始位址440已經子在已足 =r需要含有狀態=量重故 ==22僅為本發明之範例,其所欲主張之標 -控==;=一之示意圖。 容個n接代表讀取請求5G5的一或 取請求5G5包括指明從—記憶裝置525 位置。如以上所述,記憶裝置525可以 所收到之°隨該讀取請求 (CAMM1S —*傳 内容可^式記憶體 址式妙體5ΥίίΓ將這種位址來無存在該内容可定 比較::特定始:址有關的重新映射後位址相 使用者Μ 作巾新映射程序不f要系統層級 址總是會包括原始位址;== 聯:ί!後其關聯之重新映射後位址產生關 -原始位址空間至體(:ΑΜ)515可以提供 方式下,控制器510可:;=::的轉譯。在這種 重新映射德的了以判疋碩取睛未505是否包括已 讀取請求505弓丨導至根幸據這種決定’控制器510可以將 53〇以要^己憶體wo或是備用記憶體 至主要記憶以將該讀取請求傳遞 射,則控制器510可以將|;\^位址係已經被重新映 新映射後位址,此重新^取^求505修改成包括一重 體53〇。接著,不炎3斤映射後位址將被引導至備用記憶 w疋主要記憶體520或備用記憶體53〇 201123196 =可以提供讀取資料535至一錯誤侧區塊獨。例如, ,、可以包括一錯誤計數器及/或一錯誤更正碼解碼器。在 :實施例中,包括錯誤更正碼解Μ在㈣錯誤偵測區 塊5 40可以設置在記憶裝置5 2 5的一晶片元件之中。在 =一實施例中,可以在系統層級(如在—應_式之 =共-包括錯誤更正碼解碼器在内的錯誤偵測 =〇。錯誤制區塊540可以偵測及/或更正任何存在於 項取貢料535中的錯誤’並可以將這種偵測到的錯誤以 二位元錯誤率(腿)及/或位元錯誤量形式來加以表現。 ^此,錯誤偵測區塊540可以提供更正後的讀取資料⑷ 二弓丨=取請求505之實體,像是一應用程式及/或該主 …充。錯誤偵測區塊540也可以將在讀取資料535中 之錯誤量的相關資訊提供給一比較引擎55〇。在 ΐ置tit540含有一錯誤更正碼解碼器設置在記憶 ,置525的日日粒兀件中的情況下,這種錯誤 級以一比較引擎應用程式來加以存:。例如在f =中’錯誤更正碼解碼ϋ可以包含可為比較引擎55〇 二,引擎可_測 根攄至至控制器510°控制器510可 置仍^卩^ k㈣較結果來判定是否要撤回記憶裝 部分。例如,如果這種比較指出該記憶! 誤量,鮮在讀取程序㈣形成了超額的位元錯 的記㈣:工二二510可以起始—程序以撤回該易出錯 •分中的資料重新定位在記憶體的另一部份二 12 201123196 如,資料可以從主要記憶體520的一特定部分移動至備 用記憶體530。據此’控制器510可以將那些原本用以 識別欲撤回記憶部分的位址修改成識別該新的記憶部 分的位址,以包含該重新定位後之資料。這種被修改、 重新映射後的位址接著可被寫入一内容可定址式記憶 體之中,其可以與原始位址產生關聯。例如,對於引入 讀取請求505之一應用程式及/或主機系統而言,這種記 憶體撤回程序係可以無縫方式(seamlessly)進行。當然這 種記憶系統的實作僅為本發明之範例,其所欲主張之標 的物並不受此限制。 第六圖為根據一實施例一記憶系統600之區塊圖。 一使用者應用程式610係被配置來提供一讀取請求至驅 動器640。在一實作中’使用者應用程式610、内容可 定址式記憶體625、及/或驅動器640可以包括軟體,像 是可由一或多個特殊用途型處理器執行來進行下述一 或多個程序的指令。相比之下,儲存裝置65〇可以包括 硬體,然而所欲主張之標的物並不受此限制。 該内容可定址式記憶體625包括一 包括一列出原始位址之部分
體晶粒6 70。例如,其可 ^在一實施例中,使用者應用程式610可提供一原始 頃取位址’其會被提供至—内容可定址式記憶體625, 。據此, I定讀取 ¥讀取位 。接著,驅動器 相變化記憶(PCM)儲存裝置 讀取資料的位置。 可以包括主要相變化記憶體 13 201123196 由驅動器_所提供之位址而讀取相變化 °己隐儲存裝置650之任一部分。 匕 接著,主要的相變化記憶體晶粒66〇或備 ^ ί 68^ eBTJ70 f可以提供讀取f料至—錯誤更正i 解碼哭錯誤計數器及/或一錯誤更正碼 产在貫她例中,錯誤更正碼引擎080可以設置 記憶刪置650的一晶片元件之中。 正碼引擎_可以着及/或更正在讀取㈣中出現的 =錯之’並可將這種被刪除的錯誤表示成位元錯誤率 (R)、母子瑪及/或每次存取資料量的位元錯誤量 ί用擎68°可以提供更正後的讀取資料至 之:,並可提供有關在讀取資料中出現 姐二°、里的貝汛至驅動器640。接著,驅動器640可以 ,ι、Γ 除錯誤的數量至使用者應用程式610。根據至 =刀㈣錯誤的數量,制者應難式_可決定是 650 =使用上述一或多個程序的相變化記憶儲存裝置 你A 士之一特定部分。當然這種記憶系統的配置與實作 ^為本發明之範例,其所欲主張之標的物並不受此限 制。 七圖為描述—計算系統700之示範實施例示意 ’、包含一記憶裝置710,並如同上述般可以被劃分 為主要,分與備用部分。一計算裝置7〇4可代表任何可 ^置來官理記憶裝置71Q的裝置、設備及/或機器。記憶 7置可以包含—記憶體控制器715與一記憶體 22 °就範例而非限制而言,計算裝置704可以包含: 一或多個計算裝置及/或平台,例如像是一桌上型電腦、 膝士型電腦、一工作站、一伺服器裝置或其他類似裝 ,一或多個個人運算或通訊裝置或設備,如個人數位 201123196 助理、移動式通δ隨置或其他類似裝置;—運算系統及 /或相關服務能力提供器’例如像是—資料庫或資料儲存 服務提供器/系統;及/或其任意組合。 需S忍清的疋在系統700中所表示之所有或部分的各 式裝置以及在文中所進一步描述的程序與方法都可以 利=或是以包含硬體、韌體、軟體或其任意組合的方式 所實作。因此,就範例而非限制而言,計算裝置7〇4可 以包合至少一透過一匯流排74〇與記憶體722耦合運作 2處理單元720,及-主機或記憶體控制器 715。處理 單元720係代表可配置來執行至少一資料運算步驟或程 f之部分的一或多個電路。就範例而非限制而言,處理 單兀720可以包含一或多個處理器、控制器、微處理器、 微控制器、特殊應用積體電路(Applicati〇n Spedfic Integrated Circuit,ASIC)、數位信號處理器、可編程式邏 輯裝置、場可編程式閘陣列(Field_pn)grammable㈣ ^ay FPGA)、及其他類似襄置、或其任意纟且合 早兀720可以與記憶體控制器715通訊以
^的運作,像是讀取、寫入及/或抹除,以及如 ,憶體劃分程序。處理單元72〇可以包章-配置來與記憶體控制器715通訊。例如,^ =統可以產生命令並透過匯流排74〇傳 J 控制益715。例如,這種命令可能含有 巧體 部份的記憶體722以將-或多個屬性 ^刀至少 聯,並根據至少部分要進行編程及= 刀產生關 特定的劃分區加以編程。 子之貪料類型將— 記憶體722可代表任意的資料儲 憶體722可以包含一主要記憶體724及/ a例如,記 720。如以上所述,在一特定實施例 '一次要記憶體 15 ,5己憶體722可 201123196 艮f該記憶體之-或多個屬性及/或- ^ 3 Ik機存取記憶體、唯讀 ==被描繪成與處理單:二=應; 理單元tΠ,的全部或部分都可以被設置在該處 或相結合。或是與處理單元720具有共同的位置 例如,次要記憶體726可以包含與主 J類:,憶體形式’及/或-或多個資料儲存ΐ置或i ί置學碟片、磁帶裝置、-固態記憶體 P s丄ί :貫_中,次要記憶體726可被容收 ”與一電腦可讀取式媒介728 二=電腦可讀取式媒介728可以包含任何可」 =製,用於該系請中-或多個裝置之可存取 料、程式碼及/或指令的媒介。 於入Π ’計算裝置704可以包含一輸入/輸出端7 3 2。 輸入/輸出端732係代表—或多個可配置來接收或 入人類及/或機器輸人之裝置或特徵,及/或—或多個 =置來傳送或是提供人類及/或機器輸出 徵。就範例而非限制方面,該輸入/輸出端732 包合-操作性配置之顯示器、擴音器、鍵盤、 跡球、觸碰式螢幕、資料蟑等等裝置。 上文的詳細敘述中提出了許多特定的細節 對本發明所主張之標的物有更完整的瞭解。然 領域之技術者應該瞭解所主張之標的物可以 這些特定細節的條件下完成。在其他的場合中 不會對-般技術者所已知之方法、裝置或系統 = 描述’以避免模糊了本發明主題。 々,、、田 201123196 上文詳細描述中的某些部分係以儲存在一特定裝 置或特殊用途型運算裝置或平台中之記憶體中的二元 數位訊號之演算法或操作符號表現形式來呈現。在此特 定說明書的文義中,特定裝置或其他類似的用語包含一 般用途型的電腦,只要其會被編程來依循來自程式軟體 之指令執行特定操作。演算法描述或符號表現方式都是 信號處理或相關領域中一般技術者所使用的技術範 例,以將其成果之本質傳達給此領域的其他技術者。在 此,演算法一般會被認為是一種首尾一致的操作序列或 類似的信號處理,其可以達成想要的結果。在此段語意 中,操作或程序係牽涉到物理量的實體操作運算。一般 來說,雖然並非必要,這種物理量係以電子或電磁信號 的形式來表示,其可以被儲存、傳送、結合、比較或是 運算。原則上為了共同使用的理由,其已證明將這些信 號指做為位元、資料、數值、元件、符號、字元、用詞、 數量、數字或其他類似形式在某些場合是相當方便的。 然而,應瞭解所有這些或是類似的用詞都可以與適當的 物理量產生關聯,其只是方便的標號。除非有另外特別 陳述,如從以下討論中顯見的,在整篇說明書討論中所 使用像是“處理”、“運算”、“計算”、“判定”或 類似用語係會被理解成是指稱一種特定裝置(如一特殊 用途型電腦或類似的特殊用途型電子運算裝置)的動作 或程序。因此,在本篇說明書的文義中,特殊用途型電 腦或是類似的特殊用途型電子計算裝置等係可以操作 或傳輸信號,其一般來說以記憶體、暫存器或該特殊用 途型電腦或類似的特殊用途型電子計算裝置之其他資 訊儲存裝置、傳輸裝置或顯示裝置之中的物理電子或電 磁量來表示。 17 201123196 文中所使用之“及,,、“或” J含多;f義’其係至少部分會視其使用時= r則‘…‘‘或” A、B及C以及具有排除意義之a、b或c。::義之 明書中所提到的“一實施例,,或P在,份說 意味著與該實齡!進㈣連描述之料特等列 特性等係含括在所主張標的物之至少厂,、或 巧在在巧說明書中多處出現的“在—實二,,。: 在一項貫施例中”等片語時1並 Jτ 次 = 狀:。文中所描述之實施例可包 ΐϊ二:或設備’其利用數位信號進行摔作。 讀w包括電子信號、絲錢 丁, 之間提供資訊之任何能量形式。㈣。唬或在位置 予以ί Ϊ H:對Λ前被認為是本發明示範實施例者 領域技術者應可瞭解到本發明在 不者離所主張彳*的物的前題下可 物=。此外,在不背離文 所:行適用於其所主 ==其,之特定實施===: 圍與域相申請專别範 【圖式簡單說明】 本發明非限m非窮舉师的實施例將參照隨附圖式加 201123196 以描述,除非有特別說明,否則在不同圖式之 號係意指相同的部件。 s相同的元件符 圖為根據一實施例一記憶體配置之示意圖。 圖 ,亡圖為根據一實施例一記憶體重新映射二序的流程 =二圖為根據另-實施例-記憶重新映射程序❸U圖。 四圖為根據另一實施例一向量重新映射表格之示意圖。 第五圖為根據一實施例一記憶系統之示意圖。 第八圖為根據另一實施例一記憶系統之區塊示意圖。 第七圖為根據一實施例一運算系統與一記憶裝置之區塊 示意圖。 【主要元件符號說明】 100 記憶裝置 110 主要記憶體 120 備用記憶體 200 讀取程序 205, 210, 220, 230, 245, 255, 260 步驟 300 讀取程序 305, 310, 320, 330, 340, 350, 360, 370 步驟 400 向量重新映射表格 410 搁位 420 狀態攔位 430 搁位 440 原始位址 450 重新映射後位址 500 記憶系統 505 讀取請求 201123196 510 控制器 515 内容可定址式記憶體 520 主要記憶體 525 記憶裝置 530 備用記憶體 535 讀取資料 540 錯誤偵測區塊 545 讀取資料 550 比較引擎 560 比較結果 600 記憶系統 610 使用者應用程式 620 部分 625 可定址式内容記憶體 630 部分 640 驅動器 650 儲存裝置 660 相變化記憶晶粒 670 相變化記憶晶粒 680 錯誤更正碼引擎 700 系統 704 計算裝置 710 記憶裝置 715 記憶體控制器 720 處理單元 722 記憶體 724 主要記憶體 726 次要記憶體 20 201123196 728 電腦可讀取式媒介 732 輸入/輸出端 740 匯流排

Claims (1)

  1. 201123196 七、申請專利範圍: 1. 一種系統,包括: 二一錯誤更正碼(ECC)解碼器,用以接收代表讀取自 7記憶裝置的信號’並決定與代表該資料之被讀取信 號有關聯的一位元錯誤率及/或位元錯誤量;以及σ ^ 一重新映射控制器,用以至少部分根據該位元錯 ,率及/或位元錯誤量是否滿足或超過一錯誤臨界值而 提供遠記憶裝置之一重新映射後位址至一内容可定址 式記憶體(CAM)。 2. ,申凊專利範圍第1項之系統,其中該内容可定址式 記憶體(CAM)係適宜用於接收一讀取位址,並傳輸一 至少部分回應該讀取位址是否對應於該内容可定址式 3己憶體中所儲存之重新映射後位址的信號。 3. 如申請專利範圍第2項之系統,進一步包括: 一選擇部分,用於選擇該讀取位址或該重新對應 位址以作為從該記憶裝置所讀取的位址,其中該選擇 係至少部分根據於該信號。 4·如申請專利範圍第1項之系統,其中該記憶裝置包括 一主要記憶體部分與一備用記憶體部分,且其中該重 新映射後位址係對應於該備用記憶體部分中之一記憶 體位置。 5.如申請專利範圍第4項之系統,其中該記憶裝置進一 步包括該錯誤更正碼解碼器以及一相變化記憶體部 分。 6’如申睛專利範圍第1項之系統,其中該位元錯誤率及/ 或位元錯誤量係至少部分反應出該記憶體的物理性衰 退。 22 201123196 7. —種方法’包括: J疋〇代表碩取自一記憶裝置之資料的信 聯的一位元錯誤率及/或位元錯誤量; °儿 至少部分根據該位元錯誤率及/或位元錯誤量是否 滿足或朗-錯誠界值錢供該 之 射後位址至-岐可定址式記憶體;以及 重新映 在該内容可定址式記憶體中儲存代表該重新映射 後位址之信號。 如申請專利範圍第7項之方法,進一步包括: 接收一讀取位址;以及 &傳輸一至少部分回應該讀取位址是否對應該内容 可定址式記憶體中所儲存之重新映射後位址的信號。 9·如申請專·㈣8項之方法,進— 二選擇該讀取位址或該重新映射後位址來作為從該 記憶裝置所讀取的位址,其中該選擇係至少部分根據 於該傳輸信號。 10.如申請專利範圍第7項之方法,進一步包括撤回對應 於該重新映射後位址之該記憶裝置的部分。 L如申睛專利範圍第1〇項之方法,其中撤回該記憶裝置 之該部分包括: ^將來自該記憶裝置之該部分以電子信號所代表的 資訊重新定位在該記憶裝置之另一部份。 如申請專利範圍第7項之方法,其中該記憶裝置包括 一主要記憶體部分與一備用記憶體部分,且其中該重 新映射後位址係對應於該備用記憶體部分中之一記憶 體位置。 如申請專利範圍第12項之方法,其中該記憶裝置進一 步包括該錯誤更正碼解碼器以及一相變化記憶體部 23 201123196 分。 其申該位元錯誤率及/ 5己憶體的一物理性衰 14.如尹請專利範圍第7項之方法, 或位元錯誤量係至少部分反應言亥 退。 15. —種系統,包括 一處理器,用於傳輸一讀取請求; 一錯誤更正碼解碼器,用以接收代表讀取自一記 憶裝置的#料之錢’並決定與代表該資料之被讀取 信號有關聯的-位摘誤率及/或位元錯誤量以回應該 讀取請求;以及 ^ …-重新映射控制器,用以至少部分根據該位元錯 决率及/或位7L錯誤量是否滿足或超過—錯誤臨界值來 提供該記憶裝置之一重新映射後位址至一内容可定址 式記憶體。 16.,申明專利範圍第15項之系統,其中該内容可定址式 5己憶體係適宜用於接收來自該處理器之一讀取位址, 並,輸一至少部分回應該讀取位址是否對應於該内容 可定址式記憶體中所儲存之重新映射後位址的信號。 17_如申請專利範圍第16項之系統,進一步包括: ^ 一選擇部分,用於選擇該讀取位址或該重新映射 後位址以作為從該記憶裝置所讀取的位址,其中該選 擇係至少部分根據於該信號。 18.如申料利範圍帛15項之系统,其中該記憶裝置包括 一主要記憶體部分與一備用記憶體部分,且其中該重 新映射後位址係對應於該備用記憶體部分中之一記憶 體位置。 19·如申請專利範圍第18項之系統’其中該記憶裝置進一 步包括該錯誤更正碼解碼器以及一相變化記憶體部 24 201123196 分。 20.如申請專利範圍第15項之系統,其中該位元錯誤率及 /或位元錯誤量係至少部分反應出該記憶體的一物理性 农退。 25
TW099119456A 2009-06-30 2010-06-15 Bit error threshold and content addressable memory to address a remapped memory device TW201123196A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US12/494,950 US20100332950A1 (en) 2009-06-30 2009-06-30 Bit error threshold and content addressable memory to address a remapped memory device

Publications (1)

Publication Number Publication Date
TW201123196A true TW201123196A (en) 2011-07-01

Family

ID=43382131

Family Applications (1)

Application Number Title Priority Date Filing Date
TW099119456A TW201123196A (en) 2009-06-30 2010-06-15 Bit error threshold and content addressable memory to address a remapped memory device

Country Status (6)

Country Link
US (1) US20100332950A1 (zh)
JP (1) JP2011023099A (zh)
KR (1) KR20110001883A (zh)
CN (1) CN101937725A (zh)
DE (1) DE102010030750A1 (zh)
TW (1) TW201123196A (zh)

Families Citing this family (40)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8370712B2 (en) * 2009-07-23 2013-02-05 International Business Machines Corporation Memory management in a non-volatile solid state memory device
US8589760B1 (en) * 2010-03-31 2013-11-19 Sk Hynix Memory Solutions Inc. Defect scan and manufacture test
US9128710B2 (en) * 2012-06-05 2015-09-08 Sk Hynix Memory Solutions Inc. Power saving techniques that use a lower bound on bit errors
US9442670B2 (en) 2013-09-03 2016-09-13 Sandisk Technologies Llc Method and system for rebalancing data stored in flash memory devices
US9519577B2 (en) * 2013-09-03 2016-12-13 Sandisk Technologies Llc Method and system for migrating data between flash memory devices
US8891303B1 (en) 2014-05-30 2014-11-18 Sandisk Technologies Inc. Method and system for dynamic word line based configuration of a three-dimensional memory device
US9645749B2 (en) 2014-05-30 2017-05-09 Sandisk Technologies Llc Method and system for recharacterizing the storage density of a memory device or a portion thereof
US9582202B2 (en) * 2014-09-02 2017-02-28 Sandisk Technologies Llc Process and apparatus to reduce declared capacity of a storage device by moving data
US9582212B2 (en) 2014-09-02 2017-02-28 Sandisk Technologies Llc Notification of trigger condition to reduce declared capacity of a storage device
US9582193B2 (en) 2014-09-02 2017-02-28 Sandisk Technologies Llc Triggering a process to reduce declared capacity of a storage device in a multi-storage-device storage system
US9158681B1 (en) 2014-09-02 2015-10-13 Sandisk Technologies Inc. Process and apparatus to reduce declared capacity of a storage device by conditionally trimming
US9563370B2 (en) 2014-09-02 2017-02-07 Sandisk Technologies Llc Triggering a process to reduce declared capacity of a storage device
US9519427B2 (en) 2014-09-02 2016-12-13 Sandisk Technologies Llc Triggering, at a host system, a process to reduce declared capacity of a storage device
US9524112B2 (en) 2014-09-02 2016-12-20 Sandisk Technologies Llc Process and apparatus to reduce declared capacity of a storage device by trimming
US9582220B2 (en) 2014-09-02 2017-02-28 Sandisk Technologies Llc Notification of trigger condition to reduce declared capacity of a storage device in a multi-storage-device storage system
US9563362B2 (en) 2014-09-02 2017-02-07 Sandisk Technologies Llc Host system and process to reduce declared capacity of a storage device by trimming
US9665311B2 (en) 2014-09-02 2017-05-30 Sandisk Technologies Llc Process and apparatus to reduce declared capacity of a storage device by making specific logical addresses unavailable
US9582203B2 (en) 2014-09-02 2017-02-28 Sandisk Technologies Llc Process and apparatus to reduce declared capacity of a storage device by reducing a range of logical addresses
US9652153B2 (en) 2014-09-02 2017-05-16 Sandisk Technologies Llc Process and apparatus to reduce declared capacity of a storage device by reducing a count of logical addresses
US9524105B2 (en) 2014-09-02 2016-12-20 Sandisk Technologies Llc Process and apparatus to reduce declared capacity of a storage device by altering an encoding format
US9552166B2 (en) 2014-09-02 2017-01-24 Sandisk Technologies Llc. Process and apparatus to reduce declared capacity of a storage device by deleting data
US9558064B2 (en) * 2015-01-28 2017-01-31 Micron Technology, Inc. Estimating an error rate associated with memory
US10141955B2 (en) * 2015-04-11 2018-11-27 International Business Machines Corporation Method and apparatus for selective and power-aware memory error protection and memory management
US9606737B2 (en) 2015-05-20 2017-03-28 Sandisk Technologies Llc Variable bit encoding per NAND flash cell to extend life of flash-based storage devices and preserve over-provisioning
US9639282B2 (en) 2015-05-20 2017-05-02 Sandisk Technologies Llc Variable bit encoding per NAND flash cell to improve device endurance and extend life of flash-based storage devices
US9946483B2 (en) 2015-12-03 2018-04-17 Sandisk Technologies Llc Efficiently managing unmapped blocks to extend life of solid state drive with low over-provisioning
US9946473B2 (en) 2015-12-03 2018-04-17 Sandisk Technologies Llc Efficiently managing unmapped blocks to extend life of solid state drive
US10417086B2 (en) * 2017-08-11 2019-09-17 Winbond Electronics Corp. Data write method and memory storage device using the same
KR20190053646A (ko) * 2017-11-10 2019-05-20 에스케이하이닉스 주식회사 메모리 콘트롤러, 이를 포함하는 반도체 메모리 시스템 및 그 구동 방법
US11138064B2 (en) * 2018-12-13 2021-10-05 Micron Technology, Inc. Dynamic control of error management and signaling
CN113495677B (zh) * 2020-04-01 2023-10-10 长鑫存储技术有限公司 读写方法及存储器装置
CN113495675B (zh) 2020-04-01 2023-08-11 长鑫存储技术有限公司 读写方法及存储器装置
EP3964940A4 (en) * 2020-04-01 2022-08-17 Changxin Memory Technologies, Inc. READ/WRITE METHOD AND STORAGE DEVICE
CN113495672B (zh) * 2020-04-01 2023-08-11 长鑫存储技术有限公司 读写方法及存储器装置
EP3936996A4 (en) 2020-04-01 2022-07-06 Changxin Memory Technologies, Inc. READ-WRITE METHOD AND STORAGE DEVICE
CN113495674B (zh) 2020-04-01 2023-10-10 长鑫存储技术有限公司 读写方法及存储器装置
EP3964941B1 (en) 2020-04-01 2024-02-28 Changxin Memory Technologies, Inc. Read-write method and memory device
EP3985494B1 (en) 2020-04-01 2024-01-17 Changxin Memory Technologies, Inc. Read-write method and memory device
CN113495671B (zh) 2020-04-01 2023-10-17 长鑫存储技术有限公司 读写方法及存储器装置
US11709621B2 (en) * 2020-10-09 2023-07-25 Western Digital Technologies Inc. Read threshold management and calibration

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5974564A (en) * 1997-07-31 1999-10-26 Micron Electronics, Inc. Method for remapping defective memory bit sets to non-defective memory bit sets
US6067262A (en) * 1998-12-11 2000-05-23 Lsi Logic Corporation Redundancy analysis for embedded memories with built-in self test and built-in self repair
US6467048B1 (en) * 1999-10-07 2002-10-15 Compaq Information Technologies Group, L.P. Apparatus, method and system for using cache memory as fail-over memory
JP4165990B2 (ja) * 1999-12-20 2008-10-15 Tdk株式会社 メモリコントローラ及びメモリコントローラを備えるフラッシュメモリシステム、並びに、フラッシュメモリへのデータの書き込み方法
US6236602B1 (en) * 2000-05-25 2001-05-22 Robert Patti Dynamic configuration of storage arrays
JP2006179101A (ja) * 2004-12-22 2006-07-06 Fujitsu Ltd 半導体記憶装置
KR20100016987A (ko) * 2008-08-05 2010-02-16 삼성전자주식회사 상 변화 메모리를 포함하는 컴퓨팅 시스템
KR101019986B1 (ko) * 2008-10-10 2011-03-09 주식회사 하이닉스반도체 성장 방식에 의해 형성되는 콘택 구조를 절연시키는 절연막을 포함하는 상변화 메모리 소자, 이를 포함하는 반도체 소자, 및 그들의 제조방법

Also Published As

Publication number Publication date
CN101937725A (zh) 2011-01-05
JP2011023099A (ja) 2011-02-03
DE102010030750A1 (de) 2011-02-03
US20100332950A1 (en) 2010-12-30
KR20110001883A (ko) 2011-01-06

Similar Documents

Publication Publication Date Title
TW201123196A (en) Bit error threshold and content addressable memory to address a remapped memory device
US9626118B2 (en) Efficient error handling mechanisms in data storage systems
KR101730510B1 (ko) 메타데이터 태그를 통한 불규칙적인 패리티 분포 검출
US8456938B2 (en) Systems and methods for refreshing non-volatile memory
CN106448737B (zh) 读取闪存数据的方法、装置以及固态驱动器
TWI484330B (zh) 用以儲存記憶體重新對應資訊之非揮發性記憶體及系統以及其方法
US8448046B2 (en) Memory access method capable of reducing usage rate of problematic memory blocks
US8892981B2 (en) Data recovery using outer codewords stored in volatile memory
US20170148510A1 (en) Updating read voltages
US8356137B2 (en) Data storage scheme for non-volatile memories based on data priority
US8478796B2 (en) Uncorrectable error handling schemes for non-volatile memories
US8010876B2 (en) Method of facilitating reliable access of flash memory
US20100332894A1 (en) Bit error threshold and remapping a memory device
KR101753714B1 (ko) 비휘발성 메모리 어레이로부터 검색된 상태 신뢰 데이터의 처리를 위한 방법 및 장치
US20130173954A1 (en) Method of managing bad storage region of memory device and storage device using the method
US20090013148A1 (en) Block addressing for parallel memory arrays
US8392797B2 (en) Error correcting controller, flash memory chip system, and error correcting method thereof
US20120060054A1 (en) Method for using bad blocks of flash memory
US10949113B2 (en) Retention aware block mapping in flash-based solid state drives
US8161334B1 (en) Externally maintained remap information
US20150046772A1 (en) Method and device for error correcting code (ecc) error handling
US20210241834A1 (en) Memory system and operating method thereof
US8200919B2 (en) Storage device with self-condition inspection and inspection method thereof
CN114546257A (zh) 对存储器中的系统数据使用坏块
CN116414724A (zh) 存储设备、操作存储设备的方法和操作存储系统的方法