SU661840A1 - Apparatus for receiving discrete signals with erasure - Google Patents

Apparatus for receiving discrete signals with erasure

Info

Publication number
SU661840A1
SU661840A1 SU772547218A SU2547218A SU661840A1 SU 661840 A1 SU661840 A1 SU 661840A1 SU 772547218 A SU772547218 A SU 772547218A SU 2547218 A SU2547218 A SU 2547218A SU 661840 A1 SU661840 A1 SU 661840A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
erasure
discrete signals
outputs
receiving discrete
Prior art date
Application number
SU772547218A
Other languages
Russian (ru)
Inventor
Александр Данилович Ивлев
Юрий Николаевич Чернявский
Original Assignee
Войсковая Часть 25871
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая Часть 25871 filed Critical Войсковая Часть 25871
Priority to SU772547218A priority Critical patent/SU661840A1/en
Application granted granted Critical
Publication of SU661840A1 publication Critical patent/SU661840A1/en

Links

Description

1one

Изобретение касаетс  передачи данных .The invention relates to data transmission.

Известно устройство дл  приема дискретных сигналов со стиранием, содержащее коррел ционный приемник, два пороговых блока и два э.пемента И выходы которых подключены ко входам элемента ИЛИ, выход которого соединен со входом решающего блока, при этом выходы первого порогового блока подк.шочены соответственно к первым входам элементов И, вторые входы которых соединены с выходами второго порогового блока t1.A device for receiving discrete signals with erasure is known, containing a correlation receiver, two threshold blocks and two emitters AND whose outputs are connected to the inputs of the OR element, the output of which is connected to the input of the decision block, while the outputs of the first threshold block are connected to the first inputs of the elements And, the second inputs of which are connected to the outputs of the second threshold block t1.

Однако в этом устройстве недостаточна  помехоус гойчивость.However, in this device is not enough noise immunity.

Цель изобретени  - повышение помехоустойчивости устройства.The purpose of the invention is to improve the noise immunity of the device.

Дл  этого в устройство дл  приема дискретных сигналов со стиранием, содержащее коррел ционный приемник, два пороговых блока и два элемента И выходы кЗторых подключены ко входам элемента ИЛИ, выход которого соединен со входом решающего С5лока,при этом выходы первогб порогового блока подключены соответственно к первым входам элемента И,вторые входы которых соединены с выходами второго порогового блока,введены мша дополнительных элемента И,два интегратора, блок управлени ,блок опорных частот ипоследовательно соединенные блок синхронизации и элемент задержки, выход которого подключен к первым входам пороговых- блоков, вторые входы которых соединены с выходами соответствующих интеграторЬв, к первым входам которых подключен выход блока For this purpose, a device for receiving discrete signals with erasure, containing a correlation receiver, two threshold blocks and two elements AND outputs of the KTs, are connected to the inputs of the OR element, the output of which is connected to the input of the decisive S5 block, and the outputs of the primary threshold block are connected respectively to the first inputs element And, the second inputs of which are connected to the outputs of the second threshold unit, introduced an additional element I, two integrators, a control unit, a reference frequency unit, and a synchronous unit connected in series tion and a delay element whose output is connected to first inputs porogovyh- units, the second inputs of which are connected to the outputs of respective integratorv, to the first inputs of which are connected to the output of unit

0 синхронизации, причем выходы блока опорных частот соединены со входами блока управлени , выход которого подключен к входам догголнйтельнь& элементов И, другие входы которых сое5 динены с соответствую111нми выходгьми коррел ционного приемника, а выходы дополнительных элементов И подключены ко вторым входам соответствующих интеграторов.0 synchronization, the outputs of the reference frequency block are connected to the inputs of the control unit, the output of which is connected to the inputs of the preamplifier & And elements, the other inputs of which are connected to the corresponding output of the correlation receiver, and the outputs of the additional AND elements are connected to the second inputs of the respective integrators.

00

На чертеже изображена структурна  электрическа  схема прёдлагаемсэго устройства.The drawing shows a structural electrical circuit of the device itself.

Устройство содержит коррел ционный приемник 1, два пороговых блока 2, The device contains a correlation receiver 1, two threshold units 2,

5 два элемента И 3, элемент ИЛИ 4, решающий блок 5, два дополнительных элемента И б, два интегратора 7, блок 8 управлени , блок 9 опорных частот, блок 10 синхронизации, эле0 мент 11 задержки.5 two elements AND 3, element OR 4, decision block 5, two additional elements AND b, two integrators 7, control block 8, reference frequency block 9, synchronization block 10, delay element 11.

SU772547218A 1977-11-24 1977-11-24 Apparatus for receiving discrete signals with erasure SU661840A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772547218A SU661840A1 (en) 1977-11-24 1977-11-24 Apparatus for receiving discrete signals with erasure

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772547218A SU661840A1 (en) 1977-11-24 1977-11-24 Apparatus for receiving discrete signals with erasure

Publications (1)

Publication Number Publication Date
SU661840A1 true SU661840A1 (en) 1979-05-05

Family

ID=20734632

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772547218A SU661840A1 (en) 1977-11-24 1977-11-24 Apparatus for receiving discrete signals with erasure

Country Status (1)

Country Link
SU (1) SU661840A1 (en)

Similar Documents

Publication Publication Date Title
SU661840A1 (en) Apparatus for receiving discrete signals with erasure
JPS5784441A (en) Photometric device
ATE22514T1 (en) DIFFERENTIAL PULSE CODE MODULATION TRANSMISSION SYSTEM.
ES8107420A1 (en) Circuit arrangement for receiver-side clock recovery in digital synchronous information transmission.
SU568206A1 (en) Multichannel phase-manipulated signal receiver
SU930718A1 (en) Quality detector of frequency shift keying signals
JPS56131245A (en) Signal detecting circuit
SU646461A1 (en) Apparatus for adaptive reception of duplex frequency telegraphy signals
JPS5621440A (en) Stuff synchronizing system
SU860334A1 (en) Cycle synchronization device
SU902294A1 (en) Device for shaping quasiternary sequence
SU575784A1 (en) Frequency-modulated signal detector
SU731605A1 (en) Discrete information transmission device
SU902300A1 (en) Device for transmitting and receiving binary signals
SU652722A1 (en) Discrite information transmission apparatus
SU803111A1 (en) Frequency-modulated signal quality detector
SU623255A1 (en) Arrangement for discrete-weight summing of separated signals
SU567210A1 (en) Multichannel remote measurement system timer
SU684588A1 (en) Telecontrol apparatus
SU599370A1 (en) Clock synchronization arrangement
SU698136A2 (en) Radio receiver
SU970372A1 (en) Multi-channel priority device
SU866754A1 (en) Frequency-manipulated signal receiver
JPS51146152A (en) Signal selection circuit
SU647876A1 (en) Synchronizing arrangement