SU550997A3 - Устройство дл автоматической выборки информации с обнаружением ошибок - Google Patents

Устройство дл автоматической выборки информации с обнаружением ошибок

Info

Publication number
SU550997A3
SU550997A3 SU1740251A SU1740251A SU550997A3 SU 550997 A3 SU550997 A3 SU 550997A3 SU 1740251 A SU1740251 A SU 1740251A SU 1740251 A SU1740251 A SU 1740251A SU 550997 A3 SU550997 A3 SU 550997A3
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counter
information
trigger
Prior art date
Application number
SU1740251A
Other languages
English (en)
Inventor
Хильдебрандт Бернхард
Original Assignee
Сименс Аг (Фирма)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Сименс Аг (Фирма) filed Critical Сименс Аг (Фирма)
Application granted granted Critical
Publication of SU550997A3 publication Critical patent/SU550997A3/ru

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B61RAILWAYS
    • B61LGUIDING RAILWAY TRAFFIC; ENSURING THE SAFETY OF RAILWAY TRAFFIC
    • B61L25/00Recording or indicating positions or identities of vehicles or trains or setting of track apparatus
    • B61L25/02Indicating or recording positions or identities of vehicles or trains
    • B61L25/04Indicating or recording train identities

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Mechanical Engineering (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ АВТОМАТИЧЕСКОЙ ВЫБОРКИ ИНФОРМАЦИИ С ОБНАРУЖЕНИЕМ ОШИБОК
с выходом переключател  ошибочных знаков, а выход соединен с запускающнм входом )правл ющего счетчика, вход начальной установки которого соединен с выходом третьего элемента И, выход управл ющего счетчика соединен с выходом устройства, выход первого элемента И подключен к входу промежуточного накопител  и к входу второго блока проверки кодов, выход которого подключен к запускаюгцему входу первого счетчика ошибочных знаков, вход установки в начальное положение триггера соединен с нервым выходом датчика тактовых импульсов, вход начальной установки второго счетчика ошибочных знаков и второй вход второго элемента И соединены с третьим выходом дачтика тактовых импульсов.
На фиг. 1 показана блок - схема предлагаемого устройства; на фиг. 2 - времениа  диаграмма работы устройства.
Устройство содержит накопитель информации 1, накопитель информации 2, блок сравнени  3, элемент ИЛИ 4, блок проверки кодов 5, второй счетчик ошибочных знаков 6, элемент И 7, триггер 8, промежуточный накопитель 9, блок проверки кодов 10, первый счетчик ошибочных знаков 11, элемент И 12, блок сравнени  13, элемент И 14, элемент И 15, переключатель ошибочных знаков 16, управл ющий счетчик 17, первый, второй и третий выходы 18, 19, 20 датчика тактовых импульсов (не показан).
Принимаетс , что передача подобной информации циклически повтор етс  многократно. При этом информаци  из /С-позиций должна состо ть из /t-12 знаков, представленных в п из т двоичных кодов.
Каждый знак попадает от приемного устройства (не показано) в первый наконитель информации 1 с (/(+) 13  чейками пам ти и одновременно во второй наконитель информации 2 с /(12  чейками пам ти и вс кий раз с т 5 элементами пам ти. Выход последней  чейки первого накопител  информации 1 соединен с входом блока сравнени  3. Другой вход этого блока сравнени  соединен с выходом первой  чейки второго накопител  информации 2. Блок сравнени  3 провер ет идентичность знаков каждой более новой информации , переданной в первую  чейку накопител  информации 2 с соответствующими знани ми более старой информации, переданной в накопитель 1, соответствующие знаки которой к этому моменту времени поступают в последнюю  чейку накопител  1. Блок сравнени  3 вырабатывает сигнал ошибки к элементу ИЛИ 4, если сравниваемые знаки  вл ютс  нендентичными.
В нервом блоке проверки кодов 5, кроме того, провер етс  каждый знак перед накоплением во втором накопителе информации 2 на соблюдение «2 из 5 - кода. При этом, если онредел етс  на «2 произвольна  ошибка кода, то блок проверки кодов 5 формирует сигнал ошибки к элементу ИЛИ 4. Одновременно происходит проверка на идентич ность и проверка кодов. При сигнале ошибки на одном или обоих входах элемента ИЛИ 4 вырабатываетс  выходной сигнал, который 5 переключает второй счетчик ошнбочных знаков 6 вс кий раз на одну счетную стунень и в первой  чейке второго накопител  информации 2 вместо принимаемого знака накапливаетс  определенный знак ошнбки. 10 Выход второго накопител  информации 2 соединен с входом нервого элемента И 7, другой вход которого подключен к выходу бнстабильного триггера 8. Выхо/т; первого элемента И 7, соединен с входом промежуточного 15 накопител  9 и с входом второго блока проверки кодов 10. Промежуточный накопитель 9 имеет в данном случае /(12  чеек с пг 5 элементами нам ти, промежуточный накопитель 9 соединен с блоком вывода данных (не
0 показан).
Второй блок проверки кодов 10 работает точно так же как и первый блок проверки кодов 5 и при ложном коде провер емого зпака и каждом ошибочном знаке формирует сигнал
5 переключени  к первому счетчику опшбочных знаков 11, вход начальной установки которого подключен к выходу второго элемента К 12. Счетчики 6 и 11 имеют то же самое число максимальное /(12 счетных ступеней, выходы которых соединены с входом второго блока сравнени  13. Блок сравнени  13 вс кий раз включаетс  на короткое врем  после знаков каждой информации и при этом вырабатываетс  импульс установки в состо 5 ние единицы к триггеру 8, если счетна  ступень второго счетчика ошибочных знаков 6  вл етс  более низкой, чем первого счетчика ошибочных знаков 11. Дл  установки в исходное состо ние счетчиков ошибочных знаков 6 и II, управл ющего счетчика 17, блока сравнени  13 и триггера 8 предусмотрены тактовые импульсы, формируемые датчиком импульсов. Эти тактовые импульсы NI, NZ, N3 близко следуют друг за
5 другом к соответствующим выходам 18, 19, 20 соответствующего датчика и повтор ютс  после накоплени  из /(12 знаков каждой информации в накопител х 1 и 2. Импульс NI вызывает возврат триггера 8 в
0 заштрихованное положение. Имиульс N включает блок сравнени  13 и нагружают первый вход третьего элемента И 14, который имеет второй с отрицанием вход. Лз возвращают непосредственно счетчик оши5 бочных знаков 6, и через четвертый элемент И 15, если триггер 8 находитс  в незаштрихованном положении, счетчик ошибочных знаков 11 в свои нулевые положени . Если счетчик 6 при считывании ошибочных знаков понадает
между двум  тактовыми импульсами в его конечное положение, то он вырабатывает запирающий потенциал к входу с отрицанием третьего элемента И 14 и открывающий потенциал к входу элемента И 15. Если к это5 му моменту времени первый счетчик ошибочных знаков 11 стоит на счетной ступени, котора  равна или меньше, чем донустимое число ошибок, установленное с помощью переключател  ошибочных знаков, то также на другом входе элемента И 15 наход тс  открывающий потенциал. Тогда этот элемент И формирует переключающий импульс к управл ющему счетчику 17. При достижении заданной счетной ступени управл юии Й счетчик через его выход выдает сигнал, который разрешает прием информации с минимальными ошибками из промежуточного накопител  9 в устройство вывода данных. Если счетчик 6 не попадает между двум  тактовыми импульсами NS в свое конечное положение, то к выходу с отрицанием элемента И 14 приложен незапирающий потенциал, и тактовый импульс NZ возврап;ает в нулевое положение через элемент И 15 управл ющий счетчик 17.
На фиг. 2 изображены тактовые импульсы NI NZ и , знаки в последней  чейке накопител  информации и в первой  чейке второго накопител  информации 2 перед блоками проверки кодов и идентичности, выходные сигналы элемента ИЛИ 4, кодовые знаки после проверки кодов и идентичности в первой  чейке второго накопител  информации или ошибочные знаки Z (строка 2Л), счетные ступени второго счетчика ошибочных знаков 6, выходные импульсы второго блока проверки кодов 10, счетные ступени первого счетчика ошибочных знаков 11, выходные импульсы блока сравнени  13, незаштрихованное положение триггера 8, знак, содержащийс  в первой  чейке промежуточного накопител  9, выходные импульсы четвертого элемента И 15 и третьего элемента И 14 и счетные ступени управл ющего счетчика 17.
Дл  схемы, показанной на фиг. 1, принимаема  информаци  составлена из знаков. На фиг. 2 дл  простоты прием информации показан только с четырьм  знаками. Нри этом должна быть передана информаци  А, В, С, D. Во врем  приемной фазы R и передачи иервой информации в последней  чейке первого накопител  информации 1 содержатс  следующие друг за другом кодовые знаки с ошибками, которые указаны буквой X. В первой  чейке второго накопител  информации 2 во врем  приемной фазы Ri после первого кодового знака с оилибкой накапливаютс  «2 кодовые знаки В, С, и D, что и в блоке сравнени  3, однако при сравнении знаков в этой  чейке не устанавливаетс  идентичность и вырабатываетс  при каждом сравнении знаков сигнал ошибки на элементе ИЛИ 4. Выходные сигналы элемента РЬЧИ обеспечивают накопление ошибочного знака Z в первой  чейке накопител  2 .(строка 2 Л ) и включают второй счетчик ошибочных знаков на четвертую счетную ступень. Тактовые импульсы yVi и здесь еще не действуют. Напротив, тактовый импульс возвращает счетчик 6 в свое нулевое положение.
Во врем  приемной фазы Rz в последней
 чейке первого накопител  кодовый ошибочный знак X и знаки В, С, D. Хот  в следующей приемной фазе R передаваема  информаци  А, В, А, D содержит исключительно «2 знаки, однако, при сравнении этой информации с прежде переданной информацией на двух друг с другом сравниваемых местах, а именно, в первом и третьем местах, нарушаетс  идентичность. Блок сравнени  3 вызывает
в этих местах в элементе ИЛИ 4 выходные сигналы, благодар  чему в первой  чейке второго накопител  информации 2 вместо неидентичного знака накапливаетс  знак ошибки Z. Кроме того, счетчик 6 переключаетс  на
вторую счетную ступень.
Нри включении устройства первый счетчик ошибочных знаков 11 установлен на макси мальную счетную ступень. Носле второй приемной фазы счетные ступени счетчиков 6 и
11 сравниваютс  при тактовом импульсе NZ с
помошью второго блока сравнени  13. Носкольку счетчик 6 установлен на более низкую
счетную ступень, чем счетчик 11, то блок
сравнени  13 включает триггер 8 в незаштрихованное положение, благодар  чему подготавливаетс  переключение элемента И 7. Следующий тактовый импзльс N возвращает счетчики б и 11 в свои нулевые положени . Во врем  приемной фазы ближайша 
информаци  А, В, С, D передаетс  без ошибок , знаки которой последовательно накапливаютс  в первой  чейке второго накопител  информации 2. Нри этом знаки Z, В, Z, D более старой информации, содержащейс  прежде во втором накопителе информации 2 (строка 2 yV) через подготовленный элемент И 7 поступают в накопитель 9. Только еще в третьем знаке С самой новой информации А, В, С, D еще нет идентичности с третьим знаКОМ А более старой информации А, В, А, D. Ноэтому блок сравнени  3 выдает сигнал ошибки через элемент ИЛН 4 только к счетчику 6, который благодар  этому переключаетс  на первую ступень. Одновременно в первой  чейке второго накопител  информации накапливаетс  вместо знака С ошибочный знак Z. Нри дальнейшем включении старой информации Z, В, Z, D ъ промежуточный накопитель 9 ошибочные сигналы, поступающие
от блока проверки кодов 10 при обоих ошибочных знаках Z, переключают нервый счетчик ошибочиых знаков И на вторую счетную ступень. Носле переключени  информации триггер 8 благодар  тактовому импульсу /Vi
возвращаетс  в заштрихованное положение. Нри тактовом и-мпульсе второй блок сравнени  13 формирует установочный импульс на триггер 8, поскольку счетна  степень счетчика ошибочных знаков 6  вл етс  более
близкой, чем счетна  ступень счетЧика ошибочных знаков 11. Тактовый импульс возвращает оба счетчика 6 и 11 в исходное положение . Во врем  приемной фазы R; первый блок
сравнени  3 не устанавливает ни в каком
месте нарушение идентичности иередаваемой информации относительно более старой информации . Поэтому счетчик 6 остаетс  в нулевом положении. При дальнейшем иереключении старой информации А, В, Z, D из приемной фазы Rs накопител  информации 2 в накопитель 9 блок проверки кодоз 10 определ ет ошибочный знак Z и включает счетчик 11 на первую счетную ступень. При этом содержаща с  информаци  Z, В, Z, D ь промежуточном накопителе 9 стираетс . Тактовый импульс ./УЗ приемной фазы R переключает счетчик 11 в пулевое положение.
Во врем  приемной фазы Rs устанавливаетс  только «2 и идентичные знаки на следуюших друг за другом соответствуюши.х местах поступающей информации и более старой информации . Поэтому оба счетчика остаютс  в нулевом положении. При тактовом импульсе V2 блок сравнени  12 не устанавливает раз личных счетных ступеней и триггер 8 остаетс  благодар  тактовому импульсу NI в прин том заштрихованном положении.
Знаки А, В, С, D информации из приемной фазы Ri во врем  приемпой фазы 5 поступают еще из второго накопител  информации 2 в промежуточный накопитель 9. Эта информаци  имеет минимальные ошибки и остаетс  в накопителе до тех пор пока не будет считана тосредством сигнала иа выходе у 1равл юш,его счетчика 17.
Если ответное устройство удал етс  от эффективной области опросчика, то принимаемый сигнал все больше ослабл етс , так что информаци  регистрируетс  с ошибками, а позднее ее даже невозможно принимать в приемной фазе RX-4, ответное устройство начинает удал тьс  из эффективной области опросчика . Информаци  содержит при этом два ошибочных знака X. В приемной фазе уже все принимаемые знаки  вл ютс  ошибочными , так что счетчик 6 переключаетс  на максимальную счетную ступень. Счетчик 11 остаетс  однако в нулевом положении, поскольку элемент И 7 не получает от триггера 8 открывающего потенциала, этим самым нова  информаци  А, В, Z, Z не поступает дальше и поэтому блок проверки кодов 10 не формирует ошибочный сигнал. При этом нулевом положении счетчика 11 переключатель 16 передает коммутационный потенциал к элементу И 15, который формирует импульс дл  дальнейшего переключени  к управл ющему счетчику 17 всегда тогда, когда повторно при дальнейших обсто тельствах счетчик 6, наход щийс  при действии тактового импульса в нулевом положении переключаетс  на максимальную счетную ступень. Управл ющий счетчик 17 при тактовом импульсе теперь не переключаетс  в свое нулевое положение, поскольку потенциал, снимаемый от счетчика 6 в максимальной счетной ступени запирает элемент И 14. Счетчик б попадает четыре раза на свою максимальную четвертую ступень, а именно во врем  приемных
фаз RX-3, RX-2, RX-1 и /.х-. Управл ющий счетчик благодар  этому переключаетс  на четвертую счетную ступень. Если, например, треть  счетна  ступень соединена с выходом
управл ющего счетчика 17, то сигпал, снимаемый в конце приемной фазы Rx-1 от этой счетной ступени, вызывает переключение информации из накопител  9 к устройству вывода данных.
Кроме того, управл ющий счетчик 17 можно так установить, что лищь при достижении более высокой ступени, чем треть , через его выход поступает сигнал. На практике значение ступени зависит от того, как часто информаци  при максимальной скорости движущегос  через активную область опросчика ответного устройства циклически может быть передана . С другой стороны, ступень не может быть выбрана слишком низкой, так как при
кратковременных помехах передача содержани  промежуточного накопител  9 может быть уже выдана, хот  информаци  с возможно малыми ошибками еще не была прин та.

Claims (2)

  1. Формула изобретени 
    Устройство дл  автоматической выборки информации с обнаружением ошибок, содержащее накоиители информации, входы которых подключены к входу устройства, блоки нроверки кодов, блоки сравнени , элементы И и ИЛИ, счетчики ощибочных знаков, переключатель ошибочных знаков, входы которого соединены с выходами разр дов первого счетчика ошибочных знаков, заправл ющий счетчик , промежуточный накопитель, триггегр и датчик тактовых импульсов, отличающеес  тем, что, с целью увеличени  помехоустойчивости устройства и нахождени  информации
    с наименьшими ошибками, в нем выход последней  чейки первого накопител  информации и выход первой  чейки второго накопител  информации соединены со входами первого блока сравнени , выход которого подключен к первому входу элемента ИЛИ, второй вход которого через нервый блок проверки кодов соединен со входом устройства, выход элемента ИЛИ соединен со входом первой  чейки второго накопител  информации и запускающим входом второго счетчика ошибочных знаков, выход последней  чейки второго накоиител  информации соединен с первым входом первого элемеита И, второй вход которого соединен с выходом .триггера и первым
    входом второго элемента И, выход которого подключен к входу начальной установки первого счетчика ошибочных знаков, выходы счетчиков ошибочных знаков соединены с соответствуюшими входами второго блока сравнени , выход которого соединен с установочным входом триггера, третий вход второго блока сравнени  и пепвый вход с отрицанием третьего элемента И соединены со вторык выходом датчика тактовых импульсов, второй
    вход третьего элемента И соединен с последним выходом второго счетчика ошибочных знаков и первым входом четвертого элемента И, второй вход которого соединен с выходом переключател  ошибочных знаков, а выход соединен с запускаюш,им входом управл юш ,его счетчика, вход начальной установки которого соединен с выходом третьего элемента И, выход управл юш,его счетчика соединен с выходом устройства, выход первого элемента И подключен к входу промежуточного накопител  и ко входу второго блока проверки кодов , выход которого подключен к запускаюшему входу первого счетчика ошибочных знаков , вход установки в начальное положение триггера соединен с первым выходом датчика тактовых импульсов, а вход начальной установки второго счетчика ошибочных знаков и второй вход второго элемента И соединены с третьим выходом датчика тактовых импульсов . Источники информации, прин тые во внимание при экспертизе: 1.«Достижение в области телеметрии, под ред. А. П. Мановцева и др. М., 1970 г., стр. 203-213.
  2. 2.«Воздушно-космическа  телеметри , под ред. К. Н. Трофимова, М., 1968 г., стр. 199- 206 (прототип).
    Рип i
    17 -
    u,S
SU1740251A 1971-01-12 1972-01-12 Устройство дл автоматической выборки информации с обнаружением ошибок SU550997A3 (ru)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19712101105 DE2101105C3 (de) 1971-01-12 1971-01-12 Verfahren zum automatischen Auswählen der Information mit den wenigsten Fehlern aus einer Vielzahl von zwischen gegeneinander beweglichen Abfrage- und Antwortgeräten aufeinanderfolgenden drahtlosen Übertragungen derselben k-stelligen Information

Publications (1)

Publication Number Publication Date
SU550997A3 true SU550997A3 (ru) 1977-03-15

Family

ID=5795613

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1740251A SU550997A3 (ru) 1971-01-12 1972-01-12 Устройство дл автоматической выборки информации с обнаружением ошибок

Country Status (11)

Country Link
BE (1) BE777818A (ru)
CH (1) CH547580A (ru)
CS (1) CS158718B2 (ru)
DD (1) DD95600A5 (ru)
DE (1) DE2101105C3 (ru)
FR (1) FR2121612B1 (ru)
GB (1) GB1350555A (ru)
IT (1) IT946316B (ru)
NL (1) NL7117674A (ru)
PL (1) PL82934B1 (ru)
SU (1) SU550997A3 (ru)

Also Published As

Publication number Publication date
CS158718B2 (ru) 1974-11-25
DE2101105A1 (de) 1972-08-03
NL7117674A (ru) 1972-07-14
CH547580A (de) 1974-03-29
DE2101105B2 (de) 1972-11-30
DE2101105C3 (de) 1973-09-20
BE777818A (fr) 1972-07-07
FR2121612B1 (ru) 1976-10-29
PL82934B1 (ru) 1975-10-31
FR2121612A1 (ru) 1972-08-25
IT946316B (it) 1973-05-21
GB1350555A (en) 1974-04-18
DD95600A5 (ru) 1973-02-12

Similar Documents

Publication Publication Date Title
KR920005171A (ko) 테스트 모드 진입을 위한 연속적으로 클럭크된 호출 코드들을 가진 반도체 메모리
SU550997A3 (ru) Устройство дл автоматической выборки информации с обнаружением ошибок
US3335406A (en) Code selectors for selective calling systems
US3166735A (en) Code selectors for selective calling systems
SU1439650A1 (ru) Устройство дл приема информации
SU1653165A1 (ru) Устройство контрол телеметрических параметров объекта
SU564623A1 (ru) Электронные часы с коррекцией показаний по сигналам проверки времени
SU582586A1 (ru) Устройство дл приема сигналов времени и кодовой информации о текущем времени
US4161722A (en) Signal decoding system
SU1573560A1 (ru) Устройство дл опроса информационных датчиков
SU1599859A1 (ru) Устройство дл контрол однотипных блоков
RU2019034C1 (ru) Устройство для обнаружения ошибок
SU361464A1 (ru) Логическое устройство для дифрочитающего автомата
SU372721A1 (ru) Всесоюзная
SU1635220A1 (ru) Буферное запоминающее устройство
SU739654A1 (ru) Парафазный сдвигающий регистр
SU1587557A1 (ru) Устройство дл приема телеметрической информации
SU1683181A1 (ru) Цифровой приемник дельта-модулированных сигналов многочастотных кодов
SU1501023A1 (ru) Устройство дл ввода информации
SU1182504A1 (ru) Устройство дл ввода адреса
SU467331A1 (ru) Устройство дл автоматического поиска неисправностей
SU1113895A2 (ru) Устройство дл адаптивной регистрации электрических посылок
SU709443A1 (ru) Устройство локомотивной сигнализации
SU1378079A1 (ru) Устройство дл приема кодовых комбинаций
SU1162055A1 (ru) Устройство дл селективного контрол телеметрических параметров